TWI720834B - 具有減短斜坡安定時間之整合斜坡電路 - Google Patents
具有減短斜坡安定時間之整合斜坡電路 Download PDFInfo
- Publication number
- TWI720834B TWI720834B TW109107430A TW109107430A TWI720834B TW I720834 B TWI720834 B TW I720834B TW 109107430 A TW109107430 A TW 109107430A TW 109107430 A TW109107430 A TW 109107430A TW I720834 B TWI720834 B TW I720834B
- Authority
- TW
- Taiwan
- Prior art keywords
- coupled
- ramp
- input terminal
- capacitor
- output terminal
- Prior art date
Links
- 238000009966 trimming Methods 0.000 claims abstract description 34
- 230000004044 response Effects 0.000 claims abstract description 20
- 239000003990 capacitor Substances 0.000 claims description 88
- 238000003384 imaging method Methods 0.000 claims description 19
- 238000000034 method Methods 0.000 claims description 19
- 238000005070 sampling Methods 0.000 claims description 17
- 230000008878 coupling Effects 0.000 claims description 3
- 238000010168 coupling process Methods 0.000 claims description 3
- 238000005859 coupling reaction Methods 0.000 claims description 3
- 230000003321 amplification Effects 0.000 claims description 2
- 230000010354 integration Effects 0.000 claims description 2
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 2
- 230000003213 activating effect Effects 0.000 claims 1
- 230000004913 activation Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 11
- 230000003111 delayed effect Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 241000593989 Scardinius erythrophthalmus Species 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 238000012886 linear function Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 201000005111 ocular hyperemia Diseases 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K4/00—Generating pulses having essentially a finite slope or stepped portions
- H03K4/06—Generating pulses having essentially a finite slope or stepped portions having triangular shape
- H03K4/08—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
- H03K4/48—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
- H03K4/50—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
- H03K4/56—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor using a semiconductor device with negative feedback through a capacitor, e.g. Miller integrator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45269—Complementary non-cross coupled types
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K4/00—Generating pulses having essentially a finite slope or stepped portions
- H03K4/06—Generating pulses having essentially a finite slope or stepped portions having triangular shape
- H03K4/08—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
- H03K4/48—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
- H03K4/50—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
- H03K4/501—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor the starting point of the flyback period being determined by the amplitude of the voltage across the capacitor, e.g. by a comparator
- H03K4/502—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor the starting point of the flyback period being determined by the amplitude of the voltage across the capacitor, e.g. by a comparator the capacitor being charged from a constant-current source
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/56—Input signal compared with linear ramp
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/709—Circuitry for control of the power supply
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/778—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45156—At least one capacitor being added at the input of a dif amp
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45512—Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/123—Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
一種斜坡產生器包括一積分器,該積分器包括一第一級及一第二級,該第一級具有第一輸入端及第二輸入端,以及第一輸出端及第二輸出端,並且該第二級包括經耦接於一電源軌與接地之間的第一電晶體及第二電晶體。該第一電晶體與該第二電晶體之間之一節點經耦接至該積分器放大器之該輸出端。該第一電晶體之一控制端子經耦接至該第一級之該第一輸出端,且該第二電晶體之一控制端子經耦接至該第一級之該第二輸出端。在自該輸出端產生之斜坡信號中之一斜坡事件期間,一第一電流自該輸出端流至接地。微調電路經耦接至該積分器放大器之該輸出端,以回應於微調輸入,向該積分器放大器之該輸出端提供一第二電流。該第二電流基本上匹配該第一電流。
Description
本發明總體上係關於影像感測器,並且具體地係關於但不侷限於用於影像感測器中之模/數轉換的比較器輸出電路。
影像感測器已經變得無處不在。其廣泛用於數位攝影機、蜂巢電話、安全攝影機以及醫療、汽車及其他應用。用於製造影像感測器之技術一直在高速發展。舉例而言,對較高解析度及較低功耗之需求鼓勵此些裝置之進一步小型化及整合。
影像感測器通常接收像素陣列上之光,此種光在像素中產生電荷。光之強度可影響每一個像素中產生之電荷量,其中較高強度產生較高電荷量。經常會在CMOS影像感測器(CIS)中用到模/數轉換器(ADC),以藉由影像感測器將電荷轉換成電荷之數位表示。ADC基於影像電荷信號與參考電壓信號的比較來產生電荷之數位表示。參考電壓信號通常可以是由斜坡產生器提供之斜坡信號,並且通常可以由比較器進行比較,該比較器提供之輸出端可以與計數器一起用於生成影像電荷之數位表示。
可以理解,由斜坡產生器產生並由比較器接收之斜坡信號的斜坡安定時間或延遲可以限制影像感測器之最大圖框速率。因此,減短斜坡信號之斜坡安定時間可提昇最大圖框速率,進而增強影像感測器之效能。
本文描述了針對斜坡產生器之示例,該斜坡產生器提供具有減短斜坡安定時間的斜坡信號。在以下描述中,闡述了多種具體細節以提供對示例之透徹理解。然而,此項技術之技術人員將認識到,可以在無一或多個具體細節之情況下或使用其他方法、部件、材料等來實踐本文所描述的技術。在其他示例中,未詳細展示或描述眾所周知的結構、材料或操作以避免使某些態樣模糊不清。
貫穿本說明書提及之「一個示例」或「一個實施例」係指結合該示例描述之具體特徵、結構或特性被包括在本發明的至少一個示例中。因此,在本說明書各處出現之短語「在一個示例中」或「在一個實施例中」不一定都係指相同之示例。此外,可以以任何合適之方式在一或多個示例中組合具體特徵、結構或特性。
在整個說明書中,使用若干技術術語。除非在本文特別定義或其所用到之上下文另外清楚地暗示,否則在此些術語所屬之領域中採用其之普遍含義。應注意,元素名稱及符號可在本文中互換使用(例如,Si/矽);然而,兩者具有相同之含義。
圖1示出了根據本發明之實施例之成像系統100之一個示例。成像系統100包括像素陣列102、控制電路104、讀出電路108,及功能邏輯106。在一個示例中,像素陣列102是光電二極體或影像感測器像素(例如,像素P1、P2……Pn)之二維(2D)陣列。如圖所示,光電二極體被配置成列(例如,列R1至Ry)及行(例如,行C1至Cx)以獲取人、地點、物體等之影像資料,該影像資料然後可用於呈現人、地點、物體等之2D影像。然而,光電二極體不必是配置成列及行,並且可以採用其他組態。
在一個示例中,於像素陣列102中之每一個影像感測器光電二極體/像素已獲取其影像資料或影像電荷之後,影像資料係由讀出電路108讀出,然後被轉移到功能邏輯106。讀出電路108可經耦接以自像素陣列102中之複數個光電二極體讀出影像資料。在各種示例中,讀出電路108可包括放大電路、模/數轉換(ADC)電路或其他電路。在一些實施例中,可以針對每一個讀出行包括一或多個比較器112。舉例而言,一或多個比較器112可以被包括在相應模/數轉換器(ADC)中,該模/數轉換器被包括在讀出電路108中。在一個示例中,ADC可以是單斜率ADC。功能邏輯106可簡單地儲存影像資料或甚至藉由應用後影像效果(例如,裁剪、旋轉、移除紅眼、調整亮度、調整對比度等)來操縱影像資料。在一個示例中,讀出電路108可沿著讀出行線每次讀出一列影像資料(已示出),或可使用各種其他技術(未示出)來讀出影像資料,諸如同時串行讀出或完全並行讀出所有像素。
舉例而言,為了執行ADC,讀出電路108可以自斜坡產生器電路110接收參考電壓斜坡信號VRAMP 130。可由比較器112接收VRAMP 130,該比較器亦可自像素陣列102的像素接收影像電荷信號。比較器112可基於VRAMP 130與影像電荷電壓位準的比較,使用計數器來判定影像電荷的數位表示。在一個示例中,當輸入VRAMP 130電壓達到輸入影像電荷電壓位準時,比較器112之輸出電路自第一狀態轉變至第二狀態。在該示例中,經耦接至ADC中之比較器之計數器中的值可用於產生影像電荷的數位表示。根據本發明之教導,在一個示例中,減短由斜坡產生器110產生並由比較器112接收之斜坡信號VRAMP 130的斜坡安定時間或延遲,以提昇最大圖框速率,進而改良成像系統100的效能。
在一個示例中,控制電路104耦接至像素陣列102以控制像素陣列102中的複數個光電二極體之操作。舉例而言,控制電路104可以產生用於控制影像獲取之快門信號。在一個示例中,快門信號是全局快門信號,用於在單個獲取窗口期間同時使像素陣列102內之所有像素能夠同時捕獲其各自的影像資料。在另一示例中,快門信號是滾動快門信號,以便在連續獲取窗口期間按順序啟用每一個列、行或像素組。在另一示例中,影像獲取與諸如閃光燈之照明效果同步。
在一個示例中,成像系統100可以包括在數位攝影機、蜂巢電話、膝上型電腦等中。另外,成像系統200可耦接至其他硬體,諸如處理器(通用或其他)、記憶體元件、輸出端(USB埠、無線傳輸器、HDMI埠等)、照明/快閃、電輸入端(鍵盤、觸控顯示器、追蹤板、滑鼠、麥克風等)及/或顯示器。其他硬體可將指令傳遞至成像系統100、自成像系統100提取影像資料或操縱由成像系統100提供之影像資料。
圖2A示出了根據本發明之教導的斜坡產生器210之示例之示意圖,該斜坡產生器210具有用於與影像感測器中之模/數轉換器一起使用的斜坡產生器之輸出級之微調輸入。注意,
圖 2A之斜坡產生器210可以是
圖 1之斜坡產生器110的示例,並且下面引用之類似命名及編號之元件類似於上述被耦接及起作用。如所描繪的示例所示,斜坡產生器210包括運算放大器(op amp)214,其被組態成積分器放大器,其中積分電容器Cint 216耦接在運算放大器214之輸出端與反相輸入端之間。開關Intg_sw 218亦耦接在運算放大器214之輸出端與反相輸入端之間以啟用及停用積分器。運算放大器214之反相輸入端經耦接以接收回饋輸入電壓vinteg 236,並且亦耦接至提供積分器電流i_integ的電流源220。運算放大器214之非反相輸入端經耦接以接收參考輸入電壓VREF_DAC_SMP 238。參考電壓電容器Cvref 222耦接至運算放大器214的非反相輸入端,以藉由取樣開關SAMP_SW 224將參考電壓VREF_DAC 226取樣至參考電壓電容器Cvref 222。運算放大器214之輸出端經耦接以產生跨越負載電容器Cload 234的輸出斜坡信號VRAMP 230。
在操作中,開關Intg_sw 218閉合(例如,接通)以藉由重置Cint 216兩端之電壓來停用及重置斜坡產生器210。開關Intg_sw 218斷開(例如,關斷),此使得積分器電流i_integ能夠自電流源220流入電容器Cint 216,以開始在運算放大器210之輸出端產生斜坡信號VRAMP 230的斜坡。在斜坡信號VRAMP 230中之斜坡的開始級,由於存在表示分佈在成像系統之行級電路中之電容的電容Cload 234,所以在運算放大器214之斜坡信號VRAMP 230輸出端中的斜坡事件期間,電流Ipull 232藉由運算放大器214之輸出級或第二級被帶入運算放大器214以接地。電容Cload及結果電流Ipull 232之存在可能是斜坡信號VRAMP 230的斜坡中延遲之主要原因,此增加了斜坡信號VRAMP 230之斜坡安定時間。在所描繪之示例中,運算放大器214亦經耦接以接收微調輸入DACI_cut [3:0] 288,該微調輸入DACI_cut [3:0] 288經耦接以由運算放大器214之輸出級中的微調電路接收以補償電流Ipull 232,且根據本發明之教導改良VRAMP 230的斜坡安定時間。
圖2B示出了根據本發明之教導的包括在如
圖 2A所示之斜坡產生器中的具有輸出級微調電路之運算放大器的示例之示意圖,該斜坡產生器與影像感測器中之模/數轉換器一起使用。應注意,
圖 2B之運算放大器214可為
圖 2A之運算放大器214的具有增加之細節之示例,並且下面引用之類似命名及編號的元件類似於上述被耦接及起作用。如所描繪之示例所示,運算放大器214包括輸入級或第一級240,其包括運算放大器240,該運算放大器240具有經耦接以接收回饋電壓vinteg 236之反相輸入端及經耦接以接收經取樣的參考輸入電壓VREF_DAC_SMP 238之非反相輸入端。運算放大器240具有耦接至PMOS電晶體242之閘極的第一輸出端vp及耦接至NMOS電晶體244之閘極的第二輸出端vn。
在
圖 2B所示之實例中,運算放大器214之輸出級或第二級包括耦接在電源軌及接地之間的電晶體242及244。電晶體242與244之間的節點是第二級之輸出節點,且被組態成產生輸出斜坡信號VRAMP 230。如前所述,在斜坡信號VRAMP 230之斜坡的開始級,電流Ipull 232藉由運算放大器214之第二級被帶入運算放大器214,藉由電晶體244接地。
根據本發明之教導,為了補償電流Ipull 232,運算放大器240亦包括第二級中的耦接至第二級之輸出節點之微調電路246。如圖所示,微調電路246包括耦接在電源軌及運算放大器214之輸出端之間的複數個電晶體248至250。應注意,儘管
圖 2B所示之示例展示微調電路246包括兩個電晶體248及250,但應瞭解,在其他示例中,微調電路246可包括少於兩個或多於兩個之電晶體,該等電晶體中之每一個經耦接以回應於微調輸入DACI_cut [3:0] 228中的相應一者而受到控制。
繼續
圖 2B中所示之示例,複數個電晶體248至250中之每一個包括耦接至電晶體242的控制端子或閘極端子以接收第一級運算放大器240之vp輸出端的控制端子或閘極端子。此外,複數個電晶體248至250中之每一個亦回應於微調輸入DACI_cut [3:0] 228中之相應一者而選擇性地耦接至產生VRAMP 230之運算放大器214的第二級之輸出節點。在所描繪之示例中,回應於微調輸入DACI_cut [3:0] 228,複數個電晶體248至250中之每一個經由相應開關選擇性地耦接至運算放大器214之第二級的輸出節點,如圖所示。根據本發明之教導,在操作中,微調輸入DACI_cut [3:0] 228中之每一個在VRAMP 230中之斜坡事件的開始時個別地控制微調電路246之複數個電晶體248至250的適當數目,以控制流經微調電路246到達產生VRAMP 230之輸出節點的電流Ipush 252且補償電流Ipull 232以減短VRAMP 230之斜坡中之延遲,進而改良VRAMP 230的斜坡安定時間。
為了進行圖示,
圖 3A是示出了根據本發明之教導的例如
圖 2A所示之無輸出級微調電路之斜坡產生器中的一些信號之時序圖。如圖所示,首先閉合開關SAMP_SW 324及開關Intg_sw 318以將VREF_DAC電壓226取樣至參考電壓電容器Cvref 222上,並在斜坡開始之前重置Cint 216電容器兩端之電壓。然後關斷取樣開關SAMP_SW 324,此時已將參考輸入電壓VREF_DAC_SMP 238取樣至參考電壓電容器Cvref 222中。然後關斷開關Intg_sw 318,開始啟動VRAMP 330輸出端中之斜坡事件,如圖所示。然而,此時,由於斜坡產生器之輸出端存在Cload 234電容,Ipull 332電流開始流入斜坡產生器的輸出端至接地。
如
圖 3A所示,Ipull 332電流在斜坡事件開始時引起斜坡信號之延遲。VRAMP 330中斜坡之「理想線」(虛線)可由線性函數表徵:
理想線:
Kt。
然而,由於受到負載寄生電容Cload及Ipull 332影響,斜坡信號被延遲,既而可由下式表徵:
延遲之斜坡信號:
。
由Ipull 332引起之延遲的斜坡信號的主要結果是增加的斜坡安定時間,此增加了自影像感測器讀取影像資料所需的時間量,而降低了影像感測器之可能的最大圖框速率。
因此,
圖 3B是示出了根據本發明之教導之具有用於補償Ipull 332之輸出級微調電路之斜坡產生器中之一些信號的時序圖。如圖所示,首先閉合開關SAMP_SW 324及開關Intg_sw 318以將VREF_DAC電壓226取樣至參考電壓電容器Cvref 222上,並在斜坡開始之前重置Cint 216電容器兩端的電壓。然後關斷取樣開關SAMP_SW 324,此時參考輸入電壓VREF_DAC_SMP 238已經被取樣至參考電壓電容器Cvref 222上。然後關斷開關Intg_sw 318,開始啟動VRAMP 330輸出端中之斜坡事件,如圖所示。出於比較之目的,
圖 3B中之「原有波形」示出VRAMP 330中之斜坡而不補償Ipull 332。
然而,
圖 3B亦示出了微調輸入DACI_cut [3:0] 328亦激活及控制微調電路246中的複數個電晶體248至250,同時在VRAMP 330中的斜坡事件開始時關斷開關Intg_sw 318。如將展示,根據本發明之教導,可微調不同之DACI_cut [3:0] 328位元以實現VRAMP 330中之理想線性斜坡(例如,
圖 3A中之「理想線」)。具體而言,在斜坡事件開始時,為了維持操作點,可回應於微調輸入DACI_cut [3:0] 328而關閉運算放大器214之第二級的某些部分。如此一來,流過運算放大器214之第二級的電流Ipush 252可以基本上匹配Ipull 232。Ipull之值可係由斜率及Cload 234值來判定。同樣地,運算放大器214之非反相輸入端的回饋電壓vinteg 236可以是安定的,因此VRAMP 230信號中的斜坡可以接近線性「理想線」斜坡。因此,根據本發明之教導,當關斷開關Intg_sw 318時,由回應於微調輸入DACI_cut [3:0] 328而控制之Ipush 252電流產生之VRAMP 330中的斜坡「經校正波形」在關斷開關Intg_sw 318後緊接著遵循VRAMP 330中之由
Kt表徵之斜坡之「理想線」的線性特性。
為了比較,
圖 3B亦示出了「DACI_cut [3:0]太小」以在無足夠的電流流過Ipush 252電流之情況下展示VRAMP 330中之斜坡,以及「DACI_cut [3:0]太大」以在有太多的電流流過Ipush 252電流之情況下展示VRAMP 330中之斜坡。因此,根據本發明之教導,可以首先將DACI_cut [3:0]信號程式化為適當地控制微調電路246中之複數個電晶體248至250以補償Ipull 332。
圖4示出了根據本發明之教導之與影像感測器中之模/數轉換器一起使用之斜坡產生器410之另一示例之示意圖。注意,
圖 4之斜坡產生器410可以是
圖 2A之斜坡產生器210及/或
圖 1之斜坡產生器110的示例,並且下面引用之類似命名及編號之元件類似於上述被耦接及起作用。此外,亦應當注意,
圖 4之斜坡產生器410與
圖 2A之斜坡產生器210共用多種相似性。然而,
圖 4之斜坡產生器410與
圖 2A之斜坡產生器210之間的一個差別在於,
圖 4之示例性斜坡產生器410在運算放大器414之輸出級中不接收微調輸入DACI_cut [3:0]或微調電路。相反,根據本發明之教導,
圖 4之斜坡產生器410包括耦接至運算放大器414之非反相輸入端的調諧電路454,以調諧積分器放大器之參考輸入電壓,以便補償電流Ipull 432。
如所描繪之示例所示,斜坡產生器410包括運算放大器414,其被組態成具有耦接在運算放大器414之輸出端與反相輸入端之間的積分器電容器Cint 416之積分器放大器。開關Intg_sw 418亦耦接在運算放大器414之輸出端與反相輸入端之間以啟用及停用積分器。運算放大器414之反相輸入端經耦接以接收回饋輸入電壓vinteg 436,且亦耦接至提供電流i_integ之電流源420。運算放大器414之非反相輸入端經耦接以接收參考輸入電壓VREF_DAC_SMP 438。參考電壓電容器Cvref 422耦接至運算放大器414之非反相輸入端,以藉由取樣開關SAMP_SW 424將參考電壓VREF_DAC 426取樣至參考電壓電容器Cvref 422上。如將論述,根據本發明之教導,調諧電路454調諧在運算放大器414之非反相輸入端接收之參考輸入電壓VREF_DAC_SMP 438以補償Ipull 432電流。運算放大器414之輸出端經耦接以產生跨越負載電容器Cload 434之輸出斜坡信號VRAMP 430。
如所描繪之示例所示,調諧電路454包括用可變電容Cimp 482實現之調諧電容,其中可變電容Cimp 482之一端耦接至運算放大器414的非反相輸入端。可變電容Cimp 482之另一端耦接至包括開關458及開關460之開關電路。在所描繪之示例中,開關電路被組態成將可變電容Cimp 482耦接至調諧電壓VREP_IMP 456或接地。具體地,開關458被組態成回應於信號IMP_SW將可變電容Cimp 482耦接至VREF_IMP 456電壓,並且開關460被組態成回應於互補信號IMP_SWB將可變電容Cimp 482耦接至接地。在所描繪之示例中,當積分器放大器被停用時,可變電容Cimp 482耦接至調諧電壓VREF_IMP 456,且當積分器放大器被啟用時,在斜坡信號VRAMP 430中之斜坡事件期間,可變電容器耦接至接地。
圖5A是示出了根據本發明之教導的如
圖 4所示之無可調輸入之斜坡產生器中之一些信號之時序圖。如圖所示,首先閉合開關SAMP_SW 524及開關Intg_sw 518以將VREF_DAC電壓426取樣至參考電壓電容器Cvref 422上,並在斜坡開始之前重置Cint 416電容器兩端之電壓。然後關斷取樣開關SAMP_SW 524,此時已經將參考輸入電壓VREF_DAC_SMP 438取樣至參考電壓電容器Cvref 422中。然後關斷開關Intg_sw 518,開始啟動如圖所示之VRAMP 530輸出端中之斜坡事件。然而,此時,由於斜坡產生器之輸出端存在Cload 434電容,Ipull 532電流開始流入斜坡產生器之輸出端至接地。Ipull 332電流在斜坡事件開始時引起斜坡信號之延遲。VRAMP 330中斜坡之「理想線」在
圖 5A中標記為具有以下線性特性之虛線:
。
然而,由於受到Ipull 532影響,所以斜坡信號被延遲,既而其特徵在於:
,
此增加了自影像感測器讀取影像資料所需之時間量並且降低了影像感測器之可能的最大圖框速率。
因此,
圖 5B是示出了根據本發明之教導的具有可調輸入電路之斜坡產生器中之一些信號之時序圖。如圖所示,首先斷開開關IMP_SWB 560,此指示首先閉合開關IMP_SW 458。此外,首先閉合開關SAMP_SW 524及開關Intg_sw 518。因此,首先耦接參考電壓電容器Cvref 422以藉由取樣開關SAMP_SW 424取樣參考電壓VREF_DAC 426,以將電壓VREF_DAC_SMP 538取樣至參考電壓電容器Cvref 422上。此外,首先將可變電容Cimp 462之一端耦接至VREF_IMP 456,而將另一端耦接至VREF_DAC 426。因此,可變電容Cimp 462兩端之電壓被初始化為VREF_DAC 426及VREF_IMP 456之間之差。
然後關斷取樣開關SAMP_SW 524,此時已經將參考輸入電壓VREF_DAC_SMP 538取樣至參考電壓電容器Cvref 422中。然後關斷開關Intg_sw 518,並且回應於IMP_SWB 560接通開關460,此指示回應於IMP_SW 558關斷開關458。如示例所示,同時切換取樣開關SAMP_SW 524及IMP_SWB 560 (以及互補性IMP_SW 458)。如圖所示,此開始啟動VRAMP 530輸出端中的斜坡事件。出於比較之目的,
圖 5B中之「原有波形」示出VRAMP 530中之斜坡而不補償Ipull 432。
如圖所示,在VRAMP 530中之斜坡事件開始時,回應於IMP_SWB 560,可變電容Cimp 462自藉由開關458耦接至VREF_IMP 456切換至藉由開關460耦接至接地。可變電容Cimp 462之另一端耦接至運算放大器414的非反相輸入端。結果,參考輸入電壓VREF_DAC_SMP 538藉由可變電容Cimp 462下拉,可變電容Cimp 462現在在VRAMP 530中之斜坡事件開始時藉由開關460耦接至接地。在所描繪之示例中,VREF_IMP 456及可變電容Cimp 462之值被翻轉,使得:
。
換言之,若選擇(例如,藉由調諧Cimp)VREF_IMP、Cimp及Cvref之值為基本上匹配-
Kτ,則斜坡信號VRAMP 530中的斜坡事件將是線性之並且幾乎是理想的。換言之,調諧電壓VREF_IMP 456及調諧電容Cimp 462之乘積除以調諧電容Cimp 462及參考電壓電容器Cvref 422參考電壓電容之和等於常數-
Kτ。為了進行圖示,
圖 5B中之VRAMP 530中標記為「經校正波形」之示例性斜坡事件是由於VREF_IMP、Cimp及Cvref經調諧使得:
。為了比較,
圖 5B亦示出了若針對Cimp選擇之值過小,則「Cimp太小」以展示VRAMP 530中之斜坡,且若針對Cimp選擇之值過大,則「Cimp太大」以展示VRAMP 530中之斜坡。
以上對本發明之示例性實施例的描述(包括摘要中所描述之內容)並不旨在窮舉或將本發明限於所公開之精確形式。如相關領域之技術人員將認識到的,雖然在此為了圖示之目的描述了本發明的具體實例,但是在本發明之範疇內進行各種修改是可能的。
根據以上詳細描述可以對本發明進行此些修改。以下權利要求中使用之術語不應解釋為將本發明限於說明書中所公開的具體實例。相反,本發明之範疇將完全由所附申請專利範圍來判定,所附申請專利範圍將如請求項解釋之既定原則來解釋。
100:成像系統
102:像素陣列
104:控制電路
106:功能邏輯
108:讀出電路
110:斜坡產生器電路
112:比較器
130:參考電壓斜坡信號VRAMP
200:成像系統
210:斜坡產生器
214:運算放大器(op amp)
216:積分電容器Cint
218:開關Intg_sw
220:電流源
222:參考電壓電容器Cvref
224:取樣開關SAMP_SW
226:參考電壓VREF_DAC
228:微調輸入DACI_cut [3:0]
230:輸出斜坡信號VRAMP
232:結果電流Ipull
234:負載電容器Cload
236:回饋輸入電壓vinteg
238:參考輸入電壓VREF_DAC_SMP
240:輸入級或第一級/運算放大器
242:PMOS電晶體
244:NMOS電晶體
246:微調電路
248:電晶體
250:電晶體
252:電流Ipush
288:微調輸入DACI_cut [3:0]
318:開關Intg_sw
324:開關SAMP_SW
328:微調輸入DACI_cut [3:0]
330:VRAMP
332:電流Ipull
410:斜坡產生器
414:運算放大器
416:積分器電容器Cint
418:開關Intg_sw
420:電流源
422:參考電壓電容器Cvref
424:取樣開關SAMP_SW
426:參考電壓VREF_DAC
430:輸出斜坡信號VRAMP
432:電流Ipull
434:負載電容器Cload
436:回饋輸入電壓vinteg
438:參考輸入電壓VREF_DAC_SMP
454:調諧電路
456: 調諧電壓VREP_IMP
458:開關
460:開關
462: 可變電容Cimp
482:可變電容Cimp
518:開關Intg_sw
524:開關SAMP_SW
530:VRAMP
532 :電流Ipull
538:參考輸入電壓VREF_DAC_SMP
560:IMP_SWB
C1至Cx:行
Cload:負載寄生電容
IMP_SW:信號
IMP_SWB:互補信號
i_integ:積分器電流
P1至Pn:像素
R1至Ry:列
vp:第一輸出端
vn:第二輸出端
參考以下附圖描述本發明之非限制性及非詳盡性實施例,其中除非另有說明,否則在各個視圖中相同之附圖標記表示相同的部件。
圖 1示出了根據本發明之教導的成像系統之一個示例。
圖 2A示出了根據本發明之教導的具有用於斜坡產生器之輸出級之微調輸入之斜坡產生器的示例之示意圖,該斜坡產生器與影像感測器中的模/數轉換器一起使用。
圖 2B示出了根據本發明之教導的包括在如
圖 2A所示之斜坡產生器中之具有輸出級微調電路的運算放大器之示例之示意圖,該斜坡產生器與影像感測器中的模/數轉換器一起使用。
圖 3A是示出了根據本發明之教導的無輸出級微調電路之斜坡產生器中的一些信號之時序圖。
圖 3B是示出根據本發明之教導的具有輸出級微調電路之斜坡產生器中的一些信號之時序圖。
圖 4示出了根據本發明之教導的與影像感測器中之模/數轉換器一起使用之具有可調輸入電路的斜坡產生器之另一示例之示意圖。
圖 5A是示出了根據本發明之教導的無可調輸入之斜坡產生器中之一些信號之時序圖。
圖 5B是示出根據本發明之教導的具有可調輸入電路之斜坡產生器中之一些信號之時序圖。
在附圖之幾個視圖中,相應的附圖標記表示相應之部件。熟習此項技術者將理解,附圖中之元件是為了簡單及清楚而示出的,並且不必按比例繪製。舉例而言,圖中一些元件之尺寸可以相對於其他元件被放大,以幫助改良對本發明之各種實施例的理解。而且,通常不描述在商業上可行之實施例中的有用或必需之普通但熟知之元件,以便於更好地觀察本發明之此些不同實施例。
214:運算放大器(op amp)
228:微調輸入DACI_cut [3:0]
230:輸出斜坡信號VRAMP
232:結果電流Ipull
236:回饋輸入電壓vinteg
238:參考輸入電壓VREF_DAC_SMP
240:輸入級或第一級/運算放大器
242:PMOS電晶體
244:NMOS電晶體
246:微調電路
248:電晶體
250:電晶體
252:電流Ipush
vp:第一輸出端
vn:第二輸出端
Claims (24)
- 一種斜坡產生器,包含:一積分器放大器,其具有第一輸入端及第二輸入端,以及用於產生一斜坡信號之一輸出端,其中該積分器放大器包含:一第一級,其具有第一輸入端及第二輸入端,以及第一輸出端及第二輸出端,其中該第一級之該第一輸入端及該第二輸入端經耦接至該積分器放大器之該第一輸入端及該第二輸入端;一第二級,包含:經耦接於一電源軌與接地之間的第一電晶體及第二電晶體,其中該第一電晶體與該第二電晶體之間之一節點經耦接至該積分器放大器之該輸出端,其中該第一電晶體之一控制端子經耦接至該第一級之該第一輸出端,並且其中該第二電晶體之一控制端子經耦接至該第一級之該第二輸出端,其中在自該積分器放大器之該輸出端產生之該斜坡信號中之一斜坡事件期間,一第一電流自該積分器放大器之該輸出端流經該積分器放大器到達接地;以及經耦接在該電源軌與該積分器放大器之該輸出端之間的微調電路(trimming circuitry),其中該微調電路經耦接以回應於微調輸入而將一第二電流提供至該積分器放大器之該輸出端,其中該第二電流基本上匹配該第一電流。
- 如請求項1之斜坡產生器,其中該微調電路進一步經耦接至該第一級之該第一輸出端,其中該微調電路包含經耦接於該電源軌與該積分器放大 器之該輸出端之間的複數個電晶體,其中該複數個電晶體經耦接以回應於該等微調輸入而向該積分器放大器之該輸出端提供該第二電流。
- 如請求項1之斜坡產生器,其中該積分器放大器包含一第一運算放大器,該第一運算放大器包括該第一級及該第二級,其中該第一運算放大器之該第一級包含具有該第一輸入端及該第二輸入端以及該第一輸出端及該第二輸出端之一第二運算放大器。
- 如請求項1之斜坡產生器,進一步包含:經耦接在該積分器放大器之該第一輸入端與該輸出端之間之一電容器;以及經耦接至該積分器放大器之該第一輸入端之一電流源。
- 如請求項1之斜坡產生器,進一步包含經耦接於該積分器放大器之該第一輸入端及該輸出端之間之一啟用開關,其中該啟用開關經組態以啟用及停用該積分器放大器。
- 如請求項1之斜坡產生器,進一步包含:經耦接以向該積分器放大器之該第二輸入端提供一參考輸入電壓之一參考電壓電容;以及經耦接於一參考電壓與該第二電容器之間之一取樣開關,其中該取樣開關經組態以將該參考電壓取樣至該參考電壓電容上。
- 一種成像系統,包含:用於接收影像光並作為回應產生一影像電荷電壓信號之一像素陣列;以及經耦接以自該像素陣列接收該影像電荷電壓信號且作為回應而提供該影像電荷電壓信號之一數位表示的讀出電路,該讀出電路包括一比較器,以接收該影像電荷、比較該影像電荷電壓信號與來自一斜坡產生器之一斜坡信號,且作為回應,提供該影像電荷電壓信號之該數位表示,其中該斜坡產生器包含:一積分器放大器,其具有第一輸入端及第二輸入端,以及用於產生該斜坡信號之一輸出端,其中該積分器放大器包含:一第一級,其具有第一輸入端及第二輸入端,以及第一輸出端及第二輸出端,其中該第一級之該第一輸入端及該第二輸入端經耦接至該積分器放大器之該第一輸入端及該第二輸入端;一第二級,包含:經耦接於一電源軌與接地之間的第一電晶體及第二電晶體,其中該第一電晶體與該第二電晶體之間之一節點經耦接至該積分器放大器之該輸出端,其中該第一電晶體之一控制端子經耦接至該第一級之該第一輸出端,並且其中該第二電晶體之一控制端子經耦接至該第一級之該第二輸出端,其中在自該積分器放大器之該輸出端產生之該斜坡信號中之一斜坡事件期間,一第一電流自該積分器放大器之該輸出端流經該積分器放大器到達接地;以及經耦接於該電源軌與該積分器放大器之該輸出端之間的微調 電路,其中該微調電路經耦接以回應於微調輸入而將一第二電流提供至該積分器放大器之該輸出端,其中該第二電流基本上匹配該第一電流。
- 如請求項7之成像系統,其中該微調電路進一步經耦接至該第一級之該第一輸出端,其中該微調電路包含經耦接於該電源軌與該積分器放大器之該輸出端之間的複數個電晶體,其中該複數個電晶體經耦接以回應於該等微調輸入而將該第二電流提供至該積分器放大器的該輸出端。
- 如請求項7之成像系統,其中該積分器放大器包含一第一運算放大器,該第一運算放大器包括該第一級及該第二級,其中該第一運算放大器之該第一級包含一第二運算放大器,該第二運算放大器具有該第一輸入端及該第二輸入端,以及該第一輸出端及該第二輸出端。
- 如請求項7之成像系統,其中該積分器放大器包含:經耦接於該積分器放大器之該第一輸入端與該輸出端之間之一電容器;以及經耦接至該積分器放大器之該第一輸入端之一電流源。
- 如請求項7之成像系統,其中該積分器放大器包含經耦接於該積分器放大器之該第一輸入端與該輸出端之間之一啟用開關,其中該啟用開關經組態以啟用及停用該積分器放大器。
- 如請求項7之成像系統,其中該斜坡產生器進一步包含:經耦接以向該積分器放大器之該第二輸入端提供一參考輸入電壓之一參考電壓電容;以及經耦接於一參考電壓與該第二電容器之間之一取樣開關,其中該取樣開關經組態以將該參考電壓取樣至該參考電壓電容上。
- 一種減短(reducing)一斜坡產生器之一斜坡信號中之一斜坡事件之一延遲之方法,包含:在具有第一輸入端及第二輸入端之一運算放大器(op amp)之一輸出端處產生該斜坡信號,其中該運算放大器係包含於該斜坡產生器中;將一積分器電容器耦接於該運算放大器之該第一輸入端與該輸出端之間;將一電流源耦接至該運算放大器之該第一輸入端;將一參考電壓電容耦接至該運算放大器之該第二輸入端;藉由經耦接在一參考電壓與該參考電壓電容之間之一取樣開關將該參考電壓取樣至該參考電壓電容上;以及在該斜坡信號中之該斜坡事件期間,藉由經耦接至該運算放大器之該第二輸入端之一調諧電路減小取樣至該參考電壓電容上之該參考電壓,以減短該斜坡信號中之該斜坡事件之該延遲。
- 如請求項13之方法,進一步包含藉由經耦接於該運算放大器之該第一輸入端與該輸出端之間之一啟用開關(enable switch)以啟用及停用該斜坡產生器。
- 如請求項13之方法,其中該調諧電路包含:經耦接至該運算放大器之該第二輸入端之一調諧電容;以及經耦接至該調諧電容之開關電路,其中該方法進一步包括:當該斜坡產生器被停用(disabled)時藉由該開關電路將該調諧電容耦接至一調諧電壓,及當該斜坡產生器被啟用時藉由該開關電路將該調諧電容耦接至接地。
- 如請求項15之方法,其中該開關電路包含:經耦接於該調諧電壓與該調諧電容之間之一第一開關;以及經耦接於該調諧電容與接地之間之一第二開關。
- 如請求項15之方法,其中該調諧電容包含一可變電容,其中該方法進一步包括調諧該可變電容以使該斜坡信號中之該斜坡事件呈線性。
- 如請求項15之方法,其中該調諧電壓與該調諧電容之一乘積除以該調諧電容及該參考電壓電容之一和係等於一常數。
- 一種提供在一成像系統中之一斜坡信號之方法,包含:藉由一像素陣列接收影像光;回應所述接收該影像光而產生一影像電荷電壓信號;以及 藉由經耦接該像素陣列之讀出電路接收該影像電荷電壓信號;回應所述接收該影像電荷電壓信號而提供該影像電荷電壓信號之一數位表示,其中所述提供該數位表示包括:藉由一比較器比較該影像電荷電壓信號與來自一斜坡產生器之該斜坡信號,為回應所述比較該影像電荷電壓信號與該斜坡信號,提供該影像電荷電壓信號之該數位表示;在具有第一輸入端及第二輸入端之一運算放大器之一輸出端處產生該斜坡信號,其中該運算放大器經包括於該斜坡產生器中;將一積分器電容器耦接於該運算放大器之該第一輸入端與該輸出端之間;將一電流源耦接至該運算放大器之該第一輸入端;將一參考電壓電容耦接至該運算放大器之該第二輸入端;藉由經耦接於一參考電壓與該參考電壓電容之間之一取樣開關將該參考電壓取樣至該參考電壓電容上;以及在該斜坡信號中之一斜坡事件期間藉由經耦接至該運算放大器之該第二輸入端之一調諧電路減小經取樣至該參考電壓電容上之該參考電壓,以減短該斜坡信號中之該斜坡事件之一延遲。
- 如請求項19之方法,其進一步包含啟用及停用經耦接於該運算放大器之該第一輸入端與該輸出端之間之一啟用開關。
- 如請求項19之方法,其中該調諧電路包含: 經耦接至該運算放大器之該第二輸入端之一調諧電容;以及經耦接至該調諧電容之開關電路,其中該方法進一步包括:當該斜坡產生器被停用時藉由該開關電路將該調諧電容耦接至一調諧電壓,及當該斜坡產生器被啟用時將該調諧電容耦接至接地。
- 如請求項21之方法,其中該開關電路包含:經耦接於該調諧電壓與該調諧電容之間之一第一開關;以及經耦接於該調諧電容與接地之間之一第二開關。
- 如請求項21之方法,其中該調諧電容包含一可變電容,其中該方法進一步包括調諧該可變電容以使該斜坡信號中之該斜坡事件呈線性。
- 如請求項21之方法,其中該調諧電壓與該調諧電容之一乘積除以該調諧電容與該參考電壓電容之一和係等於一常數。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/352,673 US10826470B2 (en) | 2019-03-13 | 2019-03-13 | Integrating ramp circuit with reduced ramp settling time |
US16/352,673 | 2019-03-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202042546A TW202042546A (zh) | 2020-11-16 |
TWI720834B true TWI720834B (zh) | 2021-03-01 |
Family
ID=72423044
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109107430A TWI720834B (zh) | 2019-03-13 | 2020-03-06 | 具有減短斜坡安定時間之整合斜坡電路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10826470B2 (zh) |
CN (2) | CN111698439B (zh) |
TW (1) | TWI720834B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11531728B2 (en) * | 2020-02-29 | 2022-12-20 | Tetramem Inc. | Two-stage ramp ADC in crossbar array circuits for high-speed matrix multiplication computing |
US11627273B2 (en) * | 2021-03-30 | 2023-04-11 | Omnivision Technologies, Inc. | Current steering ramp compensation scheme and digital circuit implementation |
GB202106220D0 (en) * | 2021-04-30 | 2021-06-16 | Ams Sensors Belgium Bvba | Ramp circuit |
KR20230027368A (ko) | 2021-08-18 | 2023-02-28 | 삼성전자주식회사 | 엠퍼시스 회로 및 프리-엠퍼시스 회로를 포함하는 램프 생성기, 이의 동작 방법, 및 이를 포함하는 이미지 센서 장치 |
JP7460052B2 (ja) | 2021-10-06 | 2024-04-02 | パック テック-パッケージング テクノロジーズ ゲーエムベーハー | 単一はんだ体を製造するためのプレス成形デバイス、装置、はんだ付着機及び方法 |
LU500710B1 (en) | 2021-10-06 | 2023-04-06 | Pac Tech Packaging Tech Gmbh | Laser-assisted soldering apparatus; and solder deposition machine |
US11770634B1 (en) * | 2022-04-13 | 2023-09-26 | Omnivision Technologies, Inc. | Trimming control circuit for current integration ramp DAC settling assist circuit |
US11722801B1 (en) | 2022-04-13 | 2023-08-08 | Omnivision Technologies, Inc. | Ramp settling assist circuit in local ramp buffer circuit |
US11968468B2 (en) | 2022-04-13 | 2024-04-23 | Omnivision Technologies, Inc. | Calibration circuit for ramp settling assist circuit in local ramp buffer circuit |
US20230336165A1 (en) * | 2022-04-13 | 2023-10-19 | Omnivision Technologies, Inc. | Low power current integration dac ramp settling assist circuit |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9848152B1 (en) * | 2016-09-27 | 2017-12-19 | Omnivision Technologies, Inc. | Analog dithering to reduce vertical fixed pattern noise in image sensors |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006020172A (ja) * | 2004-07-02 | 2006-01-19 | Fujitsu Ltd | ランプ波形発生回路、アナログ・デジタル変換回路、撮像装置、撮像装置の制御方法 |
GB2421376B (en) * | 2004-12-15 | 2007-01-10 | Micron Technology Inc | Ramp generators for imager analog-to-digital converters |
US7230561B2 (en) * | 2005-01-27 | 2007-06-12 | Micron Technology, Inc. | Programmable integrating ramp generator and method of operating the same |
WO2009090703A1 (ja) * | 2008-01-18 | 2009-07-23 | Panasonic Corporation | ランプ波出力回路、アナログデジタル変換回路、及びカメラ |
JP2011259407A (ja) | 2010-05-13 | 2011-12-22 | Sony Corp | 信号処理回路、固体撮像素子およびカメラシステム |
CN104393856B (zh) * | 2014-10-24 | 2017-11-28 | 深圳市汇顶科技股份有限公司 | 一种斜坡波产生电路及其数模转换电路、指纹识别系统 |
KR20160126523A (ko) * | 2015-04-24 | 2016-11-02 | 에스케이하이닉스 주식회사 | 램프 신호 발생 장치 및 그를 이용한 씨모스 이미지 센서 |
US9571775B1 (en) * | 2015-11-16 | 2017-02-14 | Omnivision Technologies, Inc. | Image sensor power supply rejection ratio improvement through ramp generator in continuous time readout circuitry |
US10051225B2 (en) * | 2016-12-12 | 2018-08-14 | Omnivision Technologies, Inc. | Current injection for fast ramp start-up during analog-to-digital operations |
US10721427B2 (en) * | 2018-06-25 | 2020-07-21 | Primesensor Technology Inc. | Image sensor circuit and ramp signal generator thereof |
-
2019
- 2019-03-13 US US16/352,673 patent/US10826470B2/en active Active
-
2020
- 2020-03-06 TW TW109107430A patent/TWI720834B/zh active
- 2020-03-10 CN CN202010161040.XA patent/CN111698439B/zh active Active
- 2020-03-10 CN CN202111066575.XA patent/CN113784066A/zh active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9848152B1 (en) * | 2016-09-27 | 2017-12-19 | Omnivision Technologies, Inc. | Analog dithering to reduce vertical fixed pattern noise in image sensors |
Non-Patent Citations (2)
Title |
---|
Capacitance-type blade-tip clearance measurement system using a dual amplifier with ramp/DC inputs and integration G.R. Sarma;J.P. Barranger IEEE Transactions on Instrumentation and Measurement Year: 1992 | Volume: 41, Issue: 5 | Journal Article | Publisher: IEEE * |
Class D audio amplifier with trim-able ramp generator design theory and design implementation for portable applications Krit Salahddine;Hassan Qjidaa 2007 International Conference on Design & Technology of Integrated Systems in Nanoscale Era Year: 2007 | Conference Paper | Publisher: IEEE * |
Also Published As
Publication number | Publication date |
---|---|
CN111698439A (zh) | 2020-09-22 |
CN113784066A (zh) | 2021-12-10 |
US10826470B2 (en) | 2020-11-03 |
CN111698439B (zh) | 2021-09-28 |
TW202042546A (zh) | 2020-11-16 |
US20200295739A1 (en) | 2020-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI720834B (zh) | 具有減短斜坡安定時間之整合斜坡電路 | |
CN112672082B (zh) | 双斜坡模/数转换器的比较器的双转换增益高动态范围读出 | |
CN106470322B (zh) | 减轻图像传感器的列固定图案噪声的读出电路 | |
TWI650022B (zh) | 用於雙重斜波類比對數位轉換器之斜波信號產生器 | |
TWI709338B (zh) | 具有雙重轉換增益讀出之影像感測器 | |
TWI753354B (zh) | 斜坡信號沈降降低電路 | |
TWI578789B (zh) | 經由斜波產生器之影像感測器電源供應抑制比雜訊減少 | |
US10051225B2 (en) | Current injection for fast ramp start-up during analog-to-digital operations | |
TWI766292B (zh) | 縱行放大器重設電路 | |
WO2016191852A1 (en) | Image sensor circuits and methods | |
TWI743886B (zh) | 具有比較器之行放大器重設電路 | |
TW202215836A (zh) | 影像感測器的畫素單元、成像系統及讀取影像信號的方法 | |
US20050219876A1 (en) | Closed-loop high voltage booster | |
CN116916178A (zh) | 用于电流积分斜坡dac稳定辅助电路的修整控制电路 | |
CN105554421B (zh) | 一种全局像元非线性补偿结构 | |
CN110262300B (zh) | 图像传感器及操作图像传感器中的升压器电路的方法 | |
US20040227831A1 (en) | Calibration scheme for logarithmic image sensor | |
CN112242845A (zh) | 用于基准稳定的系统和方法 | |
US11445137B2 (en) | Systems and methods for reference settling | |
TWI774539B (zh) | 用於影像感測器中快速穩定電壓之開關技術 | |
CN114650382B (zh) | 用于单斜率模/数转换器的具有dc切断装置的比较器级 | |
US20210400215A1 (en) | Imaging systems with improved circuitry to provide boosted control signals | |
TW202348023A (zh) | 用於在局域斜坡緩衝器電路中之斜坡穩定輔助電路的校準電路 |