TWI720237B - 靜態隨機存取記憶體單元、佈局圖案及其操作方法 - Google Patents
靜態隨機存取記憶體單元、佈局圖案及其操作方法 Download PDFInfo
- Publication number
- TWI720237B TWI720237B TW106126737A TW106126737A TWI720237B TW I720237 B TWI720237 B TW I720237B TW 106126737 A TW106126737 A TW 106126737A TW 106126737 A TW106126737 A TW 106126737A TW I720237 B TWI720237 B TW I720237B
- Authority
- TW
- Taiwan
- Prior art keywords
- effect transistor
- field effect
- tunneling field
- transistor
- gate structure
- Prior art date
Links
- 230000003068 static effect Effects 0.000 title claims abstract description 29
- 238000000034 method Methods 0.000 title claims 6
- 230000005669 field effect Effects 0.000 claims abstract description 42
- 230000005641 tunneling Effects 0.000 claims abstract description 39
- 239000000758 substrate Substances 0.000 claims abstract description 10
- 230000000694 effects Effects 0.000 claims description 2
- 238000011017 operating method Methods 0.000 claims description 2
- 239000012535 impurity Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 8
- 229910044991 metal oxide Inorganic materials 0.000 description 6
- 150000004706 metal oxides Chemical class 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000005265 energy consumption Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 230000035945 sensitivity Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/0886—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/12—Static random access memory [SRAM] devices comprising a MOSFET load element
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/419—Read-write [R-W] circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66977—Quantum effect devices, e.g. using quantum reflection, diffraction or interference effects, i.e. Bragg- or Aharonov-Bohm effects
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7391—Gated diode structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Memories (AREA)
- Static Random-Access Memory (AREA)
Abstract
本發明提供一記憶體單元,包含一靜態隨機存取記憶體(SRAM)單元,位於一基底上,該SRAM單元包含有一第一儲存節點,至少一穿隧場效電晶體(TFET),該穿隧場效電晶體的一閘極與該SRAM單元的該第一儲存節點電性連接,一讀取位元線(read bit line,RBL),電性連接該穿隧場效電晶體的該汲極,以及一讀取端點,該讀取端點連接至一讀取埠電壓(Vrp),並電性連接該穿隧場效電晶體的一源極。
Description
本發明是關於一種半導體記憶元件,尤其是一種由靜態隨機存取記憶體(static random access memory,SRAM)與穿隧場效電晶體(tunneling field-effect transistor,TFET)組成的半導體靜態隨機存取記憶體單元。
在一嵌入式靜態隨機存取記憶體(embedded static random access memory,embedded SRAM)中,包含有邏輯電路(logic circuit)和與邏輯電路連接之靜態隨機存取記憶體。靜態隨機存取記憶體本身屬於一種揮發性(volatile)的記憶單元(memory cell,MC),亦即當供給靜態隨機存取記憶體之電力消失之後,所儲存之資料會同時抹除。靜態隨機存取記憶體儲存資料之方式是利用記憶單元內電晶體的導電狀態來達成,靜態隨機存取記憶體的設計是採用互耦合電晶體為基礎,沒有電容器放電的問題,不需要不斷充電以保持資料不流失,也就是不需作記憶體更新的動作,這與同屬揮發性記憶體的動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)利用電容器帶電狀態儲存資料的方式並不相同。靜態隨機存取記憶體之存取速度相當快,因此有在電腦系統中當作快取記憶體(cache memory)等之應用。
本發明提供一靜態隨機存取記憶體(SRAM)單元,包含一六電晶體靜態隨機存取記憶體(6T-SRAM)單元,位於一基底上,該6T-SRAM單元包含有一第一儲存節點,至少一穿隧場效電晶體(TFET),該穿隧場效電晶體的一閘極與該6T-SRAM單元的該第一儲存節點電性連接,一讀取位元線(read bit line,RBL),電性連接該穿隧場效電晶體的該汲極,以及一讀取端點,該讀取端點連接至一讀取埠電壓(Vrp),並電性連接該穿隧場效電晶體的一源極。
本發明另提供一記憶體單元的操作方法。首先,提供一靜態隨機存取記憶體(SRAM)單元位於一基底上,該SRAM單元包含有一第一儲存節點,提供至少一穿隧場效電晶體(TFET),該穿隧場效電晶體的一閘極與該SRAM單元的該第一儲存節點電性連接,提供一讀取位元線(read bit line,RBL),電性連接該穿隧場效電晶體的一汲極,以及提供一讀取端點,該讀取端點連接至一讀取埠電壓(Vrp),並電性連接該穿隧場效電晶體的一源極。接著提升連接至該讀取端點的該讀取埠電壓至一第一高電位信號,再將連接至該讀取端點的該第一高電位信號降低為一第一低電位信號,以及判斷該第一儲存節點所儲存的信號為一第二高電位信號或一第二低電位信號。
本發明另提供一種靜態隨機存取記憶體(SRAM)的佈局圖案,至少包含兩反向器互相耦合以儲存資料,該兩反向器包含一第一反向器與一第二反向器,各該反向器包含有至少一上拉元件(PLs)以及至少一下拉元件(PDs),至少二存取元件(PGs)分別與該兩互相耦合的反向器之輸出端連接,一第一N型摻雜區、一第二N型摻雜區以及一P型摻雜區位於該基底中,其中該P型摻雜區位於該第一N型摻雜區與該第二N型摻雜區之間,該兩反向器中的其中一反向器包含有
一第一延伸閘極結構,該第一延伸閘極結構至少部分延伸至該P型摻雜區以及該第一N型摻雜區之間,一第二延伸閘極結構,與該第一延伸閘極結構平行排列,並且至少位於該P型摻雜區以及該第二N型摻雜區之間,以及一連接結構,連接該第一延伸閘極結構與該第二延伸閘極結構。
綜上所述,本發明提供一種記憶元件,包含有一SRAM單元以及一讀取電路,其中讀取電路包含至少一穿隧場效應電晶體,以代替習知技術常用的金氧半場效電晶體作為讀取電晶體。由於穿隧場效應電晶體較金氧半場效電晶體擁有更低的次臨界擺幅(Sub-threshold swing),因此可以進一步降低整體記憶元件的能量消耗,並且提高記憶元件的良率與靈敏度。
10:6T-SRAM記憶單元
24:儲存節點
26:儲存節點
30:讀取電路
32A:穿隧場效應電晶體
32B:穿隧場效應電晶體
36:讀取端點
100:基底
102:鰭狀結構
104:閘極結構
104A:閘極結構
104B:閘極結構
105A:底端
105B:頂端
106:接觸結構
108:閘極接觸結構
110:擴散區接觸結構
112:第一摻雜區
114:第二摻雜區
116:連接結構
PL1:第一上拉元件
PD1:第一下拉元件
PL2:第二上拉元件
PD2:第二下拉元件
PG1:第一存取元件
PG2:第二存取元件
Vcc:電壓源
Vss:電壓源
Vrp:讀取埠電壓
WL:字元線
BL1:位元線
BL2:位元線
RBL:讀取位元線
第1圖為本發明第一較佳實施例中,一六電晶體靜態隨機存取記憶體(six-device SRAM,6T-SRAM)連接一讀取電路所組成一記憶體單元之電路圖。
第2圖繪示本發明的記憶單元處於一待機模式下的電路圖。
第3圖繪示本發明的記憶單元處於一讀取模式下的電路圖。
第4圖繪示本發明的記憶單元處於一讀取模式下的電路圖。
第5圖繪示本發明一較佳實施例的記憶單元之佈局圖。
第6圖繪示本發明另一較佳實施例的記憶單元之佈局圖。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之較佳實施例,並配合所附圖式,詳細說明本發明的構
成內容及所欲達成之功效。
為了方便說明,本發明之各圖式僅為示意以更容易了解本發明,其詳細的比例可依照設計的需求進行調整。在文中所描述對於圖形中相對元件之上下關係,在本領域之人皆應能理解其係指物件之相對位置而言,因此皆可以翻轉而呈現相同之構件,此皆應同屬本說明書所揭露之範圍,在此容先敘明。
請參考第1圖,第1圖為本發明第一較佳實施例中,一六電晶體靜態隨機存取記憶體(six-device SRAM,6T-SRAM)連接一讀取電路,組成一記憶體單元之電路圖。本發明提出一種記憶體單元,記憶體單元包含有一靜態隨機存取記憶單元(SRAM)以及一讀取電路(read circuit),其中靜態隨機存取記憶單元包含一六電晶體靜態隨機存取記憶單元(six-device SRAM,6T-SRAM)。但值得注意的是,在本發明的其他實施例中,靜態隨機存取記憶單元不以6T-SRAM為限,其可能包含有8T-SRAM、10T-SRAM或是更多電晶體組成的靜態隨機存取記憶單元。以下仍以6T-SRAM為例說明。
請參考第1圖,在本實施例中,6T-SRAM記憶單元10較佳由一第一上拉電晶體(Pull-Up transistor)PL1、一第二上拉電晶體PL2、一第一下拉電晶體(Pull-Down transistor)PD1、一第二下拉電晶體PD2、一第一存取電晶體(pass gate transistor)PG1和一第二存取電晶體PG2構成正反器(flip-flop),其中第一上拉電晶體PL1和第二上拉電晶體PL2、第一下拉電晶體PD1和第二下拉電晶體PD2構成栓鎖電路(latch),使資料可以栓鎖在儲存節點(Storage Node)24或26。另外,第一上拉電晶體PL1和第二上拉電晶體PL2是作為主動負載之用,其亦可以一般之電阻來取代做為上拉電晶體,在此情況下即為四電晶體靜態隨機存取記憶體
(four-device SRAM,4T-SRAM)。另外在本實施例中,第一上拉電晶體PL1和第二上拉電晶體PL2各自之一源極區域電連接至一電壓源Vcc,第一下拉電晶體PD1和第二下拉電晶體PD2各自之一源極區域電連接至一電壓源Vss。
在一實施例中,6T-SRAM記憶單元10的第一上拉電晶體PL1、第二上拉電晶體PL2是由P型金氧半導體(P-type metal oxide semiconductor,PMOS)電晶體所組成,而第一下拉電晶體PD1、第二下拉電晶體PD2和第一存取電晶體PG1、第二存取電晶體PG2則是由N型金氧半導體(N-type metal oxide semiconductor,NMOS)電晶體所組成,但本發明不限於此。其中,第一上拉電晶體PL1和第一下拉電晶體PD1一同構成一反向器(inverter),且這兩者所構成的串接電路兩端點分別耦接於一電壓源Vcc與一電壓源Vss;同樣地,第二上拉電晶體PL2與第二下拉電晶體PD2構成另一反向器,而這兩者所構成的串接電路兩端點亦分別耦接於電壓源Vcc與電壓源Vss。上述兩反向器互相耦合以儲存資料。
此外,在儲存節點24處,係分別電連接有第二下拉電晶體PD2和第二上拉電晶體PL2之閘極(gate)、及第一下拉電晶體PD1、第一上拉電晶體PL1的汲極(Drain)和第一存取電晶體PG1的源極(Source);同樣地,在儲存節點26上,亦分別電連接有第一下拉電晶體PD1和第一上拉電晶體PL1之閘極、及第二下拉電晶體PD2、第二上拉電晶體PL2的汲極(Drain)和第二存取電晶體PG2的源極。至於第一存取電晶體PG1和第二存取電晶體PG2的閘極則分別耦接至字元線(Word Line)WL,而第一存取電晶體PG1和第二存取電晶體PG2的汲極(Drain)則分別耦接至相對應之位元線(Bit Line)BL1與BL2。
此外,在本發明中,6T-SRAM記憶單元10與一讀取電路30電性連接。
其中讀取電路30包含有至少一穿隧場效應電晶體(tunneling field-effect transistor,TFET)32A,一讀取位元線(read bit line,RBL)與TFET 32A的一汲極相連,而一讀取端點(read terminal)36則與TFET 32A的一源極相連,且讀取端點36與一讀取埠電壓(Vrp)相連。此外,TFET 32A的閘極則與儲存節點24相連。在本發明的其他實施例中,TFET 32A的閘極也可與儲存節點26相連,本發明並不限於此。
另外,在本實施例中,另可包含一穿隧場效應電晶體(TFET)32B,與TFET 32A並聯,也就是說,TFET 32B的閘極與儲存節點24相連,TFET 32B的汲極與讀取位元線RBL相連,而TFET 32B的源極與讀取端點36相連。本實施例增設另一TFET的目的在於可以進一步增加後續步驟中,在讀取步驟中所讀取到的電流值,提高元件的準確度。但本發明不限於互相並聯的TFET數量,本發明可能僅包含有一個TFET,或包含有多個TFET互相並聯(其中各TFET皆具有同樣型態,例如N型TFET),皆屬於本發明涵蓋範圍內。
TFET的其中一特徵,在於一TFET的元件僅容許電流單向通過。更詳細說明,以TFET 32B為N型TFET為例,當施加一正電壓至N型TFET時,電子可由源極端穿過能帶後到達汲極端,此時電流將由汲極(摻雜有n+離子)流至源極(摻雜有p+離子)。但是由於能帶差異,電子無法由汲極端再次回到源極端,因此電流也無法由N型TFET的源極端回到汲極端。也就是說,本發明TFET的電流僅可單向流通,以N型TFET為例,電流僅可由汲極流至源極。關於其他TFET的原理屬於本領域的已知技術,在此不多加贅述。此外,本發明雖以N型TFET為例說明,但在其他實施例中也包含P型TFET,也屬於本發明涵蓋範圍內。
第2圖至第4圖繪示上述記憶單元的操作方式。如第2圖所示,在一待機模式中,讀取位元線RBL讀取端點36都連接至一高電位(例如邏輯上的“1”)。此時,由於TFET(32A以及32B)源/汲極兩端的電壓都為高電位,因此無論儲存節點24內保存的資料為邏輯0或1,電流不會從汲極端流至源極端,也不會從讀取端點36處偵測到任何信號。
如第3圖所示,當進行一讀取步驟時,將讀取端點36所連接的讀取埠電壓Vrp由高電位降至低電位(例如由邏輯上的“1”降至“0”),此時對各個TFET來說,左側的汲極端電位高於右側的源極端。但是若此時儲存節點24內所儲存的資料為邏輯0,邏輯0將無法開啟TFET 32A以及TFET 32B的閘極,因此電流仍然無法通過TFET達到讀取端點36。
如第4圖所示,同樣進行讀取步驟,將讀取端點36所連接的讀取埠電壓Vrp由高電位降至低電位(例如由邏輯上的“1”降至“0”),此時對各個TFET來說,左側的汲極端電位高於右側的源極端。若此時儲存節點24內所儲存的資料為邏輯1,邏輯1(高電位)將可開啟TFET 32A以及TFET 32B的閘極,因此電流I將會由TFET左側的汲極端流至右側的源極端,可在讀取端點36處偵測到電流信號。此時若有多個TFET相互並聯,則所偵測的電流信號將會更加明顯。
綜合以上第2圖至第4圖所述,本發明的記憶元件,在進行一讀取步驟時,需先將讀取端點36所連接的讀取埠電壓Vrp由高電位降至低電位,接著判定讀取端點36是否有偵測到電流信號。以上述例子來看,若有偵測到電流信號,則可判定儲存節點24內所儲存的資料為邏輯1。另一方面,若沒有偵測到電流信號,則可判定儲存節點24內所儲存的資料為邏輯0。
第5圖繪示本發明的記憶元件之佈局圖。如第5圖所示,本發明的記憶元件MC位於一基底100上,基底100上包含有複數個摻雜區(圖未示),以及多個鰭狀結構102以及多個閘極結構104,各鰭狀結構沿著一第一方向排列(例如X軸),各閘極結構104沿著一第二方向排列(例如Y軸)。其中本發明的記憶元件MC主要分為兩部分:位於上半部的6T-SRAM記憶單元10與位於下半部的讀取電路30。其中在6T-SRAM記憶單元10中,各閘極結構104橫跨於各鰭狀結構102上,組成多個電晶體,也就是第1圖中所示的第一上拉電晶體PL1、第二上拉電晶體PL2、第一下拉電晶體PD1、一第二下拉電晶體PD2、第一存取電晶體PG1和第二存取電晶體PG2,分別將其位置標示於第5圖中。另包含有複數個接觸結構106,其中接觸結構106更包含有閘極接觸結構108(與閘極結構104接觸的接觸結構)以及擴散區接觸結構110(與各擴散區接觸的接觸結構)連接不同元件,例如連接字元線、位元線等元件至各電晶體。上述關於6T-SRAM的佈局圖案,屬於本領域的習知技術,在此不多加贅述。在第5圖中,為了簡化圖式,有部分元件並未標號,但相同性質的元件(例如同為鰭狀結構、或同為閘極結構)以相同的網底表示,以清楚表示各元件。另外,有些電壓源或元件例如Vrp、Vcc、Vss、WL、BL1、BL2、RBL等也直接標示於第5圖上,以清楚表示特定元件與該些電壓源或元件之間的連接關係。
如上所述,本發明並不限於使用6T-SRAM,也可能包含8T-SRAM、10T-SRAM等其他記憶元件。另外關於佈局圖案也不限於第5圖所示,凡以習知的SRAM為基礎所建立的佈局圖案,皆可屬於本發明涵蓋範圍內。
本發明的佈局圖案中更包含有下半部的讀取電路30。其中包含有至
少兩第一摻雜區112A、112B以及一第二摻雜區114,第一摻雜區112A、112B例如為N型摻雜區,第二摻雜區114則例如為P型摻雜區,且第二摻雜區114位於兩第一摻雜區112A與112B之間。另包含一閘極結構104A通過第一摻雜區112A與第二摻雜區114之間,一閘極結構104B通過第一摻雜區112B與第二摻雜區114之間。
值得注意的是,上述的閘極結構104A係由6T-SRAM記憶單元10延伸至讀取電路30內,可配合第1圖來看,6T-SRAM記憶單元10包含有兩個反向器,其中一反向器包含有一較長的閘極結構104A。從佈局圖來看,閘極結構104A會較閘極結構104B更長。此外,從第5圖來看,更包含有一連接結構116,連接閘極結構104A以及閘極結構104B的一底端105A。連接結構116也沿著第一方向排列,因此從第5圖來看,閘極結構104A、連接結構116以及閘極結構104B共同組成一“J狀結構”。除此之外,連接結構116較佳與第二摻雜區114不互相重疊。
在本發明的另一實施例中,如第6圖所示,連接結構116連接閘極結構104A以及閘極結構104B的一頂端105B,因此從第6圖來看,閘極結構104A、連接結構116以及閘極結構104B共同組成一“h狀結構”。該佈局圖案也屬於本發明的涵蓋範圍內。
綜上所述,本發明提供一種記憶元件,包含有一SRAM單元以及一讀取電路,其中讀取電路包含至少一穿隧場效應電晶體,以代替習知技術常用的金氧半場效電晶體作為讀取電晶體。由於穿隧場效應電晶體較金氧半場效電晶體擁有更低的次臨界擺幅(Sub-threshold swing),因此可以進一步降低整體記憶元件的能量消耗,並且提高記憶元件的良率與靈敏度。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10:6T-SRAM記憶單元
24:儲存節點
26:儲存節點
30:讀取電路
32A:穿隧場效應電晶體
32B:穿隧場效應電晶體
36:讀取端點
PL1:第一上拉元件
PD1:第一下拉元件
PL2:第二上拉元件
PD2:第二下拉元件
PG1:第一存取元件
PG2:第二存取元件
Vcc:電壓源
Vss:電壓源
Vrp:讀取埠電壓
WL:字元線
BL1:位元線
BL2:位元線
RBL:讀取位元線
Claims (22)
- 一記憶體單元,包含:一靜態隨機存取記憶體(SRAM)單元,位於一基底上,該SRAM單元包含有一第一儲存節點;至少一穿隧場效電晶體(TFET),該穿隧場效電晶體的一閘極與該SRAM單元的該第一儲存節點電性連接;一讀取位元線(read bit line,RBL),電性連接該穿隧場效電晶體的一汲極;以及一讀取端點,該讀取端點連接至一讀取埠電壓(Vrp),並電性連接該穿隧場效電晶體的一源極。
- 如申請專利範圍第1項所述的記憶體單元,其中更包含有一第一位元線、一第二位元線以及複數條字元線,且每一個SRAM單元皆包含有一第一反向器以及一第二反向器,該第一反向器包含有一第一N型電晶體以及一第一P型電晶體,該第二反向器包含有一第二N型電晶體以及一第二P型電晶體,且該第一反向器與該第二反向互相耦合,一第三N型電晶體,該第三N型電晶體具有一源極以及一汲極,分別與該第一反向器的該輸出端以及該第一位元線相連,一第四N型電晶體,該第四N型電晶體具有一源極以及一汲極,分別與該第二反向器的該輸出端以及該第二位元線相連,且該第三N型電晶體的一閘極以及該第四N型電晶體的一閘極皆與該複數條字元線中的其中一條字元線相連。
- 如申請專利範圍第2項所述的記憶體單元,其中該第一儲存 節點定義於該第三N型電晶體的該源極以及該第一反向器的該輸出端之間。
- 如申請專利範圍第1項所述的記憶體單元,其中該穿隧場效電晶體包含有一P型源極區以及一N型汲極區。
- 如申請專利範圍第4項所述的記憶體單元,其中該讀取端點與該穿隧場效電晶體的該P型源極區電性連接。
- 如申請專利範圍第4項所述的記憶體單元,其中該讀取位元線與該穿隧場效電晶體的該N型汲極區電性連接。
- 如申請專利範圍第1項所述的記憶體單元,其中該讀取埠電壓係一高電位信號。
- 如申請專利範圍第1項所述的記憶體單元,其中該穿隧場效電晶體允許一電流由該汲極流至該源極,而該電流無法由該源極流至該汲極。
- 如申請專利範圍第1項所述的存取記憶體單元,其中更包含一第二穿隧場效電晶體,與該穿隧場效電晶體電性並聯。
- 一記憶體單元的操作方法,包含:提供一靜態隨機存取記憶體(SRAM)單元,位於一基底上,該SRAM 單元包含有一第一儲存節點;提供至少一穿隧場效電晶體(TFET),該穿隧場效電晶體的一閘極與該SRAM單元的該第一儲存節點電性連接;提供一讀取位元線(read bit line,RBL),電性連接該穿隧場效電晶體的一汲極;提供一讀取端點,該讀取端點連接至一讀取埠電壓(Vrp),並電性連接該穿隧場效電晶體的一源極;提升連接至該讀取端點的該讀取埠電壓至一第一高電位信號;將連接至該讀取端點的該第一高電位信號降低為一第一低電位信號;以及判斷該第一儲存節點所儲存的信號為一第二高電位信號或一第二低電位信號。
- 如申請專利範圍第10項所述的方法,其中當該第一儲存節點包含有該第二高電位信號,該第二高電位信號開啟該穿隧場效電晶體的一閘極。
- 如申請專利範圍第11項所述的方法,當該穿隧場效電晶體的該閘極被開啟後,一電流信號由該讀取位元線流至該讀取端點。
- 如申請專利範圍第10項所述的方法,其中當該第一儲存節點包含有該第二低電位信號,該第二低電位信號關閉該穿隧場效電晶體的一閘極。
- 如申請專利範圍第13項所述的方法,當該穿隧場效電晶體的該閘極被關閉時,由該讀取位元線至該讀取端點的一路徑呈現斷路狀態。
- 如申請專利範圍第10項所述的方法,其中各該穿隧場效電晶體允許一電流由該汲極流至該源極,而該電流無法由該源極流至該汲極。
- 一種靜態隨機存取記憶體(SRAM)的佈局圖案,至少包含:兩反向器互相耦合以儲存資料,該兩反向器包含一第一反向器與一第二反向器,各該反向器包含有至少一上拉元件(PLs)以及至少一下拉元件(PDs);至少二存取元件(PGs)分別與該兩互相耦合的反向器之輸出端連接;一第一N型摻雜區、一第二N型摻雜區以及一P型摻雜區位於一讀取電路的一基底中,其中該P型摻雜區位於該第一N型摻雜區與該第二N型摻雜區之間;該兩反向器中的其中一反向器包含有一第一延伸閘極結構,該第一延伸閘極結構至少部分延伸至該P型摻雜區以及該第一N型摻雜區之間;一第二延伸閘極結構,與該第一延伸閘極結構平行排列,並且至少位於該P型摻雜區以及該第二N型摻雜區之間;以及一連接結構,連接該第一延伸閘極結構與該第二延伸閘極結構。
- 如申請專利範圍第16項所述的靜態隨機存取記憶體的佈局圖案,其中該連接結構的一延伸方向垂直於該第一延伸閘極結構的一延伸方向以及該第二延伸閘極結構的一延伸方向。
- 如申請專利範圍第16項所述的靜態隨機存取記憶體的佈局圖案,其中該第二延伸閘極結構包含有一第一端點以及一第二端點,且該連接結構連接該第二延伸閘極結構的該第一端點以及該第一延伸閘極結構。
- 如申請專利範圍第16項所述的靜態隨機存取記憶體的佈局圖案,其中該第二延伸閘極結構包含有一第一端點以及一第二端點,且該連接結構連接該第二延伸閘極結構的該第二端點以及該第一延伸閘極結構。
- 如申請專利範圍第16項所述的靜態隨機存取記憶體的佈局圖案,其中該連接結構與該P型摻雜區不重疊。
- 如申請專利範圍第16項所述的靜態隨機存取記憶體的佈局圖案,其中更包含有複數個鰭狀結構位於該基底上,且各該上拉元件(PLs)、各該下拉元件(PDs)以及各該存取元件(PGs)包含有鰭狀電晶體(FinFET)。
- 如申請專利範圍第16項所述的靜態隨機存取記憶體的佈局圖案,該第二延伸閘極結構的一長度短於該第一延伸閘極結構的一長 度。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106126737A TWI720237B (zh) | 2017-08-08 | 2017-08-08 | 靜態隨機存取記憶體單元、佈局圖案及其操作方法 |
US15/694,841 US10157662B1 (en) | 2017-08-08 | 2017-09-03 | Static random access memory cell, layout pattern and operation method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106126737A TWI720237B (zh) | 2017-08-08 | 2017-08-08 | 靜態隨機存取記憶體單元、佈局圖案及其操作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201911302A TW201911302A (zh) | 2019-03-16 |
TWI720237B true TWI720237B (zh) | 2021-03-01 |
Family
ID=64604740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106126737A TWI720237B (zh) | 2017-08-08 | 2017-08-08 | 靜態隨機存取記憶體單元、佈局圖案及其操作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10157662B1 (zh) |
TW (1) | TWI720237B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11170292B2 (en) * | 2017-09-21 | 2021-11-09 | The Trustees Of Columbia University In The City Of New York | Static random-access memory for deep neural networks |
US10763212B1 (en) * | 2019-04-18 | 2020-09-01 | Nanya Technology Corporation | Semiconductor structure |
CN110189780A (zh) * | 2019-04-29 | 2019-08-30 | 安徽大学 | 一种隧穿场效应晶体管静态随机存储器单元的电路结构 |
CN110379449B (zh) * | 2019-07-04 | 2021-04-30 | 安徽大学 | 一种具有高写裕度的10t tfet与mosfet器件混合型sram单元电路 |
US10937865B2 (en) * | 2019-07-17 | 2021-03-02 | Micron Technology, Inc. | Semiconductor device having transistors in which source/drain regions are shared |
CN112530491A (zh) * | 2019-09-17 | 2021-03-19 | 联华电子股份有限公司 | 静态随机存取存储器装置 |
CN112581988A (zh) * | 2020-12-15 | 2021-03-30 | 中国科学院上海微系统与信息技术研究所 | 静态随机存储器单元以及存储器 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120106236A1 (en) * | 2010-10-27 | 2012-05-03 | The Penn State Research Foundation | Tfet based 6t sram cell |
US8638591B2 (en) * | 2010-06-04 | 2014-01-28 | The Penn State Research Foundation | TFET based 4T memory devices |
US20160182023A1 (en) * | 2014-12-18 | 2016-06-23 | Daniel H. Morris | Apparatuses, methods, and systems for dense circuitry using tunnel field effect transistors |
US9412439B1 (en) * | 2015-01-16 | 2016-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid TFET-MOSFET circuit design |
US9685222B2 (en) * | 2014-10-17 | 2017-06-20 | Commissariat à l'énergie atomique et aux énergies alternatives | Memory cell with read transistors of the TFET and MOSFET type to reduce leakage current |
-
2017
- 2017-08-08 TW TW106126737A patent/TWI720237B/zh active
- 2017-09-03 US US15/694,841 patent/US10157662B1/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8638591B2 (en) * | 2010-06-04 | 2014-01-28 | The Penn State Research Foundation | TFET based 4T memory devices |
US20120106236A1 (en) * | 2010-10-27 | 2012-05-03 | The Penn State Research Foundation | Tfet based 6t sram cell |
US8369134B2 (en) * | 2010-10-27 | 2013-02-05 | The Penn State Research Foundation | TFET based 6T SRAM cell |
US9685222B2 (en) * | 2014-10-17 | 2017-06-20 | Commissariat à l'énergie atomique et aux énergies alternatives | Memory cell with read transistors of the TFET and MOSFET type to reduce leakage current |
US20160182023A1 (en) * | 2014-12-18 | 2016-06-23 | Daniel H. Morris | Apparatuses, methods, and systems for dense circuitry using tunnel field effect transistors |
US20170018304A1 (en) * | 2014-12-18 | 2017-01-19 | Intel Corporation | Apparatuses, methods, and systems for dense circuitry using tunnel field effect transistors |
US9412439B1 (en) * | 2015-01-16 | 2016-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid TFET-MOSFET circuit design |
Also Published As
Publication number | Publication date |
---|---|
TW201911302A (zh) | 2019-03-16 |
US10157662B1 (en) | 2018-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI720237B (zh) | 靜態隨機存取記憶體單元、佈局圖案及其操作方法 | |
US11696430B2 (en) | Two-port SRAM structure | |
TWI726869B (zh) | 靜態隨機存取記憶體的佈局結構及其製作方法 | |
JP2589949B2 (ja) | 記憶セル | |
TWI681542B (zh) | 靜態隨機存取記憶體的佈局圖案 | |
US10756095B2 (en) | SRAM cell with T-shaped contact | |
US20230276608A1 (en) | Memory device and manufacturing method | |
US8929130B1 (en) | Two-port SRAM cell structure | |
US10276578B2 (en) | Dynamic oxide semiconductor random access memory(DOSRAM) having a capacitor electrically connected to the random access memory (SRAM) | |
US6737685B2 (en) | Compact SRAM cell layout for implementing one-port or two-port operation | |
US20160111141A1 (en) | Semiconductor storage device | |
US10062419B2 (en) | Digtial circuit structures | |
TWI732090B (zh) | 記憶體元件以及其操作方法 | |
US20230335184A1 (en) | Sram devices with reduced coupling capacitance | |
TWI711159B (zh) | 半導體記憶元件 | |
TWI766082B (zh) | 靜態隨機存取記憶體的佈局圖案 | |
TW201826274A (zh) | 六電晶體靜態隨機存取記憶體單元及其操作方法 | |
TWI698873B (zh) | 半導體記憶元件 | |
US9947673B1 (en) | Semiconductor memory device | |
Meinerzhagen et al. | Gain-Cell eDRAMs (GC-eDRAMs): Review of Basics and Prior Art | |
CN113724753A (zh) | 双端口sram的存储单元 |