TWI726869B - 靜態隨機存取記憶體的佈局結構及其製作方法 - Google Patents
靜態隨機存取記憶體的佈局結構及其製作方法 Download PDFInfo
- Publication number
- TWI726869B TWI726869B TW105105522A TW105105522A TWI726869B TW I726869 B TWI726869 B TW I726869B TW 105105522 A TW105105522 A TW 105105522A TW 105105522 A TW105105522 A TW 105105522A TW I726869 B TWI726869 B TW I726869B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- access transistor
- gate
- layout structure
- pull
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title description 4
- 230000003068 static effect Effects 0.000 claims abstract description 38
- 101100408033 Solanum lycopersicum PG2 gene Proteins 0.000 claims description 47
- 239000000758 substrate Substances 0.000 claims description 25
- 101150084045 PG2 gene Proteins 0.000 claims description 12
- 230000003287 optical effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 12
- 238000000034 method Methods 0.000 description 10
- 150000002500 ions Chemical class 0.000 description 7
- 238000003860 storage Methods 0.000 description 6
- 239000008186 active pharmaceutical agent Substances 0.000 description 5
- 238000005468 ion implantation Methods 0.000 description 5
- 229910015900 BF3 Inorganic materials 0.000 description 4
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 4
- 230000009977 dual effect Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000000752 ionisation method Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F1/00—Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
- G03F1/36—Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/419—Read-write [R-W] circuits
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/12—Static random access memory [SRAM] devices comprising a MOSFET load element
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Semiconductor Memories (AREA)
Abstract
一種靜態隨機存取記憶體的佈局結構,至少包含:一第一反向器與一第二反向器交互耦合並構成一栓鎖電路(latch),一第一內側存取電晶體(PG2A)、一第二內側存取電晶體(PG2B)、一第一外側存取電晶體(PG1A)以及一第二外側存取電晶體(PG1B)分別與該栓鎖電路連接,其中該第一外側存取電晶體具有一第一閘極長度,該第一內側存取電晶體具有一第二閘極長度,且該第一閘極長度與該第二閘極長度不同。
Description
本發明是關於一種靜態隨機存取記憶體(static random access memory,SRAM),尤其是一種具有降低電流差異功效的靜態隨機存取記憶體(SRAM)的佈局結構。
在一嵌入式靜態隨機存取記憶體(embedded static random access memory,embedded SRAM)中,包含有邏輯電路(logic circuit)和與邏輯電路連接之靜態隨機存取記憶體。靜態隨機存取記憶體本身屬於一種揮發性(volatile)的記憶單元(memory cell),亦即當供給靜態隨機存取記憶體之電力消失之後,所儲存之資料會同時抹除。靜態隨機存取記憶體儲存資料之方式是利用記憶單元內電晶體的導電狀態來達成,靜態隨機存取記憶體的設計是採用互耦合電晶體為基礎,沒有電容器放電的問題,不需要不斷充電以保持資料不流失,也就是不需作記憶體更新的動作,這與同屬揮發性記憶體的動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)利用電容器帶電狀態儲存資料的方式並不相同。靜態隨機存取記憶體之存取速度相當快,因此有在電腦系統中當作快取記憶體(cache memory)等之應用。
然而隨著製程線寬與曝光間距的縮減,現今SRAM元件的製作難以利用現有的架構曝出所要的圖案。因此如何改良現有SRAM元件的架構來提升曝光的品質即為現今一重要課題。
本發明提供一種靜態隨機存取記憶體的佈局結構,至少包含:一第一反向器與一第二反向器交互耦合並構成一栓鎖電路(latch),其中該第一反向器包含有一第一上拉電晶體與一第一下拉電晶體,該第二反向器包含有一第二上拉電晶體與一第二下拉電晶體,一第一內側存取電晶體(PG2A)以及一第二內側存取電晶體(PG2B)分別與該栓鎖電路連接,其中該第一內側存取電晶體(PG2A)與一第一字元線以及一第二位元線電性連接,該第二內側存取電晶體(PG2B)與一第二字元線以及一第四位元線電性連接;以及一第一外側存取電晶體(PG1A)以及一第二外側存取電晶體(PG1B)分別與該栓鎖電路連接,其中該第一外側存取電晶體與該第一字元線以及一第一位元線電性連接,該第二外側存取電晶體與該第二字元線以及一第三位元線電性連接,其中該第一外側存取電晶體具有一第一閘極長度,該第一內側存取電晶體具有一第二閘極長度,且該第一閘極長度與該第二閘極長度不同。
本發明另提供一種靜態隨機存取記憶體的佈局結構的形成方法,至少包含:形成一第一反向器與一第二反向器交互連接構成一栓鎖電路(latch),其中該第一反向器包含有一第一上拉電晶體與一第一下拉電晶體,該第二反向器包含有一第二上拉電晶體與一第二下拉電
晶體,接著形成一第一內側存取電晶體(PG2A)以及一第二內側存取電晶體(PG2B)分別與該栓鎖電路連接,其中該第一內側存取電晶體(PG2A)與一第一字元線以及一第二位元線電性連接,該第二內側存取電晶體(PG2B)與一第二字元線以及一第四位元線電性連接,以及至少對該第一內側存取電晶體或該第二內側存取電晶體進行一離子佈植步驟。
申請人發現,SRAM運作時,不同的電晶體之間通過電流將有可能不同,而本發明的特徵在於提供一種佈局結構與方法,以降低此電流差距。本發明分別提出藉由光學接近修正方式以及藉由離子佈植方式以調整通過各電晶體的電流值,如此一來將可有效降低通過不同電晶體之間的電流差距,以提高SRAM的品質。
1:外側區域
2:內側區域
10:雙埠八電晶體靜態隨機存取記憶體記憶單元
12:八顆電晶體暫存器靜態隨機存取記憶體記憶單元
22:栓鎖電路
22’:栓鎖電路
24:儲存節點
24’:儲存節點
26:儲存節點
26’:儲存節點
60:摻雜區
62:摻雜區
PL1:第一上拉電晶體
PL2:第二上拉電晶體
PD1:第一下拉電晶體
PD2:第二下拉電晶
PL1’:第一上拉電晶體
PL2’:第二上拉電晶體
PD1’:第一下拉電晶體
PD2’:第二下拉電晶
PG1A:第一外側存取電晶體
PG1B:第二外側存取電晶體
PG2A:第一內側存取電晶體
PG2B:第二內側存取電晶體
PG1:第一存取電晶體
PG2:第二存取電晶體
RPG:讀取電晶體
RPD:讀取電晶體
52:基底
54:鰭狀結構
56:閘極結構
56A:閘極結構
57:連接結構
58:連接結構
59:接觸件
L1:閘極長度
L2:閘極長度
L1’:閘極長度
L2’:閘極長度
ID1:電流值
ID2:電流值
ID1’:電流值
ID2’:電流值
WL:字元線
WL1:字元線
WL2:字元線
RWL:讀取字元線
RBL:讀取位元線
BL1:第一位元線
BL2:第二位元線
BL3:第三位元線
BL4:第四位元線
Vcc:電壓源
Vss:電壓源
第1圖為根據本發明第一較佳實施例的靜態隨機存取記憶體中一組體靜態隨機存取記憶體(static random access memory,SRAM)記憶單元之電路圖。
第2圖為本發明第一較佳實施例之一靜態隨機存取記憶體之佈局圖。
第3圖為本發明第二較佳實施例之一靜態隨機存取記憶體之佈局圖。
第4圖為根據本發明第三較佳實施例的靜態隨機存取記憶體中一組體靜態隨機存取記憶體記憶單元之電路圖。
第5圖為本發明第三較佳實施例之一靜態隨機存取記憶體之佈局圖。
第6圖為本發明第四較佳實施例之一靜態隨機存取記憶體之佈局圖。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。
為了方便說明,本發明之各圖式僅為示意以更容易了解本發明,其詳細的比例可依照設計的需求進行調整。在文中所描述對於圖形中相對元件之上下關係,在本領域之人皆應能理解其係指物件之相對位置而言,因此皆可以翻轉而呈現相同之構件,此皆應同屬本說明書所揭露之範圍,在此容先敘明。
請參照第1圖與第2圖,第1圖為根據本發明第一較佳實施例的靜態隨機存取記憶體中一組體靜態隨機存取記憶體(static random access memory,SRAM)記憶單元之電路圖。第2圖為本發明第一較佳實施例之一靜態隨機存取記憶體之佈局圖。
如第1圖與第2圖所示,本實施例之靜態隨機存取記憶體較佳包含至少一組靜態隨機存取記憶體單元,其中每一靜態隨機存取記憶體單元包含一雙埠八電晶體靜態隨機存取記憶體(eight-transistor dual
port SRAM,8TDP-SRAM)記憶單元10。
在本實施例中,各8TDP-SRAM記憶單元10較佳由一第一上拉電晶體(Pull-Up transistor)PL1、一第二上拉電晶體PL2、一第一下拉電晶體(Pull-Down transistor)PD1、一第二下拉電晶體PD2、一第一外側存取電晶體(Access transistor)PG1A、一第二外側存取電晶體PG1B、一第一內側存取電晶體PG2A以及一第二內側存取電晶體PG2B構成正反器(flip-flop),其中第一上拉電晶體PL1和第二上拉電晶體PL2、第一下拉電晶體PD1和第二下拉電晶體PD2構成一栓鎖電路22(latch),使資料可以栓鎖在儲存節點(Storage Node)24或26。另外,第一上拉電晶體PL1和第二上拉電晶體PL2是作為主動負載之用,其亦可以一般之電阻來取代做為上拉元件,在此情況下即為四電晶體靜態隨機存取記憶體(four-transistor SRAM,4T-SRAM)。另外在本實施例中,第一上拉電晶體PL1和第二上拉電晶體PL2各自之一源極區域電連接至一電壓源Vcc,第一下拉電晶體PD1和第二下拉電晶體PD2各自之一源極區域電連接至一電壓源Vss。
此外,在儲存節點24處,係分別電連接有第二下拉電晶體PD2和第二上拉電晶體PL2之閘極(gate)、及第一下拉電晶體PD1、第一上拉電晶體PL1和第一內側存取電晶體PG2A與第二外側存取電晶體PG1B的汲極(Drain);同樣地,在儲存節點26上,亦分別電連接有第一下拉電晶體PD1和第一上拉電晶體PL1之閘極、及第二下拉電晶體PD2、第二上拉電晶體PL2和第一外側存取電晶體PG1A與第二內側存取電晶體PG2B的汲極。至於第一外側存取電晶體PG1A和第一內側存
取電晶體PG2A的閘極G則耦接至第一字元線(Word Line)WL1;第二外側存取電晶體PG1B和第二內側存取電晶體PG2B的閘極G則耦接至第二字元線WL2,而第一外側存取電晶體PG1A的源極耦接至相對應之第一位元線(Bit Line)BL1;第一內側存取電晶體PG2A的源極耦接至相對應之第二位元線BL2;第二外側存取電晶體PG1B的源極耦接至相對應之第三位元線BL3;第二內側存取電晶體PG2B的源極耦接至相對應之第四位元線BL4。
請參考第2圖,8TDP-SRAM記憶單元10設於一基底52上,例如一矽基底或矽覆絕緣(SOI)基板,基底52可為一平面結構,或設置有複數個鰭狀結構54,以及複數個閘極結構56位於基底52上。在本發明的其他實施例中,也可應用於平面式的SRAM,代表不需形成鰭狀結構於基底上,也屬於本發明的涵蓋範圍。此外,更包含有複數個連接結構57、58位於基底52上,以及複數個接觸件59,分別與連接結構57、58電性連接。8TDP-SRAM的結構與運作原理屬於本領域的已知技術,在此不多加贅述。
請再參考第2圖,於本發明的任一個8TDP-SRAM記憶單元10的佈局圖上來看,相對靠近栓鎖電路(即第1圖中第一上拉電晶體PL1、第二上拉電晶體PL2、第一下拉電晶體PD1和第二下拉電晶體PD2的組合)的區域,定義為內側區域2,而另一方面,相對遠離栓鎖電路的區域則定義為外側區域1。因此上述第一外側存取電晶體PG1A、第一內側存取電晶體PG2A、第二外側存取電晶體PG1B、第二內側存取電晶體PG2B等元件名稱中所述的“外側”與“內側”,係代表其位於內側
區域2或是外側區域1之中。舉例來說,第一外側存取電晶體PG1A與第二外側存取電晶體PG1B皆位於外側區域1中;而第一內側存取電晶體PG2A與第二內側存取電晶體PG2B皆位於內側區域2之中。
申請人發現SRAM的運作過程中,由於佈局結構設計不同、或是因能量的損耗等其他原因,可能產生一問題:通過位於內側元件的電流值與通過外側元件的電流值大小並不一致。以28奈米的8TDP-SRAM為例說明,根據申請人的實驗結果,通過第一外側存取電晶體PG1A(也就是流過第一外側存取電晶體PG1A的源極至汲極的電流)或第二外側存取電晶體PG1B的電流值ID1,大約為120-130毫安培(μA);然而通過第一內側存取電晶體PG2A(也就是流過第一內側存取電晶體PG2A的源極至汲極的電流)或第二內側存取電晶體PG2B的電流值ID2較ID1更低,大約為95-105毫安培(μA)。也就是說,28奈米8TDP-SRAM,其通過位於內側元件的電流值,相對於通過外側元件的電流值,大約降低20-30%左右。
上述問題,可能會影響SRAM的運作,甚至可能會降低製作SRAM的良率。因此本發明的目的之一,即是降低SRAM中通過內側區域的元件電流值與通過外側區域的元件之電流值大小不同的問題。
請再次參考第2圖,其繪示根據本發明第一較佳實施例的SRAM佈局結構。以第一外側存取電晶體PG1A與第一內側存取電晶體PG2A為例,其中第一外側存取電晶體PG1A的閘極與第一內側存取電晶體PG2A的閘極直接相連並互相接觸,更詳細說明,本實施例中,第
一外側存取電晶體PG1A與第一內側存取電晶體PG2A包含同一閘極(標示為第2圖中的56A)。換句話說,第一內側存取電晶體(PG2A)的一閘極與第一外側存取電晶體(PG1A)的一閘極沿著一相同的對稱軸排列,同樣地,第二內側存取電晶體(PG2B)的一閘極與第二外側存取電晶體(PG2A)的一閘極也沿著一相同的對稱軸排列。然而,通過第一內側存取電晶體PG2A的電流值ID2卻較通過第一外側存取電晶體PG1A的電流值ID1小20%。在此,請一併參考以下式1:IDS=μnCoxW/L[(VGS-vth)VDS-V2 DS/2]----------------------式1
其中:IDS為通過電晶體的電流值;W為電晶體的閘極寬度(通道寬度);L為電晶體的閘極長度(通道長度);μn為載子遷移率(carrier mobility);Cox為閘極氧化層的單位電容大小;VGS為閘極至源極的電壓;VDS為汲極至源極的電壓;Vth為閥值電壓(Threshold voltage)。
由上式1,可以得知通過電晶體的電流值,與電晶體的至閘極寬度(通道寬度)W呈正比,而與電晶體的閘極長度(通道長度)L呈反比。也就是說,在其餘條件不變的情況下,電晶體的閘極長度愈小,則通過電晶體的電流值愈大。因此,在已知佈局結構設計不同會造成
電流值的差異情況下,可以藉由調整電晶體的閘極長度大小,而再一次改變電流值,並且消除電流的差異。
詳細而言,如第2圖所示,第一外側存取電晶體PG1A的閘極長度標示為L1,第一內側存取電晶體PG2A的閘極長度則標示為L2,接著藉由執行一光學接近修正(optical proximity correction,OPC)步驟,以調整第一外側存取電晶體PG1A的閘極長度L1或著調整第一內側存取電晶體PG2A的閘極長度L2。本實施例中,僅需藉由OPC步驟改變閘極長度L1與閘極長度L2之間的比例,即可改變通過第一外側存取電晶體PG1A的電流值ID1與通過第一內側存取電晶體PG2A的電流值ID2之比例。舉例來說,在一實施例中,固定閘極長度L1為24奈米,而藉由進行OPC步驟,調整閘極長度L2,使之降低為約20奈米,如此一來,由於通過電晶體的電流值與電晶體的閘極長度呈反比,因此在經過OPC步驟之後,通過第一外側存取電晶體PG1A的電流值ID1維持不變,但是通過第一內側存取電晶體PG2A的電流值ID2將會提高,如此一來,電流值ID1與電流值ID2之間的差距值會減少,以改善上述電流不均的問題。
可理解的是,本實施例中,OPC步驟不僅可調整閘極長度L2,也可以同時調整閘極長度L1。本發明中,由於電流值ID1大於電流值ID2,因此閘極長度L2應小於閘極長度L1,其中閘極長度L2與閘極長度L1的比值約介於0.58至0.99之間。此外,本實施例中,以28奈米的SRAM為例,閘極長度L2約介於14奈米至24奈米之間,但不限於此,上述參數可依照實際需求而調整。
此外,在其他實施例中,8TDP-SRAM記憶單元10的另外兩個電晶體:第二外側存取電晶體PG1B與第二內側存取電晶體PG2B,其各自的閘極長度(分別於第2圖中標示為L3、L4)也可以藉由與上述相同或不同的OPC步驟,分別進行調整,讓閘極長度L3大於閘極長度L4,使得通過第二外側存取電晶體PG1B的電流值與通過第二內側存取電晶體PG2B的電流值差距減少。上述實施例也屬於本發明的涵蓋範圍內。
上述本發明第一較佳實施例,藉由額外進行一OPC步驟,改變不同電晶體的閘極長度之間的比例,以減少位於外側區域1與位於內側區域2之間的電晶體的電流差值,提高SRAM的品質。
下文將針對本發明之SRAM佈局結構及其製作方法的不同實施樣態進行說明,且為簡化說明,以下說明主要針對各實施例不同之處進行詳述,而不再對相同之處作重覆贅述。此外,本發明之各實施例中相同之元件係以相同之標號進行標示,以利於各實施例間互相對照。
請參考第3圖,其繪示根據本發明第二較佳實施例的SRAM佈局結構。本發明的第二實施例與上述第一實施例相同,同樣包含至少一雙埠八電晶體靜態隨機存取記憶單元(eight-transistor dual port SRAM,8TDP-SRAM)10,且具有與第一實施例相同的電路圖(請一併參考第1圖)。如第1圖與第3圖所示,8TDP-SRAM記憶單元10包含有一
栓鎖電路22,其中栓鎖電路22包含第一上拉電晶體PL1、第二上拉電晶體PL2、第一下拉電晶體PD1和第二下拉電晶體PD2的組合。此外,8TDP-SRAM記憶單元10另外包含一第一外側存取電晶體PG1A、一第二外側存取電晶體PG1B、一第一內側存取電晶體PG2A以及一第二內側存取電晶體PG2B。同樣地,基底52上定義有一外側區域1以及一內側區域2。
本實施例的目的與上述第一較佳實施例相同,同樣是減少通過外側區域1內的電晶體的電流值與通過內側區域2內的電晶體的電流值的差距。在實際製作過程中,可先分別對位於外側區域1以及位於內側區域2的兩電晶體,例如第一外側存取電晶體PG1A以及第一內側存取電晶體PG2A進行一電流偵測步驟,以分別得到通過第一外側存取電晶體PG1A的電流值ID1,以及通過第一內側存取電晶體PG2A的電流值ID2。根據申請人的實驗結果,由於不同區域具有不同的佈局結構等原因,電流值ID1應大於電流值ID2,較佳而言,電流值ID1與電流值ID2的比值大於1.20,但不限於此。因此,本實施例的目的,即是降低電流值ID1與電流值ID2之間的差距。
與上述第一實施例不同的是,本實施例所採用的方法為對外側區域1或是內側區域2進行一離子佈植步驟,摻雜適當的離子至外側區域1或是內側區域2之內的基底52中,形成摻雜區60(位於外側區域1內)或是摻雜區62(位於內側區域2內)於基底52中,以改變各電晶體的離界電壓(threshold voltage,Vt),降低通過外側區域1的電流值ID1,或是提高通過內側區域2的電流值ID2。更詳細說明,以N型電晶體(NMOS)
為例,於內側區域2之中的基底52中摻雜例如磷(P)或砷(As)離子,有助於提高通過NMOS的電流值(從電晶體的源極至汲極的電流值),如此一來可提高通過內側區域2的電流值ID2,或是於外側區域1中的基底52摻雜例如硼(B)或氟化硼(BF)離子,可以適度降低通過外側區域1的電流值ID1。根據申請人的實驗結果,每摻雜1013(1/cm2)濃度的氟化硼(BF)離子於外側區域1的基底52中,電流值ID1減少約9%。因此,藉由調整摻雜離子的濃度,可以有效降低電流值ID1與電流值ID2之間的差距。
此外值得注意的是,上述第一較佳實施例可與第二較佳實施例相互組合,也就是說,對於同一8T DP SRAM,可以進行一OPC步驟以調整閘極長度,並且同時進行一離子佈植步驟以改變通過元件的電流值。上述實施例也屬於本發明的涵蓋範圍內。
上述SRAM結構中電流不均的問題,不僅會發生在8TDP-SRAM中,也可能發生在其他結構的SRAM中,例如八顆電晶體暫存器靜態隨機存取記憶體(8-transistor register file,8TRF-SRAM),甚或是包含有更多顆電晶體的SRAM中,例如雙埠十電晶體靜態隨機存取記憶體(10T-dual port SRAM)。請參考第4圖與第5圖,第4圖為根據本發明第三較佳實施例的靜態隨機存取記憶體中一組體靜態隨機存取記憶體記憶單元之電路圖。第5圖為本發明第三較佳實施例之一靜態隨機存取記憶體之佈局圖。
在本實施例中,包含有至少一8TRF-SRAM記憶單元12,該8TRF-SRAM記憶單元12較佳由一第一上拉電晶體(Pull-Up
transistor)PL1’、一第二上拉電晶體PL2’、一第一下拉電晶體(Pull-Down transistor)PD1’、一第二下拉電晶體PD2’、一第一存取電晶體(Access transistor)PG1、一第二存取電晶體PG2、以及兩互相串聯的讀取電晶體RPG、RPD。其中第一上拉電晶體PL1’和第二上拉電晶體PL2’、第一下拉電晶體PD1’和第二下拉電晶體PD2’構成一栓鎖電路22’(latch)。另外在本實施例中,第一上拉電晶體PL1’和第二上拉電晶體PL2’各自之一源極區域電連接至一電壓源Vcc,第一下拉電晶體PD1’和第二下拉電晶體PD2’各自之一源極區域電連接至一電壓源Vss。
至於第一存取電晶體PG1和第二存取電晶體PG2的閘極則耦接至字元線(Word Line)WL,而第一存取電晶體PG1和第二存取電晶體PG2的源極(Source)S分別耦接至相對應之第一位元線(Bit Line)BL1與第二位元線BL2。另外,讀取電晶體RPG的閘極則連接至一讀取字元線RWL,讀取電晶體RPG的源極則連接至一讀取位元線RBL,讀取電晶體RPD的閘極則與栓鎖電路22’相連,讀取電晶體RPD的汲極與電壓源Vss連接。
在本實施例中,如第5圖所示,8TRF-SRAM記憶單元12設於一基底52上,例如一矽基底或矽覆絕緣(SOI)基板,基底52可為一平面結構或是設置有複數個鰭狀結構54,以及複數個閘極結構56位於基底52上。此外,更包含有複數個連接結構57、58位於基底52上,以及複數個接觸件59,分別與連接結構57、58電性連接。其餘8TRF-SRAM的結構與運作原理屬於本領域的已知技術,在此不多加贅述。
與上述實施例相同的是,申請人發現SRAM的運作過程中,由於佈局結構的設計不同、或是因為能量的損耗等其他原因,可能產生一問題:通過第一存取電晶體PG1的電流值(也就是從源極流至汲極的電流,標示為ID1’)與通過第二存取電晶體PG2的電流值(也就是從源極流至汲極的電流,標示為ID2’)大小並不一致。以28奈米的8TDP-SRAM為例說明,根據申請人的實驗結果,通過第一存取電晶體PG1的電流值ID1’,大約較通過第二存取電晶體PG2的電流值ID2’小約7%-13%。
因此,本實施例採用與上述第一較佳實施例相同的OPC步驟,以調整通過第一存取電晶體PG1的電流值與通過第二存取電晶體PG2的電流值差距。具體來說,第一存取電晶體PG1的閘極長度(第5圖中標示為L1’)與第二存取電晶體PG2的閘極長度(第5圖中標示為L2’)皆可以藉由進行一OPC步驟以改變閘極長度,例如降低閘極長度L1’或是增加降低閘極長度L2’,以達到降低電流值ID1’與電流值ID2’之間的差距。也就是說,本實施例將第一實施例所述調整閘極長度的OPC步驟應用於8TRF-SRAM,除了上述特徵外,本實施例其餘特徵與上述第一較佳實施例所述相同,在此不另外贅述。
請參考第6圖,其繪示根據本發明第四較佳實施例的SRAM佈局結構。本實施例與上述第三實施例相同,同樣至少包含一八顆電晶體暫存器靜態隨機存取記憶體(8-transistor register file,8TRF-SRAM)記憶單元12,且具有與第三實施例相同的電路圖(請一併
參考第4圖)。
與上述第三實施例不同的是,本實施例所採用的方法為對第一存取電晶體PG1或第二存取電晶體PG2周圍的基底52進行一離子佈植步驟,摻雜適當的離子至基底52中,形成摻雜區60、62於基底52中,以降低通過第二存取電晶體PG2的電流值ID2’,或是提高通過第一存取電晶體PG1的電流值ID1’。而本實施例其餘特徵,例如摻雜的離子,可參考上述第二較佳實施例,在此不另外贅述。
此外值得注意的是,上述第三較佳實施例可與第四較佳實施例相互組合,也就是說,對於同一8TRF-SRAM,可以進行一OPC步驟以調整閘極長度,並且同時進行一離子佈植步驟以改變通過元件的電流值。上述實施例也屬於本發明的涵蓋範圍內。
綜上所述,由於佈局結構設計不同等原因,SRAM運作時,不同的電晶體之間通過電流將有可能不同,而本發明的特徵在於提供一種佈局結構與方法,以降低此電流差距。本發明分別提出藉由光學接近修正方式以及藉由離子佈植方式以調整通過各電晶體的電流值,如此一來將可有效降低通過不同電晶體之間的電流差距,以提高SRAM的品質。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1:外側區域
2:內側區域
10:雙埠八電晶體靜態隨機存取記憶體記憶單元
22:栓鎖電路
PL1:第一上拉電晶體
PL2:第二上拉電晶體
PD1:第一下拉電晶體
PD2:第二下拉電晶
PG1A:第一外側存取電晶體
PG1B:第二外側存取電晶體
PG2A:第一內側存取電晶體
PG2B:第二內側存取電晶體
52:基底
54:鰭狀結構
56:閘極結構
56A:閘極結構
57:連接結構
58:連接結構
59:接觸件
56A:閘極結構
L1:閘極長度
L2:閘極長度
ID1:電流值
ID2:電流值
Vcc:電壓源
Vss:電壓源
BL1:第一位元線
BL2:第二位元線
BL3:第三位元線
BL4:第四位元線
Claims (12)
- 一種靜態隨機存取記憶體的佈局結構,至少包含:一第一反向器與一第二反向器交互耦合並構成一栓鎖電路(latch),其中該第一反向器包含有一第一上拉電晶體與一第一下拉電晶體,該第二反向器包含有一第二上拉電晶體與一第二下拉電晶體;一第一內側存取電晶體(PG2A)以及一第二內側存取電晶體(PG2B)分別與該栓鎖電路連接,其中該第一內側存取電晶體(PG2A)與一第一字元線以及一第二位元線電性連接,該第二內側存取電晶體(PG2B)與一第二字元線以及一第四位元線電性連接;以及一第一外側存取電晶體(PG1A)以及一第二外側存取電晶體(PG1B)分別與該栓鎖電路連接,其中該第一外側存取電晶體與該第一字元線以及一第一位元線電性連接,該第二外側存取電晶體與該第二字元線以及一第三位元線電性連接,其中該第一外側存取電晶體具有一第一閘極長度,該第一內側存取電晶體具有一第二閘極長度,且該第一閘極長度與該第二閘極長度不同。
- 如申請專利範圍第1項所述的佈局結構,其中係藉由進行一光學接近修正(OPC)步驟,使該第一閘極長度與該第二閘極長度不同。
- 如申請專利範圍第1項所述的佈局結構,其中該第二閘極長度與該第一閘極長度的比值介於0.58至0.99之間。
- 如申請專利範圍第3項所述的佈局結構,其中該第二閘極長度介於14奈米至24奈米之間。
- 如申請專利範圍第1項所述的佈局結構,其中該第一內側存取電晶體(PG2A)的一閘極與該第一外側存取電晶體(PG1A)的一閘極直接接觸。
- 如申請專利範圍第1項所述的佈局結構,其中該第一內側存取電晶體(PG2A)的一閘極與該第一外側存取電晶體(PG1A)的一閘極沿著一相同的對稱軸排列。
- 如申請專利範圍第1項所述的佈局結構,其中該第二內側存取電晶體(PG2B)的一閘極與該第二外側存取電晶體(PG2A)的一閘極沿著一相同的對稱軸排列。
- 如申請專利範圍第1項所述的佈局結構,其中該第二外側存取電晶體具有一第三閘極長度,該第二內側存取電晶體具有一第四閘極長度,且該第三閘極長度與該第四閘極長度不同。
- 如申請專利範圍第1項所述的佈局結構,其中係藉由進行一第二光學接近修正(OPC)步驟,使該第三閘極長度與該第四閘極長度不同。
- 如申請專利範圍第1項所述的佈局結構,其中該佈局結構位於一基底上,且更包含複數個鰭狀結構位於該基底上。
- 一種靜態隨機存取記憶體的佈局結構,至少包含:一第一反向器與一第二反向器交互耦合並構成一栓鎖電路(latch),該栓鎖電路至少包含有四電晶體;一第一存取電晶體(PG1)以及一第二存取電晶體(PG2)分別與該栓鎖電路連接,其中該第一存取電晶體(PG1)以及一第二存取電晶體(PG2)分別至少與一字元線以及一位元線電性連接,且該第一存取電晶體的一閘極長度與該第二電晶體的一閘極長度不同;以及兩互相串聯的讀取埠電晶體,該兩讀取埠電晶體的其中一讀取埠電晶體與該栓鎖電路連接。
- 如申請專利範圍第11項所述的佈局結構,其中該佈局結構位於一基底上,且更包含複數個鰭狀結構位於該基底上。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105105522A TWI726869B (zh) | 2016-02-24 | 2016-02-24 | 靜態隨機存取記憶體的佈局結構及其製作方法 |
US15/088,122 US10177132B2 (en) | 2016-02-24 | 2016-04-01 | Layout pattern for SRAM and manufacturing methods thereof |
US16/171,339 US10396064B2 (en) | 2016-02-24 | 2018-10-25 | Layout pattern for SRAM and manufacturing methods thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105105522A TWI726869B (zh) | 2016-02-24 | 2016-02-24 | 靜態隨機存取記憶體的佈局結構及其製作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201730794A TW201730794A (zh) | 2017-09-01 |
TWI726869B true TWI726869B (zh) | 2021-05-11 |
Family
ID=59630202
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105105522A TWI726869B (zh) | 2016-02-24 | 2016-02-24 | 靜態隨機存取記憶體的佈局結構及其製作方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US10177132B2 (zh) |
TW (1) | TWI726869B (zh) |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6396834B2 (ja) * | 2015-03-23 | 2018-09-26 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US11152376B2 (en) * | 2017-12-26 | 2021-10-19 | Stmicroelectronics International N.V. | Dual port memory cell with improved access resistance |
US10461253B1 (en) | 2018-08-14 | 2019-10-29 | Newport Fab, Llc | High reliability RF switch based on phase-change material |
US10693061B2 (en) | 2018-08-14 | 2020-06-23 | Newport Fab, Llc | Semiconductor devices having phase-change material (PCM) radio frequency (RF) switches and integrated active devices |
US11159145B2 (en) | 2018-08-14 | 2021-10-26 | Newport Fab, Llc | Radio frequency (RF) filtering using phase-change material (PCM) RF switches |
US10454027B1 (en) | 2018-08-14 | 2019-10-22 | Newport Fab, Llc | Phase-change material (PCM) radio frequency (RF) switches with stressor layers and contact adhesion layers |
US10916585B2 (en) * | 2018-08-14 | 2021-02-09 | Newport Fab, Llc | Stacked phase-change material (PCM) radio frequency (RF) switches with improved RF power handling |
US10686010B2 (en) | 2018-08-14 | 2020-06-16 | Newport Fab, Llc | Fabrication of semiconductor device using a shared material in a phase-change material (PCM) switch region and a resonator region |
US10937960B2 (en) | 2018-08-14 | 2021-03-02 | Newport Fab, Llc | Concurrent fabrication of and structure for capacitive terminals and ohmic terminals in a phase-change material (PCM) radio frequency (RF) switch |
US10944052B2 (en) | 2018-08-14 | 2021-03-09 | Newport Fab, Llc | Phase-change material (PCM) radio frequency (RF) switch using a chemically protective and thermally conductive layer |
US10770657B2 (en) | 2018-08-14 | 2020-09-08 | Newport Fab, Llc | High reliability phase-change material (PCM) radio frequency (RF) switch using trap-rich region |
US10862477B2 (en) | 2018-08-14 | 2020-12-08 | Newport Fab, Llc | Read out integrated circuit (ROIC) for rapid testing of functionality of phase-change material (PCM) radio frequency (RF) switches |
US10475993B1 (en) | 2018-08-14 | 2019-11-12 | Newport Fab, Llc | PCM RF switch fabrication with subtractively formed heater |
US10476001B1 (en) | 2018-08-14 | 2019-11-12 | Newport Fab, Llc | Manufacturing RF switch based on phase-change material |
US11050022B2 (en) | 2018-08-14 | 2021-06-29 | Newport Fab, Llc | Radio frequency (RF) switches having phase-change material (PCM) and heat management for increased manufacturability and performance |
US10686128B2 (en) | 2018-08-14 | 2020-06-16 | Newport Fab, Llc | Semiconductor devices having phase-change material (PCM) radio frequency (RF) switches and integrated passive devices |
US11196401B2 (en) | 2018-08-14 | 2021-12-07 | Newport Fab, Llc | Radio frequency (RF) module using a tunable RF filter with non-volatile RF switches |
US10739290B2 (en) | 2018-08-14 | 2020-08-11 | Newport Fab, Llc | Read out integrated circuit (ROIC) for rapid testing and characterization of conductivity skew of phase-change material (PCM) in PCM radio frequency (RF) switches |
US11057019B2 (en) | 2018-08-14 | 2021-07-06 | Newport Fab, Llc | Non-volatile adjustable phase shifter using non-volatile radio frequency (RF) switch |
US10566321B1 (en) | 2018-08-14 | 2020-02-18 | Newport Fab, Llc | Wafer-to-wafer and die-to-wafer bonding of phase-change material (PCM) switches with integrated circuits and bonded two-die devices |
US10686130B2 (en) | 2018-08-14 | 2020-06-16 | Newport Fab, Llc | Phase-change material (PCM) contact configurations for improving performance in PCM RF switches |
US10615338B2 (en) | 2018-08-14 | 2020-04-07 | Newport Fab, Llc | Phase-change material (PCM) contacts with slot lower portions and contact dielectric for reducing parasitic capacitance and improving manufacturability in PCM RF switches |
US10749109B2 (en) | 2018-08-14 | 2020-08-18 | Newport Fab, Llc | Read out integrated circuit (ROIC) for rapid testing and characterization of resistivity change of heating element in phase-change material (PCM) radio frequency (RF) switch |
US10978639B2 (en) | 2018-08-14 | 2021-04-13 | Newport Fab, Llc | Circuits for reducing RF signal interference and for reducing DC power loss in phase-change material (PCM) RF switches |
US10707125B2 (en) | 2018-08-14 | 2020-07-07 | Newport Fab, Llc | Fabrication of contacts in an RF switch having a phase-change material (PCM) and a heating element |
US10916540B2 (en) | 2018-08-14 | 2021-02-09 | Newport Fab, Llc | Device including PCM RF switch integrated with group III-V semiconductors |
US10862032B2 (en) | 2018-08-14 | 2020-12-08 | Newport Fab, Llc | Phase-change material (PCM) radio frequency (RF) switch |
US10529922B1 (en) | 2018-08-14 | 2020-01-07 | Newport Fab, Llc | Substrates and heat spreaders for heat management and RF isolation in integrated semiconductor devices having phase-change material (PCM) radio frequency (RF) switches |
US10833004B2 (en) | 2018-08-14 | 2020-11-10 | Newport Fab, Llc Dba Jazz Semiconductor | Capacitive tuning circuit using RF switches with PCM capacitors and PCM contact capacitors |
US10770389B2 (en) | 2018-08-14 | 2020-09-08 | Newport Fab, Llc | Phase-change material (PCM) radio frequency (RF) switches with capacitively coupled RF terminals |
TWI766082B (zh) * | 2018-08-15 | 2022-06-01 | 聯華電子股份有限公司 | 靜態隨機存取記憶體的佈局圖案 |
TWI771484B (zh) * | 2018-09-07 | 2022-07-21 | 聯華電子股份有限公司 | 靜態隨機存取記憶體的佈局圖案 |
CN112018112A (zh) * | 2019-05-29 | 2020-12-01 | 中芯国际集成电路制造(上海)有限公司 | 半导体单元结构及其形成方法 |
DE102020116347A1 (de) * | 2020-02-19 | 2021-08-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Optimierung des transistor-gate-profils |
US11557590B2 (en) | 2020-02-19 | 2023-01-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Transistor gate profile optimization |
TW202137499A (zh) * | 2020-03-17 | 2021-10-01 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
CN114725109A (zh) * | 2021-01-06 | 2022-07-08 | 联华电子股份有限公司 | 静态随机存取存储器的布局图案及其形成方法 |
KR20230004012A (ko) * | 2021-06-30 | 2023-01-06 | 삼성전자주식회사 | 듀얼 포트 에스램 셀 및 그의 설계 방법 |
CN116403999A (zh) * | 2021-12-23 | 2023-07-07 | 联华电子股份有限公司 | 静态随机存取存储器的布局图案 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5268868A (en) * | 1987-09-16 | 1993-12-07 | Hitachi, Ltd. | Output buffer circuits for reducing ground bounce noise |
US6411543B2 (en) * | 1995-12-28 | 2002-06-25 | Hitachi, Ltd. | Dynamic random access memory (RAM), semiconductor storage device, and semiconductor integrated circuit (IC) device |
US20070025132A1 (en) * | 2005-07-29 | 2007-02-01 | Taiwan Semiconductor Manufacturing Company Ltd. | Dual port cell structure |
US20080197419A1 (en) * | 2007-02-15 | 2008-08-21 | Jhon-Jhy Liaw | Cell structure for dual port SRAM |
TW201316332A (zh) * | 2011-08-25 | 2013-04-16 | Samsung Electronics Co Ltd | 非揮發性記憶體元件、自非揮發性記憶體元件讀取資料的方法以及自旋力矩轉移磁性隨機存取記憶體元件 |
TW201432712A (zh) * | 2013-01-16 | 2014-08-16 | Samsung Electronics Co Ltd | 記憶體胞元及具有此胞元之記憶體裝置 |
TW201515153A (zh) * | 2013-10-11 | 2015-04-16 | United Microelectronics Corp | 靜態隨機存取記憶體單元 |
TW201535408A (zh) * | 2014-02-28 | 2015-09-16 | Taiwan Semiconductor Mfg Co Ltd | 記憶體電路及其操作方法 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4999519A (en) * | 1987-12-04 | 1991-03-12 | Hitachi Vlsi Engineering Corporation | Semiconductor circuit with low power consumption having emitter-coupled logic or differential amplifier |
US5289432A (en) * | 1991-04-24 | 1994-02-22 | International Business Machines Corporation | Dual-port static random access memory cell |
US5703392A (en) * | 1995-06-02 | 1997-12-30 | Utron Technology Inc | Minimum size integrated circuit static memory cell |
US5828597A (en) * | 1997-04-02 | 1998-10-27 | Texas Instruments Incorporated | Low voltage, low power static random access memory cell |
US6084820A (en) * | 1999-01-06 | 2000-07-04 | Virage Logic Corporation | Dual port memory device with vertical shielding |
JP4885365B2 (ja) * | 2000-05-16 | 2012-02-29 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2002164445A (ja) * | 2000-11-29 | 2002-06-07 | Seiko Epson Corp | 半導体記憶装置 |
JP2002353413A (ja) * | 2001-05-28 | 2002-12-06 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6934182B2 (en) * | 2003-10-03 | 2005-08-23 | International Business Machines Corporation | Method to improve cache capacity of SOI and bulk |
US20050247981A1 (en) * | 2004-05-10 | 2005-11-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory device having shielded access lines |
US20050253287A1 (en) * | 2004-05-11 | 2005-11-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dual-port SRAM cell structure |
US7112857B2 (en) * | 2004-07-06 | 2006-09-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Devices with different electrical gate dielectric thicknesses but with substantially similar physical configurations |
US20070183185A1 (en) * | 2006-01-11 | 2007-08-09 | The Regents Of The University Of California | Finfet-based sram with feedback |
US7577040B2 (en) * | 2006-07-18 | 2009-08-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dual port memory device with reduced coupling effect |
US7525868B2 (en) * | 2006-11-29 | 2009-04-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Multiple-port SRAM device |
US7825437B2 (en) | 2007-12-28 | 2010-11-02 | Intel Corporation | Unity beta ratio tri-gate transistor static random access memory (SRAM) |
US8174868B2 (en) * | 2009-09-30 | 2012-05-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Embedded SRAM structure and chip |
US8942030B2 (en) * | 2010-06-25 | 2015-01-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for SRAM cell circuit |
US8675397B2 (en) * | 2010-06-25 | 2014-03-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cell structure for dual-port SRAM |
US8399931B2 (en) * | 2010-06-30 | 2013-03-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Layout for multiple-fin SRAM cell |
US8638592B2 (en) * | 2011-09-08 | 2014-01-28 | Freescale Semiconductor, Inc. | Dual port static random access memory cell |
US8693235B2 (en) | 2011-12-06 | 2014-04-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for finFET SRAM arrays in integrated circuits |
US9515076B2 (en) * | 2013-08-06 | 2016-12-06 | Renesas Electronics Corporation | Semiconductor integrated circuit device |
US9202552B2 (en) * | 2013-12-13 | 2015-12-01 | Globalfoundries Inc. | Dual port SRAM bitcell structures with improved transistor arrangement |
US9305633B2 (en) * | 2014-04-17 | 2016-04-05 | Stmicroelectronics International N.V. | SRAM cell and cell layout method |
KR102352153B1 (ko) * | 2015-03-25 | 2022-01-17 | 삼성전자주식회사 | 집적회로 장치 및 이의 제조 방법 |
US9754660B2 (en) * | 2015-11-19 | 2017-09-05 | Samsung Electronics Co., Ltd. | Semiconductor device |
US9761302B1 (en) * | 2016-04-06 | 2017-09-12 | United Microelectronics Corp. | Static random access memory cell and manufacturing method thereof |
TWI675454B (zh) * | 2016-07-04 | 2019-10-21 | 聯華電子股份有限公司 | 靜態隨機存取記憶體的佈局圖案 |
US9640540B1 (en) * | 2016-07-19 | 2017-05-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and method for an SRAM circuit |
-
2016
- 2016-02-24 TW TW105105522A patent/TWI726869B/zh active
- 2016-04-01 US US15/088,122 patent/US10177132B2/en active Active
-
2018
- 2018-10-25 US US16/171,339 patent/US10396064B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5268868A (en) * | 1987-09-16 | 1993-12-07 | Hitachi, Ltd. | Output buffer circuits for reducing ground bounce noise |
US6411543B2 (en) * | 1995-12-28 | 2002-06-25 | Hitachi, Ltd. | Dynamic random access memory (RAM), semiconductor storage device, and semiconductor integrated circuit (IC) device |
US20070025132A1 (en) * | 2005-07-29 | 2007-02-01 | Taiwan Semiconductor Manufacturing Company Ltd. | Dual port cell structure |
US20080197419A1 (en) * | 2007-02-15 | 2008-08-21 | Jhon-Jhy Liaw | Cell structure for dual port SRAM |
TW201316332A (zh) * | 2011-08-25 | 2013-04-16 | Samsung Electronics Co Ltd | 非揮發性記憶體元件、自非揮發性記憶體元件讀取資料的方法以及自旋力矩轉移磁性隨機存取記憶體元件 |
TW201432712A (zh) * | 2013-01-16 | 2014-08-16 | Samsung Electronics Co Ltd | 記憶體胞元及具有此胞元之記憶體裝置 |
TW201515153A (zh) * | 2013-10-11 | 2015-04-16 | United Microelectronics Corp | 靜態隨機存取記憶體單元 |
TW201535408A (zh) * | 2014-02-28 | 2015-09-16 | Taiwan Semiconductor Mfg Co Ltd | 記憶體電路及其操作方法 |
Also Published As
Publication number | Publication date |
---|---|
US20170243861A1 (en) | 2017-08-24 |
US20190067268A1 (en) | 2019-02-28 |
US10396064B2 (en) | 2019-08-27 |
US10177132B2 (en) | 2019-01-08 |
TW201730794A (zh) | 2017-09-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI726869B (zh) | 靜態隨機存取記憶體的佈局結構及其製作方法 | |
TWI681542B (zh) | 靜態隨機存取記憶體的佈局圖案 | |
TWI675454B (zh) | 靜態隨機存取記憶體的佈局圖案 | |
TWI720237B (zh) | 靜態隨機存取記憶體單元、佈局圖案及其操作方法 | |
TW201515154A (zh) | 包括雙埠靜態隨機存取記憶體單元之設備及其形成方法 | |
CN111863069B (zh) | 八晶体管静态随机存取存储器的布局图案与形成方法 | |
CN106298782B (zh) | 静态随机存取存储器 | |
US10134744B1 (en) | Semiconductor memory device | |
US20120264294A1 (en) | Sram cell with t-shaped contact | |
US20230335184A1 (en) | Sram devices with reduced coupling capacitance | |
US20200194058A1 (en) | Layout pattern for sram and manufacturing methods thereof | |
TWI766082B (zh) | 靜態隨機存取記憶體的佈局圖案 | |
CN108281425B (zh) | 存储器结构及其形成方法 | |
US20230207648A1 (en) | Layout pattern of static random access memory | |
US11502088B2 (en) | Layout pattern of static random access memory and the manufacturing method thereof | |
TW202349379A (zh) | 靜態隨機存取記憶體陣列圖案 |