TWI708358B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI708358B
TWI708358B TW106123251A TW106123251A TWI708358B TW I708358 B TWI708358 B TW I708358B TW 106123251 A TW106123251 A TW 106123251A TW 106123251 A TW106123251 A TW 106123251A TW I708358 B TWI708358 B TW I708358B
Authority
TW
Taiwan
Prior art keywords
substrate
wafer
semiconductor device
tsv
wafers
Prior art date
Application number
TW106123251A
Other languages
English (en)
Other versions
TW201909370A (zh
Inventor
召兵 李
聚寶 張
任馳
Original Assignee
聯華電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯華電子股份有限公司 filed Critical 聯華電子股份有限公司
Priority to TW106123251A priority Critical patent/TWI708358B/zh
Priority to US15/678,541 priority patent/US10546801B2/en
Publication of TW201909370A publication Critical patent/TW201909370A/zh
Priority to US16/701,201 priority patent/US10784185B2/en
Priority to US16/998,137 priority patent/US11081427B2/en
Application granted granted Critical
Publication of TWI708358B publication Critical patent/TWI708358B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/34Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • H01L2224/82031Reshaping, e.g. forming vias by chemical means, e.g. etching, anodisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/9202Forming additional connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Automation & Control Theory (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一種半導體裝置,包括至少一晶圓以及至少一矽通孔結構。至少一晶圓各包括一基板、一隔離結構、以及一導電襯墊。隔離結構形成於基板中,且由基板之一第一側朝向基板之一第二側延伸,第二側相對於第一側。導電襯墊形成於配置在基板之第一側上的一介電層,其中導電襯墊係電性連接於基板中的一主動區域。至少一矽通孔結構穿過至少一晶圓,其中導電襯墊係接觸於至少一矽通孔結構的一側壁,並電性連接於至少一矽通孔結構以及基板中的主動區,其中隔離結構係與至少一矽通孔結構分開,且隔離結構環繞至少一矽通孔結構。

Description

半導體裝置及其製造方法
本發明是有關於一種半導體之裝置,且特別是有關於一種具有矽通孔結構(Through Silicon Via(TSV)structure)之半導體裝置。
近年來,由於二點五維積體電路(2.5-dimensinal integrated circuit,2.5D IC)與三維積體電路(three-dimensional integrated circuit,3D IC)能夠提供更高程度的積體電路整合,目前有著極高的市場需求。一種所謂的矽通孔結構(Through Silicon Via (TSV)structure)係提供於二點五維積體電路與三維積體電路中,進行內部的電性連接。在製造二點五維積體電路與三維積體電路的期間,通常使用襯墊及凸塊底層金屬(Under Bump Metal,UBM)讓不同晶圓中的每個矽通孔結構能夠電性連接。然而,若凸塊底層金屬的數量增加,恐亦增加製程上的成本,且可能使得晶片的效能降低。
本揭露提供一種半導體裝置及其製造方法。此半導體裝置具有矽通孔結構,且矽通孔結構是以其側壁接觸於導電襯墊,在矽 通孔結構的上及下表面並沒有形成凸塊底層金屬。此半導體裝置還具有隔離結構,隔離結構僅在基板中環繞矽通孔結構,而在介電層中並不具有隔離結構,矽通孔結構的側壁上亦沒有形成內襯氧化物。因此,本揭露所提供的半導體裝置在矽通孔結構與導電襯墊之間能夠實現良好的電性連接,且在矽通孔結構與基板之間可藉由隔離結構建立良好的電性隔離,不但能夠減少製程上的成本,亦能提高晶片的效能。
根據本揭露之一方面,提出一種半導體裝置。半導體裝置包括至少一晶圓及至少一矽通孔結構。至少一晶圓各包括一基板、一隔離結構、以及一導電襯墊。隔離結構形成於基板中,且由基板之一第一側朝向基板之一第二側延伸,第二側相對於第一側。導電襯墊形成於配置在基板之第一側上的一介電層,其中導電襯墊係電性連接於基板中的一主動區域。至少一矽通孔結構穿過至少一晶圓,其中導電襯墊係接觸於至少一矽通孔結構的一側壁,並電性連接於至少一矽通孔結構以及基板中的主動區,其中隔離結構係與至少一矽通孔結構分開,且隔離結構環繞至少一矽通孔結構。
根據本揭露之一方面,提出一種半導體裝置的製造方法。方法包括形成至少一晶圓以及形成至少一矽通孔結構穿過至少一晶圓。形成至少一晶圓的方法各包括:提供一基板;形成一隔離結構,隔離結構形成於基板中,且由基板之一第一側朝向基板之一第二側延伸,第二側相對於第一側;以及形成一導電襯墊於配置在基板之第一側上的一介電層,其中導電襯墊係電性連接於基板中的一主動區域。導電襯墊係接觸於至少一矽通孔結構的一側壁,並電性連接於至少一 矽通孔結構以及基板中的主動區,其中隔離結構係與至少一矽通孔結構分開,且隔離結構環繞至少一矽通孔結構。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
10、20:半導體裝置
100、200、300、400:基板
100a、200a、300a、400a:第一側
100b、200b、300b、400b:第二側
101、201、301、401:第二表面
102:溝槽
102a:底部
104、204、304:隔離結構
110、210、310、410:介電層
110a、210a、310a、410a:第一表面
110b:接合表面
112、212、512、612、712、812:導電襯墊
114:導線
120、220、320、420、520、620:矽通孔結構
120s:側壁
A1:主動區域
Ac:封閉區域
C1、C2、C3、C4、Cn:晶圓
D1:深度
D2:厚度
t1:距離
第1至7圖繪示根據本揭露之一實施例之製造半導體裝置的剖面圖。
第8圖繪示根據本揭露之一實施例之半導體裝置的上視圖。
第9圖繪示根據本揭露之另一實施例之半導體裝置的上視圖。
第10圖繪示根據本揭露之又一實施例之半導體裝置的剖面圖。
本揭露提供一種半導體裝置及其製造方法。此種半導體裝置及其製造方法提供具有矽通孔結構的半導體裝置,且矽通孔結構的側壁是接觸於導電襯墊以實現晶圓間的內部電性連接,並不需要在矽通孔結構的上及下表面形成導電襯墊及凸塊底層金屬,如此能簡化製程上的步驟並降低製程上的成本。再者,此半導體裝置還具有隔離結構,隔離結構僅在基板中環繞矽通孔結構以防止矽通孔結構與基板間可能發生漏電的情況,而在介電層中並不具有隔離結構,矽通孔結構的側壁上亦沒有形成內襯氧化物。因此,本揭露所提供的半導體裝置矽通孔結構的側壁可直接接觸於導電襯墊,在矽通孔結構與導電襯 墊之間能夠實現良好的電性連接,且在矽通孔結構與基板之間可藉由隔離結構建立良好的電性隔離,不但能夠減少製程上的成本,亦能提高晶片的效能。
以下係參照所附圖式敘述本揭露提出之其中多個實施態樣,以描述相關構型與製造方法。相關的結構細節例如相關層別和空間配置等內容如下面實施例內容所述。然而,本揭露並非僅限於所述態樣,本揭露並非顯示出所有可能的實施例。實施例中相同或類似的標號係用以標示相同或類似之部分。再者,未於本揭露提出的其他實施態樣也可能可以應用。相關領域者可在不脫離本揭露之精神和範圍內對實施例之結構加以變化與修飾,以符合實際應用所需。而圖式係已簡化以利清楚說明實施例之內容,圖式上的尺寸比例並非按照實際產品等比例繪製。因此,說明書和圖示內容僅作敘述實施例之用,而非作為限縮本揭露保護範圍之用。
再者,說明書與請求項中所使用的序數例如「第一」、「第二」等之用詞,以修飾請求項之元件,其本身並不意含及代表該請求元件有任何之前的序數,也不代表某一請求元件與另一請求元件的順序、或是製造方法上的順序,該些序數的使用僅用來使具有某命名的一請求元件得以和另一具有相同命名的請求元件能作出清楚區分。
第1至7A圖繪示根據本揭露之一實施例之製造半導體裝置的剖面圖。
請參照第1圖,提供一基板100。基板100具有一第一側100a及一第二側100b,第二側100b相對於第一側100a。第一側100a 及第二側100b例如分別是基板的頂面及底面。基板100可以是一矽基板。
請參照第2圖,在基板100中形成一溝槽102。溝槽102例如是藉由一蝕刻法所形成。溝槽102是由基板100的第一側100a朝向基板100的第二側100b延伸,但並沒有穿透基板100。溝槽102由底部102a至第一側100a具有一深度D1,溝槽102之深度D1是大於後續之薄型化後之基板100的厚度D2(如第5圖所示),溝槽102之深度D1例如是大於12微米。溝槽102的寬度例如是6微米。溝槽102的形狀可以是一圓形、一矩形或任何可形成封閉迴路的形狀。
請參照第3圖,藉由例如是原子層沉積法(Atomic Layer Deposition,ALD)或化學氣相沉積法(Chemical Vapor Deposition,CVD)等方法,將介電材料填入於溝槽102中。接著,對基板100之第一側100a進行一平坦化製程,以在溝槽102中形成一隔離結構104。隔離結構104例如是形成在基板100中的隔離環狀物,由基板100之第一側100a朝向基板100之第二側100b延伸,並將基板100定義出封閉區域Ac,作為後續矽通孔結構120所形成的空間(請參後附之第7圖)。其中,隔離結構104可由介電材料所形成,例如是一氧化物或四乙氧基矽烷(TEOS)。隔離結構104的形狀可以是一圓形(如第8圖的上視圖所示)、一矩形(如第9圖的上視圖所示)或任何可形成封閉迴路的形狀。
請參照第4圖,形成一導電襯墊112於配置在基板100之第一側上100a的一介電層110中,並在基板100中形成主動電路以及電性連接於主動電路與導電襯墊112的導線114。導電襯墊112可由鋁 (Al)所形成。基板100中對應於主動電路的區域稱作主動區域A1。導電襯墊112係電性連接於基板100中的主動區域A1,可作為第一晶圓C1之電訊輸出/輸入口。導電襯墊112是對應於基板100中隔離結構104所形成的封閉區域Ac,亦即是對應於後續矽通孔結構120所形成的位置(請參後附之第7圖),使得矽通孔結構120能夠連接於導電襯墊112以實現各個晶圓間的連接。在本實施例中,導電襯墊112是內埋於介電層100中,並沒有暴露於介電層110之外。導電襯墊112的尺寸例如是20微米×20微米或25微米×25微米,然導電襯墊112的尺寸並不限定於此,僅要能夠大至足以接觸於矽通孔結構120的尺寸即可。介電層110具有一第一表面110a及一接合表面110b,接合表面110b是接觸於基板100的第一側100a,第一表面110a相對於接合表面110b,亦即是相對於基板100的第一側100a。介電層110可以是一金屬層間介電層(IMD)。
請參照第5圖,將第4圖所示之結構上下顛倒,由基板100的第二側100b進行一薄型化製程,移除一部分的基板100並暴露出隔離結構104,如此第一晶圓C1即形成。薄型化製程之後,基板100的厚度D2是小於溝槽102的深度D1,基板100的厚度D2例如是等於12微米。第一晶圓C1在介電層110上具有一第一表面110a,在基板100上具有一第二表面101,第一表面110a相對於基板100的第一側100a,第二表面101對應於基板100的第二側100b。
請參照第6圖,根據上述第1至5圖之第一晶圓C1的製造方法形成第二晶圓C2。第二晶圓C2在介電層210上具有一第一表面 210a,在基板200上具有一第二表面201,第一表面210a相對於基板200的第一側200a,第二表面201對應於基板200的第二側200b。第二晶圓C2中類似於第一晶圓C1中的元件是使用類似的元件符號表示,於此不再贅述。本文僅示例性繪示出第一晶圓C1及第二晶圓C2,然本揭露還可根據上述第1至5圖之第一晶圓C1的製造方法分別形成第三晶圓C3、第四晶圓C3...第n個晶圓等等。其中,n為大於1的整數。
請參照第7圖,將第一晶圓C1、第二晶圓C2、第三晶圓C3、第4晶圓...第n個晶圓堆疊在一起,以形成半導體裝置10。在本實施例中,第一晶圓C1的第一表面110a係連接於第二晶圓C2的第一表面210a,第二晶圓C2的第二表面201是連接於第三晶圓的第二表面(未繪示),第三晶圓的第一表面是連接於第四晶圓的第一表面(未繪示)。在本實施例中,任兩個晶圓的隔離結構(例如是104、204)是彼此對齊,任兩個晶圓的隔離結構(例如是104、204)所形成封閉區域Ac是彼此對齊,且任兩個晶圓的導電襯墊(例如是112、212)亦彼此對齊。
在形成n個晶圓的一堆疊之後,對應於每個晶圓所預留的隔離結構(例如是104、204)所形成封閉區域Ac以及導電襯墊(例如是112、212),形成穿過n個晶圓的堆疊的矽通孔結構120。例如,可藉由蝕刻法移除第一晶圓C1中一部分的基板100、介電層110、導電襯墊112以及第二晶圓C2中一部分的基板200、介電層210、導電襯墊212以形成一開口,並將導電材料填入於此開口中,形成矽通孔結構120。在本實施例中,矽通孔結構120是由金屬所形成(例如是銅(Cu))。在一實施例中,矽通孔結構120可不包括絕緣材料。如此一來,矽通孔結 構120的側壁120s係直接接觸於基板(例如是100、200)之一部分以及介電層(例如是110、210)以及導電襯墊(例如是112、212)。由於矽通孔結構120的側壁120s上並沒有形成絕緣層(例如是氧化物層),矽通孔結構120的側壁120s可直接接觸於導電襯墊(例如是112、212),達到良好的電性連接。
在第7圖中僅示範性繪示出矽通孔結構120穿過第一晶圓C1及第二晶圓C2,然本揭露並不限定於此。若半導體裝置10還包括第三晶圓C3、第四晶圓C4、...第n個晶圓Cn,矽通孔結構120更可穿過上述這些晶圓,以達到電性連接的目的。其中,各個晶圓的導電襯墊(例如是112、212)可接觸於矽通孔結構120的側壁120s,並電性連接於矽通孔結構120以及基板(例如是100、200)中的主動區(例如是A1、A2)。各個晶圓的隔離結構(例如是104、204)係與矽通孔結構120分開,且各個晶圓的隔離結構(例如是104、204)環繞矽通孔結構120。在本實施例中,矽通孔結構120的直徑為15微米。由於蝕刻製程是由上往下進行,矽通孔結構120的直徑可由上至下逐漸減少。矽通孔結構(例如是120、220)的數量可為多個,隔離結構(例如是104、204)的數量亦可以為多個,一個隔離結構104環繞一個矽通孔結構120。矽通孔結構120及220分別被不同的隔離結構104所環繞。
本揭露中,矽通孔結構(例如是120、220)以及隔離結構(例如是104、204)的形成皆是基於多個晶圓,而非是單一晶圓。矽通孔結構(例如是120、220)是在形成n個晶圓的一堆疊之後所形成的整體結構,並不是分別在n個晶圓中形成不同的矽通孔結構之後才堆疊在 一起,故不需要在不同的矽通孔結構之上表面與下表面上都形成導電襯墊及凸塊底層金屬以進行n個晶圓之間的電性連接。因此,藉由形成矽通孔結構(例如是120、220),降低了凸塊底層金屬的使用量,而能降低製程成本並提高晶片的效能。此外,藉由形成隔離結構(例如是104、204)於基板中並環繞矽通孔結構(例如是120、220),便能夠防止矽通孔結構與基板間可能發生漏電的情況。由於隔離結構(例如是104、204)並沒有形成在介電層(例如是110、210)中,並不會干擾矽通孔結構(例如是120、220)與導電襯墊(例如是112、212)之間的電性連接。
第8圖繪示根據本揭露之一實施例之半導體裝置的上視圖。請參照第8圖,其特別繪示第7圖之矽通孔結構120的上視圖。在本實施例中,隔離結構104為圓形,與矽通孔結構120之間是由基板100之一部分以一相同距離t1隔開。距離t1例如是6微米。
第9圖繪示根據本揭露之另一實施例之半導體裝置的上視圖。請參照第9圖,隔離結構104為矩形,一個隔離結構104環繞4個矽通孔結構120、220、320及420。
在其他實施例中,隔離結構可以依據電路之設計形成為任何能夠形成封閉迴路的形狀(例如是橢圓形、三角形、菱形),亦可環繞任意數量的矽通孔結構。
第10圖繪示根據本揭露之又一實施例之半導體裝置的剖面圖。
請參照第10圖,第一晶圓C1、第二晶圓C2、第三晶圓及第四晶圓係以相同的方向堆疊在一起,形成半導體裝置20。第一晶圓C1的第一表面110a暴露於半導體裝置20的頂部,第四晶圓C4的第二表面401暴露於半導體裝置20的底部。第一晶圓C1的第二表面101係連接於第二晶圓C2的第一表面210a,第二晶圓C2的第二表面201是連接於第三晶圓的第一表面310a,第三晶圓C3的第二表面301是連接於第四晶圓C4的第一表面410a。導電襯墊512、612、712及812並沒有內埋於介電層110、210、310、410之內,而是由介電層110、210、310、410暴露出。隔離結構104、204、304分別在基板100、200、300中環繞矽通孔結構520及620。導電襯墊512、612、712接觸於矽通孔結構520、620的側壁520s、620s。導電襯墊812接觸於矽通孔結構520、620的底部。由於矽通孔結構520欲傳送第一晶圓C1至第四晶圓C4的電性訊號,故每個晶圓皆形成有導電襯墊512、612、712及812。由於矽通孔結構520欲傳送第一晶圓C1至第四晶圓C4的電性訊號,故每個晶圓皆形成有導電襯墊512、612、712及812,導電襯墊512、612、712及812分別作為第一晶圓C1、第二晶圓C2、第三晶圓C3及第四晶圓C4的信號輸入/輸出口。矽通孔結構620欲傳送第二晶圓C2與第四晶圓C4之間的電性訊號,故僅在第二晶圓C2與第四晶圓C4分別形成導電襯墊612及812。
根據上述實施例,本揭露提供一種半導體裝置及其製造方法。半導體裝置具有矽通孔結構,且矽通孔結構的側壁是接觸於位在介電層中的導電襯墊。相較於需要在每個晶片之矽通孔結構的上及 下表面形成導電襯墊及凸塊底層金屬的比較例而言,本揭露的矽通孔結構之上及下表面並不需要形成導電襯墊及凸塊底層金屬,如此能大幅降低凸塊底層金屬的使用量,簡化製程上的步驟、降低製程上的成本、並提升晶片之效能。再者,由於本揭露的矽通孔結構的側壁是直接接觸於位在介電層中的導電襯墊,矽通孔結構的側壁上並沒有形成內襯氧化物,故本揭露的矽通孔結構與導電襯墊之間之電性連接係相當優異。此外,半導體裝置還具有隔離結構,隔離結構僅在基板中環繞矽通孔結構以防止矽通孔結構與基板間可能發生漏電的情況。因此,本揭露所提供的半導體裝置不但能在矽通孔結構與導電襯墊之間能夠實現良好的電性連接,且在矽通孔結構與基板之間可藉由隔離結構建立良好的電性隔離,能夠減少製程上的時間及成本,亦能提高晶片的效能。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10:半導體裝置
100、200:基板
100a、200a:第一側
100b、200b:第二側
101、201:第二表面
104、204:隔離結構
110、210:介電層
110a、210a:第一表面
112、212:導電襯墊
120:矽通孔結構
120s:側壁
C1、C2、C3、C4、Cn:晶圓

Claims (20)

  1. 一種半導體裝置,包括:至少一晶圓,各包括:一基板;一隔離結構,形成於該基板中,且由該基板之一第一側朝向該基板之一第二側延伸,該第二側相對於該第一側;以及一導電襯墊,形成於配置在該基板之該第一側上的一介電層,其中該導電襯墊係電性連接於該基板中的一主動區域,且該導電襯墊與該隔離結構彼此分開;以及至少一矽通孔結構,穿過該至少一晶圓,其中該導電襯墊係接觸於該至少一矽通孔結構的一側壁,並電性連接於該至少一矽通孔結構以及該基板中的該主動區,其中該隔離結構係與該至少一矽通孔結構分開,且該隔離結構環繞該至少一矽通孔結構。
  2. 如申請專利範圍第1項所述之半導體裝置,其中該至少一晶圓的數量是n個,n是大於1的整數,n個晶圓係堆疊在一起,且該至少一矽通孔結構穿過該n個晶圓,其中各個該n個晶圓具有該隔離結構,該隔離結構係與該至少一矽通孔結構分開,且該隔離結構環繞該至少一矽通孔結構。
  3. 如申請專利範圍第2項所述之半導體裝置,其中各個該n個晶圓在該介電層上具有一第一表面,在該基板上具有一第 二表面,該第一表面相對於該基板的該第一側,該第二表面對應於該基板的該第二側,其中該n個晶圓中的一第一晶圓的該第一表面係連接於該n個晶圓中的一第二晶圓的該第一表面。
  4. 如申請專利範圍第2項所述之半導體裝置,其中各個該n個晶圓在該介電層上具有一第一表面,在該基板上具有一第二表面,該第一表面相對於該基板的該第一側,該第二表面對應於該基板的該第二側,其中該n個晶圓中的一第一晶圓的該第一表面係連接於該n個晶圓中的一第二晶圓的該第二表面。
  5. 如申請專利範圍第1項所述之半導體裝置,其中該導電襯墊係內埋於該介電層中。
  6. 如申請專利範圍第1項所述之半導體裝置,其中該導電襯墊係由該介電層暴露出。
  7. 如申請專利範圍第1項所述之半導體裝置,其中該至少一矽通孔結構的數量是複數個,各該矽通孔結構係被該隔離結構所環繞。
  8. 如申請專利範圍第1項所述之半導體裝置,其中該至少一矽通孔結構的數量是複數個,該些矽通孔結構係被該隔離結構所環繞。
  9. 如申請專利範圍第1項所述之半導體裝置,其中該至少一矽通孔結構的該側壁接觸於該基板之一部分以及該介電層。
  10. 如申請專利範圍第1項所述之半導體裝置,其中該至少一矽通孔結構是由導電材料所形成。
  11. 如申請專利範圍第1項所述之半導體裝置,其中該隔離結構是由介電材料所形成。
  12. 一種半導體裝置的製造方法,包括:形成至少一晶圓,各包括:提供一基板;形成一隔離結構,該隔離結構形成於該基板中,且由該基板之一第一側朝向該基板之一第二側延伸;以及形成一導電襯墊於配置在該基板之該第一側上的一介電層,其中該導電襯墊係電性連接於該基板中的一主動區域;以及形成至少一矽通孔結構,穿過該至少一晶圓,其中該導電襯墊係接觸於該至少一矽通孔結構的一側壁,並電性連接於該至少一矽通孔結構以及該基板中的該主動區,其中該隔離結構係與該至少一矽通孔結構分開,且該隔離結構環繞該至少一矽通孔結構。
  13. 如申請專利範圍第12項所述之半導體裝置的製造方法,其中該至少一晶圓的數量是n個,n是大於1的整數,且在形成n個晶圓的步驟之後,更包括:形成n個晶圓之一堆疊,且其中形成該至少一矽通孔結構的步驟是在形成該n個晶圓之該堆疊的步驟之後進行,該至少一矽通孔 結構穿過該n個晶圓之該堆疊,其中各個該n個晶圓具有該隔離結構,該隔離結構係與該至少一矽通孔結構分開,且該隔離結構環繞該至少一矽通孔結構。
  14. 如申請專利範圍第13項所述之半導體裝置的製造方法,其中各個該n個晶圓在該介電層上具有一第一表面,在該基板上具有一第二表面,該第一表面相對於該基板的該第一側,該第二表面對應於該基板的該第二側,其中該n個晶圓中的一第一晶圓的該第一表面係連接於該n個晶圓中的一第二晶圓的該第一表面。
  15. 如申請專利範圍第13項所述之半導體裝置的製造方法,其中各個該n個晶圓在該介電層上具有一第一表面,在該基板上具有一第二表面,該第一表面相對於該基板的該第一側,該第二表面對應於該基板的該第二側,其中該n個晶圓中的一第一晶圓的該第一表面係連接於該n個晶圓中的一第二晶圓的該第二表面。
  16. 如申請專利範圍第12項所述之半導體裝置的製造方法,其中該導電襯墊係內埋於該介電層中。
  17. 如申請專利範圍第12項所述之半導體裝置的製造方法,其中該導電襯墊係由該介電層暴露出。
  18. 如申請專利範圍第12項所述之半導體裝置的製造方法,其中該至少一矽通孔結構的數量是複數個,各該矽通孔結構係被該隔離結構所環繞。
  19. 如申請專利範圍第12項所述之半導體裝置的製造方法,其中該至少一矽通孔結構的數量是複數個,該些矽通孔結構係被該隔離結構所環繞。
  20. 如申請專利範圍第12項所述之半導體裝置的製造方法,其中該至少一矽通孔結構的該側壁接觸於該基板之一部分以及該介電層。
TW106123251A 2017-07-11 2017-07-11 半導體裝置及其製造方法 TWI708358B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW106123251A TWI708358B (zh) 2017-07-11 2017-07-11 半導體裝置及其製造方法
US15/678,541 US10546801B2 (en) 2017-07-11 2017-08-16 Semiconductor device with through silicon via structure and method for manufacturing the same
US16/701,201 US10784185B2 (en) 2017-07-11 2019-12-03 Method for manufacturing semiconductor device with through silicon via structure
US16/998,137 US11081427B2 (en) 2017-07-11 2020-08-20 Semiconductor device with through silicon via structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW106123251A TWI708358B (zh) 2017-07-11 2017-07-11 半導體裝置及其製造方法

Publications (2)

Publication Number Publication Date
TW201909370A TW201909370A (zh) 2019-03-01
TWI708358B true TWI708358B (zh) 2020-10-21

Family

ID=64999088

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106123251A TWI708358B (zh) 2017-07-11 2017-07-11 半導體裝置及其製造方法

Country Status (2)

Country Link
US (3) US10546801B2 (zh)
TW (1) TWI708358B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11089673B2 (en) * 2019-07-19 2021-08-10 Raytheon Company Wall for isolation enhancement
US11728288B2 (en) * 2021-08-27 2023-08-15 Taiwan Semiconductor Manufacturing Company Limited Semiconductor die including guard ring structure and three-dimensional device structure including the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012074570A2 (en) * 2010-12-02 2012-06-07 Tessera, Inc Stacked microelectronic assembly with tsvs formed in stages and carrier above chip
US20120168935A1 (en) * 2011-01-03 2012-07-05 Nanya Technology Corp. Integrated circuit device and method for preparing the same
TWI560831B (en) * 2015-10-15 2016-12-01 Inotera Memories Inc Wafer level package with tsv-less interposer
TWI588946B (zh) * 2012-12-21 2017-06-21 高通公司 背對背堆疊積體電路總成及製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8158456B2 (en) * 2008-12-05 2012-04-17 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming stacked dies
EP2463896B1 (en) 2010-12-07 2020-04-15 IMEC vzw Method for forming through-substrate vias surrounded by isolation trenches with an airgap and corresponding device
US8836137B2 (en) * 2012-04-19 2014-09-16 Macronix International Co., Ltd. Method for creating a 3D stacked multichip module
US8587127B2 (en) * 2011-06-15 2013-11-19 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor structures and methods of forming the same
US8546953B2 (en) 2011-12-13 2013-10-01 Taiwan Semiconductor Manufacturing Co., Ltd. Through silicon via (TSV) isolation structures for noise reduction in 3D integrated circuit
US20140054742A1 (en) 2012-08-27 2014-02-27 Agency For Science, Technology And Research Semiconductor Structure
US9082757B2 (en) * 2013-10-31 2015-07-14 Freescale Semiconductor, Inc. Stacked semiconductor devices
US9741694B2 (en) * 2015-12-31 2017-08-22 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure and method of manufacturing the same
KR102473664B1 (ko) * 2016-01-19 2022-12-02 삼성전자주식회사 Tsv 구조체를 가진 다중 적층 소자

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012074570A2 (en) * 2010-12-02 2012-06-07 Tessera, Inc Stacked microelectronic assembly with tsvs formed in stages and carrier above chip
US20120168935A1 (en) * 2011-01-03 2012-07-05 Nanya Technology Corp. Integrated circuit device and method for preparing the same
TWI588946B (zh) * 2012-12-21 2017-06-21 高通公司 背對背堆疊積體電路總成及製造方法
TWI560831B (en) * 2015-10-15 2016-12-01 Inotera Memories Inc Wafer level package with tsv-less interposer

Also Published As

Publication number Publication date
TW201909370A (zh) 2019-03-01
US10784185B2 (en) 2020-09-22
US20200381340A1 (en) 2020-12-03
US20200105647A1 (en) 2020-04-02
US10546801B2 (en) 2020-01-28
US20190019741A1 (en) 2019-01-17
US11081427B2 (en) 2021-08-03

Similar Documents

Publication Publication Date Title
TWI718523B (zh) 用於堆疊積體電路的矽直通穿孔設計
TWI733099B (zh) 用於堆疊積體電路的混合接合技術
TWI741461B (zh) 積體電路與其堆疊及其製法
US8492872B2 (en) On-chip inductors with through-silicon-via fence for Q improvement
US9779992B2 (en) Semiconductor device and method of manufacturing the same
US10930619B2 (en) Multi-wafer bonding structure and bonding method
JP2017120913A (ja) スタック集積回路のシールリング構造
TW202020998A (zh) 積體電路裝置的封裝及其形成方法
TWI757140B (zh) 具有氣隙的半導體封裝體及其製造方法
US20150348943A1 (en) Semiconductor devices and methods of manufacture thereof
KR20210151569A (ko) 반도체 장치 및 이를 포함하는 반도체 패키지
TWI708358B (zh) 半導體裝置及其製造方法
TW202215630A (zh) 使用混合接合之影像感測器中的金屬佈線
KR20230145955A (ko) 금속 상에 랜딩되는 배면 또는 전면 기판 관통 비아(tsv)
TW202347664A (zh) 裝置晶粒、半導體封裝結構及其製作方法
TWI705527B (zh) 形成積體電路結構之方法、積體電路裝置、和積體電路結構
WO2022205704A1 (zh) 半导体结构及其形成方法、堆叠结构
US10854580B2 (en) Semiconductor structure along with multiple chips bonded through microbump and manufacturing method thereof
TW202143427A (zh) 具有氣隙的半導體封裝結構及其製備方法
KR20130077627A (ko) 반도체 장치 및 그의 제조방법
TW202236383A (zh) 半導體裝置及其製造方法
TWI787086B (zh) 晶圓鍵合結構及其製作方法
TWI833176B (zh) 具有實現晶粒內連接之積體通孔的光學半導體元件
TWI799107B (zh) 封裝結構、封裝結構的製造方法以及半導體結構
WO2022205707A1 (zh) 半导体结构及其形成方法