TWI701669B - 及式快閃記憶體 - Google Patents
及式快閃記憶體 Download PDFInfo
- Publication number
- TWI701669B TWI701669B TW108133800A TW108133800A TWI701669B TW I701669 B TWI701669 B TW I701669B TW 108133800 A TW108133800 A TW 108133800A TW 108133800 A TW108133800 A TW 108133800A TW I701669 B TWI701669 B TW I701669B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- bit line
- flash memory
- transistor
- sum
- Prior art date
Links
Images
Landscapes
- Read Only Memory (AREA)
Abstract
及式快閃記憶體包括記憶胞陣列、多個頁緩衝器以及多個電壓偏移電路。記憶胞陣列耦接多條位元線以及源極線。頁緩衝器分別透過多個開關以耦接至位元線,並分別提供多個控制信號。其中,控制信號在第一電壓與參考電壓間轉態。電壓偏移電路分別接收控制信號並偏移控制信號的電壓值以產生多個驅動信號,並分別提供驅動信號至位元線。其中,驅動信號在第二電壓與參考電壓間轉態,第二電壓大於第一電壓。
Description
本發明是有關於一種及式快閃記憶體,且特別是有關於一種具有多維度記憶胞陣列的及式快閃記憶體。
隨著電子科技的進步,電子裝置成為人們生活的重要工具。在電子裝置中,設置高品質的非揮發性的記憶元件,是本領域的重要課題。
在習知的非揮發性記憶體中,快閃記憶體為近年來常被使用。常見的快閃記憶體包括反及式(NAND)、反或式(NOR)以及較新被推出的及式(AND)快閃記憶體。及式快閃記憶體可應用在多維度的快閃記憶胞陣列中,其中,在習知技術中,當要針對及式快閃記憶胞進行抹除或是程式化動作時,需使被致能的位元線上的記憶胞中,所屬的位元線以及源極線相互短路,並依據位元線是否被遮罩的狀態,施加所需要的驅動電壓。
承續上述,在習知技術中,上述的驅動電壓由頁緩衝器來提供。而在抹除動作或在程式化動作中,頁緩衝器需要依據位元線是否為被遮罩位元線來提供一個具有相對高電壓值的驅動電壓。然而,習知技術中的頁緩衝器僅能提供數位的邏輯電壓,造成記憶胞被執行程式化及抹除動作的效率不佳。
本發明提供一種及式快閃記憶體,可提升執行記憶胞程式化動作以及抹除動作的行效能。
本發明的及式快閃記憶體包括記憶胞陣列、多個頁緩衝器以及多個電壓偏移電路。記憶胞陣列耦接至多條位元線。頁緩衝器分別透過多個開關以耦接至位元線。頁緩衝器分別提供多個控制信號。其中,控制信號在第一電壓與參考電壓間轉態。電壓偏移電路分別耦接至位元線以及頁緩衝器。電壓偏移電路分別接收控制信號並偏移控制信號的電壓值以產生多個驅動信號,並分別提供驅動信號至位元線。其中,驅動信號在第二電壓與參考電壓間轉態,第二電壓大於第一電壓。
基於上述,本發明在頁緩衝器以及位元線間設置電壓偏移電路。電壓偏移電路用以透過偏移頁緩衝器所提供的控制信號的電壓值,來產生驅動信號,並藉以使在程式化動作下,被遮罩的位元線可具有夠高的電壓值,並使在抹除動作下,被抹除的位元線也可具有夠高的電壓值。如此一來,記憶胞的抹除以及程式化動作可以有效的被執行,提升及式快閃記憶體的工作效能。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
請參照圖1,圖1繪示本發明一實施例的及式(AND)快閃記憶體的示意圖。及式快閃記憶體100包括記憶胞陣列110、多個頁緩衝器121~12N以及多個電壓偏移電路131~13N。記憶胞陣列110具有多個記憶胞MC11~MC2N,並耦接多條位元線BL1~BLN以及多條源極線SL1~SLN。在本實施例中,記憶胞MC11~MC1N共同耦接字元線WL1,記憶胞MC21~MC2N共同耦接字元線WL2。此外,位元線BL1~BLN分別對應源極線SL1~SLN,在及式快閃記憶體100中,另包括多個等化開關BSW1~BSWN,其中,等化開關BSW1~BSWN分別耦接在位元線BL1~BLN以及源極線SL1~SLN間。等化開關BSW1~BSWN依據等化控制信號ES以被導通或斷開。
在本實施例中,頁緩衝器121~12N分別透過開關SW11~SW1N耦接至位元線BL1~BLN,其中頁緩衝器121~12N分別產生控制信號CS1~CSN,並分別用以控制開關SW11~SW1N的導通或斷開狀態。源極線SL1~SLN分別透過開關SW21~SW2N以耦接至一共同源極線CL。源極線SL1~SLN依據源極線選擇信號SS以被導通或斷開。
值得注意的,電壓偏移電路131~13N分別耦接至頁緩衝器121~12N,並分別耦接至位元線BL1~BLN。電壓偏移電路131~13N分別接收頁緩衝器121~12N所產生的控制信號CTR1~CTRN,並分別依據控制信號CTR1~CTRN產生驅動信號DV1~DVN。電壓偏移電路131~13N分別傳送驅動信號DV1~DVN至對應的位元線BL1~BLN。在此請特別注意,在本實施例中,控制信號CTR1~CTRN在第一電壓與參考電壓間轉態,而驅動信號DV1~DVN則可在第二電壓與參考電壓間轉態,其中,第二電壓大於第一電壓。參考電壓則可以為接地電壓,例如為0伏特。
進一步來說明,以電壓偏移電路131為範例,若當頁緩衝器121傳送等於參考電壓的控制信號CTR1至電壓偏移電路131時,電壓偏移電路131可產生等於第二電壓的驅動信號DV1,並提供等於第二電壓的驅動信號DV1至位元線BL1。若當頁緩衝器121傳送等於第一電壓的控制信號CTR1至電壓偏移電路131時,電壓偏移電路131可產生等於參考電壓的驅動信號DV1,並提供等於參考電壓的驅動信號DV1至位元線BL1。
進一步來說明,在當記憶胞陣列100執行抹除動作或是程式化動作時,等化開關BSW1~BSWN可依據等化控制信號ES而被導通,並使相對應的位元線以及源極線(例如位元線BL1以及源極線SL1)相互短路。在此同時,電壓偏移電路131~13N可依據所對應的位元線是為被遮罩、被程式化或是被抹除的狀態,來提供適當驅動電壓DV1~DVN至對應的位元線BL1~BLN。
在本實施例中,頁緩衝器121~12N可依據對應的位元線BL~BLN上記憶胞所要寫入的資料進行分碼的動作,並據此以產生控制信號CTR1、CTRN。並且,在執行記憶胞的程式化或抹除動作的同時,頁緩衝器121~12N可產生對應的控制信號CS1~CSN,以分別控制開關SW11~SW1N的導通或斷開狀態。
關於及式快閃記憶體100的抹除動作、程式化動作以及讀取動作的實施細節,在後面的實施例,會有詳細的說明。關於頁緩衝器121~12N的硬體架構,則可應用本領域具通常知識者所熟知的頁緩衝器的電路架構來實施,沒有固定的限制。
在本發明實施例中,記憶胞陣列110可以為二維的記憶胞陣列,或也可以為三維的記憶胞陣列,沒有固定的限制。
以下請參照圖2,圖2繪示本發明實施例的電壓偏移電路的實施方式的示意圖。電壓偏移電路200包括電晶體M1以及電晶體M2。電晶體M1具有第一端接收第二電壓VPP。電晶體M1的控制端耦接至對應的各位元線,並用以接收對應的驅動信號DVx。電晶體M1的第二端則耦接至電晶體M2的第一端(端點NE1)。電晶體M2的控制端接收對應的驅動信號CTRx。電晶體M2的第二端接至對應的各位元線,並提供對應的各驅動信號DVx。此外,電晶體M2的基極接收第二電壓VPP。
在本實施例中,電晶體M1為空乏式的N型電晶體,電晶體M2則可以為增強式的P型電晶體。在初始狀態下,可使對應的位元線上的電壓(等於驅動信號DVx的電壓)為0伏特。在控制信號CTRx為2.3伏特的條件下,端點NE1上的電壓會逐漸地被降低,直到電晶體M2被斷開為止,並使端點NE1被浮接。在電晶體M2的臨界電壓為-1.5伏特的條件下,端點NE1上的電壓可維持在約3.8伏特。在此時,電晶體M2的閘極與源極間的電壓差Vgs_p = VCTRx – VNE1,其中VCTRx為控制信號CTRx的電壓值,VNE1為端點NE1上的電壓值。
承續上述的說明,以第二電壓VPP的電壓值為5~10伏特為範例,電晶體M1的閘極與源極間的電壓差Vgs_n=VDVx – VNE1,其中VDVx為驅動信號DVx的電壓值,在初始狀態下被設定為0伏特。因此,電壓差Vgs_n可等於- VNE1。在電晶體M1的臨界電壓為-2.8伏特的條件下,在當端點NE1上的電壓值約等於3.8伏特的條件下,電晶體M1可以被斷開。
在另一方面,在當電晶體M2所接收的控制信號CTRx的電壓並更為參考電壓(例如0伏特)時,電晶體M2被導通,並使端點NE1上的電壓值VNE1等於3.8伏特 + dVx。其中dVx為電晶體M2導通所產生的正回授而提供的電壓值。在此時,流經電晶體M2的電流Ip = dVx × Gm_P,其中Gm_P為電晶體M2的轉導值。
隨著電晶體M2上產生的電流Ip,驅動信號DVx的電壓值VDVx隨著上升,其中電壓值VDVx = dVx × Gm_P × Rp,其中Rp為電晶體M2所提供的電阻值。接著,電晶體M1開始導通,並提供放電路徑,在此,電晶體M1提供的放電電流In可等於DVx× Gm_P × Rp × Gm_n。如此一來,端點NE1上的電壓值VNE1可等於DVx× Gm_P × Rp × Gm_n × Rn。
由上述說明可以得知,透過導通的電晶體M2所提供的正回授,可使驅動信號DVx以及端點NE1上的電壓VDVx以及VNE1快速的上升,並使驅動信號DVx以及端點NE1上的電壓VDVx以及VNE1可等於第二電壓VPP,並提供位元線足夠高電壓值的驅動信號DVx。
在此請注意,圖2繪示的電壓偏移電路200僅只是一個實施範例,不用以限縮本發明的範疇。事實上,任意本領具通常知識者所熟知的電壓偏移(level shifter)電路都可以應用在本發明中。
以下請參照圖3A至圖3D,圖3A至圖3D繪示本發明實施例的及式快閃記憶體的多個不同動作方式的示意圖。在圖3A中,在及式快閃記憶體300中,記憶胞陣列310包括多個記憶胞MC1、MC2,記憶胞MC1耦接在位元線BL1、源極線SL1間,且記憶胞MC2耦接在位元線BL2、源極線SL2間。此外,等化開關BSW1以及BSW2分別對應記憶胞MC1、MC2。等化開關BSW1耦接在位元線BL1、源極線SL1間,等化開關BSW1則耦接在位元線BL2、源極線SL2間。
在本實施例中,電壓偏移電路331、332分別耦接至位元線BL1、BL2,並分耦接至頁緩衝器321、322。電壓偏移電路331、332並分別接收頁緩衝器321、322所產生的控制信號CTR1、CTR2,且分別依據控制信號CTR1、CTR2以產生驅動信號DV1、DV2,其中,驅動信號DV1、DV2分別提供至位元線BL1、BL2。
在本實施例中,頁緩衝器321、322分別透過開關SW11以及SW12以分別耦接至位元線BL1、BL2。頁緩衝器321、322並分別提供控制信號CS1、CS2以控制開關SW11以及SW12的導通或斷開動作。
在圖3A中,及式快閃記憶體300先執行初始化動作,並使開關SW21、SW22依據源極線選擇信號SS被導通,並使共同源極線CSL耦接至參考電壓GND。在此同時,等化開關ESW1、ESW2依據等化控制信號ES被導通,如此一來,位元線BL1、BL2以及源極線SL1、SL2均被等化至參考電壓GND。
附帶一提的,在初始化動作中,開關SW11、SW12被斷開。上述的等化控制信號ES、源極線選擇信號SS以及字元線信號WL1均可透過及式快閃記憶體300內部的控制器來產生。及式快閃記憶體300內部的控制器可透過本領域具通常知識者所熟知的記憶體控制電路來實施,沒有特別的限制。
接著,請參照圖3B,在執行程式化動作時(例如以頁為單位的程式化動作),以記憶胞MC1為被遮罩的記憶胞,且記憶胞MC2為被程式化記憶胞為例,位元線BL1為被遮罩位元線而位元線BL2則為被程式化位元線。等化開關ESW1、ESW2被導通,使位元線BL1、源極線SL1相互短路,並使位元線BL2、源極線SL2相互短路。此外,頁緩衝器322提供控制信號CS2以使開關SW12被導通,頁緩衝器321則提供控制信號CS1以使開關SW11被斷開。另外,開關SW21、SW22為導通的狀態,共同源極線CSL則耦接至參考電壓GND。
在另一方面,頁緩衝器321、322並分別提供為2.3伏特(第一電壓的電壓值)的控制信號CTR2至電壓偏移電路332,以及提供為0伏特(由2.3伏特轉態為0伏特)的控制信號CTR1至電壓偏移電路331。在電壓偏移電路331、332所接收的第二電壓VPP為8伏特的條件下,電壓偏移電路331可產生等於8伏特的驅動信號DV1,電壓偏移電路332則可產生等於0伏特的驅動信號DV2。透過提供例如等於16~22伏特的電壓至字元線WL1,則可使記憶胞MC2進行程式化動作,並使記憶胞MC1被遮罩以維持內部儲存的資料。
在此,在程式化動作被執行時,電壓偏移電路331可接受為程式化遮罩電壓(例如為8伏特)來做為第二電壓VPP,並提供至對應的位元線BL1、源極線SL1以完成遮罩的動作。
在圖3C中,在執行抹除動作時,以記憶胞MC2為被遮罩的記憶胞,且記憶胞MC1為被抹除記憶胞為例,電壓偏移電路331、332接收為抹除電壓(例如為10伏特)的第二電壓VPP,在此,抹除電壓高於前述的程式化遮罩電壓。另外,開關SW21、SW22被斷開。而等化開關ESW1、ESW2則被導通,以使位元線BL1、源極線SL1相互短路,並使位元線BL2、源極線SL2相互短路。此外,頁緩衝器322提供控制信號CS2以使開關SW12被導通,頁緩衝器321則提供控制信號CS1以使開關SW11被斷開。
在另一方面,頁緩衝器321、322並分別提供為2.3伏特(第一電壓的電壓值)的控制信號CTR2至電壓偏移電路332,以及提供為0伏特(由2.3伏特轉態為0伏特)的控制信號CTR1至電壓偏移電路331。如此一來。電壓偏移電路331可依據轉態為0伏特的控制信號CTR1以提供等於第二電壓VPP(例如為10伏特)的驅動信號DV1至位元線BL1。電壓偏移電路332則可依據為2.3伏特的控制信號CTR2以提供等於參考電壓GND(例如為0伏特)的驅動信號DV2至位元線BL2。透過提供電壓(-6~-12伏特)至字元線WL1,可使記憶胞MC1被抹除,並使記憶胞MC2被遮罩而不被抹除,完成及式記憶體300的抹除動作。
在圖3D中,在進行讀取動作時,開關SW21、SW22被導通,共同源極線CSL耦接至參考電壓GND,並使參考電壓GND被提供至源極線SL1、SL2。等化開關ESW1、ESW2依據等化控制信號ES被斷開,頁緩衝器321、322則分別提供控制信號CS1、CS2使開關SW11、SW12被導通。在本實施例中,建構開關SW11、SW12的電晶體為N型電晶體,並可作為鉗位電晶體。在建構開關SW11、SW12的電晶體的臨界電壓為0.7伏特,且在控制信號CS1、CS2為1.5伏特的條件下,位元線BL1、BL2上的電壓可以為0.8伏特。
在另一方面,電壓偏移電路331、332接收等於2.3伏特的控制信號CTR1、CTR2,並使電壓偏移電路331、332中的電晶體均被斷開。因此,在讀取動作下,電壓偏移電路331、332被禁能,不會對位元線上的電壓值產生影響。
透過被導通的開關SW11、記憶胞MC1以及被導通的開關SW21形成的電流迴路,頁緩衝器321可透過感測放大器(sense amplifier)來感測出記憶胞MC1中所儲存的資料,達到讀取的目的。同樣的,透過被導通的開關SW21、記憶胞MC2以及被導通的開關SW22形成的電流迴路,頁緩衝器322也可透過感測放大器來感測出記憶胞MC2中所儲存的資料,達到讀取的目的。
以下請參照圖4,圖4繪示本發明實施例的及式快閃記憶體的位元線、源極線的反應速度的示意圖。其中,當及式快閃記憶體執行程式化動作或抹除動作時,以位元線、源極線需拉升至電壓V2(例如10伏特)為範例,在當位元線、源極線上的等效電容值均為0.78皮法拉(pF)為例,由位元線、源極線的電壓上升曲線410可以得知,位元線、源極線的電壓上升的設定時間t1約為1.04微秒。在另一方面,當及式快閃記憶體執行讀取動作時,以位元線、源極線需拉升至電壓V1(例如0.8伏特)為範例,在當位元線、源極線上的等效電容值均為0.78皮法拉(pF)為例,由位元線、源極線的電壓上升曲線420可以得知,位元線、源極線的電壓上升的設定時間t2約為14奈秒。
以下請參照圖5,圖5繪示本發明實施例的及式快閃記憶體的局部佈局架構的示意圖。在圖5中,多個電壓偏移電路可以佈局在區域520中。其中,在區域520中設置多個N型空乏式電晶體M11、M12、M13,並設置多個P型電晶體M21、M22、M23。其中,電晶體M11、M21形成第一組電壓偏移電路;電晶體M12、M22形成第二組電壓偏移電路;電晶體M13、M23則形成第三組電壓偏移電路。而值得注意的,電晶體M21、M22、M23可以佈局在相同的N型井區(N-well)中,並可減低佈局所需的面積。
在本實施例中,每一組的電壓偏移電路可以對應多條位元線以及源極線。在圖5中,多條的位元線BL以及源極線SL可以交錯的被佈局在一個區域Z1中。而電晶體M13、M23所形成的第三組電壓偏移電路則可對應區域Z1進行佈局。在本實施例中,電晶體M11~M13分別具有閘極結構GN1~GN3,並具有相同的寬度Wg例如等於1微米。另外,電晶體M11~M13彼此間的間距SA則約等於0.6微米。另外,電晶體M21~M23分別具有閘極結構GP1~GP3,並具有相同的寬度Wg例如等於1微米。另外,電晶體M21~M23彼此間的間距SA則約等於0.6微米。
值得一提的,關於上述的佈局尺寸都只是說明用的範例,不用以限縮本發明的範疇。本領域具通常知識者可依據製程規範以及實際的需求來進行電晶體尺寸以及間距的設置,沒有特定的限制。
以下請參照圖6A以及圖6B,圖6A以及圖6B繪示本發明實施例的及式快閃記憶體的局部佈局架構的示意圖。在圖6A中,多個等化開關可佈局在區域6211~621A以及6221~622A中,並形成一第一佈局區域。頁緩衝器611以及612則分別區域6211~621A以及6221~622A以佈局在一第二佈局區域中。另外,電壓偏移電路631、632分別對應頁緩衝器611以及612以佈局在第一佈局區域以及第二佈局區域間。
另外,第一佈局區域並可用以佈局多個與位元線BLx、源極線SLx相關連的開關,如圖1實施例中的開關SW21~SW2N以及SW11~SW1N。
在圖6B中,用以佈局等化開關的區域6211~621A可區分為區域6211~621B、621B+1~621A,區域6221~622A則可區分為區域6221~622B、622B+1~622A,而頁緩衝器、電壓偏移電路則可對應為區域6211~621B、區域6221~622B以及區域621B+1 ~ 621A、區域622B+1~622A以區分為第一部分631-1、632-1以及第二部分631-2、632-2。其中,頁緩衝器、電壓偏移電路的第一部分631-1、632-1可佈局在用以佈局等化開關的第一佈局區域的第一側邊。頁緩衝器、電壓偏移電路的第二部分631-2、632-2佈局在用以佈局等化開關的第一佈局區域的第二側邊,其中第一側邊與的二側邊相對。
綜上所述,本發明透過設置電壓偏移電路,並在及式快閃記憶體執行程式化動作或抹除動作時,依據頁緩衝器所提供的控制信號以產生驅動信號。驅動信號用以被提供至對應的位元線,並使記憶胞可以有效的被程式化、被抹除或執行被遮罩的動作,確保所儲存的資料的正確性。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、300:及式快閃記憶體
110、310:記憶胞陣列
121~12N、321、322、611、612:頁緩衝器
131~13N、200、331、332、631、632:電壓偏移電路
520、Z1、6211~621A、6221~622A:區域
631-1、632-1:第一部分
631-2、632-2:第二部分
BL1~BLN、BLx:位元線
BSW1~BSWN:等化開關
CSL、CL:共同源極線
CS1~CSN、CTR1~CTRN、CTRx:控制信號
DV1~DVN、DVx:驅動信號
ES:等化控制信號
GN1~GN3、GP1~GP3:閘極結構
M1、M2、M11~M23:電晶體
MC11~MC2N、MC1、MC2:記憶胞
NE1:端點
SA:間距
SL1~SLN、SLx:源極線
SS:源極線選擇信號
SW11~SW1N、SW21~SW2N:開關
VPP:第二電壓
Wg:寬度
WL1、WL2:字元線
圖1繪示本發明一實施例的及式(AND)快閃記憶體的示意圖。
圖2繪示本發明實施例的電壓偏移電路的實施方式的示意圖。
圖3A至圖3D繪示本發明實施例的及式快閃記憶體的多個不同動作方式的示意圖。
圖4繪示本發明實施例的及式快閃記憶體的位元線、源極線的反應速度的示意圖。
圖5繪示本發明實施例的及式快閃記憶體的局部佈局架構的示意圖。
圖6A以及圖6B繪示本發明實施例的及式快閃記憶體的局部佈局架構的示意圖。
100:及式快閃記憶體
110:記憶胞陣列
121~12N:頁緩衝器
131~13N:電壓偏移電路
MC11~MC2N:記憶胞
BL1~BLN:位元線
SL1~SLN:源極線
WL1、WL2:字元線
BSW1~BSWN:等化開關
ES:等化控制信號
SS:源極線選擇信號
CS1~CSN、CTR1~CTRN:控制信號
SW11~SW1N、SW21~SW2N:開關
DV1~DVN:驅動信號
CL:共同源極線
Claims (10)
- 一種及式快閃記憶體,包括:一記憶胞陣列,耦接多條位元線以及多條源極線;多個頁緩衝器,分別透過多個開關以耦接至該些位元線,分別提供多個控制信號,其中該些控制信號在一第一電壓與一參考電壓間轉態;多個電壓偏移電路,分別耦接至該些位元線以及該些頁緩衝器,分別接收該些控制信號並偏移該些控制信號的電壓值以產生多個驅動信號,並分別提供該些驅動信號至該些位元線,其中該些驅動信號在一第二電壓與該參考電壓間轉態,該第二電壓大於該第一電壓。
- 如申請專利範圍第1項所述的及式快閃記憶體,更包括:多個等化開關,分別耦接在該些位元線以及對應的源極線間,其中在一程式化動作或一抹除動作時,對應該第一位元線的一第一等化開關被導通。
- 如申請專利範圍第2項所述的及式快閃記憶體,其中在一等化動作中,該些等化開關被導通,該些位元線以及對應的源極線接收該參考電壓。
- 如申請專利範圍第3項所述的及式快閃記憶體,其中一第一電壓偏移電路耦接至該第一位元線,在該程式化動作時,該第一位元線對應的該第一等化開關被導通,當該第一位元線為一被遮罩位元線時,該第一電壓偏移電路依據對應的一第一控制信 號使該第二電壓等於一程式化遮罩電壓,並提供為該第二電壓的一第一驅動信號至該第一位元線。
- 如申請專利範圍第4項所述的及式快閃記憶體,其中該第一電壓偏移電路耦接至該第一位元線,在該程式化動作時,當該第一位元線為被程式化位元線時,該第一電壓偏移電路使該第一位元線維持等於該參考電壓。
- 如申請專利範圍第4項所述的及式快閃記憶體,其中在該抹除動作時,該第一位元線對應的該第一等化開關被導通,當該第一位元線為一被抹除位元線時,該第一電壓偏移電路依據對應的該第一控制信號使該第二電壓等於一抹除電壓,並提供為該第二電壓的該第一驅動信號至該第一位元線。
- 如申請專利範圍第1項所述的及式快閃記憶體,其中在一讀取動作下,各該頁緩衝器提供一讀取電壓至對應的各該位元線,該些電壓偏移電路被禁能。
- 如申請專利範圍第1項所述的及式快閃記憶體,其中各該電壓偏移電路包括:一第一電晶體,具有第一端接收該第二電壓,該第一電晶體的控制端耦接至對應的各該位元線,以提供對應的各該驅動信號;以及一第二電晶體,具有第一端耦接至該第一電晶體的第二端,該第二電晶體的控制端接收對應的各該控制信號,該第二電晶體 的第二端接至對應的各該位元線,該第二電晶體的基極接收該第二電壓。
- 如申請專利範圍第8項所述的及式快閃記憶體,其中該第一電晶體為空乏式N型電晶體,該第二電晶體為P型電晶體。
- 如申請專利範圍第9項所述的及式快閃記憶體,其中各該電壓偏移電路的該第二電晶體設置在相同的N型井區中。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108133800A TWI701669B (zh) | 2019-09-19 | 2019-09-19 | 及式快閃記憶體 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108133800A TWI701669B (zh) | 2019-09-19 | 2019-09-19 | 及式快閃記憶體 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI701669B true TWI701669B (zh) | 2020-08-11 |
TW202113853A TW202113853A (zh) | 2021-04-01 |
Family
ID=73003119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108133800A TWI701669B (zh) | 2019-09-19 | 2019-09-19 | 及式快閃記憶體 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI701669B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200537502A (en) * | 2004-05-07 | 2005-11-16 | Samsung Electronics Co Ltd | Non-volatile semiconductor memory device and multi-block erase method thereof |
US6996014B2 (en) * | 2001-07-23 | 2006-02-07 | Samsung Electronics Co., Ltd. | Memory devices with page buffer having dual registers and method of using the same |
KR100729351B1 (ko) * | 2004-12-31 | 2007-06-15 | 삼성전자주식회사 | 낸드 플래시 메모리 장치 및 그것의 프로그램 방법 |
US8605512B2 (en) * | 2010-12-20 | 2013-12-10 | Samsung Electronics Co., Ltd. | Nonvolatile semiconductor memory device and method of operating a nonvolatile memory device |
TW201916026A (zh) * | 2017-09-21 | 2019-04-16 | 日商東芝記憶體股份有限公司 | 記憶體裝置 |
-
2019
- 2019-09-19 TW TW108133800A patent/TWI701669B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6996014B2 (en) * | 2001-07-23 | 2006-02-07 | Samsung Electronics Co., Ltd. | Memory devices with page buffer having dual registers and method of using the same |
TW200537502A (en) * | 2004-05-07 | 2005-11-16 | Samsung Electronics Co Ltd | Non-volatile semiconductor memory device and multi-block erase method thereof |
KR100729351B1 (ko) * | 2004-12-31 | 2007-06-15 | 삼성전자주식회사 | 낸드 플래시 메모리 장치 및 그것의 프로그램 방법 |
US8605512B2 (en) * | 2010-12-20 | 2013-12-10 | Samsung Electronics Co., Ltd. | Nonvolatile semiconductor memory device and method of operating a nonvolatile memory device |
TW201916026A (zh) * | 2017-09-21 | 2019-04-16 | 日商東芝記憶體股份有限公司 | 記憶體裝置 |
Also Published As
Publication number | Publication date |
---|---|
TW202113853A (zh) | 2021-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8964470B2 (en) | Method and architecture for improving defect detectability, coupling area, and flexibility of NVSRAM cells and arrays | |
KR101361131B1 (ko) | 공유되는 로우 디코더를 갖는 플래쉬 메모리 장치 | |
US8503249B2 (en) | Semiconductor memory column decoder device and method | |
KR100474201B1 (ko) | 낸드형 플래시 메모리의 워드 라인 디코더 | |
US7590003B2 (en) | Self-reference sense amplifier circuit and sensing method | |
KR100391841B1 (ko) | 반도체 기억장치 | |
TWI691971B (zh) | 組態用於存取快閃記憶體單元之陣列行及列的方法與設備 | |
JP2006309811A (ja) | メモリアレイ回路 | |
US7075842B2 (en) | Differential current-mode sensing methods and apparatuses for memories | |
US7317647B2 (en) | Noise suppression in memory device sensing | |
US7616486B2 (en) | Cell array of semiconductor memory device and method of driving the same | |
JPH04243096A (ja) | 不揮発性半導体記憶装置 | |
EP1278200A2 (en) | Semiconductor memory and method of driving semiconductor memory | |
TWI701669B (zh) | 及式快閃記憶體 | |
US7630242B2 (en) | Nonvolatile semiconductor memory device | |
CN112530495B (zh) | 与式闪存存储器 | |
US20160267994A1 (en) | Semiconductor memory device | |
US11605431B2 (en) | Memory device and operation method thereof | |
KR101063590B1 (ko) | 불휘발성 메모리 소자의 웰 전압 제공 회로 | |
US11417401B2 (en) | Semiconductor memory device | |
US9747989B1 (en) | Memory device and control method thereof | |
CN108206039B (zh) | 存储器装置与其相关的控制方法 | |
KR101060259B1 (ko) | 불휘발성 메모리 장치 및 그것의 동작 방법 | |
JP2542110B2 (ja) | 不揮発性半導体記憶装置 | |
KR0132007B1 (ko) | 기준전위 저하회로를 갖춘 불휘발성 반도체 기억장치 |