TWI694562B - 堆疊封裝結構及其製造方法 - Google Patents

堆疊封裝結構及其製造方法 Download PDF

Info

Publication number
TWI694562B
TWI694562B TW106103294A TW106103294A TWI694562B TW I694562 B TWI694562 B TW I694562B TW 106103294 A TW106103294 A TW 106103294A TW 106103294 A TW106103294 A TW 106103294A TW I694562 B TWI694562 B TW I694562B
Authority
TW
Taiwan
Prior art keywords
chip
redistribution layer
package structure
active region
packaging structure
Prior art date
Application number
TW106103294A
Other languages
English (en)
Other versions
TW201822310A (zh
Inventor
林柏均
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW201822310A publication Critical patent/TW201822310A/zh
Application granted granted Critical
Publication of TWI694562B publication Critical patent/TWI694562B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02373Layout of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0652Bump or bump-like direct electrical connections from substrate to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

一種堆疊封裝結構包含第一封裝結構。第一封裝結構包含第一表面以及相對於第一表面之第二表面,第一封裝結構包含至少一第一晶片、第一重分布層,複數個第一凸塊。第一晶片之底部具有第一主動區。第一重分布層配置於第一晶片上,其中第一重分布層之上表面作為第一封裝結構之第一表面。第一凸塊配置於第一晶片之第一主動區下。

Description

堆疊封裝結構及其製造方法
本揭露是關於一種堆疊封裝結構及其製造方法。
隨著封裝結構的發展,結構內部的應力逐漸增加,導致了封裝結構具有變形或是翹曲的問題。特別是,由於翻轉晶片封裝結構之材料、銅導電層、晶片本身,以及其他配置於基板上的材料具有不一樣的熱膨脹係數,使得溫度增加的過程當中,封裝結構翹曲現象更為明顯。翹曲現象已成為一個影響封裝品質的關鍵問題。因此,為達到高速以及高穩定性的目標,需要發展一種解決上述問題的結構以及方法。
本揭露之一實施例為一種堆疊封裝結構,包含第一封裝結構。第一封裝結構包含第一表面以及相對於第一表面之第二表面,第一封裝結構包含至少一第一晶片、第一重分布層,複數個第一凸塊。第一晶片之底部具有第一主動區。第一重分布層配置於第一晶片上,其中第一重分布層之上表面作為第一封裝結構之第一表面。第一凸塊配置於第一晶片之第一主 動區下,第一凸塊之一部分電性連接至第一主動區。
本揭露之另一實施例為一種形成堆疊封裝結構之方法,包含形成第一封裝結構,第一封裝結構包含第一表面及相對於第一表面之第二表面,其中形成第一封裝結構包含形成第一離型膜於第一承載基板上。形成第一重分布層於第一離型膜上,其中第一重分布層之下表面作為第一封裝結構之第一表面。配置至少一第一晶片於第一重分布層上,其中第一晶片具有第一主動區,第一主動區配置於第一晶片之相對於第一重分布層之對側。形成複數個第一凸塊於第一晶片上,其中第一凸塊之一部分電性連接至第一主動區。移除第一承載基板與第一離型膜。
10、12、14‧‧‧堆疊封裝結構
20、30‧‧‧封裝結構
21‧‧‧承載基板
22‧‧‧離型膜
23‧‧‧臨時層
24‧‧‧溝槽
201、202、301、302‧‧‧表面
210、212、214、216、310、312‧‧‧晶片
210A、212A、214A、216A、310A、312A‧‧‧主動區
212B、214B‧‧‧中間層
220、320‧‧‧模塑料
230、232、330‧‧‧導電特徵
233、235‧‧‧內導電特徵
240、340、342‧‧‧重分布層
241‧‧‧中央區
243、245‧‧‧周邊區
250、350‧‧‧凸塊
d1、d2‧‧‧距離
w1‧‧‧寬度
閱讀以下詳細敘述並搭配對應之圖式,可了解本揭露之多個態樣。應注意,根據業界中的標準做法,多個特徵並非按比例繪製。事實上,多個特徵之尺寸可任意增加或減少以利於討論的清晰性。
第1圖為本揭露之部分實施例之堆疊封裝結構的截面圖。
第2圖為本揭露之部分實施例之堆疊封裝結構的截面圖。
第3圖為本揭露之部分實施例之堆疊封裝結構的截面圖。
第4A圖至第4J圖為本揭露之部分實施例之堆疊封裝結構的製造方法在不同製造階段的截面圖。
第5A圖至第5D圖為本揭露之部分實施例之堆疊封裝結構的製造方法在不同製造階段的截面圖。
以下揭露提供眾多不同的實施例或範例,用於實施本案提供的主要內容之不同特徵。下文描述一特定範例之組件及配置以簡化本揭露。當然,此範例僅為示意性,且並不擬定限制。舉例而言,以下描述「第一特徵形成在第二特徵之上方或之上」,於實施例中可包括第一特徵與第二特徵直接接觸,且亦可包括在第一特徵與第二特徵之間形成額外特徵使得第一特徵及第二特徵無直接接觸。此外,本揭露可在各範例中重複使用元件符號及/或字母。此重複之目的在於簡化及釐清,且其自身並不規定所討論的各實施例及/或配置之間的關係。
此外,空間相對術語,諸如「下方(beneath)」、「以下(below)」、「下部(lower)」、「上方(above)」、「上部(upper)」等等在本文中用於簡化描述,以描述如附圖中所圖示的一個元件或特徵結構與另一元件或特徵結構的關係。除了描繪圖示之方位外,空間相對術語也包含元件在使用中或操作下之不同方位。此設備可以其他方式定向(旋轉90度或處於其他方位上),而本案中使用之空間相對描述詞可相應地進行解釋。
第1圖為本揭露之部分實施例之堆疊封裝結構10的截面圖。提供堆疊封裝結構10。於部分實施例中,堆疊封裝結構10是經由晶圓級製程所製造。
如第1圖所示,堆疊封裝結構10具有第一封裝結 構20以及第二封裝結構30。第一封裝結構20具有第一表面201以及相對之第二表面202。第一封裝結構20包含第一晶片210,其中第一晶片210具有第一主動區210A,第一主動區210A配置於第一晶片210的底部。此外,第一晶片210之第一主動區210A具有高於第一晶片210之其他區域的電路密度(如:金屬線分布)。意即,第一主動區210A相較於第一晶片210中之其他區域具有較高密度的金屬分布。
第一封裝結構20更包含複數個第一導電特徵230。於本實施例中,第一導電特徵230為導孔。第一導電特徵230可為金屬,如鋁(Al)、鎢(W)、銅(Cu)、鈷(Co),或其他適合之金屬。
第一封裝結構20更包含第一模塑料220,第一模塑料220填充於第一晶片210以及第一導電特徵230之間的空間。於部分實施例中,第一模塑料220為環氧樹酯,但不限定於此。本領域之技術人員可適當地調整第一模塑料220之材料。
第一晶片210之上表面、第一模塑料220之上表面,以及第一導電特徵230之上表面實質上為共平面。另一方面,第一晶片210之下表面、第一模塑料220之下表面,以及第一導電特徵230之下表面實質上為共平面,且作為第一封裝結構20之第二表面202。據此,第一晶片210、第一模塑料220,以及第一導電特徵230實質上具有相同之高度。
第一封裝結構20更包含第一重分布層240。第一重分布層240配置於第一晶片210、第一模塑料220,以及第一導電特徵230上。第一重分布層240之上表面作為第一封裝結 構20之第一表面201。於部分實施例中,第一重分布層240可具有內連接結構,如金屬線或是導孔,以及封裝內連接結構的介電材料。第一導電特徵230與第一重分布層240電性連接。此外,第一重分布層240可電性連接至其他電子元件。
如上述所討論,於部分實施例中,具有較高金屬分布的第一主動區210A作為第二表面202之一部分。此外,第一重分布層240也包含了具有諸如金屬線以及導孔的內連接結構,且第一重分布層240作為第一表面201。據此,第一封裝結構20的相對兩側(如第一表面201以及第二表面202)具有較高的金屬密度。由於製程一般而言是在高溫下進行,如約250度,而配置於封裝結構之相對兩側的金屬可產生平衡之效應,故此配置可緩解製程期間翹曲的現象。
第一封裝結構20更包含複數個第一凸塊250。第一凸塊250配置於第一封裝結構20的第二表面202上。換句話說,第一凸塊250是配置於第一晶片210、第一模塑料220,以及第一導電特徵230之下方。第一凸塊250與第一晶片210之第一主動區210A和第一導電特徵230直接接觸。意即,第一凸塊250與第一主動區210A和第一導電特徵230電性連接。相應地,部分第一凸塊250透過第一導電特徵230與第一重分布層240電性連接。
第二封裝結構30與第一封裝結構20在配置上類似,為簡化之目的,部分細節將省略。相同地,第二封裝結構30具有第二晶片310、第二模塑料320、複數個第二導電特徵330、第二重分布層340,以及複數個第二凸塊350。其中第二 晶片310具有第二主動區310A。
第二晶片310之第二主動區310A具有高於第二晶片310之其他區域的電路密度(如:金屬線分布)。此外,第二重分布層340可具有內連接結構,如金屬線或是導孔。據此,第二封裝結構30的相對兩側(如第三表面301以及第四表面302)具有較高的金屬密度。由於製程一般而言是在高溫下進行,如約250度,而配置於封裝結構之相對兩側的金屬可產生平衡之效應,故此配置可緩解製程期間翹曲的現象。
第一封裝結構20堆疊於第二封裝結構30上,以形成堆疊封裝結構10。其中第一封裝結構20之第二表面202面對第二封裝結構30之第三表面301。第一凸塊250可電性連接至第二重分布層340。
第2圖為本揭露之部分實施例之堆疊封裝結構12的截面圖。提供堆疊封裝結構12。於部分實施例中,堆疊封裝結構12是經由晶圓級製程所製造。
如第2圖所示,堆疊封裝結構10具有第一封裝結構20以及第二封裝結構30。第一封裝結構20具有第一表面201以及相對之第二表面202。
第一封裝結構20具有第三晶片212以及第四晶片214。第三晶片212以及第四晶片214分別具有第三主動區212A以及第四主動區214A。第三晶片212以及第四晶片214於部分實施例中可相同或是不相同。此外,第三主動區212A以及第四主動區214A分別具有高於第三晶片212以及第四晶片214之其他區域的電路密度(如:金屬線分布)。意即,第三 主動區212A以及第四主動區214A相較於第三主動區212A以及第四主動區214A中之其他區域具有較高的金屬分布。
另一方面,第三晶片212以及第四晶片214的上方分別配置有第一中間層212B以及第二中間層214B。於部分實施例中,第一中間層212B以及第二中間層214B可為散熱材料,如散熱座(heat sink)。
第一封裝結構20更包含複數個第一導電特徵230。於本實施例中,第一導電特徵230為導孔。
第一封裝結構20更包含第一模塑料220,第一模塑料220填充於第一晶片210以及第一導電特徵230之間的空間。
第一中間層212B之上表面、第二中間層214B之上表面、第一模塑料220之上表面,以及第一導電特徵230之上表面實質上為共平面。另一方面,第三晶片212之下表面、第四晶片214之下表面、第一模塑料220之下表面,以及第一導電特徵230之下表面實質上為共平面,且作為第一封裝結構20之第二表面202。
第一封裝結構20更包含第一重分布層240。第一重分布層240配置於第三晶片212、第四晶片214、第一模塑料220,以及第一導電特徵230上。第一重分布層240之上表面作為第一封裝結構20之第一表面201。於部分實施例中,第一重分布層240可具有內連接結構,如金屬線或是導孔,以及封裝內連接結構的介電材料。第一導電特徵230與第一重分布層240電性連接。
如上述所討論,於部分實施例中,具有較高密度之金屬分布的第三主動區212A及第四主動區214A作為第二表面202之一部分。此外,第一重分布層240也包含了具有諸如金屬線以及導孔的內連接結構,且第一重分布層240作為第一表面201。據此,第一封裝結構20的相對兩側(如第一表面201以及第二表面202)具有較高的金屬密度。由於製程一般而言是在高溫下進行,如約250度,而配置於封裝結構之相對兩側的金屬可產生平衡之效應,故此配置可緩解製程期間翹曲的現象。
第一封裝結構20更包含複數個第一凸塊250。第一凸塊250配置於第一封裝結構20的第二表面202上。換句話說,第一凸塊250是配置於第三晶片212、第四晶片214、第一模塑料220,以及第一導電特徵230之下方。第一凸塊250與第三主動區212A、第四主動區214A,以及第一導電特徵230直接接觸。意即,第一凸塊250與第三主動區212A、第四主動區214A,以及第一導電特徵230電性連接。相應地,部分第一凸塊250透過第一導電特徵230與第一重分布層240電性連接。
第二封裝結構30具有第三表面301以及第四表面302。第二封裝結構30與第一封裝結構20在配置上類似,為簡化之目的,部分細節將省略。
第二封裝結構30具有第五晶片312、第二模塑料320、複數個第二導電特徵330、第二重分布層340,以及複數個第二凸塊350。第二重分布層340配置於第五晶片312、第二模塑料320,以及第二導電特徵330上。且第二重分布層340 作為第二封裝結構30之第三表面301。其中第五晶片312具有第五主動區312A。
此外,第二封裝結構30更包含配置於第五晶片312、第二模塑料320、第二導電特徵330以及第二凸塊350之間的第三重分布層342。第三重分布層342與第五主動區312A、第二導電特徵330以及第二凸塊350電性連接。
第一封裝結構20堆疊於第二封裝結構30上,以形成堆疊封裝結構10。其中第一封裝結構20之第二表面202面對第二封裝結構30之第三表面301。第一凸塊250可電性連接至第二重分布層340。
第3圖為本揭露之部分實施例之堆疊封裝結構的截面圖。提供堆疊封裝結構14。堆疊封裝結構14具有第一封裝結構20以及第二封裝結構30。第二封裝結構30類似於第1圖所描述之結構,故不再贅述。
於本實施例中,第一封裝結構20具有第一表面201以及相對之第二表面202。第一封裝結構20包含第六晶片216,其中第六晶片216具有第六主動區216A。此外,第六主動區216A具有高於第六晶片216之其他區域的電路密度(如:金屬線分布)。意即,第六主動區216A相較於第六晶片216中之其他區域具有較高密度的金屬分布。
第一封裝結構20更包含複數個第一導電特徵232。於本實施例中,第一導電特徵232形成於第六晶片216中,且第一導電特徵232可稱為矽穿孔(through silicon vias;TSV)。第一導電特徵232貫穿第六晶片216以及第六主動區 216A,並可直接連接至其他元件(如後續所討論之第一凸塊250)。於部分實施例中,第一導電特徵232貫穿第六晶片216但不貫穿第六主動區216A。意即,第一導電特徵232是透過第六主動區216A電性連接至其他元件,如凸塊。
第一封裝結構20更包含第一模塑料220,第一模塑料220包圍第六晶片216。第六晶片216之上表面、第一模塑料220之上表面,以及第一導電特徵232之上表面實質上為共平面。另一方面,第六主動區216A之下表面、第一模塑料220之下表面,以及第一導電特徵232之下表面實質上為共平面,且作為第一封裝結構20之第二表面202。於部分實施例中,第一模塑料220可省略。
第一封裝結構20更包含第一重分布層240。第一重分布層240配置於第六晶片216、第一模塑料220,以及第一導電特徵232上。第一重分布層240之上表面作為第一封裝結構20之第一表面201。於部分實施例中,第一重分布層240可具有內連接結構,如金屬線或是導孔,以及封裝內連接結構的介電材料。第一導電特徵232與第一重分布層240電性連接。
如上述所討論,於部分實施例中,具有較高金屬分布的第六主動區216A作為第二表面202之一部分。此外,第一重分布層240也包含了具有諸如金屬線以及導孔的內連接結構,且第一重分布層240作為第一表面201。據此,第一封裝結構20的相對兩側(如第一表面201以及第二表面202)具有較高的金屬密度。由於製程一般而言是在高溫下進行,如約250度,而配置於封裝結構之相對兩側的金屬可產生平衡之效應, 故此配置可緩解製程期間翹曲的現象。
第一封裝結構20更包含複數個第一凸塊250。第一凸塊250配置於第一封裝結構20的第二表面202上。換句話說,第一凸塊250是配置於第六晶片216、第一模塑料220,以及第一導電特徵232之下方。第一凸塊250與第六晶片216之第六主動區216A和第一導電特徵232直接接觸。意即,第一凸塊250與第六主動區216A和第一導電特徵232電性連接。相應地,部分第一凸塊250透過第一導電特徵232與第一重分布層240電性連接。
第一封裝結構20堆疊於第二封裝結構30上,以形成堆疊封裝結構10。其中第一封裝結構20之第二表面202面對第二封裝結構30之第三表面301。第一凸塊250可電性連接至第二重分布層340。
第4A圖至第4J圖為本揭露之部分實施例之堆疊封裝結構的製造方法在不同製造階段的截面圖。第4A圖中,提供第一承載基板21。於部分實施例中,第一承載基板21為玻璃或是適合之材料。接著,於第一承載基板21上形成第一離型膜22。第一離型膜22可為氟基(fluorine-base)薄膜、塗矽聚對苯二甲酸乙二酯(silicon-coated polyethylene terephthalate)、聚甲基戊烯(polymethylpentene)、聚丙烯(polypropylene),或其他適合之材料。
第4B圖中,形成第一重分布層240於第一離型膜22上,其中第一重分布層240作為第一封裝結構20之第一表面201。第一重分布層240的形成可包含形成介電層於第一離型 膜22上。接著,多個開口(如透過蝕刻)形成於介電層中。再於開口內形成導孔以形成多個導電特徵,藉此連接多個開口以達成內連接之目的。於部分實施例中,第一重分布層240可為單層結構或多層結構。
第4C圖中,臨時層23形成於第一重分布層240上。於部分實施例中,臨時層23為光阻層。接著,圖案化臨時層23以形成一預定之圖案,藉此於臨時層23界定複數個溝槽24。
第4D圖中,填補導電材料於溝槽24中以在臨時層23中形成複數個第一導電特徵230。於部分實施例中,導電材料為鋁(Al)、鎢(W)、銅(Cu)、鈷(Co),或其他適合之金屬。第一導電特徵230可藉由電鍍、沉積,或其他適合之技術形成。於部分實施例中,於第一導電特徵230之後執行平坦化製程,如化學機械研磨製程,藉此移除過多之導電材料。於部分其他實施例中,第一導電特徵230可藉由直接黏貼導電柱於第一重分布層240上。相應地,第一導電特徵230實質上是在同一時間內形成的。
第4E圖中,移除臨時層23,第一導電特徵230形成於第一重分布層240上。
此外,第一封裝結構20可水平地分為中央區241,以及相鄰於中央區241的周邊區243及245。換句話說,周邊區243及245包圍中央區241。中央區241提供了晶片置放的有效區域。此外,第一導電特徵230包含第一內導電特徵233,第一內導電特徵233位於周邊區243中,且位於周邊區243 和中央區241的交界面處。另一方面,第一導電特徵230包含第二內導電特徵235,第二內導電特徵235位於周邊區245中,且位於周邊區245和中央區241的交界面處。另一角度而言,中央區241的範圍是由第一內導電特徵233以及第二內導電特徵235來界定的。
因此,第一內導電特徵233以及第二內導電特徵235之間的距離d1實質上相同於中央區241的距離d2。從另一角度而言,中央區241的距離d2的大小是取決於第一內導電特徵233以及第二內導電特徵235之間的距離d1。因此,第一內導電特徵233以及第二內導電特徵235合併稱為最內導電特徵對。相應地,距離d1越大,則距離d2越大。意即,置放晶片的有效區域是取決於最內導電特徵對。於實際應用時,最內導電特徵對的圖案可根據設計需求預先決定。
於部分實施例中,周邊區243或245之其中一者的第一導電特徵230可省略。因此,中央區241將延伸至第一封裝結構的一邊,其中此邊即為省略第一導電特徵230的一邊。因此,置放晶片的有效區域是藉由單一最內導電特徵與中央區之相對於單一最內導電特徵的一邊來界定的。
第4F圖中,將第一晶片210配置於第一重分布層240上。第一晶片210之第一主動區210A位於第一晶片210之上側。即,第一主動區210A是配置於第一晶片210之遠離第一重分布層240的對側。第一晶片210具有寬度w1,寬度w1小於或等於中央區241之距離d2。其中距離d2即為置放晶片的有效區域。
於部分實施例中,晶片的數量可根據需求而有所不同,如二個或更多。相應地多個晶片之總寬度等於或小於中央區241之距離d2。其中距離d2即為置放晶片的有效區域。
於部分實施例中,可形成中間層於第一重分布層240以及第一晶片210之間,如第2圖所示之中間層212B及214B。中間層可為散熱材料,如散熱座。
第4G圖中,藉由模塑工具填補第一模塑料220於第一導電特徵230之間的空間,以及第一導電特徵230和第一晶片210之間的空間。於部分實施例中,模塑工具包括保護層,使得第一模塑料220不會溢出至第一主動區210A的表面。於部分實施例中,第一晶片210之第一主動區210A之上表面、第一導電特徵230之上表面,以及第一模塑料220之上表面實質上共平面,並作為第一封裝結構20的第二表面202。
第4H圖中,形成複數個第一凸塊250於第一封裝結構20的第二表面202上。於部分實施例中,第一凸塊250為焊錫凸塊,亦可為金屬,如錫、銀,或是金屬合金。第一凸塊250電性連接至第一晶片210之第一主動區210A以及第一導電特徵230。此外,第一凸塊250是直接連接於第一主動區210A及第一導電特徵230。
於部分實施例中,在形成第一凸塊250之前,可形成另一重分布層於第一晶片210之第一主動區210A、第一模塑料220,以及第一導電特徵230之間。如第2圖所示之第三重分布層342。
第4I圖中,移除第一承載基板21以及第一離型膜 22,第一封裝結構20完成。
第4J圖中,將第一封裝結構20翻轉並堆疊至第二封裝結構30。第二封裝結構30的配置可相同於第1圖所描述之結構,但不限定於此。於本實施例中,第一封裝結構20之第二表面202面對第二封裝結構30之第三表面301。第一凸塊250電性連接至第二重分布層340。
第5A圖至第5D圖為第3圖之堆疊封裝結構14的製造方法在不同製造階段的截面圖。部分相似於第4A至4J圖的描述將不再贅述。
第5A圖中,形成第一重分布層240於第一離型膜22上。第一離型膜22配置於第一承載基板21上。第一重分布層240作為第一封裝結構20的底表面。
第5B圖中,第六晶片216配置於第一重分布層240上。第六晶片216具有第六主動區216A,第六主動區216A位於第六晶片216之頂端。即第六主動區216A配置於第六晶片216之相對於第一重分布層240的對側。此外,根據實際需求,晶片之數量亦可為二個或更多。
於本實施例中,在配置第六晶片216至第一重分布層240之前,形成複數個第一導電特徵232於第六晶片216中。於部分實施例中,第一導電特徵232的形成方式為:對第六晶片216開槽以形成多個開口。對開口填充導電材料,如鋁(Al)、鎢(W)、銅(Cu)、鈷(Co),或其他適合之金屬,以形成第一導電特徵232。上述之方法並不用於限制本揭露,亦可應用其他適合之方法。
第5C圖中,藉由模塑工具形成第一模塑料220,其中第一模塑料220包圍第六晶片216。於部分實施例中,模塑工具包括保護層,使得第一模塑料220不會溢出至第六主動區216A的表面。於部分實施例中,第六晶片216之第六主動區216A之上表面、第一導電特徵232之上表面,以及第一模塑料220之上表面實質上共平面,並作為第一封裝結構20的第二表面202。於部分實施例中,第一模塑料220可省略。
另一方面,形成複數個第一凸塊250於第一封裝結構20的第二表面202。第一凸塊250電性連接至第六主動區216A以及第一導電特徵232。此外,第一凸塊250與第六主動區216A以及第一導電特徵232直接接觸。
第5D圖中,將第一封裝結構20翻轉,並堆疊至第二封裝結構30。第二封裝結構30的配置可相同於第1圖所描述之結構,但不限定於此。於本實施例中,第一封裝結構20之第二表面202面對第二封裝結構30之第三表面301。第一凸塊250電性連接至第二重分布層340。
上文概述了若干實施例的特徵,以便本領域熟習此項技藝者可更好地理解本揭示案的態樣。本領域熟習此項技藝者應當瞭解到他們可容易地使用本揭示案作為基礎來設計或者修改其他製程及結構,以實行相同目的及/或實現相同優勢的。本領域熟習此項技藝者亦應當瞭解到,此類等效構造不脫離本揭示案的精神及範疇,以及在不脫離本揭示案的精神及範疇的情況下,其可對本文進行各種改變、取代及變更。
10‧‧‧堆疊封裝結構
20、30‧‧‧封裝結構
201、202、301、302‧‧‧表面
210、310‧‧‧晶片
210A、310A‧‧‧主動區
220、320‧‧‧模塑料
230、330‧‧‧導電特徵
240、340‧‧‧重分布層
250、350‧‧‧凸塊

Claims (9)

  1. 一種堆疊封裝結構,包含:一第一封裝結構,包含一第一表面以及相對於該第一表面之一第二表面,該第一封裝結構包含:至少一第一晶片,包含配置於該第一晶片之一底部的一第一主動區;一第一導電特徵,位於該第一晶片內並貫穿該第一晶片,其中該第一導電特徵的一表面與該第一主動區的一表面實質上共平面;一第一重分布層,配置於該第一晶片上,其中該第一重分布層之上表面作為該第一封裝結構之該第一表面;以及複數個第一凸塊,配置於該第一晶片之該第一主動區下,其中該些第一凸塊之一部分直接接觸該第一主動區的該表面與該第一導電特徵的該表面。
  2. 如請求項1所述之堆疊封裝結構,其中該第一封裝結構之相對兩側的金屬密度大於該第一封裝結構之中間部分的金屬密度。
  3. 如請求項1所述之堆疊封裝結構,更包含一第一模塑料,該第一模塑料包覆該第一晶片。
  4. 如請求項1所述之堆疊封裝結構,更包含:一第二封裝結構,包含一第三表面以及相對於該第三表 面之一第四表面,該第一封裝結構堆疊於該第二封裝結構上,該第二封裝結構包含:至少一第二晶片,包含配置於該第二晶片之一底部的一第二主動區;一第二重分布層,配置於該第二晶片上,其中該第二重分布層之一上表面作為該第二封裝結構之該第三表面;以及複數個第二凸塊,配置於該第二晶片之該第二主動區下,其中該些第二凸塊之一部分電性連接至該第二主動區。
  5. 如請求項4所述之堆疊封裝結構,其中該些第一凸塊與該第一主動區及該第二重分布層直接接觸,且該些第二凸塊的一部分與該第二主動區直接接觸。
  6. 一種形成堆疊封裝結構之方法,包含:形成一第一封裝結構,該第一封裝結構包含一第一表面及相對於該第一表面之一第二表面,其中形成該第一封裝結構包含:形成一第一離型膜於一第一承載基板上;形成一第一重分布層於該第一離型膜上,其中該第一重分布層之下表面作為該第一封裝結構之一第一表面;配置至少一第一晶片於該第一重分布層上,其中該第一晶片具有一第一主動區,該第一主動區配置於該第 一晶片之相對於該第一重分布層之對側;形成一第一導電特徵於該第一晶片內並貫穿該第一晶片,其中該第一導電特徵的一表面與該第一主動區的一表面實質上共平面;形成複數個第一凸塊於該第一晶片上,其中該些第一凸塊之一部分直接接觸該第一主動區的該表面與該第一導電特徵的該表面;以及移除該第一承載基板與該第一離型膜。
  7. 如請求項6所述之方法,其中該些第一導電特徵將該第一重分布層與該些第一凸塊之另一部分連接。
  8. 如請求項7所述之方法,其中形成該第一導電特徵的步驟包含:於該第一封裝結構中定義一中央區,以及相鄰於該中央區之至少一週邊區,其中該第一晶片配置於該中央區,其中該中央區的範圍是由該至少一週邊區之一最內導電特徵對來界定,且該至少一第一晶片之寬度小於或等於該中央區之一距離。
  9. 如請求項6所述之方法,更包含:形成一第二封裝結構,該第二封裝結構包含一第三表面及相對於該第三表面之一第四表面,其中形成該第二封裝結構包含:形成一第二離型膜於一第二承載基板上; 形成一第二重分布層於該第二離型膜上,其中該第二重分布層之下表面作為該第二封裝結構之一第三表面;配置至少一第二晶片於該第二重分布層上,其中該第二晶片具有一第二主動區,該第二主動區配置於該第二晶片之相對於該第二重分布層之對側;形成複數個第二凸塊於該第二晶片上,其中該些第二凸塊之一部分電性連接至該第二主動區;以及移除該第二承載基板與該第二離型膜;翻轉該第一封裝結構及該第二封裝結構;以及將該第一封裝結構堆疊至該第二封裝結構上,其中該第二表面面對該第三表面,且該些第一凸塊直接連接至該第二重分布層。
TW106103294A 2016-11-07 2017-01-26 堆疊封裝結構及其製造方法 TWI694562B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/345,490 2016-11-07
US15/345,490 US9893035B1 (en) 2016-11-07 2016-11-07 Stacked package structure and manufacturing method thereof

Publications (2)

Publication Number Publication Date
TW201822310A TW201822310A (zh) 2018-06-16
TWI694562B true TWI694562B (zh) 2020-05-21

Family

ID=61148032

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106103294A TWI694562B (zh) 2016-11-07 2017-01-26 堆疊封裝結構及其製造方法

Country Status (3)

Country Link
US (3) US9893035B1 (zh)
CN (1) CN108074895B (zh)
TW (1) TWI694562B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10510591B1 (en) * 2018-06-29 2019-12-17 Taiwan Semiconductor Manufacturing Co., Ltd. Package-on-package structure and method of manufacturing package

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130307140A1 (en) * 2012-05-18 2013-11-21 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging with interposer frame
CN103681367A (zh) * 2012-09-12 2014-03-26 台湾积体电路制造股份有限公司 封装方法和封装器件
US8883561B2 (en) * 2011-04-30 2014-11-11 Stats Chippac, Ltd. Semiconductor device and method of embedding TSV semiconductor die within encapsulant with TMV for vertical interconnect in POP
US20160079205A1 (en) * 2014-09-15 2016-03-17 Mediatek Inc. Semiconductor package assembly
US20160126220A1 (en) * 2014-10-30 2016-05-05 Taiwan Semiconductor Manufacturing Company, Ltd. Electrostatic Discharge Protection Structure and Method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080284037A1 (en) * 2007-05-15 2008-11-20 Andry Paul S Apparatus and Methods for Constructing Semiconductor Chip Packages with Silicon Space Transformer Carriers
US9048222B2 (en) * 2013-03-06 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method of fabricating interconnect structure for package-on-package devices

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8883561B2 (en) * 2011-04-30 2014-11-11 Stats Chippac, Ltd. Semiconductor device and method of embedding TSV semiconductor die within encapsulant with TMV for vertical interconnect in POP
US20130307140A1 (en) * 2012-05-18 2013-11-21 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging with interposer frame
CN103681367A (zh) * 2012-09-12 2014-03-26 台湾积体电路制造股份有限公司 封装方法和封装器件
US20160079205A1 (en) * 2014-09-15 2016-03-17 Mediatek Inc. Semiconductor package assembly
US20160126220A1 (en) * 2014-10-30 2016-05-05 Taiwan Semiconductor Manufacturing Company, Ltd. Electrostatic Discharge Protection Structure and Method

Also Published As

Publication number Publication date
US9893035B1 (en) 2018-02-13
CN108074895A (zh) 2018-05-25
TW201822310A (zh) 2018-06-16
CN108074895B (zh) 2020-06-19
US10361171B2 (en) 2019-07-23
US20180145049A1 (en) 2018-05-24
US20190096850A1 (en) 2019-03-28

Similar Documents

Publication Publication Date Title
US11145622B2 (en) Discrete polymer in fan-out packages
US11282817B2 (en) Semiconductor device package including embedded conductive elements
TWI618159B (zh) 半導體封裝組件及其製造方法
US10096553B2 (en) Metal pad for laser marking
KR101759770B1 (ko) 정렬 마크 설계를 위한 패키지 제조 방법
US8803306B1 (en) Fan-out package structure and methods for forming the same
TWI499002B (zh) 封裝元件與其製法
US20220384288A1 (en) Semiconductor package and method of fabricating the same
US8847369B2 (en) Packaging structures and methods for semiconductor devices
TWI578483B (zh) 包含不同尺寸的封裝穿孔的封裝上封裝構件
TW201804530A (zh) 封裝結構及其製造方法
TWI625783B (zh) 封裝半導體裝置之方法及封裝的半導體裝置
TWI721038B (zh) 封裝結構、疊層封裝元件及其形成方法
TWI755632B (zh) 半導體封裝
US10832999B2 (en) Packaging methods for semiconductor devices comprising forming trenches in separation regions between adjacent packaging substrates
US9837346B2 (en) Packaging device having plural microstructures disposed proximate to die mounting region
TWI587464B (zh) 封裝結構及其製造方法
CN107123631B (zh) 电子封装件及其半导体基板与制法
TW202021085A (zh) 半導體封裝
US20050258536A1 (en) Chip heat sink device and method
TWI694562B (zh) 堆疊封裝結構及其製造方法
TWI548049B (zh) 半導體結構及其製法
US11201142B2 (en) Semiconductor package, package on package structure and method of froming package on package structure
US20240014095A1 (en) Semiconductor package and method
TW201742205A (zh) 封裝結構