TWI685695B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI685695B
TWI685695B TW107133266A TW107133266A TWI685695B TW I685695 B TWI685695 B TW I685695B TW 107133266 A TW107133266 A TW 107133266A TW 107133266 A TW107133266 A TW 107133266A TW I685695 B TWI685695 B TW I685695B
Authority
TW
Taiwan
Prior art keywords
edge
pixel
standard
electrically connected
data line
Prior art date
Application number
TW107133266A
Other languages
English (en)
Other versions
TW202013020A (zh
Inventor
徐嘉均
郭玉
郭文瑞
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW107133266A priority Critical patent/TWI685695B/zh
Priority to CN201811444460.8A priority patent/CN109389909A/zh
Application granted granted Critical
Publication of TWI685695B publication Critical patent/TWI685695B/zh
Publication of TW202013020A publication Critical patent/TW202013020A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種顯示面板包括多條第一掃描線、多條第一資料線及多個畫素。多條第一資料線與多條第一掃描線交錯設置。多條第一掃描線定義多個列區域。多條第一資料線定義多個行區域。多個畫素包括多個標準畫素及多個邊緣畫素。多個標準畫素分別電性連接至對應的第一掃描線及對應的第一資料線。多個標準畫素排成多個標準畫素列及多個標準畫素行。多個邊緣畫素排成多個邊緣畫素列及多個邊緣畫素行。每N個邊緣畫素列及對應的多個標準畫素列之一設置於同一列區域。每M個邊緣畫素行及對應的多個標準畫素行之一設置於同一行區域。N>1,M>1,N及M為正整數。

Description

顯示面板
本發明是有關於一種顯示面板,且特別是有關於一種具非矩形顯示區的顯示面板。
顯示器的應用日益廣泛,舉凡家用的視聽娛樂、公共場合的資訊顯示看板、電競用的顯示器及可攜式電子產品都可見其蹤跡。近幾年來,顯示器於車用領域與穿戴式電子產品的應用也逐漸拓展開來,例如:車用後視鏡、車用儀表板、多功能電子表等。這類電子裝置所搭載的顯示器大多為異形(Free form)顯示器,其具有非矩形顯示區,例如:橢圓形、圓形或其他非矩形的顯示區。
此類顯示區之形狀異於傳統顯示器之顯示區形狀,其畫素配置仍以傳統的矩陣方式排列,為了使異形顯示器具有非矩形顯示區,使非矩形顯示區的邊緣可順應陣列排列的多個畫素,因此非矩形顯示區的邊緣為鋸齒狀,即產生鋸齒問題(Zag issues),不利於異形顯示器的顯示效果。另一方面,為了避免鋸齒問題的產生,在鄰近異形顯示器的邊框區域,可利用具弧狀邊緣的遮光圖案遮蔽部分以階梯狀排列的畫素。然而,此類異形顯示器的顯示區邊緣因部分畫素被遮蔽比例不同,而產生了彩虹紋問題(Rainbow issues)影響顯示品質。因此,如何提供一種具有弧狀顯示邊緣且不易出現彩虹紋問題的異型顯示器,是廠商所亟欲解決的問題。
本發明提供一種顯示面板,顯示品質佳。
本發明之一實施例的顯示面板具有非矩形顯示區,顯示面板包括多條第一掃描線、多條第一資料線及多個畫素。多條第一掃描線定義非矩形顯示區的多個列區域。多條第一資料線與多條第一掃描線交錯設置,且定義非矩形顯示區的多個行區域。每一畫素具有主動元件以及電性連接至主動元件的畫素電極。多個畫素包括多個標準畫素及多個邊緣畫素。多個標準畫素設置於非矩形顯示區的第一顯示區中,分別電性連接至對應的第一掃描線及對應的第一資料線,且排成多個標準畫素列及多個標準畫素行。多個標準畫素列分別設置於多個列區域。多個標準畫素行分別設置於多個行區域。多個邊緣畫素設置於非矩形顯示區的邊緣顯示區。邊緣顯示區位於第一顯示區周邊。多個邊緣畫素排成多個邊緣畫素列及多個邊緣畫素行。每N個邊緣畫素列對應於多個標準畫素列之一且設置於同一列區域。每M個邊緣畫素行對應於多個標準畫素行之一且設置於同一行區域。N>1,M>1,且N及M為正整數。
在本發明之一實施例中,上述的顯示面板更包括多條第二掃描線,位於邊緣顯示區且分別電性連接至多個邊緣畫素。多條第一掃描線以第一間距排列。多條第二掃描線以第二間距排列,且第二間距小於第一間距。
在本發明之一實施例中,上述的顯示面板更包括多條第二資料線,與多條第二掃描線交錯設置於邊緣顯示區,且電性連接至多個邊緣畫素。多條第一資料線以第三間距排列。多條第二資料線以第四間距排列,且第四間距小於第三間距。
在本發明之一實施例中,上述的顯示面板的多條第一掃描線在第一方向上延伸。每一邊緣畫素的畫素電極在第一方向上的寬度小於每一標準畫素的畫素電極在第一方向上的寬度。
在本發明之一實施例中,上述的顯示面板的多條第一資料線在第二方向上延伸。每一邊緣畫素的畫素電極在第二方向上的寬度小於每一標準畫素的畫素電極在第二方向上的寬度。
在本發明之一實施例中,上述的顯示面板更包括多條第二掃描線及多條第二資料線,交錯設置於邊緣顯示區,且分別電性連接至多個邊緣畫素。設置於同一列區域的N個邊緣畫素列分別電性連接至依序排列的第n~(n+N-1)條第二掃描線。第n條第二掃描線與第一掃描線之一連接。第n+1條至第(n+N-1)條第二掃描線與多條第一掃描線結構上分離。n≥1,且n為正整數。
在本發明之一實施例中,上述的顯示面板的多條第一掃描線在第一方向上延伸。多個標準畫素行包括在第一方向上依序排列的第一標準畫素行、第二標準畫素行及第三標準畫素行。第一標準畫素行、第二標準畫素行及第三標準畫素行分別用以顯示第一顏色、第二顏色及第三顏色。多條第一資料線包括分別電性連接至第一標準畫素行、第二標準畫素行及第三標準畫素行的第n條第一資料線、第(n+1)條第一資料線及第(n+2)條第一資料線,n≥1,且n為正整數。多個邊緣畫素行包括在第一方向上依序排列的3m個邊緣畫素行,m≥2,且m為正整數。3m個邊緣畫素行的第(3q+1)個邊緣畫素行用以顯示第一顏色,3m個邊緣畫素行的第(3q+2)個邊緣畫素行用以顯示第二顏色,3m個邊緣畫素行的第(3q+3)個邊緣畫素行用以顯示第三顏色,0≤q≤m-1,且q為整數。
在本發明之一實施例中,上述的顯示面板更包括多條第二資料線,位於邊緣顯示區且分別電性連接至多個邊緣畫素行之多個邊緣畫素。多條第二資料線包括在第一方向上依序排列的3m條第二資料線。3m條第二資料線的第(3q+1)條第二資料線電性連接至第(3q+1)個邊緣畫素行。3m條第二資料線的第(3q+2)條第二資料線電性連接至第(3q+2)個邊緣畫素行。3m條第二資料線的第(3q+3)條第二資料線電性連接至第(3q+3)個邊緣畫素行。3m條第二資料線的第1條第二資料線電性連接至第n條第一資料線。3m條第二資料線的第2條第二資料線電性連接至第(n+1)條第一資料線。3m條第二資料線的第3m條第二資料線電性連接至第(n+2)條第一資料線。3m條第二資料線之其餘的第二資料線與多條第一資料線結構上分離。
在本發明之一實施例中,上述的顯示面板更包括第一連接線。第一連接線實質上在第一方向上延伸,且連接於3m條第二資料線的第2條第二資料線與第(n+1)條第一資料線之間。每一邊緣畫素之畫素電極的面積小於每一標準畫素之畫素電極的面積。第一連接線的垂直投影位於邊緣畫素之畫素電極的垂直投影與標準畫素之畫素電極的垂直投影之間。
在本發明之一實施例中,上述的顯示面板更包括第二連接線。第二連接線實質上在第一方向上延伸,且連接於3m條第二資料線的第3m條第二資料線與第(n+2)條第一資料線之間。每一邊緣畫素之畫素電極的面積小於每一標準畫素之畫素電極的面積。第二連接線的垂直投影位於邊緣畫素之畫素電極的垂直投影與標準畫素之畫素電極的垂直投影之間。
在本發明之一實施例中,上述的顯示面板更包括多工器及多條第二資料線。多工器位於非矩形顯示區以外。多工器包括多個電晶體、多條選擇線。每一電晶體具有第一端、第二端及控制端。多條選擇線分別電性連接至多個電晶體的多個控制端。多條第二資料線分別電性連接至設置於同一行區域的M個邊緣畫素行。多個電晶體的多個第一端分別電性連接至多條第二資料線。多個電晶體的多個第二端彼此電性連接。
在本發明之一實施例中,上述的顯示面板的多條選擇線包括第一部分、第二部分及第三部分。第一部分和第一掃描線延伸方向平行。第二部分和第一資料線延伸方向平行。第三部分和第一掃描線的延伸方向及第一資料線的延伸方向不平行,且連接於第一部分與第二部分之間。
在本發明之一實施例中,上述的顯示面板的多個標準畫素之一與M個邊緣畫素行設置於同一行區域。多條第一資料線之一電性連接至標準畫素及多條第二資料線之一。顯示面板更包括第二掃描線,電性連接至M個邊緣畫素行的M個邊緣畫素。第二掃描線與多條第一掃描線沿著多條第一資料線的延伸方向排列。第一掃描線電性連接至標準畫素。於第二掃描線具有高電壓準位的第一時間內,多個電晶體依時序開啟。於第一掃描線具有高電壓準位的第二時間內,多個電晶體之一開啟,而其餘電晶體關閉。
在本發明之一實施例中,上述的顯示面板的每一標準畫素的主動元件具有第一通道。第一通道之寬度W1與第一通道之長度L1的比例為
Figure 02_image001
。每一邊緣畫素的主動元件具有第二通道。第二通道之寬度W2與第二通道之長度L2的比例為
Figure 02_image003
,而
Figure 02_image005
在本發明之一實施例中,上述的顯示面板的
Figure 02_image007
在本發明之一實施例中,上述的顯示面板更包括周邊遮光圖案,定義顯示面板的非矩形顯示區。多個標準畫素未重疊於周邊遮光圖案。多個邊緣畫素部分重疊於周邊遮光圖案。
基於上述,本發明之一實施例的顯示面板,透過鄰近於非矩形邊緣之多個邊緣畫素的設置密度大於遠離非矩形邊緣之標準畫素的設置密度。藉此,能改善具有非矩形顯示區之顯示面板於邊緣顯示區之鋸齒(Zag issue)及彩虹紋的問題。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於所附圖式中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
圖1為本發明之第一實施例的顯示面板的正視示意圖。圖2為圖1之顯示面板10的局部區域I的放大示意圖。圖3為圖1之顯示面板10的局部區域II的放大示意圖。圖4為圖1之顯示面板10的局部區域III的放大示意圖。
請參照圖1,在本實施例中,顯示面板10包括第一基板100、第二基板200及周邊遮光圖案300。第一基板100與第二基板200對向設置。第一基板100具有非矩形顯示區AA及非矩形顯示區AA外的周邊區PA。周邊遮光圖案300係重疊於第一基板100的周邊區PA,且具有非矩形邊緣300a。在本實施例中,非矩形邊緣300a例如是弧形邊緣,但本發明不以此為限。特別是,在本實施例中,周邊遮光圖案300的非矩形邊緣300a定義出第一基板100的非矩形顯示區AA。舉例而言,第一基板100的非矩形顯示區AA可為橢圓形、圓形或其他非矩形。非矩形顯示區AA包括第一顯示區AA1及位於第一顯示區AA1周邊的邊緣顯示區AA2。邊緣顯示區AA2設置在第一顯示區AA1與周邊遮光圖案300的非矩形邊緣300a之間。舉例而言,在本實施例中,周邊遮光圖案300的材料可以是黑色樹脂、具有低反射率的金屬(例如:鉻)或其他適當的遮光材料,但本發明不以此為限。此外,在本實施例中,周邊遮光圖案300可選擇性地設置於第二基板200。然而,本發明不以此為限,在其他的實施例中,周邊遮光圖案300也可設置於第一基板100。
在本實施例中,顯示面板更包括多條第一掃描線SL1及多條第一資料線DL1,設置於非矩形顯示區AA的第一顯示區AA1。多條第一資料線DL1與多條第一掃描線SL1交錯設置。詳細而言,在本實施例中,多條第一掃描線SL1以第一間距S1沿著第二方向D2依序排列於第一基板100的第一顯示區AA1,且在第一方向D1上延伸。多條第一資料線DL1以第三間距S3沿著第一方向D1依序排列於第一基板100的第一顯示區AA1,且在第二方向D2上延伸。舉例而言,在本實施例中,第一方向D1實質上可垂直於第二方向D2,但本發明不以此為限。在本實施例中,多條第一掃描線SL1定義非矩形顯示區AA的多個列區域RR,多條第一資料線DL1定義非矩形顯示區AA的多個行區域CR。
在本實施例中,顯示面板10更包括多條第二掃描線SL2及多條第二資料線DL2,設置於非矩形顯示區AA的邊緣顯示區AA2。多條第二資料線DL2與多條第二掃描線SL2交錯設置。詳細而言,在本實施例中,多條第二掃描線SL2以第二間距S2沿著第二方向D2依序排列於第一基板100的邊緣顯示區AA2,且在第一方向D1上延伸。多條第二資料線DL2以第四間距S4沿著第一方向D1依序排列於第一基板100的邊緣顯示區AA2,且在第二方向D2上延伸。在本實施例中,第二間距S2小於第一間距S1,且第四間距S4小於第三間距S3。
請參照圖2,在本實施例中,顯示面板10更包括設置於非矩形顯示區AA的多個畫素PX。部分的多個畫素PX重疊於周邊遮光圖案300。詳細而言,在本實施例中,多個畫素PX包括多個標準畫素SPX及多個邊緣畫素EPX。多個標準畫素SPX設置於第一顯示區AA1,且分別電性連接至對應的第一掃描線SL1及對應的第一資料線DL1。多個邊緣畫素EPX設置於邊緣顯示區AA2,且分別電性連接至對應的第二掃描線SL2及對應的第二資料線DL2,部分的邊緣畫素EPX重疊於周邊遮光圖案300。
在本實施例中,多個標準畫素SPX於第一顯示區AA1排成多個標準畫素列SPX-R及多個標準畫素行SPX-C,多個邊緣畫素EPX於邊緣顯示區AA2排成多個邊緣畫素列EPX-R及多個邊緣畫素行EPX-C。詳細而言,在本實施例中,多個標準畫素列SPX-R分別設置於多個列區域RR,多個標準畫素行SPX-C分別設置於多個行區域CR。每N個相鄰的邊緣畫素列EPX-R對應多個標準畫素列SPX-R之一,且設置於同一列區域RR,其中N>1,且N為正整數。每M個相鄰的邊緣畫素行EPX-C對應多個標準畫素行SPX-C之一,且設置於同一行區域CR,其中M>1,且M為正整數。舉例而言,在本實施例中,相鄰的兩個邊緣畫素行EPX-C1、EPX-C2可對應至一個標準畫素行SPX-C1,相鄰的兩個邊緣畫素列EPX-R1、EXP-R2可對應至一個標準畫素列SPX-R1,但本發明不以此為限。
在本實施例中,設置於同一列區域RR的N個邊緣畫素列EPX-R分別電性連接至依序排列的第n ~(n+N-1)條第二掃描線SL2,第n條第二掃描線SL2與多條第一掃描線SL1之一連接,第n+1條至第(n+N-1)條第二掃描線SL2與多條第一掃描線SL1結構上分離,其中n≥1,且n為正整數。舉例而言,在本實施例中,設置於同一列區域RR的N個邊緣畫素列EXP-R為兩個邊緣畫素列EPX-R1、EPX-R2,且與對應的標準畫素列SPX-R1設置於同一列區域RR,電性連接於邊緣畫素列EPX-R1的第二掃描線SL2-1與多條第一掃描線SL1之一連接,電性連接於邊緣畫素列EPX-R2的第二掃描線SL2-2與多條第一掃描線SL1結構上分離,但本發明不以此為限。
在本實施例中,多個標準畫素行SPX-C包括在第一方向D1上依序排列的第一標準畫素行SPX-C1、第二標準畫素行SPX-C2及第三標準畫素行SPX-C3。第一標準畫素行SPX-C1、第二標準畫素行SPX-C2及第三標準畫素行SPX-C3分別用以顯示第一顏色、第二顏色及第三顏色。舉例而言,在本實施例中,第一顏色、第二顏色及第三顏色可以是紅色、綠色及藍色,但本發明不以此為限。
在本實施例中,多個邊緣畫素行EPX-C包括在第一方向D1上依序排列的3m個邊緣畫素行EPX-C,其中m≥2,且m為正整數。3m個邊緣畫素行EPX-C的第(3q+1)個邊緣畫素行EPX-C用以顯示所述第一顏色,3m個邊緣畫素行EPX-C的第(3q+2)個邊緣畫素行EPX-C用以顯示所述第二顏色,3m個邊緣畫素行EPX-C的第(3q+3)個邊緣畫素行EPX-C用以顯示所述第三顏色,其中0≤q≤m-1,且q為整數。舉例而言,在本實施例中,多個邊緣畫素行EPX-C包括在第一方向D1上依序排列的六個邊緣畫素行EPX-C1 ~ EPX-C6,其中邊緣畫素行EPX-C1、EPX-C2與對應的第一標準畫素行SPX-C1設置於同一行區域CR1,邊緣畫素行EPX-C3、EPX-C4與對應的第二標準畫素行SPX-C2設置於同一行區域CR2,邊緣畫素行EPX-C5、EPX-C6與對應的第三標準畫素行SPX-C3設置於同一行區域CR3,但本發明不以此為限。特別是,在本實施例中,邊緣畫素行EPX-C1及邊緣畫素行EPX-C4可用以顯示所述第一顏色,邊緣畫素行EPX-C2及邊緣畫素行EPX-C5可用以顯示所述第二顏色,邊緣畫素行EPX-C3及邊緣畫素行EPX-C6可用以顯示所述第三顏色,但本發明不以此為限。
在本實施例中,多條第一資料線DL1包括分別電性連接至第一標準畫素行SPX-C1、第二標準畫素行SPX-C2及第三標準畫素行SPX-C3的第s條第一資料線DL1、第(s+1)條第一資料線DL1及第(s+2)條第一資料線DL1,其中s≥1,且s為正整數。在本實施例中,多條第二資料線DL2包括在第一方向D1上依序排列的3m條第二資料線DL2,其中3m條第二資料線DL2的第(3q+1)條第二資料線DL2電性連接至第(3q+1)個邊緣畫素行,3m條第二資料線DL2的第(3q+2)條第二資料線DL2電性連接至第(3q+2)個邊緣畫素行,3m條第二資料線DL2的第(3q+3)條第二資料線DL2電性連接至第(3q+3)個邊緣畫素行。
在本實施例中,3m條第二資料線DL2的第1條第二資料線DL2電性連接至第s條第一資料線DL1,3m條第二資料線DL2的第2條第二資料線DL2電性連接至第(s+1)條第一資料線DL1,3m條第二資料線DL2的第3m條第二資料線DL2電性連接至第(s+2)條第一資料線DL1,且3m條第二資料線DL2之其餘的第二資料線DL2與多條第一資料線DL1結構上分離。舉例而言,在本實施例中,電性連接於邊緣畫素行EPX-C1的第二資料線DL2-1與電性連接於第一標準畫素行SPX-C1的第一資料線DL1-1連接,電性連接於邊緣畫素行EPX-C2的第二資料線DL2-2與電性連接於第二標準畫素行SPX-C2的第一資料線DL1-2連接,電性連接於邊緣畫素行EPX-C6的第二資料線DL2-6與電性連接於第三標準畫素行SPX-C3的第一資料線DL1-3連接,分別電性連接於邊緣畫素行EPX-C3、EPX-C4、EPX-C5的第二資料線DL2-3、DL2-4、DL2-5與多條第一資料線DL1結構上分離,但本發明不以此為限。
在本實施例中,顯示面板10更包括第一連接線CL1及第二連接線CL2。第一連接線CL1在第一基板100上的垂直投影位於邊緣畫素EPX的畫素電極PE2在第一基板100上的垂直投影與標準畫素SPX的畫素電極PE1在第一基板100上的垂直投影之間。在本實施例中,第一連接線CL1實質上在第一方向D1上延伸,且連接於3m條第二資料線DL2的第2條第二資料線DL2與第(s+1)條第一資料線DL1之間。第二連接線CL2實質上在第一方向D1上延伸,且連接於3m條第二資料線DL2的第3m條第二資料線DL2與第(s+2)條第一資料線DL1之間。舉例而言,在本實施例中,第一連接線CL1連接於第二資料線DL2-2與第一資料線DL1-2之間,第二連接線CL2連接於第二資料線DL2-6與第一資料線DL1-3之間,但本發明不以此為限。
請參照圖2及圖3,在本實施例中,每一標準畫素SPX具有主動元件T1及電性連接至主動元件T1的畫素電極PE1。主動元件T1包括薄膜電晶體,具有源極TS1、汲極TD1、閘極TG1及第一通道CH1。閘極TG1與對應的第一掃描線SL1電性連接,源極TS1與對應的第一資料線DL1電性連接,汲極TD1與畫素電極PE1電性連接,且源極TS1與汲極TD1分別與第一通道CH1的不同兩區電性連接。請參照圖2及圖4,在本實施例中,每一邊緣畫素EPX具有主動元件T2及電性連接至主動元件T2的畫素電極PE2。主動元件T2包括薄膜電晶體,具有源極TS2、汲極TD2、閘極TG2及第二通道CH2。閘極TG2與對應的第二掃描線SL2電性連接,源極TS2與對應的第二資料線DL2電性連接,汲極TD2與畫素電極PE2電性連接,且源極TS2與汲極TD2分別與第二通道CH2的不同兩區電性連接。
在本實施例中,每一標準畫素SPX的主動元件T1的閘極TG1可選擇性地設置於第一通道CH1的上方,每一邊緣畫素EPX的主動元件T2的閘極TG2可選擇性地設置於第二通道CH2的上方,而標準畫素SPX的主動元件T1及邊緣畫素EPX的主動元件T2可以是頂部閘極型薄膜電晶體(top-gate TFT)。然而,本發明不以此為限,根據其他的實施例,每一標準畫素SPX的主動元件T1及每一邊緣畫素EPX的主動元件T2也可是底部閘極型薄膜電晶體(bottom-gate TFT)或其它適當型式的薄膜電晶體。舉例而言,在本實施例中,第一通道CH1及第二通道CH2的結構可為單層或多層;第一通道CH1及第二通道CH2的材質可包括非晶矽、多晶矽、微晶矽、單晶矽、有機半導體材料、氧化物半導體材料(例如:銦鋅氧化物、銦鎵鋅氧化物、或是其它合適的材料、或上述之組合)、或其他合適的材料、或含有摻雜物(dopant)於上述材料中、或上述之組合。
在本實施例中,閘極TG1、TG2、第一掃描線SL1及第二掃描線SL2的材質可相同;也就是說,閘極TG1、TG2、第一掃描線SL1及第二掃描線SL2可形成於同一膜層。此外,在本實施例中,源極TS1、TS2、汲極TD1、TD2、第一資料線DL1及第二資料線DL2的材質可相同;也就是說,源極TS1、TS2、汲極TD1、TD2、第一資料線DL1及第二資料線DL2可形成於同一膜層。基於導電性的考量,閘極TG1、TG2、源極TS1、TS2、汲極TD1、TD2、第一掃描線SL1、第二掃描線SL2、第一資料線DL1及第二資料線DL2的材料一般是使用金屬材料。然而,本發明不以此為限,根據其他的實施例,閘極TG1、TG2、源極TS1、TS2、汲極TD1、TD2、第一掃描線SL1、第二掃描線SL2、第一資料線DL1及第二資料線DL2也可使用其他導電材料,例如:合金、金屬材料的氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或其他合適的材料、或是金屬材料與其他導電材料的堆疊層。
請參照圖3,在本實施例中,每一標準畫素SPX的主動元件T1的第一通道CH1具有寬度W1及長度L1。舉例而言,在本實施例中,第一通道CH1可選擇性地呈U形區域,第一通道CH1的寬度W1可指對應U形區域之彎曲線段的長度,而第一通道CH1的長度L1可指U形區域的最小寬度(例如:源極TS1與汲極TD1之間的最短距離)。請參照圖4,每一邊緣畫素EPX的主動元件T2的第二通道CH2具有寬度W2及長度L2。舉例而言,在本實施例中,第二通道CH2可選擇性地呈半個U形的區域,第二通道CH2的寬度W2可指對應半個U形區域之彎曲線段的長度,而第二通道CH2的長度L2可指半個U形區域的最小寬度(例如:源極TS2與汲極TD2之間的最短距離)。然而,本發明不限於此,根據其它實施例,第一通道CH1及/或第二通道CH2可選擇性地呈其它形狀的區域,例如:1字型區域等。
請參照圖3及圖4,舉例而言,在本實施例中,第一通道CH1的寬度W1與第一通道CH1的長度L1之比例為
Figure 02_image009
,第二通道CH2的寬度W2與第二通道CH2的長度L2之比例為
Figure 02_image010
,而
Figure 02_image012
,但本發明不以此為限。舉例而言,在本實施例中,
Figure 02_image014
。邊緣畫素EPX透過降低其第二通道CH2的寬度W2與長度L2之比例能減少主動元件T2的設置面積,而提升邊緣畫素EPX的開口率。藉此,能縮小邊緣畫素EPX與標準畫素SPX之開口率的差異,進而使邊緣顯示區AA2與第一顯示區AA1具有相近的顯示效果。
請參照圖3,在本實施例中,每一標準畫素SPX的畫素電極PE1在第一方向D1上具有寬度W3,在第二方向D2上具有寬度W4。請參照圖4,每一邊緣畫素EPX的畫素電極PE2,在第一方向D1上具有寬度W5,在第二方向D2上具有寬度W6。請參照圖3及圖4,舉例而言,在本實施例中,每一邊緣畫素EPX的畫素電極PE2的寬度W5小於每一標準畫素SPX的畫素電極PE1的寬度W3,每一邊緣畫素EPX的畫素電極PE2的寬度W6小於每一標準畫素SPX的畫素電極PE1的寬度W4,且每一標準畫素SPX的畫素電極PE1及每一邊緣畫素EPX的畫素電極PE2實質上為矩形。也就是說,每一邊緣畫素EPX之畫素電極PE2的面積小於每一標準畫素SPX之畫素電極PE1的面積。在本實施例中,每一標準畫素SPX的畫素電極PE1及每一邊緣畫素EPX的畫素電極PE2例如是穿透式電極,而穿透式電極的材質包括金屬氧化物,例如:銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、或其它合適的氧化物、或者是上述至少兩者之堆疊層。然而,本發明不限於此,在其它實施例中,畫素電極PE1及畫素電極PE2也可以是反射式電極、或反射式電極與穿透式電極的組合。
圖5為本發明之第二實施例的顯示面板10A的放大示意圖。請參照圖5,本實施例之顯示面板10A與圖2之顯示面板10的差異在於:顯示面板10A的每一標準畫素行SPX-C與對應的三個邊緣畫素行EPX-C設置於同一行區域CR,每一標準畫素列SPX-R與對應的三個邊緣畫素列EPX-R設置於同一列區域RR。舉例而言,在本實施例中,多個邊緣畫素行EPX-C包括在第一方向D1上依序排列的九個邊緣畫素行EPX-C1 ~ EPX-C9,其中邊緣畫素行EPX-C1 ~ EPX-C3與對應的第一標準畫素行SPX-C1設置於同一行區域CR1,邊緣畫素行EPX-C4 ~ EPX-C6與對應的第二標準畫素行SPX-C2設置於同一行區域CR2,邊緣畫素行EPX-C7 ~ EPX-C9與對應的第三標準畫素行SPX-C3設置於同一行區域CR3,但本發明不以此為限。
在本實施例中,邊緣畫素行EPX-C1、邊緣畫素行EPX-C4及邊緣畫素行EPX-C7可用以顯示所述第一顏色,邊緣畫素行EPX-C2、邊緣畫素行EPX-C5及邊緣畫素行EPX-C8可用以顯示所述第二顏色,邊緣畫素行EPX-C3、邊緣畫素行EPX-C6及邊緣畫素行EPX-C9可用以顯示所述第三顏色,但本發明不以此為限。
圖6為本發明之第三實施例的顯示面板10B的放大示意圖。圖7為圖6之顯示面板10B的局部區域IV的放大示意圖。圖8為於時序上圖7之顯示面板10B的多條選擇線、多條資料線及多條掃描線的輸入訊號的示意圖。需說明的是,為了清楚呈現起見,圖6省略了圖7之多工器MUX的繪示。
請參照圖6,相較於圖5之第二實施例的顯示面板10A,本實施例之顯示面板10B的第一連接線CL1-B連接於第二資料線DL2-1、DL2-2、DL2-3及第一資料線DL1-1之間,第二連接線CL2-B連接於第二資料線DL2-7、DL2-8、DL2-9及第一資料線DL1-3之間,且顯示面板10B更包括第三連接線CL3-B,連接於第二資料線DL2-4、DL2-5、DL2-6及第一資料線DL1-2之間。也就是說,在本實施例中,與同一行區域CR的多個邊緣畫素行EPX-C電性連接的多條第二資料線DL2可皆與對應的一條第一資料線DL1連接,但本發明不以此為限。
請參照圖7,在本實施例中,顯示面板10B更包括多工器MUX,位於非矩形顯示區AA以外的周邊區PA。多工器MUX重疊於周邊遮光圖案300,且被周邊遮光圖案300所遮蔽。在本實施例中,多工器MUX具有多個電晶體T-B,每一電晶體T-B具有第一端T-Ba、第二端T-Bb及控制端T-Bc。多個電晶體T-B的多個第一端T-Ba分別與電性連接於同一行區域CR的M個邊緣畫素行EPX-C的多條第二資料線DL2電性連接。舉例而言,在本實施例中,多個電晶體T-B包括第一電晶體T-B1、第二電晶體T-B2及第三電晶體T-B3,其中第一電晶體T-B1、第二電晶體T-B2及第三電晶體T-B3的多個第一端T-Ba分別電性連接至與第一資料線DL1-1連接的第二資料線DL2-1、DL2-2、DL2-3,但本發明不以此為限。
在本實施例中,多個電晶體T-B的多個第二端T-Bb彼此電性連接。舉例而言,在本實施例中,電性連接於第二資料線DL2-1的第一電晶體T-B1、電性連接於第二資料線DL2-2的第二電晶體T-B2及電性連接於第二資料線DL2-3的第三電晶體T-B3的多個第二端T-Bb彼此電性連接,用以接收多個資料訊號。
在本實施例中,多工器MUX更包括多條選擇線SW,分別電性連接至多個電晶體T-B的多個控制端T-Bc。舉例而言,在本實施例中,多條選擇線SW包括第一選擇線SW1、第二選擇線SW2及第三選擇線SW3,第一選擇線SW1、第二選擇線SW2及第三選擇線SW3分別電性連接至第一電晶體T-B1、第二電晶體T-B2及第三電晶體T-B3的多個控制端T-Bc,但本發明不以此為限。
在本實施例中,多條選擇線SW包括第一部分SWa、第二部分SWb以及第三部分SWc。每一選擇線SW的第一部分SWa與多條第一掃描線SL1的延伸方向(即第一方向D1)平行。每一選擇線SW的第二部分SWb與多條第一資料線DL1的延伸方向(即第二方向D2)平行。每一選擇線SW的第三部分SWc和第一掃描線SL1的延伸方向(即第一方向D1)及第一資料線DL1的延伸方向(即第二方向D2)不平行,且連接於第一部分SWa與第二部分SWb之間。
請參照圖7及圖8,在本實施例中,當位於邊緣顯示區AA2的第二掃描線SL2於第一時間TP1內具有一高電壓準位時,多個電晶體T-B依時序開啟;當位於第一顯示區AA1的第一掃描線SL1於第二時間TP2內具有所述高電壓準位時,多個電晶體T-B中的一個開啟,其餘電晶體T-B關閉。舉例而言,在本實施例中,當第二掃描線SL2-3於第一時間TP1內具有高電壓準位時,電性連接於第二資料線DL2-1的電晶體T-B1、電性連接於第二資料線DL2-2的電晶體T-B2及電性連接於第二資料線DL2-3的電晶體T-B3依時序開啟(即分別電性連接於電晶體T-B1、T-B2、T-B3的選擇線SW1、SW2、SW3依時序具有另一高電壓準位);當第一掃描線SL1-1於第二時間TP2內具有高電壓準位時,電性連接於第一資料線DL1-1的多個電晶體T-B1、T-B2、T-B3中的電晶體T-B1開啟(即連接電晶體T-B1之控制端T-Bc的第一選擇線SW1具有另一高電壓準位),其餘電晶體T-B2、T-B1關閉,電性連接於第一資料線DL1-2的多個電晶體T-B1、T-B2、T-B3中的電晶體T-B2開啟(即連接電晶體T-B2之控制端T-Bc的第二選擇線SW2具有所述另一高電壓準位),其餘電晶體T-B1、T-B3關閉,但本發明不以此為限。
在本實施例中,邊緣畫素EPX之畫素電極PE2的面積小於標準畫素SPX之畫素電極PE1的面積,而邊緣畫素EPX的儲存電容小於標準畫素SPX的儲存電容。因此,邊緣畫素EPX所需的充電時間可為標準畫素SPX所需的充電時間的三分之一。然而,本發明不限於此,根據其他的實施例,位於同一行區域CR的邊緣畫素行EPX-C的數量可以是二個、或四個以上,且對應的電晶體T-B的數量也可以是二個、或四個以上,也就是說,邊緣畫素EPX所需的充電時間可為標準畫素SPX所需的充電時間的二分之一、或四分之一以下。
綜上所述,本發明之一實施例的顯示面板,透過鄰近於非矩形邊緣之多個邊緣畫素的設置密度大於遠離非矩形邊緣之標準畫素的設置密度。藉此,能改善具有非矩形顯示區之顯示面板於邊緣顯示區之鋸齒(Zag issue)及彩虹紋的問題。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、10A、10B‧‧‧顯示面板
100‧‧‧第一基板
200‧‧‧第二基板
300‧‧‧周邊遮光圖案
300a‧‧‧非矩形邊緣
AA‧‧‧非矩形顯示區
AA1‧‧‧第一顯示區
AA2‧‧‧邊緣顯示區
CH1‧‧‧第一通道
CH2‧‧‧第二通道
CL1、CL1-B‧‧‧第一連接線
CL2、CL2-B‧‧‧第二連接線
CL3-B‧‧‧第三連接線
CR、CR1、CR2、CR3‧‧‧行區域
D1‧‧‧第一方向
D2‧‧‧第二方向
DL1、DL1-1 ~ DL1-3‧‧‧第一資料線
DL2、DL2-1 ~ DL2-9‧‧‧第二資料線
EPX‧‧‧邊緣畫素
EPX-C、EPX-C1 ~ EPX-C9‧‧‧邊緣畫素行
EPX-R、EPX-R1 ~ EPX-R3‧‧‧邊緣畫素列
L1、L2‧‧‧長度
MUX‧‧‧多工器
PA‧‧‧周邊區
PE1、PE2‧‧‧畫素電極
PX‧‧‧畫素
RR‧‧‧列區域
S1‧‧‧第一間距
S2‧‧‧第二間距
S3‧‧‧第三間距
S4‧‧‧第四間距
SL1、SL1-1‧‧‧第一掃描線
SL2、SL2-1 ~ SL2-3‧‧‧第二掃描線
SPX‧‧‧標準畫素
SPX-C、SPX-C1、SPX-C2、SPX-C3‧‧‧標準畫素行
SPX-R、SPX-R1、SPX-R2‧‧‧標準畫素列
SW‧‧‧選擇線
SW1‧‧‧第一選擇線
SW2‧‧‧第二選擇線
SW3‧‧‧第三選擇線
SWa、SW1a ~ SW3a‧‧‧第一部分
SWb、SW1b ~ SW3b‧‧‧第二部分
SWc、SW1c ~SW3c‧‧‧第三部分
T1、T2‧‧‧主動元件
T-B‧‧‧電晶體
T-Ba‧‧‧第一端
T-Bb‧‧‧第二端
T-Bc‧‧‧控制端
T-B1‧‧‧第一電晶體
T-B2‧‧‧第二電晶體
T-B3‧‧‧第三電晶體
TD1、TD2‧‧‧汲極
TG1、TG2‧‧‧閘極
TS1、TS2‧‧‧源極
W1、W2、W3、W4、W5、W6‧‧‧寬度
I、II、III、IV‧‧‧區域
圖1為本發明之第一實施例的顯示面板的正視示意圖。 圖2為圖1之顯示面板的局部區域I的放大示意圖。 圖3為圖1之顯示面板的局部區域II的放大示意圖。 圖4為圖1之顯示面板的局部區域III的放大示意圖。 圖5為本發明之第二實施例的顯示面板的放大示意圖。 圖6為本發明之第三實施例的顯示面板的放大示意圖。 圖7為圖6之顯示面板的局部區域IV的放大示意圖。 圖8為於時序上圖7之顯示面板的多條選擇線、多條資料線及多條掃描線的輸入訊號的示意圖。
10‧‧‧顯示面板
100‧‧‧第一基板
200‧‧‧第二基板
300‧‧‧周邊遮光圖案
300a‧‧‧非矩形邊緣
AA‧‧‧非矩形顯示區
AA1‧‧‧第一顯示區
AA2‧‧‧邊緣顯示區
CR‧‧‧行區域
D1‧‧‧第一方向
D2‧‧‧第二方向
DL1‧‧‧第一資料線
DL2‧‧‧第二資料線
EPX‧‧‧邊緣畫素
EPX-C‧‧‧邊緣畫素行
EPX-R‧‧‧邊緣畫素列
PA‧‧‧周邊區
PX‧‧‧畫素
RR‧‧‧列區域
S1‧‧‧第一間距
S2‧‧‧第二間距
S3‧‧‧第三間距
S4‧‧‧第四間距
SL1‧‧‧第一掃描線
SL2‧‧‧第二掃描線
SPX‧‧‧標準畫素
SPX-C‧‧‧標準畫素行
SPX-R‧‧‧標準畫素列
I、II、III‧‧‧區域

Claims (15)

  1. 一種顯示面板,具有一非矩形顯示區,包括:多條第一掃描線,定義該非矩形顯示區的多個列區域;多條第一資料線,與該些第一掃描線交錯設置,且定義該非矩形顯示區的多個行區域;多個畫素,每一該畫素具有一主動元件以及電性連接至該主動元件的一畫素電極,該些畫素包括:多個標準畫素,設置於該非矩形顯示區的一第一顯示區中,分別電性連接至對應的該第一掃描線及對應的該第一資料線,且排成多個標準畫素列及多個標準畫素行,其中該些標準畫素列分別設置於該些列區域,而該些標準畫素行分別設置於該些行區域;以及多個邊緣畫素,設置於該非矩形顯示區的一邊緣顯示區,該邊緣顯示區位於該第一顯示區周邊,且該些邊緣畫素排成多個邊緣畫素列及多個邊緣畫素行,其中每N個邊緣畫素列對應於該些標準畫素列之一且設置於同一該列區域,每M個邊緣畫素行對應於該些標準畫素行之一且設置於同一該行區域,N>1,M>1,且N及M為正整數;以及多條第二掃描線及多條第二資料線,交錯設置於該邊緣顯示區,且分別電性連接至該些邊緣畫素,其中設置於同一該列區域的該N個邊緣畫素列分別電性連接至依序排列的第n~(n+N-1)條第二掃描線,第n條第二掃描線與該第一掃描線之一連接,第n+1 條至第(n+N-1)條第二掃描線與該些第一掃描線結構上分離,n
    Figure 107133266-A0305-02-0029-5
    1,且n為正整數。
  2. 如申請專利範圍第1項所述的顯示面板,更包括:多條第二掃描線,位於該邊緣顯示區且分別電性連接至該些邊緣畫素,其中該些第一掃描線以一第一間距排列,該些第二掃描線以一第二間距排列,而該第二間距小於該第一間距。
  3. 如申請專利範圍第2項所述的顯示面板,更包括:多條第二資料線,與該些第二掃描線交錯設置於該邊緣顯示區,且電性連接至該些邊緣畫素,其中該些第一資料線以一第三間距排列,該些第二資料線以一第四間距排列,而該第四間距小於該第三間距。
  4. 如申請專利範圍第1項所述的顯示面板,其中該些第一掃描線在一第一方向上延伸,每一該邊緣畫素之該畫素電極在該第一方向上的寬度小於每一該標準畫素之該畫素電極在該第一方向上的寬度。
  5. 如申請專利範圍第1項所述的顯示面板,其中該些第一資料線在一第二方向上延伸,每一該邊緣畫素之該畫素電極在該第二方向上的寬度小於每一該標準畫素之該畫素電極在該第二方向上的寬度。
  6. 如申請專利範圍第1項所述的顯示面板,其中該些第一掃描線在一第一方向上延伸,該些標準畫素行包括在該第一方向上依序排列的一第一標準畫素行、一第二標準畫素行及一第三標 準畫素行,該第一標準畫素行、該第二標準畫素行及該第三標準畫素行分別用以顯示一第一顏色、一第二顏色及一第三顏色;該些第一資料線包括分別電性連接至該第一標準畫素行、該第二標準畫素行及該第三標準畫素行的第n條第一資料線、第(n+1)條第一資料線及第(n+2)條第一資料線,n
    Figure 107133266-A0305-02-0030-9
    1,且n為正整數;該些邊緣畫素行包括在該第一方向上依序排列的3m個邊緣畫素行,m
    Figure 107133266-A0305-02-0030-6
    2,且m為正整數;且該3m個邊緣畫素行的第(3q+1)個邊緣畫素行用以顯示該第一顏色,該3m個邊緣畫素行的第(3q+2)個邊緣畫素行用以顯示該第二顏色,該3m個邊緣畫素行的第(3q+3)個邊緣畫素行用以顯示該第三顏色,0
    Figure 107133266-A0305-02-0030-7
    q
    Figure 107133266-A0305-02-0030-8
    m-1,且q為整數。
  7. 如申請專利範圍第6項所述的顯示面板,更包括:多條第二資料線,位於該邊緣顯示區且分別電性連接至該些邊緣畫素行之該些邊緣畫素;該些第二資料線包括在該第一方向上依序排列的3m條第二資料線,該3m條第二資料線的第(3q+1)條第二資料線電性連接至第(3q+1)個邊緣畫素行,該3m條第二資料線的第(3q+2)條第二資料線電性連接至第(3q+2)個邊緣畫素行,該3m條第二資料線的第(3q+3)條第二資料線電性連接至第(3q+3)個邊緣畫素行;該3m條第二資料線的第1條第二資料線電性連接至該第n條第一資料線; 該3m條第二資料線的第2條第二資料線電性連接至該第(n+1)條第一資料線;該3m條第二資料線的第3m條第二資料線電性連接至該第(n+2)條第一資料線;且該3m條第二資料線之其餘的第二資料線與該些第一資料線結構上分離。
  8. 如申請專利範圍第6項所述的顯示面板,更包括:一第一連接線,實質上在該第一方向上延伸,且連接於該3m條第二資料線的該第2條第二資料線與該第(n+1)條第一資料線之間,其中各該邊緣畫素之該畫素電極的面積小於各該標準畫素之該畫素電極的面積,而該第一連接線的垂直投影位於該邊緣畫素之該畫素電極的垂直投影與該標準畫素之該畫素電極的垂直投影之間。
  9. 如申請專利範圍第6項所述的顯示面板,更包括:一第二連接線,實質上在該第一方向上延伸,且連接於該3m條第二資料線的該第3m條第二資料線與該第(n+2)條第一資料線之間,其中各該邊緣畫素之該畫素電極的面積小於各該標準畫素之該畫素電極的面積,而該第二連接線的垂直投影位於該邊緣畫素之該畫素電極的垂直投影與該標準畫素之該畫素電極的垂直投影之間。
  10. 如申請專利範圍第1項所述的顯示面板,更包括:一多工器,位於該非矩形顯示區以外,該多工器包括: 多個電晶體,每一該電晶體具有一第一端、一第二端及一控制端;以及多條選擇線,分別電性連接至該些電晶體的該些控制端;以及多條第二資料線,分別電性連接至設置於同一該行區域的該M個邊緣畫素行,其中該些電晶體的該些第一端分別電性連接至該些第二資料線,該些電晶體的該些第二端彼此電性連接。
  11. 如申請專利範圍第10項所述的顯示面板,其中該些選擇線包括:一第一部分,和該些第一掃描線延伸方向平行;一第二部分,和該些第一資料線延伸方向平行;以及一第三部分,和該些第一掃描線的延伸方向及該些第一資料線的延伸方向不平行,且連接於該第一部分與該第二部分之間。
  12. 如申請專利範圍第10項所述的顯示面板,其中該些標準畫素之一與該M個邊緣畫素行設置於同一該行區域,該些第一資料線之一電性連接至該標準畫素及該些第二資料線之一,而該顯示面板更包括:一第二掃描線,電性連接至該M個邊緣畫素行的M個邊緣畫素,其中該第二掃描線與該些第一掃描線沿著該些第一資料線的延伸方向排列,該第一掃描線電性連接至該標準畫素。
  13. 如申請專利範圍第1項所述的顯示面板,其中每一該標準畫素的該主動元件具有一第一通道,該第一通道之寬度W1 與該第一通道之長度L1的比例為
    Figure 107133266-A0305-02-0033-4
    ,每一該邊緣畫素的該主動 元件具有一第二通道,該第二通道之寬度W2與該第一通道之長 度L2的比例為
    Figure 107133266-A0305-02-0033-2
    ,而
    Figure 107133266-A0305-02-0033-3
  14. 如申請專利範圍第13項所述的顯示面板,其中
    Figure 107133266-A0305-02-0033-1
  15. 如申請專利範圍第1項所述的顯示面板,更包括:一周邊遮光圖案,定義該顯示面板的該非矩形顯示區,其中該些標準畫素未重疊於該周邊遮光圖案,該些邊緣畫素部分重疊於該周邊遮光圖案。
TW107133266A 2018-09-20 2018-09-20 顯示面板 TWI685695B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107133266A TWI685695B (zh) 2018-09-20 2018-09-20 顯示面板
CN201811444460.8A CN109389909A (zh) 2018-09-20 2018-11-29 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107133266A TWI685695B (zh) 2018-09-20 2018-09-20 顯示面板

Publications (2)

Publication Number Publication Date
TWI685695B true TWI685695B (zh) 2020-02-21
TW202013020A TW202013020A (zh) 2020-04-01

Family

ID=65430081

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107133266A TWI685695B (zh) 2018-09-20 2018-09-20 顯示面板

Country Status (2)

Country Link
CN (1) CN109389909A (zh)
TW (1) TWI685695B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109801583A (zh) * 2019-02-28 2019-05-24 南京中电熊猫平板显示科技有限公司 一种异形显示面板及显示装置
CN110459129A (zh) * 2019-06-26 2019-11-15 福建华佳彩有限公司 一种中尺寸显示屏显示的黑色矩阵补偿方法及存储设备
TWI714281B (zh) * 2019-09-26 2020-12-21 友達光電股份有限公司 顯示面板
CN111261029A (zh) * 2020-02-21 2020-06-09 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
US11030932B1 (en) 2020-03-23 2021-06-08 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display device
CN112016543B (zh) * 2020-07-24 2024-09-20 华为技术有限公司 一种文本识别网络、神经网络训练的方法以及相关设备
US20240315075A1 (en) * 2022-03-31 2024-09-19 Chongqing Boe Optoelectronics Technology Co., Ltd. Display panel and display device
WO2023206340A1 (zh) * 2022-04-29 2023-11-02 京东方科技集团股份有限公司 显示面板、显示装置及用于制备显示面板的方法
TWI791404B (zh) * 2022-05-18 2023-02-01 友達光電股份有限公司 顯示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW487894B (en) * 1999-06-10 2002-05-21 Matsuoka Yasushi Color filter for use in display apparatus
JP2008216356A (ja) * 2007-02-28 2008-09-18 Optrex Corp 液晶表示パネル
TW201715276A (zh) * 2015-10-16 2017-05-01 群創光電股份有限公司 顯示裝置
TWI623795B (zh) * 2017-03-17 2018-05-11 友達光電股份有限公司 遮光圖案

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5532481B2 (ja) * 2009-05-13 2014-06-25 Nltテクノロジー株式会社 カラー画像表示方式、カラーフィルタ基板、カラー画素アレイ基板、画像表示装置及び電子機器
CN102420224A (zh) * 2011-11-08 2012-04-18 友达光电股份有限公司 显示面板
TWI541572B (zh) * 2014-10-27 2016-07-11 群創光電股份有限公司 顯示面板
CN106297680A (zh) * 2015-05-13 2017-01-04 友达光电股份有限公司 显示面板
TWI557699B (zh) * 2015-08-06 2016-11-11 友達光電股份有限公司 顯示裝置
CN107179636B (zh) * 2017-05-26 2020-09-04 厦门天马微电子有限公司 一种显示面板及显示装置
CN107887418B (zh) * 2017-10-19 2021-10-22 武汉天马微电子有限公司 一种显示面板及显示装置
CN107731101B (zh) * 2017-10-30 2020-04-24 厦门天马微电子有限公司 显示面板和显示装置
CN107819023B (zh) * 2017-11-29 2020-09-25 武汉天马微电子有限公司 一种有机发光显示面板及显示装置
CN108538895A (zh) * 2018-04-26 2018-09-14 京东方科技集团股份有限公司 一种显示基板、显示基板的制作方法及显示装置
CN108493227B (zh) * 2018-05-14 2020-09-22 昆山国显光电有限公司 阵列基板、显示屏及显示装置
CN108519698B (zh) * 2018-05-18 2021-07-09 上海中航光电子有限公司 显示面板和显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW487894B (en) * 1999-06-10 2002-05-21 Matsuoka Yasushi Color filter for use in display apparatus
JP2008216356A (ja) * 2007-02-28 2008-09-18 Optrex Corp 液晶表示パネル
TW201715276A (zh) * 2015-10-16 2017-05-01 群創光電股份有限公司 顯示裝置
TWI623795B (zh) * 2017-03-17 2018-05-11 友達光電股份有限公司 遮光圖案

Also Published As

Publication number Publication date
TW202013020A (zh) 2020-04-01
CN109389909A (zh) 2019-02-26

Similar Documents

Publication Publication Date Title
TWI685695B (zh) 顯示面板
US10976845B2 (en) Array substrate, touch display panel and touch display device
US9536905B2 (en) Active matrix substrate and display device using same
US10725356B2 (en) Array substrate, display panel and display apparatus
US9960194B1 (en) Display device
US10890814B2 (en) Display having dummy sub-pixels with dummy color resists
US11531236B2 (en) Liquid crystal display
US20210028193A1 (en) Method for manufacturing display panel, display panel, and display device
TWI676837B (zh) 畫素陣列基板
US8223093B2 (en) Electro-optical device, electronic apparatus, and projection display
US20190302556A1 (en) Liquid crystal display device
CN104794999A (zh) 显示面板
US20200110496A1 (en) Touch display device
CN108376523B (zh) 一种显示面板和显示装置
TWI406074B (zh) 主動元件陣列基板
TW202032235A (zh) 顯示裝置
JP3830213B2 (ja) スイッチング素子を備えた基板及び液晶表示パネル並びにそれを用いた電子機器
JP7045794B2 (ja) 表示パネル
US11036104B2 (en) Liquid crystal display
US9134565B2 (en) Pixel unit and display panel having the same
WO2018205711A1 (zh) 像素结构、阵列基板和显示装置
US8659527B2 (en) Active device array substrate
KR20200007108A (ko) 액정 표시 장치
US8233121B2 (en) Display panel and color filter substrate
TWI754554B (zh) 畫素陣列基板