CN108493227B - 阵列基板、显示屏及显示装置 - Google Patents
阵列基板、显示屏及显示装置 Download PDFInfo
- Publication number
- CN108493227B CN108493227B CN201810458179.3A CN201810458179A CN108493227B CN 108493227 B CN108493227 B CN 108493227B CN 201810458179 A CN201810458179 A CN 201810458179A CN 108493227 B CN108493227 B CN 108493227B
- Authority
- CN
- China
- Prior art keywords
- display area
- sub
- pixel
- pixels
- special
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明涉及一种阵列基板、显示屏及显示装置,该阵列基板包括:基板,所述基板上对应的显示区域包括阵列排布的像素,所述显示区域划分为异形显示区和规则显示区;所述异形显示区中每一行像素对应的发光面积小于所述规则显示区中任一行像素对应的发光面积;多个第一像素,位于所述异形显示区;多个第二像素,位于所述规则显示区;所述异形显示区对应的第一像素密度大于所述规则显示区对应的第二像素密度以保持所述异形显示区与所述规则显示区分别对应的扫描信号线上的负载一致。从而解决了异形显示区与规则显示区中显示的图像亮度不均的技术问题。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种阵列基板、显示屏及显示装置。
背景技术
目前,常见的显示装置,例如显示器、电视机、手机、平板电脑等,其显示屏通常为规则的矩形。随着显示技术的发展,矩形的显示屏已经不能满足用户多样化的使用需求。因而,显示屏的形状越来越多样化。
通常,非矩形的显示屏称为异形显示屏。异形显示屏包括异形显示区域与正常显示区域。异形显示区域中的每行像素个数与正常显示区域的每行像素个数不同。
在传统技术中,显示面板中的驱动电路通过不同的扫描线控制对应行上的像素。然而,扫描线为对应行上的像素提供相同的扫描信号时,异形显示区域与正常显示区域因每行像素个数不同会导致扫描线上的负载不同,从而使显示的图像亮度不均,影响显示效果。
发明内容
基于此,有必要针对传统技术中异形显示区与规则显示区因像素数量不同而导致显示图像亮度不均的技术问题,提供一种阵列基板、显示屏及显示装置。
一种阵列基板,所述的阵列基板包括:基板,所述基板上对应的显示区域包括阵列排布的像素和连接每行所述像素的扫描信号线,所述显示区域包括异形显示区和规则显示区;所述异形显示区中每一行像素对应的发光面积小于所述规则显示区中任一行像素对应的发光面积;多个第一像素,位于所述异形显示区;多个第二像素,位于所述规则显示区;所述异形显示区对应的第一像素密度大于所述规则显示区对应的第二像素密度以保持所述异形显示区与所述非异形显示区分别对应的扫描信号线上的负载一致。
可选地,在前述阵列基板中,所述第一像素、所述第二像素分别包括至少一个第一子像素、至少一个第二子像素、至少一个第三子像素;所述异形显示区对应的所述第一子像素、所述第二子像素及所述第三子像素的开口面积分别小于所述规则显示区对应的所述第一子像素、所述第二子像素及所述第三子像素的开口面积。
可选地,在前述阵列基板中,在所述异形显示区至少两行上的像素数量不同,且每一行像素所对应的所述第一子像素、所述第二子像素及所述第三子像素的开口面积分别与所在行的像素数量呈负相关。
可选地,在前述阵列基板中,所述异形显示区包括至少一个子异形显示区,所述子异形显示区包括至少两行像素,且每一行的像素数量分别相同;在每个子异形显示区,所述第一子像素、所述第二子像素及所述第三子像素的开口面积分别与所在的所述子异形显示区中每一行的像素数量呈负相关。
可选地,在前述阵列基板中,所述第一子像素、所述第二子像素及所述第三子像素对应的开口形状均为三角形;或所述第一子像素、所述第二子像素及所述第三子像素对应的开口形状均为多边形或者圆角多边形,所述多边形至少具有四条边,所述圆角多边形至少具有四条边。
可选地,在前述阵列基板中,所述非显示区包括开槽区,所述开槽区与所述异形显示区邻接,所述异形显示区对应的第一像素密度与开槽区面积呈正相关。
可选地,在前述阵列基板中,在所述异形显示区内,所述扫描信号线贴合所述异形显示区的边缘集中弯曲走线,以补偿所述异形显示区的扫描信号线与所述规则显示区的扫描信号线之间的电阻负载差异。
可选地,在前述阵列基板中,所述异形显示区的扫描信号线包括多段子扫描信号线,所述多段子扫描信号线中至少一段所述子扫描信号线的宽度与所述规则显示区的扫描信号线的宽度不等。
一种显示屏,包括如上所述的阵列基板。
一种显示装置,包括如上所述的显示屏。
上述阵列基板、显示屏及显示装置,该阵列基板上对应的显示区域包括异形显示区和规则显示区,位于异形显示区的多个第一像素,位于规则显示区的多个第二像素,所述异形显示区对应的第一像素密度大于所述规则显示区对应的第二像素密度,以补偿异形显示区与规则显示区之间的负载差异,从而解决了异形显示区与规则显示区中显示的图像亮度不均的技术问题,改善了显示效果。
附图说明
图1为本申请一个实施例中阵列基板的结构示意图;
图2为本申请一个实施例中第一像素的子像素排列方式示意图;
图3为本申请一个实施例中第一像素的子像素排列方式示意图;
图4为本申请一个实施例中第一像素的子像素开口示意图;
图5为本申请一个实施例中的多个子异形显示区的结构示意图;
图6为本申请一个实施例中第一像素的子像素开口示意图;
图7为本申请一个实施例中的异形显示区中扫描信号线的示意图;
图8为本申请一个实施例中显示装置的示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似改进,因此本发明不受下面公开的具体实施例的限制。
在一个实施例中,请参见图1,本申请提供一种阵列基板,该阵列基板包括基板,该基板上对应的显示区域包括阵列排布的像素140和连接每行像素140的扫描信号线,显示区域可以包括异形显示区120和规则显示区130,异形显示区120每行像素对应的发光面积小于规则显示区130中任一行像素对应的发光面积。可以理解的是,规则显示区中的各行像素数量相等,规则显示区中的各行像素对应的发光面积也相等,规则显示区一般是规则区域,例如,规则显示区的形状为矩形。规则显示区每行像素数量一般相等即扫描信号线上连接的负载基本一致,则经有机发光二极管的驱动电流相等,又发光亮度与驱动电流有关,那么规则显示区的发光亮度是均一的。
在传统技术中,驱动器在驱动异形显示区每行上的像素及规则显示区每行上的像素时,由于异形显示区120每一行的像素数量均小于规则显示区130任一行的像素数量,即异形显示区120中每根扫描信号线上连接的负载小于规则显示区130中每根扫描信号线上连接的负载,从而流经异形显示区120和规则显示区130分别对应的有机发光二极管的驱动电流不等,最终导致异形显示区120与规则显示区130的显示亮度不均一。
其中,在阵列基板还包括非显示区域110,非显示区域110围绕显示区设置。像素指的是显示区中的发光单元。像素密度指的是显示区内单位面积上对应的像素数量。请继续参见图1,异形显示区120设置有多个第一像素140,规则显示区130设置有多个第二像素150,且异形显示区120对应的第一像素密度大于规则显示区130对应的第二像素密度以保持异形显示区120与规则显示区130分别对应的扫描信号线上的负载一致。
在本实施例中,改变异形显示区对应的第一像素密度以增大每行像素数量,保持规则显示区内像素密度不变即每行像素数量不变,相对地增大异形区域内每根扫描信号线的负载,即补偿了异形显示区中电阻和电容负载,使得异形显示区内每根扫描信号线的负载和规则显示区内每根扫描信号线的负载一致,从而流经有机发光二极管的驱动电流相等。那么通过增大第一像素密度可以改善屏幕显示效果不均问题。
在一个实施例中,第一像素、第二像素分别包括至少一个第一子像素、至少一个第二子像素、至少一个第三子像素;异形显示区对应的第一子像素、第二子像素及第三子像素的开口面积分别小于规则显示区对应的第一子像素、第二子像素及第三子像素的开口面积。
其中,像素指的是显示区中的发光单元。第一像素、第二像素可以由至少一个第一子像素、至少一个第二子像素、至少一个第三子像素组成,第一子像素、第二子像素、第三子像素可以为绿色(G)子像素、蓝色(B)子像素、红色(R)子像素三色子像素中的任意一种,且第一子像素、第二子像素、第三子像素颜色不同。示例性地,请参见图2,第一像素可以包括1个红色子像素R、2个绿色子像素G和1个蓝色子像素B,其中,红色子像素R和蓝色子像素B位于一对共边三角形的两个端点,其连线形成共边三角形的公共边,2个绿色子像素则分别位于该共边三角形的另外两个顶点,从而形成由两个发光单元组成的一对共边三角形。示例性地,请参见图3,第一像素还可以呈共顶点的一对三角形的形状分布。第一像素可以包括1个红色子像素R、2个绿色子像素G和2个蓝色子像素B,其中,红色子像素R位于一对三角形的公共顶点,2个绿色子像素G和2个蓝色子像素B中的1个绿色子像素G和1个蓝色子像素B则分别位于其中一个三角形的另外两个顶点,另1个绿色子像素G和蓝色子像素B则分别位于另一个三角形的两个顶点。
具体地,请参见图4,开口面积指的是单个子像素410对应的开口420处发光材料与像素电极通电而发光的面积。每个子像素410对应的开口面积可以相等,也可以不等。异形显示区对应的发光面积近似等于像素数量与单个子像素的开口面积的乘积的至少三倍。为了保持异形显示区对应的发光面积不变,在改变异形显示区像素密度后,可以进一步地改变异形显示区中单个子像素的开口面积。在异形显示区像素数量与单个子像素的开口面积的关系为:
像素数量A为像素密度改变前的异形显示区中的像素数量,像素数量B为像素密度改变后的异形显示区中的像素数量,单个子像素的开口面积A为像素密度改变前的异形显示区中的单个子像素的通电面积,单个子像素的开口面积B为像素密度改变后的异形显示区中的单个子像素的通电面积。可以理解的是,单个子像素的开口面积就是单个子像素的通电面积,发光面积指的是显示区中像素发光而对应的面积。单个像素至少一个R子像素、至少一个G子像素、至少一个B子像素,假设单个像素包括N个子像素(N大于等于3),单个像素的发光面积等于单个子像素的开口面积与N的乘积。那么,当任一显示区的像素数量等于M时,则该显示区对应的发光面积等于像素数量M、单个子像素的开口面积及N的乘积。
具体地,增大异形显示区中的像素密度,适应性地缩小异形显示区内每个子像素的开口面积。使得异形显示区对应的第一子像素的开口面积小于规则显示区对应的第一子像素的开口面积,异形显示区对应的第二子像素的开口面积小于规则显示区对应的第二子像素开口面积,异形显示区对应的第三子像素的开口面积小于规则显示区对应的第三子像素开口面积。可以理解的是,改变异形显示区中的像素密度,适应性地调节异形显示区内每个子像素的开口面积,使得像素密度改变前后的异形显示区对应的发光面积保持不变。
在本实施例中,改变异形显示区120对应的第一像素密度并合理的配置异形显示区内每个子像素的开口面积,缩小异形显示区内每个子像素的发光材料的通电面积,并通过保持规则显示区内像素密度及每个子像素的开口面积不变。如此,不仅使得异形显示区内每行像素连接的扫描信号线的负载和规则显示区内每行像素连接的扫描信号线的负载一致,而且保证异形显示区内总的发光面积不变。从而解决了异形显示区与规则显示区中因负载不同所导致的显示的图像亮度不均的技术问题,提升亮度均一性。
在一个实施例中,在异形显示区至少两行上的像素数量不同,且每一行像素所对应的第一子像素、第二子像素及第三子像素的开口面积分别与所在行的像素数量呈负相关。
其中,在异形显示区具有多行像素,且至少两行上的像素数量不同。当异形显示区的每行上的像素数量减少时,为了使得异形显示区与规则显示区的显示效果一致,在异形显示每一行像素所对应的第一子像素、第二子像素及第三子像素的开口面积均适应性地增大。具体地,当异形显示区的每行上的像素数量减少时,在异形显示区每一行像素所对应的第一子像素、第二子像素及第三子像素的开口面积随所在行的像素数量的减少而增加。当异形显示区的每行上的像素数量增加时,在异形显示区每一行像素所对应的第一子像素、第二子像素及第三子像素的开口面积随所在行的像素数量的增加而减小。通常情况下,驱动器是逐行驱动显示区的像素。然而,根据实际情况,驱动器可以逐列驱动显示区的像素。驱动器在驱动异形显示区每列上的像素时,驱动器的负载与异形显示区每列上的像素数量相关。当异形显示区的每列上像素数量减少时,在异形显示区每一行像素所对应的第一子像素的开口面积可以在行方向上随着增加。在本实施例中,可以根据异形显示区中每行上的像素数量精确地设计每一行像素所对应的第一子像素的开口面积,解决异形显示区与规则显示区的显示不均匀性的技术问题。
在一个实施例中,异形显示区包括至少一个子异形显示区,子异形显示区包括至少两行像素,且每一行的像素数量分别相同,在每个子异形显示区,第一子像素、第二子像素及第三子像素的开口面积分别与所在的子异形显示区中每一行的像素数量呈负相关。
其中,异形显示区可以包括一个子异形显示区,异形显示区可以包括多个子异形显示区,请参见图5,异形显示区包括第一子异形显示区510、第二子异形显示区520、第三子异形显示区530、第四子异形显示区540,每个子异形显示区的对应的每行像素数量可以不相等。以第一子异形显示区510为例进行说明,第一子异形显示区510包括至少一行像素,且第一子异形显示区510对应的多行像素的数量是近似相等的。在本实施例中,以第一子像素为例进行说明,在每个子异形显示区第一子像素的开口面积与所在的子异形显示区的每一行像素数量呈负相关。即第一子像素的开口面积随着所在的子异形显示区的每行像素数量的增加而减小,随所在的子异形显示区的每行像素数量的减少而增加。比如,第一子异形显示区510的每行像素数量小于第三子异形显示区530的每行像素数量,则第一子异形显示区510对应的第一子像素的开口面积大于第三子异形显示区530对应的第一子像素的开口面积。在此不再赘述第二子像素及第三子像素的开口面积与所在的子异形显示区的每一行像素数量呈负相关。
本实施例中,通过将异形显示区划分为不同的子异形显示区,子异形显示区中每行的像素数量看作近似相等,针对该子异形显示区设计第一子像素的开口面积,子异形显示区中每行像素对应的第一子像素的开口面积是相同,这样可以使得版图布局简洁,并减少工艺上的复杂性。同时,像素数量较少的子异形显示区对应的第一子像素的开口面积比较大,相应的增大发光面积。那么,在增加异形显示区像素密度的基础上,进一步设计每个子异形显示区对应的第一子像素的开口面积可以解决因为异形显示区的像素数量较少引起的显示不均匀的技术问题,改善了显示效果。
在一个实施例中,第一子像素、第二子像素及第三子像素对应的开口形状均为三角形;或第一子像素、第二子像素及第三子像素对应的开口形状均为多边形或者圆角多边形,多边形至少具有四条边,圆角多边形至少具有四条边。其中,请参见图6,开口610位于子像素410中,用于暴露像素电极。具体地,设置第一子像素、第二子像素及第三子像素的开口610的形状,开口形状可以是三角形,也可以是边数大于等于4的多边形或者圆角多边形开口形状可以是四边形,比如矩形或者圆角矩形,开口形状也可以是五边形,开口形状还可以是六边形。在本实施中,开口形状可以决定设计留有的余量,通过将开口形状设置为多边形,可以增大余量,从而提高生产良率。
在一个实施例中,基板包括非显示区,非显示区包括开槽区,开槽区与异形显示区邻接,异形显示区对应的第一像素密度与开槽区面积呈正相关。
其中,阵列基板的非显示区设置有安装槽,安装槽的开口方向可以位于行方向上,也可以位于列方向上,本申请对安装槽的开口方向及具体位置不作限定。安装槽的形状可以是U型槽,也可以是弧形,还可以是圆形等。安装槽内用于放置摄像头、听筒、指纹识别元件、虹膜识别元件等传感器,开槽区指的是安装槽在阵列基板上对应的区域。安装槽导致了异形显示区的产生,开槽区与异形显示区邻接。具体地,当开槽区面积较大,异形显示区的面积越小,异形显示区中的像素密度相应的增大,以适应地设置异形显示区的像素数量。当开槽区面积较小,异形显示区的面积越大,在异形显示区中的像素密度大于规则显示区中的像素密度的前提下,异形显示区中的像素密度适应性地减小,以适应性地设置异形显示区的像素数量。
在本实施例中,通过根据开槽区的面积设置异形显示区的像素密度以增大异形显示区的负载,保证异形显示区与规则显示区分别对应的负载一致。
在一个实施例中,阵列基板还包括扫描信号线S1至Sn,用于为第一像素传递扫描信号;扫描信号线S1布置于异形显示区120内,贴合异形显示区120的边缘集中弯曲走线,以补偿异形显示区120的扫描信号线与规则显示区130的扫描信号线之间的电阻负载差异。
进一步地,异形显示区130的扫描信号线S1包括多段子扫描信号线,多段子扫描信号线中至少一段子扫描信号线的宽度与规则显示区的扫描信号线的宽度不等。其中,扫描信号线的宽度与扫描信号线上的电阻有关,通过改变异形显示区130的扫描信号线S1的宽度,相应地改变扫描信号线上的电阻,更加准确地实现了异形显示区扫描信号线上电阻较规则显示区的电阻补偿。
示例性地,请参见图7,安装槽710是U型槽,安装槽710位于非显示区。安装槽710包括底边713和分布于底边713两侧的侧边711及侧边712。异形显示区120对应的扫描信号线S1沿着底边713、侧边711及侧边712布线。具体地,异形显示区中的扫描信号线包括第一子扫描信号线721、沿着侧边711的第二子扫描信号线722、沿着底边713的第三子扫描信号线723、沿着侧边712的第四子扫描信号线724及第五子扫描信号线725。在本实施例中,第一子扫描信号线721和第五子扫描信号线725的宽度可以等于规则显示区130的扫描信号线Sn的宽度。若扫描信号线Sn的宽度较大,则第一子扫描信号线721和第五子扫描信号线725的宽度较大,减小了扫描信号线上的电阻,可以通过调节第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724的宽度实现电阻的精确补偿,比如减小第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724的宽度,相应地增大异形区扫描信号线上的电阻。另外,第一子扫描信号线721和第五子扫描信号线725的部分区段的宽度可以不等于规则显示区130的扫描信号线Sn的宽度,那么,可以调节第一子扫描信号线721、第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724及第五子扫描信号线725的宽度,比如,可以减小第一子扫描信号线721、第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724及第五子扫描信号线725中至少一条扫描信号线的宽度。
在本实施例中,异形显示区中的扫描信号线沿着安装槽边缘布线,增大了异形显示区中扫描信号线的长度,增大了扫描信号线电阻,解决了由于异形显示区像素数量少引起的电阻不均衡的问题,实现对异形显示区中电阻的准确补偿。
在一个实施例中,本申请提供一种显示屏,该显示屏包括上述任一实施例中的阵列基板。在本发明实施例中,显示屏的形状可以为包括圆形、椭圆形、多边形以及包括圆弧的图形中的至少一种的封闭图形。例如带R角、安装槽或切口(notch)或圆形的显示屏。在本实施例中,通过增大异形显示区中的像素密度进行补偿,保证异形显示区与规则显示区分别对应的负载一致。
在一个实施例中,本申请提供一种显示装置800,请参见图8,显示装置800包括如上述实施例中的显示屏810。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种阵列基板,其特征在于,所述的阵列基板包括:
基板,所述基板上对应的显示区域包括阵列排布的像素和连接每行所述像素的扫描信号线,所述显示区域包括异形显示区和规则显示区;所述异形显示区中每一行像素对应的发光面积小于所述规则显示区中任一行像素对应的发光面积;
多个第一像素,位于所述异形显示区;
多个第二像素,位于所述规则显示区;
所述异形显示区对应的第一像素密度大于所述规则显示区对应的第二像素密度以保持所述异形显示区与所述规则显示区分别对应的每根所述扫描信号线上的负载一致。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一像素、所述第二像素分别包括至少一个第一子像素、至少一个第二子像素和至少一个第三子像素;
所述异形显示区对应的所述第一子像素、所述第二子像素及所述第三子像素的开口面积分别小于所述规则显示区对应的所述第一子像素、所述第二子像素及所述第三子像素的开口面积。
3.根据权利要求2所述的阵列基板,其特征在于,在所述异形显示区至少两行上的像素数量不同,且每一行像素所对应的所述第一子像素、所述第二子像素及所述第三子像素的开口面积分别与所在行的像素数量呈负相关。
4.根据权利要求2所述的阵列基板,其特征在于,所述异形显示区包括至少一个子异形显示区,所述子异形显示区包括至少两行像素,且每一行的像素数量分别相同;
在每个子异形显示区,所述第一子像素、所述第二子像素及所述第三子像素的开口面积分别与所在的所述子异形显示区中每一行的像素数量呈负相关。
5.根据权利要求2所述的阵列基板,其特征在于,所述第一子像素、所述第二子像素及所述第三子像素对应的开口形状均为三角形;或
所述第一子像素、所述第二子像素及所述第三子像素对应的开口形状均为多边形或者圆角多边形,所述多边形至少具有四条边,所述圆角多边形至少具有四条边。
6.根据权利要求1至5任一所述的阵列基板,其特征在于,所述基板包括非显示区,所述非显示区包括开槽区,所述开槽区与所述异形显示区邻接,所述异形显示区对应的第一像素密度与开槽区面积呈正相关。
7.根据权利要求1至5任一所述的阵列基板,其特征在于,在所述异形显示区,所述扫描信号线贴合所述异形显示区的边缘集中弯曲走线,以补偿所述异形显示区的扫描信号线与所述规则显示区的扫描信号线之间的电阻负载差异。
8.根据权利要求7所述的阵列基板,其特征在于,所述异形显示区的扫描信号线包括多段子扫描信号线,所述多段子扫描信号线中至少一段所述子扫描信号线的宽度与所述规则显示区的扫描信号线的宽度不等。
9.一种显示屏,其特征在于,包括如权利要求1-8中任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9中所述的显示屏。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810458179.3A CN108493227B (zh) | 2018-05-14 | 2018-05-14 | 阵列基板、显示屏及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810458179.3A CN108493227B (zh) | 2018-05-14 | 2018-05-14 | 阵列基板、显示屏及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108493227A CN108493227A (zh) | 2018-09-04 |
CN108493227B true CN108493227B (zh) | 2020-09-22 |
Family
ID=63353848
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810458179.3A Active CN108493227B (zh) | 2018-05-14 | 2018-05-14 | 阵列基板、显示屏及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108493227B (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI685695B (zh) * | 2018-09-20 | 2020-02-21 | 友達光電股份有限公司 | 顯示面板 |
CN109377882B (zh) | 2018-11-29 | 2020-04-10 | 武汉华星光电技术有限公司 | 一种柔性显示面板 |
CN109585519B (zh) * | 2018-12-19 | 2020-11-03 | 上海天马微电子有限公司 | 一种显示面板和显示装置 |
CN109459901B (zh) * | 2018-12-25 | 2021-07-23 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
CN110767702B (zh) * | 2018-12-28 | 2022-04-05 | 云谷(固安)科技有限公司 | 显示装置及其显示面板、oled阵列基板 |
KR20240015730A (ko) * | 2019-01-24 | 2024-02-05 | 보에 테크놀로지 그룹 컴퍼니 리미티드 | 픽셀 배열 구조, 디스플레이 패널 및 디스플레이 장치 |
CN110767707B (zh) * | 2019-01-31 | 2022-04-05 | 昆山国显光电有限公司 | 显示面板和显示装置 |
CN109697955B (zh) * | 2019-03-07 | 2023-10-13 | 武汉天马微电子有限公司 | 一种显示面板的亮度补偿方法 |
CN110323257B (zh) * | 2019-04-12 | 2021-05-14 | 武汉天马微电子有限公司 | 阵列基板、显示面板及显示装置 |
CN110459129A (zh) * | 2019-06-26 | 2019-11-15 | 福建华佳彩有限公司 | 一种中尺寸显示屏显示的黑色矩阵补偿方法及存储设备 |
CN110288943B (zh) * | 2019-07-08 | 2020-10-16 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN110364109A (zh) * | 2019-07-29 | 2019-10-22 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
KR20210052623A (ko) * | 2019-10-29 | 2021-05-11 | 삼성디스플레이 주식회사 | 표시 장치 |
CN111243524A (zh) | 2020-02-17 | 2020-06-05 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法和显示装置 |
CN111261029A (zh) * | 2020-02-21 | 2020-06-09 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
US11030932B1 (en) | 2020-03-23 | 2021-06-08 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and display device |
CN113994419B (zh) * | 2020-05-27 | 2023-05-30 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
CN112802406A (zh) * | 2021-02-02 | 2021-05-14 | 大连集思特科技有限公司 | 一种异形柔性led透明显示屏控制系统 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107134473A (zh) * | 2016-02-29 | 2017-09-05 | 三星显示有限公司 | 显示装置 |
CN107610636A (zh) * | 2017-10-30 | 2018-01-19 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
-
2018
- 2018-05-14 CN CN201810458179.3A patent/CN108493227B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107134473A (zh) * | 2016-02-29 | 2017-09-05 | 三星显示有限公司 | 显示装置 |
CN107610636A (zh) * | 2017-10-30 | 2018-01-19 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN108493227A (zh) | 2018-09-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108493227B (zh) | 阵列基板、显示屏及显示装置 | |
CN110379836B (zh) | 显示面板及显示装置 | |
JP7511710B2 (ja) | 表示基板、その駆動方法、表示装置及び高精度メタルマスク | |
US10522101B2 (en) | Display substrate, display panel and display device | |
CN110275358B (zh) | 一种显示面板及显示装置 | |
US9543285B2 (en) | Display panel | |
US10885827B2 (en) | Display panel for effectively dispersing specific sub-pixels | |
CN110364558B (zh) | 像素排布结构及显示面板 | |
US11205367B2 (en) | Display panel with adaptive sub-pixel arrangement | |
KR20200078687A (ko) | 표시 기판, 그 구동 방법, 표시 장치 및 고정밀 메탈 마스크 | |
US9997560B2 (en) | Display substrate, method for fabricating the same and display device | |
CN107621716B (zh) | 一种像素结构、其驱动方法、显示面板及显示装置 | |
US20070109468A1 (en) | Systems with reduced color lines at edges of associated display devices | |
US10312294B2 (en) | Display substrate, display panel and display apparatus | |
CN107608560B (zh) | 一种触控显示面板及显示装置 | |
CN110603578B (zh) | 显示设备的全面板显示器 | |
US20160027374A1 (en) | Array substrate, its driving method, and display device | |
WO2019084932A1 (zh) | 像素阵列、显示面板及电子装置 | |
CN108333843B (zh) | 双栅线阵列基板以及显示装置 | |
WO2022001516A1 (zh) | 显示面板以及显示装置 | |
CN106782097B (zh) | 一种显示基板、显示面板以及显示装置 | |
US20160307486A1 (en) | Pixel structure, display substrate and display device | |
US20170069287A1 (en) | Pixel structure, array substrate and method for controlling the same, and display device | |
US9864245B2 (en) | Pixel structure | |
US10157560B2 (en) | Display panel and display driver |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |