TWI684089B - 電壓調整電路 - Google Patents
電壓調整電路 Download PDFInfo
- Publication number
- TWI684089B TWI684089B TW108114838A TW108114838A TWI684089B TW I684089 B TWI684089 B TW I684089B TW 108114838 A TW108114838 A TW 108114838A TW 108114838 A TW108114838 A TW 108114838A TW I684089 B TWI684089 B TW I684089B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- transistor
- terminal
- control signal
- input voltage
- Prior art date
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
一種電壓調整電路,適於提供輸出電壓給核心電路。此電壓調整電路包括接墊、下拉單元、第一控制單元、第二控制單元與電壓調整電路。接墊接收並提供輸入電壓。下拉單元依據輸入電壓,產生下拉電壓。第一控制單元依據輸入電壓與下拉電壓,產生第一控制信號。第二控制單元依據輸入電壓與第一控制信號,產生第二控制信號。電壓調整單元依據第一控制信號與第二控制信號,對輸入電壓進行調整,以產生輸出電壓。
Description
本發明關於一種調整電路,特別是關於一種電壓調整電路。
隨著科技的進步,電子裝置的種類及功能愈來愈多。一般而言,電子裝置內部具有許多積體電路。每一積體電路可能接收許多操作電壓,其中該等操作電壓均不相同。
然而,當某一輸入電壓超過積體電路所需的操作電壓時,如果積體電路使用了該輸入電壓,則積體電路很容易產生誤動作或損害的情況。因此,上述架構的設計上仍有改善的空間。
本發明提供一種電壓調整電路,藉以避免提供不適合的輸出電壓給核心電,使得核心電路產生誤動作或損害的情況,以增加電路操作上的安全性及穩定性。
本發明提供一種電壓調整電路,適於提供輸出電壓給核心電路。此電壓調整電路包括接墊、下拉單元、第一控制單元、第二控制單元與電壓調整電路。接墊接收並提供輸入電壓。下拉單元耦接接墊,接收輸入電壓,並依據輸入電壓,產生下拉電壓。第一控制單元耦接接墊與下拉單元,接收輸入電壓與下拉電壓,並依據輸入電壓與下拉電壓,產生第一控制信號。第二控制單元耦接接墊與第一控制電路,接收輸入電壓與第一控制信號,並依據輸入電壓與第一控制信號,產生第二控制信號。電壓調整單元耦接接墊、第一控制單元與第二控制單元,接收輸入電壓、第一控制信號與第二控制信號,並依據第一控制信號與第二控制信號,對輸入電壓進行調整,以產生輸出電壓。
本發明所揭露之電壓調整電路,透過下拉單元依據輸入電壓,產生下拉電壓,第一控制單元依據輸入電壓與下拉電壓,產生第一控制信號,第二控制單元依據輸入電壓與第一控制信號,產生第二控制信號,且電壓調整單元依據第一控制信號與第二控制信號,對輸入電壓進行調整,以產生輸出電壓。如此一來,可以避免電壓調整電路提供不適合的輸出電壓給核心電,使得核心電路產生誤動作或損害的情況,以增加電路操作上的安全性及穩定性。
在以下所列舉的各實施例中,將以相同的標號代表相同或相似的元件或組件。
第1圖為依據本發明之一實施例之電壓調整電路的示意圖。請參考第1圖,本實施例之電壓調整電路100適於提供輸出電壓VOUT給核心電路160,使得核心電路160可取得所需的工作電壓,以維持正常運作。
電壓調整電路100包括接墊110、下拉單元120、第一控制單元130、第二控制單元140與電壓調整單元150。接墊110接收並提供輸入電壓VIN。下拉單元120耦接接墊110,接收輸入電壓VIN,並依據輸入電壓VIN,產生下拉電壓VD。
第一控制單元130耦接接墊110與下拉單元120,接收輸入電壓VIN與下拉電壓VD,並依據輸入電壓VIN與下拉電壓VD,產生第一控制信號CS1。第二控制單元140耦接接墊110與第一控制電路130,接收輸入電壓VIN與第一控制信號CS1,並依據輸入電壓VIN與第一控制信號CS1,產生第二控制信號CS2。
電壓調整單元150耦接接墊110、第一控制單元130與第二控制單元140,接收輸入電壓VIN、第一控制信號CS1與第二控制信號CS2,並依據第一控制信號CS1與第二控制信號CS2,對輸入電壓VIN進行調整,以產生輸出電壓VOUT。
當輸入電壓VIN小於或等於預設值時,第一控制單元130與第二控制單元140分別調整第一控制信號CS1與第二控制信號CS2的電壓準位,使電壓調整單元150維持輸入電壓VIN的電壓準位,以產生輸出電壓VOUT。其中,前述預設值例如為核心電路160所需的工作電壓,且預設值例如為1.8V。
也就是說,當輸入電壓VIN小於或等於預設值(例如1.8V)時,表示輸入電壓VIN可以供應給核心電路160,第一控制單元130與第二控制單元140便會調整第一控制信號CS1與第二控制信號CS2的電壓準位。接著,電壓調整單元150會依據第一控制信號CS1與第二控制信號CS2的電壓準位,維持輸入電壓VIN的電壓準位,以產生與輸入電壓VIN的電壓準位相同的輸出電壓VOUT,並將此輸出電壓提供給核心電路160。
另外,當輸入電壓VIN大於預設值時,第一控制單元130與第二控制單元140分別調整第一控制信號CS1與第二控制信號CS2的電壓準位,使電壓調整單元150調降輸入電壓的電壓準位,以產生輸出電壓VOUT。
也就是說,當輸入電壓VIN大於預設值(例如1.8V)時,表示輸入電壓VIN大於核心電路160所需的工作電壓,第一控制單元130與第二控制單元140會調整第一控制信號CS1與第二控制信號CS2的電壓準位。接著,電壓調整單元150會依據第一控制信號CS1與第二控制信號CS2的電壓準位,調降輸入電壓VIN所提供的電壓準位,例如將輸入電壓VIN所提供的電壓準位調降至與預設值相同,以產生與預設值相同的輸出電壓VOUT,並將此輸出電壓VOUT提供給核心電路160。
由此可知,當輸入電壓VIN小於或等於預設值時,電壓調整電路100直接將輸入電壓VIN作為輸出電壓VOUT,並將此輸出電壓VOUT提供給核心電路160。當輸入電壓VIN大於預設值時,電壓調整電路100調降輸入電壓VIN所提供的電壓準位,且將調降後之電壓準位作為輸出電壓VOUT並將此輸出電壓VOUT提供給核心電路160。如此一來,可以避免電壓調整電路100提供不適合的輸出電壓VOUT給核心電路160,使得核心電路160產生誤動作或損害的情況,以增加電路操作上的安全性及穩定性。
第2圖為依據本發明之一實施例之電壓調整電路的詳細電路示意圖。請參考第2圖,下拉單元120包括反相器210與電晶體N1。反相器210具有輸入端與輸出端。反相器210的輸入端耦接接墊110,以接收輸入電壓VIN。反相器210的輸出端產生反相信號。
電晶體N1具有第一端、第二端、第三端與第四端。電晶體N1的第一端耦接反相器210的輸出端,電晶體N1的第二端產生下拉電壓VD,電晶體N1的第三端與第四端接收第一電壓V1。其中,第一電壓V1例如為接地電壓GND。
進一步來說,反相器210包括電晶體P1與電晶體N2。電晶體P1具有第一端、第二端、第三端與第四端。電晶體P1的第一端作為反相器210的輸入端,以接收輸入電壓VIN。電晶體P1的第二端作為反相器210的輸出端,以產生反向信號。電晶體P1的第三端與第四端接收第二電壓V2。其中,第二電壓V2可以是工作電壓,例如為1.8V。
電晶體N2具有第一端、第二端、第三端與第四端。電晶體N2的第一端耦接電晶體P1的第一端,電晶體N2的第二端耦接電晶體P1的第二端,電晶體N2的第三端與第四端接收第一電壓V1(即接地電壓GND)。
在本實施例中,前述電晶體N1與N2例如為N型電晶體。並且,電晶體N1與N2的第一端例如為N型電晶體的閘極端(Gate),電晶體N1與N2的第二端例如為N型電晶體的汲極端(Drain),電晶體N1與N2的第三端例如為N型電晶體的源極端(Source),電晶體N1與N2的第四端例如N型電晶體的基極端(Base)。
另外,前述電晶體P1例如為P型電晶體。並且,電晶體P1的第一端例如為P型電晶體的閘極端,電晶體P1的第二端例如為P型電晶體的汲極端,電晶體P1的第三端例如為P型電晶體的源極端,電晶體P1的第四端例如P型電晶體的基極端。
第一控制單元130包括電晶體N3、電晶體N4、電晶體N5與電晶體P2。電晶體N3具有第一端、第二端、第三端與第四端。電晶體N3的第一端接收第二電壓V2(即工作電壓1.8V),電晶體N3的第二端耦接接墊110,電晶體N3的第四端接收第一電壓V1(即接地電壓GND)。
電晶體N4具有第一端、第二端、第三端與第四端。電晶體N4的第一端與第二端耦接電晶體N3的第三端,電晶體N4的第三端產生第一控制信號CS1,電晶體N4的第四端接收第一電壓V1(即接地電壓GND)。
電晶體N5具有第一端、第二端、第三端與第四端。電晶體N5的第一端接收第二電壓V2(即工作電壓1.8V),電晶體N5的第二端耦接電晶體N4的第三端,電晶體N5的第三端耦接下拉單元120,以接收下拉電壓VD,電晶體N5的第四端接收第一電壓V1(即接地電壓GND)。
電晶體P2具有第一端、第二端、第三端與第四端。電晶體P2的第一端接收第二電壓V2(即工作電壓1.8V),電晶體P2的第二端耦接電晶體N5的第二端,電晶體P2的第三端耦接接墊110,電晶體P2的第四端接收第二控制信號CS2。
在本實施例中,前述電晶體N3、N4與N5例如為N型電晶體。並且,電晶體N3、N4與N5的第一端例如為N型電晶體的閘極端,電晶體N3、N4與N5的第二端例如為N型電晶體的汲極端,電晶體N3、N4與N5的第三端例如為N型電晶體的源極端,電晶體N3、N5與N5的第四端例如N型電晶體的基極端。
另外,前述電晶體P2例如為P型電晶體。並且,電晶體P2的第一端例如為P型電晶體的閘極端,電晶體P2的第二端例如為P型電晶體的汲極端,電晶體P2的第三端例如為P型電晶體的源極端,電晶體P2的第四端例如P型電晶體的基極端。
第二控制單元140包括電晶體P3與電晶體P4。電晶體P3具有第一端、第二端、第三端與第四端。電晶體P3的第一端接收第一控制信號CS1,電晶體P3的第二端與第四端耦接,並產生第二控制信號CS2,電晶體P3的第三端接收第二電壓V2(即工作電壓1.8V)。
電晶體P4具有第一端、第二端、第三端與第四端。電晶體P4的第一端接收第二電壓V2(即工作電壓1.8V),電晶體P4的第二端與第四端耦接電晶體P3的第二端,電晶體P4的第三端耦接接墊110。
在本實施例中,前述電晶體P3與P4例如為P型電晶體。並且,電晶體P3與P4的第一端例如為P型電晶體的閘極端,電晶體P3與P4的第二端例如為P型電晶體的汲極端,電晶體P3與P4
的第三端例如為P型電晶體的源極端,電晶體P3與P4的第四端例如P型電晶體的基極端。
電壓調整單元150包括電晶體P5與電晶體N6。電晶體P5具有第一端、第二端、第三端與第四端。電晶體P5的第一端接收第一控制信號CS1,電晶體P5的第二端產生輸出電壓VOUT,電晶體P5的第三端耦接接墊110,以接收輸入電壓VIN,電晶體P5的第四端接收第二控制信號CS2。
電晶體N6具有第一端、第二端、第三端與第四端。電晶體N6的第一端接收第二控制信號CS2,電晶體N6的第二端耦接電晶體P5的第二端,電晶體N6的第三端耦接電晶體P5的第三端,電晶體N6的第四端接收第一電壓V1(即接地電壓GND)。
在本實施例中,前述電晶體P5例如為P型電晶體。並且,電晶體P5的第一端例如為P型電晶體的閘極端,電晶體P5的第二端例如為P型電晶體的汲極端,電晶體P5的第三端例如為P型電晶體的源極端,電晶體P5的第四端例如P型電晶體的基極端。
另外,前述電晶體N6例如為N型電晶體。並且,電晶體N6的第一端例如為N型電晶體的閘極端,電晶體N6的第二端例如為N型電晶體的汲極端,電晶體N6的第三端例如為N型電晶體的源極端,電晶體N6的第四端例如N型電晶體的基極端。
此外,在本實施例中,前述電晶體N1~N6、P1~P6所使用之製程參數厚度較一般電晶體的製程參數大,因此電晶體N1~N6、P1~P6的臨界電壓(Vth)也比較大。並且,電晶體N1~N6、P1~P6例如為可工作在5V的電晶體。
上述以說明了電壓調整電路100的內部元件及其配置關係,以下將列舉一些實施例來說明電壓調整電路100的操作。
第3圖為依據本發明之一實施例之電壓調整電路的操作示意圖。假設輸入電壓VIN為0V,亦即輸入電壓VIN小於預設值。
首先,由於輸入電壓為0V,使得反相器210之電晶體P1導通及反相器210之電晶體N2不導通,則反相器210之輸出端輸出的反相信號為第二電壓V2(即工作電壓1.8V)。並且,由於反相信號為第二電壓V2(即工作電壓1.8V),使得電晶體N1導通,則電晶體N1的第二端產生的下拉電壓VD為第一電壓V1(即接地電壓GND),亦即下拉單元120產生第一電壓V1之下拉電壓VD。
另外,由於輸入電壓VIN為0V,使得電晶體N3導通,電晶體N4及電晶體P2不導通。並且,由於電晶體N5的第一端(閘極端)接收第二電壓V2(即工作電壓1.8V)及電晶體N5的第三端(源極端)接收第一電壓V1之下拉電壓VD,使得電晶體N5導通,則電晶體N5的第二端產生的第一控制信號CS1為第一電壓V1(即接地電壓GND),亦即第一控制單元130產生第一電壓V1之第一控制信號CS1。
由於電晶體P3的第一端(閘極端)接收第一電壓V1之第一控制信號CS1及電晶體P3的第三端(源極端)接收第二電壓V2(即工作電壓1.8V),使得電晶體P3導通,則電晶體P3的第二端(汲極端)產生的第二控制信號CS2為第二電壓V2(即工作電壓1.8V),亦即第二控制單元140產生第二電壓V2(即工作電壓1.8V)之第二控制信號CS2。並且,由於電晶體P4的第一端(閘極端)接收第二電壓V2(即工作電壓1.8V)及電晶體P4的第三端(源極端)接收0V的輸入電壓VIN,使得電晶體P4不導通。
接著,由於第一控制信號CS1為第一電壓V1(即接地電壓GND)及第二控制信號CS2為第二電壓V2(即工作電壓1.8V),使得電晶體P5及電晶體N6導通,則電壓調整單元150將0V的輸入電壓VIN作為輸出電壓VOUT,並且將此0V的輸出電壓VOUT提供給核心電路160。
第4圖為依據本發明之另一實施例之電壓調整電路的操作示意圖。假設輸入電壓VIN為1.8V,亦即輸入電壓VIN等於預設值。
首先,由於輸入電壓為1.8V,使得反相器210之電晶體P1不導通及反相器210之電晶體N2導通,則反相器210之輸出端輸出的反相信號為第一電壓V1(即接地電壓GND)。並且,由於反相信號為第一電壓V1(即接地電壓GND),使得電晶體N1不導通,則下拉單元120不產生下拉電壓VD。
另外,由於輸入電壓VIN為1.8V,使得電晶體N3及電晶體N4導通,電晶體P2不導通。並且,由於電晶體N3及電晶體N4導通,使得電晶體N4的第三端(源極端)產生的第一控制信號CS1為1.8-2Vth,其中Vth為電晶體N3、N4的臨界電壓。
由於電晶體P3的第一端(閘極端)接收(1.8-2Vth)之第一控制信號CS1及電晶體P3的第三端(源極端)接收第二電壓V2(即工作電壓1.8V),使得電晶體P3導通,則電晶體P3的第二端(汲極端)產生的第二控制信號CS2為第二電壓V2(即工作電壓1.8V),亦即第二控制單元140產生第二電壓V2(即工作電壓1.8V)之第二控制信號CS2。並且,由於電晶體P4的第一端(閘極端)接收第二電壓V2(即工作電壓1.8V)及電晶體P4的第三端(源極端)接收1.8V的輸入電壓VIN,使得電晶體P4不導通。
接著,由於第一控制信號CS1為(1.8-2Vth)及第二控制信號CS2為第二電壓V2(即工作電壓1.8V),使得電晶體P5及電晶體N6導通,則電壓調整單元150開始產生輸出電壓VOUT。並且,當電晶體P5及電晶體N6導通時,輸出電壓VOUT由電晶體P5及電晶體N6同時提供。
接著,當輸出電壓VOUT達到1.8-Vth時,電晶體N6不導通且電晶體P5仍導通,使得輸出電壓VOUT仍由電晶體P5提供,直到輸出電壓VOUT達到與1.8V之輸入電壓VIN的電壓準位相同。也就是說,電壓調整單元150可以提供與輸入電壓VIN之電壓準位相同的輸出電壓VOUT(即1.8V),並將此輸出電壓VOUT提供給核心電路160。
第5圖為依據本發明之又一實施例之電壓調整電路的操作示意圖。假設輸入電壓VIN為3.3V,亦即輸入電壓VIN大於預設值。
首先,由於輸入電壓VIN為3.3V,使得反相器210之電晶體P1不導通及反相器210之電晶體N2導通,則反相器210之輸出端輸出的反相信號為第一電壓V1(即接地電壓GND)。並且,由於反相信號為第一電壓V1(即接地電壓GND),使得電晶體N1不導通,則下拉單元120不產生下拉電壓VD。
另外,由於輸入電壓VIN為3.3V,電晶體P2導通,則電晶體P2產生的第一控制信號CS1為3.3V。並且,由於輸入電壓VIN為3.3及第一控制信號CS1為3.3V,使得電晶體N3與N4不導通。
由於電晶體P3的第一端(閘極端)接收3.3V之第一控制信號CS1及電晶體P3的第三端(源極端)接收第二電壓V2(即工作電壓1.8V),使得電晶體P3不導通。並且,由於電晶體P4的第一端(閘極端)接收第二電壓V2(即工作電壓1.8V)及電晶體P4的第三端(源極端)接收3.3V的輸入電壓VIN,使得電晶體P4導通,則電晶體P4的第二端(汲極端)產生的第二控制信號CS2為3.3V的輸入電壓VIN,亦即第二控制單元140產生3.3V的第二控制信號CS2。
接著,由於第一控制信號CS1為3.3V及第二控制信號CS2為3.3V,使得電晶體P5不導通及電晶體N6導通,則電壓調整單元150會透過電晶體N6的臨界電壓,將輸入電壓VIN所提供之3.3V的電壓準位進行調降,例如3.3V-Vth,以將調整後的電壓準位(即3.3V-Vth)作為輸出電壓VOUT。其中,Vth為電晶體N6的臨界電壓。
並且,電壓調整單元150所產生的輸出電壓VOUT例如與預設值相同,並將此輸出電壓VOUT提供給核心電路160。如此一來,可以避免電壓調整電路100提供不適合的輸出電壓VOUT給核心電路160,使得核心電路160產生誤動作或損害的情況,以增加電路操作上的安全性及穩定性。
綜上所述,本發明所揭露之電壓調整電路,透過下拉單元依據輸入電壓,產生下拉電壓,第一控制單元依據輸入電壓與下拉電壓,產生第一控制信號,第二控制單元依據輸入電壓與第一控制信號,產生第二控制信號,且電壓調整單元依據第一控制信號與第二控制信號,對輸入電壓進行調整,以產生輸出電壓。如此一來,可以避免電壓調整電路提供不適合的輸出電壓給核心電路,使得核心電路產生誤動作或損害的情況,以增加電路操作上的安全性及穩定性。
本發明雖以實施例揭露如上,然其並非用以限定本發明的範圍,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧電壓調整電路
110‧‧‧接墊
120‧‧‧下拉單元
130‧‧‧第一控制單元
140‧‧‧第二控制單元
150‧‧‧電壓調整單元
160‧‧‧核心電路
N1~N6、P1~P6‧‧‧電晶體
VIN‧‧‧輸入電壓
VOUT‧‧‧輸出電壓
CS1‧‧‧第一控制信號
CS2‧‧‧第二控制信號
V1‧‧‧第一電壓
V2‧‧‧第二電壓
VD‧‧‧下拉電壓
第1圖為依據本發明之一實施例之電壓調整電路的示意圖。
第2圖為依據本發明之一實施例之電壓調整電路的詳細電路示意圖。
第3圖為依據本發明之一實施例之電壓調整電路的操作示意圖。
第4圖為依據本發明之另一實施例之電壓調整電路的操作示意圖。
第5圖為依據本發明之又一實施例之電壓調整電路的操作示意圖。
100‧‧‧電壓調整電路
110‧‧‧接墊
120‧‧‧下拉單元
130‧‧‧第一控制單元
140‧‧‧第二控制單元
150‧‧‧電壓調整電路
160‧‧‧核心電路
VIN‧‧‧輸入電壓
VOUT‧‧‧輸出電壓
CS1‧‧‧第一控制信號
CS2‧‧‧第二控制信號
VD‧‧‧下拉電壓
Claims (7)
- 一種電壓調整電路,適於提供一輸出電壓給一核心電路,該電壓調整電路包括:一接墊,接收並提供一輸入電壓;一下拉單元,耦接該接墊,接收該輸入電壓,並依據該輸入電壓,產生一下拉電壓;一第一控制單元,耦接該接墊與該下拉單元,接收該輸入電壓與該下拉電壓,並依據該輸入電壓與該下拉電壓,產生一第一控制信號;一第二控制單元,耦接該接墊與該第一控制電路,接收該輸入電壓與該第一控制信號,並依據該輸入電壓與該第一控制信號,產生一第二控制信號;以及一電壓調整單元,耦接該接墊、該第一控制單元與該第二控制單元,接收該輸入電壓、該第一控制信號與該第二控制信號,並依據該第一控制信號與該第二控制信號,對該輸入電壓進行調整,以產生該輸出電壓。
- 如申請專利範圍第1項所述之電壓調整電路,其中該下拉單元包括:一反相器,具有一輸入端與一輸出端,該反相器的該輸入端耦接該接墊,以接收該輸入電壓,該反相器的該輸出端產生一反相信號;以及一第一電晶體,具有一第一端、一第二端、一第三端與一第四端,該第一電晶體的該第一端耦接該反相器的該輸出端,該第一電
- 接該下拉單元,以接收該下拉電壓,該第三電晶體的該第四端接收一第一電壓;以及一第四電晶體,具有一第一端、一第二端、一第三端與一第四端,該第四電晶體的該第一端接收該第二電壓,該第四電晶體的該第二端耦接該第三電晶體的該第二端,該第四電晶體的該三端耦接該接墊,該第四電晶體的該第四端接收該第二控制信號。
- 如申請專利範圍第1項所述之電壓調整電路,其中該第二控制單元包括:一第一電晶體,具有一第一端、一第二端、一第三端與一第四端,該第一電晶體的該第一端接收該第一控制信號,該第一電晶體的該第二端與該第四端耦接,並產生該第二控制信號,該第一電晶體的該第三端接收一第二電壓;以及一第二電晶體,具有一第一端、一第二端、一第三端與一第四端,該第二電晶體的該第一端接收該第二電壓,該第二電晶體的該第二端與該第四端耦接該第一電晶體的該第二端,該第二電晶體的該第三端耦接該接墊。
- 如申請專利範圍第1項所述之電壓調整電路,其中該電壓調整單元包括:一第一電晶體,具有一第一端、一第二端、一第三端與一第四端,該第一電晶體的該第一端接收該第一控制信號,該第一電晶體的該第二端產生該輸出電壓,該第一電晶體的該第三端耦接該接墊,以接收該輸入電壓,該第一電晶體的該第四端接收該第二控制信號;以及一第二電晶體,具有一第一端、一第二端、一第三端與一第四 端,該第二電晶體的該第一端接收該第二控制信號,該第二電晶體的該第二端耦接該第一電晶體的該第二端,該第二電晶體的該第三端耦接該第一電晶體的該第三端,該第二電晶體的該第四端接收一第一電壓。
- 如申請專利範圍第1項所述之電壓調整電路,其中當該輸入電壓小於或等於一預設值時,該第一控制單元與該第二控制單元分別調整該第一控制信號與該第二控制信號的電壓準位,使該電壓調整單元維持該輸入電壓的電壓準位,以產生該輸出電壓。
- 如申請專利範圍第1項所述之電壓調整電路,其中當該輸入電壓大於該預設值時,該第一控制單元與該第二控制單元分別調整該第一控制信號與該第二控制信號的電壓準位,使該電壓調整單元調降該輸入電壓所提供的電壓準位,以產生該輸出電壓。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108114838A TWI684089B (zh) | 2019-04-29 | 2019-04-29 | 電壓調整電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108114838A TWI684089B (zh) | 2019-04-29 | 2019-04-29 | 電壓調整電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI684089B true TWI684089B (zh) | 2020-02-01 |
TW202040303A TW202040303A (zh) | 2020-11-01 |
Family
ID=70413237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108114838A TWI684089B (zh) | 2019-04-29 | 2019-04-29 | 電壓調整電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI684089B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI783446B (zh) * | 2021-04-14 | 2022-11-11 | 世界先進積體電路股份有限公司 | 電壓追蹤電路以及電子電路 |
US11652477B2 (en) | 2021-06-24 | 2023-05-16 | Vanguard International Semiconductor Corporation | Voltage tracking circuits and electronic circuits |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101079650A (zh) * | 2006-05-23 | 2007-11-28 | 株式会社理光 | 图像形成装置以及图像形成方法 |
TW200810340A (en) * | 2006-08-01 | 2008-02-16 | Mediatek Inc | Soft-start circuit of linear voltage regulators and method thereof |
TW200943712A (en) * | 2008-04-01 | 2009-10-16 | Richtek Technology Corp | Dual power switch and voltage regulator using same |
TW201011490A (en) * | 2008-09-10 | 2010-03-16 | Upi Semiconductor Corp | Voltage converter and controlling method thereof |
TW201145830A (en) * | 2010-06-14 | 2011-12-16 | Au Optronics Corp | Readout circuit and signal conversion method thereof |
CN104035468A (zh) * | 2013-03-06 | 2014-09-10 | 精工电子有限公司 | 电压调节器 |
CN105700612A (zh) * | 2016-01-28 | 2016-06-22 | 上海华虹宏力半导体制造有限公司 | 电压调节器 |
CN206258757U (zh) * | 2015-10-13 | 2017-06-16 | 意法设计与应用股份有限公司 | 电压调节器 |
-
2019
- 2019-04-29 TW TW108114838A patent/TWI684089B/zh active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101079650A (zh) * | 2006-05-23 | 2007-11-28 | 株式会社理光 | 图像形成装置以及图像形成方法 |
TW200810340A (en) * | 2006-08-01 | 2008-02-16 | Mediatek Inc | Soft-start circuit of linear voltage regulators and method thereof |
TW200943712A (en) * | 2008-04-01 | 2009-10-16 | Richtek Technology Corp | Dual power switch and voltage regulator using same |
TW201011490A (en) * | 2008-09-10 | 2010-03-16 | Upi Semiconductor Corp | Voltage converter and controlling method thereof |
TW201145830A (en) * | 2010-06-14 | 2011-12-16 | Au Optronics Corp | Readout circuit and signal conversion method thereof |
CN104035468A (zh) * | 2013-03-06 | 2014-09-10 | 精工电子有限公司 | 电压调节器 |
CN206258757U (zh) * | 2015-10-13 | 2017-06-16 | 意法设计与应用股份有限公司 | 电压调节器 |
CN105700612A (zh) * | 2016-01-28 | 2016-06-22 | 上海华虹宏力半导体制造有限公司 | 电压调节器 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI783446B (zh) * | 2021-04-14 | 2022-11-11 | 世界先進積體電路股份有限公司 | 電壓追蹤電路以及電子電路 |
US11652477B2 (en) | 2021-06-24 | 2023-05-16 | Vanguard International Semiconductor Corporation | Voltage tracking circuits and electronic circuits |
Also Published As
Publication number | Publication date |
---|---|
TW202040303A (zh) | 2020-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8779739B2 (en) | Integrated DC converter with improved driving stage | |
US8148960B2 (en) | Voltage regulator circuit | |
US7362136B2 (en) | Dual voltage single gate oxide I/O circuit with high voltage stress tolerance | |
US9768768B2 (en) | Failsafe interface circuit and related method | |
KR20100076760A (ko) | 반도체 장치의 출력 드라이버 | |
TWI684089B (zh) | 電壓調整電路 | |
US20140368271A1 (en) | Amplifier circuit with overshoot suppression | |
US9018986B2 (en) | Output buffers | |
US11290061B2 (en) | Amplifier circuit with overshoot suppression | |
TWI641219B (zh) | 電源啟動控制電路以及輸入/出控制電路 | |
CN114637367B (zh) | 一种芯片内部低压电源产生电路 | |
TWI479803B (zh) | 輸出級電路 | |
JP7431632B2 (ja) | アナログスイッチ回路 | |
US10719097B1 (en) | Voltage regulation circuit suitable to provide output voltage to core circuit | |
CN111913518B (zh) | 电压调整电路 | |
TWI667563B (zh) | 電壓調節電路 | |
US8330500B2 (en) | Comparator | |
US10164627B1 (en) | Power-on control circuit | |
TWI827249B (zh) | 電平轉換器及具有過驅動能力的晶片 | |
US8723581B1 (en) | Input buffers | |
TWI836538B (zh) | 具有過驅動能力的後驅動器和芯片 | |
TW202312677A (zh) | 具有過驅動能力的後驅動器和芯片 | |
TW201419697A (zh) | 耐高壓輸入輸出電路 | |
US7482846B2 (en) | Pull-up devices | |
TW201931769A (zh) | 積體電路及其傳輸電路 |