TWI671818B - 半導體裝置的製造方法、基板處理裝置及程式 - Google Patents

半導體裝置的製造方法、基板處理裝置及程式 Download PDF

Info

Publication number
TWI671818B
TWI671818B TW106130550A TW106130550A TWI671818B TW I671818 B TWI671818 B TW I671818B TW 106130550 A TW106130550 A TW 106130550A TW 106130550 A TW106130550 A TW 106130550A TW I671818 B TWI671818 B TW I671818B
Authority
TW
Taiwan
Prior art keywords
gas
substrate
processing
electrode
processing chamber
Prior art date
Application number
TW106130550A
Other languages
English (en)
Other versions
TW201830519A (zh
Inventor
中山雅則
保井毅
室林正季
吉野晃生
Original Assignee
日商國際電氣股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商國際電氣股份有限公司 filed Critical 日商國際電氣股份有限公司
Publication of TW201830519A publication Critical patent/TW201830519A/zh
Application granted granted Critical
Publication of TWI671818B publication Critical patent/TWI671818B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32798Further details of plasma apparatus not provided for in groups H01J37/3244 - H01J37/32788; special provisions for cleaning or maintenance of the apparatus
    • H01J37/32899Multiple chambers, e.g. cluster tools
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45536Use of plasma, radiation or electromagnetic fields
    • C23C16/45542Plasma being used non-continuously during the ALD reactions
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32091Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/321Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3266Magnetic control means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • H01L21/67178Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers vertical arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/6719Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the processing chambers, e.g. modular processing chambers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67207Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process
    • H01L21/67213Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process comprising at least one ion or electron beam chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68742Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins

Abstract

本發明的課題是在於使膜的特性變化的處理後的基板的特性提升。   其解決手段係具有:   第1處理室,其係將基板予以第1處理;   第2處理室,其係將基板予以第2處理,與第1處理室連通;   基板支撐部,其係支撐基板;   第1電極,其係設於第1處理室,與基板支撐部對向;   第2電極,其係設於第2處理室的側部;   昇降部,其係使基板支撐部移動至第1處理室及第2處理室;   氣體供給部,其係可對基板供給第1氣體,第2氣體及第3氣體;   電源部,其係對第1電極及第2電極供給電力;及   控制部,其係控制電源部,氣體供給部及昇降部,而使能在將第1氣體及在第1電極所被活化的第2氣體供給至基板而進行第1處理之後,將基板從第1處理室移動至第2處理室,對該基板供給在第2電極所被活化的第3氣體而進行第2處理。

Description

半導體裝置的製造方法、基板處理裝置及程式
[0001] 本案是有關半導體裝置的製造方法、基板處理裝置及程式。
[0002] 隨著大規模積體電路(Large Scale Integrated Circuit:以下LSI)、DRAM(Dynamic Random Access Memory)、Flash Memory等為代表的半導體裝置的高集成化,電路圖案或在製造過程所被形成的構造物的微細化跟著進展。在半導體裝置的製造工程中,進行使用電漿的處理,作為實現微細化的處理。例如,有記載於專利文獻1的技術。   並且,在處理後使膜的特性變化的電漿處理會被進行。例如,有在專利文獻2記載的技術。 [先前技術文獻] [專利文獻]   [0003]   [專利文獻1] 日本特開2015-092533   [專利文獻2] 日本特開2012-193457
(發明所欲解決的課題)   [0004] 需要使膜的特性變化的處理後的基板的特性提升。   [0005] 於是,在本案中提供一種使膜的特性變化的處理後的基板的特性提升的技術。 (用以解決課題的手段)   [0006] 若根據一形態,則可提供一種具有下列各者的技術,   第1處理室,其係將基板予以第1處理;   第2處理室,其係將基板予以第2處理,與第1處理室連通;   基板支撐部,其係支撐基板;   第1電極,其係設於第1處理室,與基板支撐部對向;   第2電極,其係設於第2處理室的側部;   昇降部,其係使基板支撐部移動至第1處理室及第2處理室;   氣體供給部,其係可對基板供給第1氣體,第2氣體及第3氣體;   電源部,其係對第1電極及第2電極供給電力;及   控制部,其係控制電源部,氣體供給部及昇降部,而使能在將第1氣體及在第1電極所被活化的第2氣體供給至基板而進行第1處理之後,將基板從第1處理室移動至第2處理室,對該基板供給在第2電極所被活化的第3氣體而進行第2處理。 [發明的效果]   [0007] 若根據本案的技術,則在使處理後的膜的特性變化的電漿處理中,可產生大量的活性種。
[0009] 以下說明有關本案的實施形態。   [0010] <一實施形態>   以下,根據圖面來說明本案的一實施形態。   [0011] (1)基板處理裝置的構成   首先,說明有關一實施形態的基板處理裝置。   [0012] 說明有關本實施形態的處理裝置100。基板處理裝置100是例如絕緣膜形成單元,如圖1所示般,構成為單片式基板處理裝置。   [0013] 如圖1所示般,基板處理裝置100是具備處理容器202。處理容器202是例如水平剖面為圓形,構成為扁平的密閉容器。並且,處理容器202是例如藉由鋁(Al)或不鏽鋼(SUS)等的金屬材料或石英所構成。在處理容器202內是形成有處理作為基板的矽晶圓等的晶圓200之第1處理空間(第1處理室)201a及第2處理空間(第2處理室)201b、移載空間(移載室)203。處理容器202是以上部容器202a及下部容器202b所構成。在上部容器202a與下部容器202b之間是設有間隔部204。將被上部處理容器202a包圍的空間,比間隔部204更上方的空間稱為第1處理室201a。又,將比間隔部204更下方的空間,比將下部容器202b內排氣的第2排氣口1481更上方的空間稱為第2處理室201b。並且,較理想是第2處理室201b被形成於基板支撐部210位在第2處理位置201c時,比間隔部204更下方的空間,比基板載置面211更上方的空間會成為第2處理室201b。又,將被下部容器202b包圍的空間,閘閥1490附近稱為移載室203。   [0014] 在下部容器202b的側面是設有鄰接至閘閥1490的基板搬出入口1480,晶圓200是經由基板搬出入口1480來移動於未圖示的搬送室與移載室203之間。在下部容器202b的底部是設有複數根昇降銷207。而且,下部容器202b是被接地。   [0015] 在處理容器202內是設有支撐晶圓200的基板支撐部210。基板支撐部210是主要具有:載置晶圓200的載置面211,及在表面持有載置面211的載置台212,以及作為加熱部的加熱器213。在基板載置台212中,昇降銷207所貫通的貫通孔214會分別被設於與昇降銷207對應的位置。並且,在基板載置台212中,亦可設有對晶圓200或第1處理室201a及第2處理室201b施加偏壓的偏壓電極256。偏壓電極256是被連接至偏壓調整部257,構成可藉由偏壓調整部257來調整偏壓。   [0016] 基板載置台212是藉由軸217所支撐。軸217是貫通處理容器202的底部,更在處理容器202的外部連接至昇降部218。藉由使昇降部218作動來使軸217及支撐台212昇降,可使被載置於基板載置面211上的晶圓200。另外,軸217下端部的周圍是藉由波紋管219來包覆,第1處理室201a內及第2處理室201b內會被氣密地保持。   [0017] 基板載置台212是在晶圓200的搬送時移動至晶圓移載位置,在晶圓200的第1處理時是移動至以圖1的實線所示的第1處理位置(晶圓處理位置)。並且,在第2處理時是移動至以圖1的虛線所示的第2處理位置201c。另外,晶圓移載位置是昇降銷207的上端從基板載置面211的上面突出的位置。   [0018] 具體而言,在使基板載置台212下降至晶圓移載位置時,昇降銷207的上端部會從基板載置面211的上面突出,昇降銷207會形成由下方來支撐晶圓200。並且,在使基板載置台212上昇至晶圓處理位置時,昇降銷207是從基板載置面211的上面埋沒,基板載置面211會形成由下方來支撐晶圓200。另外,由於昇降銷207是與晶圓200直接接觸,因此最好例如以石英或礬土等的材質所形成。   [0019] (排氣系)   在處理室201(上部容器202a)的內壁面是設有作為將第1處理室201a及第2處理室201b的氣氛排氣的第1排氣部的第1排氣口221。在第1排氣口221是連接排氣管224,在排氣管224是依序串聯將第1處理室201a內及第2處理室201b內控制成預定的壓力的APC(Auto Pressure Controller)等的壓力調整器227及真空泵223。主要藉由第1排氣口221、排氣管224、壓力調整器227來構成第一排氣系(排氣管線)。另外,真空泵223亦可作為第一排氣系的構成。並且,在移載室203的內壁側面是設有將移載室203的氣氛排氣的第2排氣口1481。而且,在第2排氣口1481是設有排氣管1482。在排氣管1482是設有壓力調整器228,構成可將移載室203內的壓力排氣成預定的壓力。又,亦可經由移載室203來將第1處理室201a內及第2處理室201b內的氣氛排氣。   [0020] (氣體導入口)   在設於第1處理室201a的上部之淋浴頭234的上面(頂壁)是設有用以對第1處理室201a內及第2處理室201b內供給各種氣體的氣體導入口241。有關被連接至氣體供給部的氣體導入口241之各氣體供給單元的構成後述。   [0021] (氣體分散單元)   作為氣體分散單元的淋浴頭234是具有緩衝室232、作為第1活化部的第1電極244。在第1電極244是設有複數個將氣體分散供給至晶圓200的孔234a。淋浴頭234是設在氣體導入口241與處理室201之間。從氣體導入口241導入的氣體是被供給至淋浴頭234的緩衝室232(分散部),經由孔234a來供給至處理室201。   [0022] 另外,第1電極244是以導電性的金屬所構成,構成為用以激發氣體的活化部(激發部)的一部分。在第1電極244是構成可供給電磁波(高頻電力或微波)。另外,在以導電性構件構成蓋231時,在蓋231與第1電極244之間設有絕緣塊233,成為將蓋231與第1電極部244之間絕緣的構成。   [0023] 另外,亦可在緩衝室232設有氣導(Gas Guide)235。氣導235是以氣體導入口241為中心,隨著朝晶圓200的徑方向而擴徑的圓錐形狀。氣導235的下端的水平方向的徑是比設有孔234a的領域的端部更延伸至外周而形成。藉由設有氣導235,可複數的孔234a分別可均一地供給氣體,可使被供給至晶圓200的面內的活性種的量均一化。   [0024] (第1活化部(第1電漿產生部))   作為第1活化部的第1電極244是經由開關274來連接匹配器251及高頻電源部252,構成可供給電磁波(高頻電力或微波)。藉此,可使被供給至第1處理室201a內的氣體活化。並且,第1電極244是構成可產生電容耦合型的電漿。具體而言,第1電極244是形成導電性的板狀,構成被上部容器202a支撐。第1活化部是至少以第1電極244、匹配器251、高頻電源部252所構成。另外,亦可構成在第1活化部中含阻抗計254。另外,亦可在第1電極244與高頻電源252之間設置阻抗計254。藉由設置阻抗計254,可根據被測定的阻抗來反餽控制匹配器251、高頻電源252。   [0025] (第2活化部(第2電漿產生部))   作為第2活化部的第2電極344是經由開關274來連接匹配器251及高頻電源部252,構成可供給電磁波(高頻電力或微波)。藉此,可使被供給至處理室201b內的氣體活化。另外,第2電極344是構成可產生感應耦合型的電漿。藉由產生感應耦合型的電漿,可在第2處理空間201b內產生大量的活性種。具體而言,第2電極344是構成線圈狀。而且,第2電極344是以石英構件345所包圍,構成第2電極344不會直接接觸於氣體。並且,石英構件345是亦作用為引導從氣體導入口241供給至第2處理室201b的氣體,可對被設於第2處理室201b的晶圓200均一地供給氣體。而且,以石英構件345的下端比基板載置台212的上端215更位於下側的方式,使基板支撐部210配置於第2處理位置201c為理想。藉由如此地配置,可使氣體排氣路355形成於基板載置台212的周圍,可均一地使氣體從晶圓200的外周排氣。另外,亦可構成不設開關274,設置匹配器351及高頻電源部352來從高頻電源部352供給電力至第2電極344。
(氣體供給系)
氣體導入口241是連接氣體供給管150。從氣體供給管150是供給後述的第1氣體、第2氣體、第3氣體、第4氣體、淨化氣體。
在圖2顯示第1氣體供給部、第2氣體供給部、第3氣體供給部、第4氣體供給部、淨化氣體供給部等的氣體供給系的概略構成圖。
如圖2所示般,在氣體供給管150是連接氣體供給管集合部140。在氣體供給管集合部140是連接第1氣體(處理氣體)供給管113a、淨化氣體供給管133a、第2氣體(處理氣體)供給管123a、第3氣體(處置(treatment)氣體)供給管143a、第4氣體(添加氣體)供給管153a。
(第1氣體供給部)
在第1氣體供給部是設有第1氣體供給管113a、質量流控制器(MFC)115、閥116。另外,亦可將被連接至第1氣體供給管113a的第1氣體供給源113含在第1氣體供給部中而構成。並且,當處理氣體的原料為液體或固體時,亦可設有氣化器180。
(第2氣體供給部)
在第2氣體供給部是設有第2氣體供給管123a、MFC125、閥126。另外,亦可將連接至第2氣體供給管123a的第2氣體供給源123含在第2氣體供給部中而構成。
另外,亦可構成設置遠距電漿單元(RPU)124來使第2氣體活化。
(淨化氣體供給部)
在淨化氣體供給部是設有淨化氣體供給管133a、MFC135、閥136。另外,亦可將連接至淨化氣體供給管133a的淨化氣體供給源133含在淨化氣體供給部中而構成。
(第3氣體供給部)
在第3氣體供給部(處置氣體供給部)是設有第3氣體供給管143a、MFC145、閥146。另外,亦可將被連接至第3氣體供給管143a的第3氣體供給源143含在第3氣體供給部中而構成。
另外,亦可構成設置遠距電漿單元(RPU)144來使第3氣體活化。
[0033] (第4氣體供給部)   在第4氣體供給部(添加氣體供給部)是設有第4氣體供給管153a、MFC155、閥156。另外,亦可將被連接至第4氣體供給管153a的第4氣體供給源153含在第4氣體供給部中而構成。   另外,亦可構成設置遠距電漿單元(RPU)154來使第4氣體活化。   [0034] (控制部)   如圖1所示般,基板處理裝置100是具有控制基板處理裝置100的各部的動作之控制器260。   [0035] 將控制器260的概略顯示於圖3。控制部(控制手段)的控制器260是構成為具備CPU(Central Processing Unit)260a、RAM(Random Access Memory)260b、記憶裝置260c、I/O埠260d的電腦。RAM260b、記憶裝置260c、I/O埠260d是構成可經由內部匯流排260e來與CPU260a進行資料更換。在控制器260是構成可連接例如作為觸控面板等構成的輸出入裝置261或外部記憶裝置262、收訊部285等。   [0036] 記憶裝置260c是例如以快閃記憶體、HDD(Hard Disk Drive)等所構成。在記憶裝置260c內,控制基板處理裝置的動作之控制程式、或記載有後述的基板處理的程序或條件等的製程處方、在至設定使用於對晶圓200的處理的製程處方為止的過程所產生的運算資料或處理資料等是可讀出地被儲存。另外,製程處方是使後述的基板處理工程的各程序實行於控制器260,組合成可取得預定的結果,作為程式機能。以下,亦將此程式處方或控制程式等總稱簡稱為程式。另外,在本說明書中稱為程式時,有只包含製程處方單體時,只包含控制程式單體時,或包含其雙方時。又,RAM260b是構成為暫時性地保持藉由CPU260a所讀出的程式、運算資料、處理資料等的資料的記憶領域(工作區域)。   [0037] I/O埠260d是被連接至閘閥1490、昇降部218、加熱器213、壓力調整器227、真空泵223、匹配器251(351)、高頻電源部252(352)、MFC115,125,135、145、155、閥116,126,136,146,156,228、(RPU124,144,154、氣化器180、)偏壓控制部257等。又,亦可連接至阻抗計254(354)等。又,亦可連接至後述的直流電源部258、直流阻抗調整部253、開關273(274)。   [0038] 作為運算部的CPU260a是讀出來自記憶裝置260c的控制程式而實行,且構成按照來自輸出入裝置261的操作指令的輸入等,從記憶裝置260c讀出製程處方。並且,比較‧運算從收訊部285輸入的設定値與被記憶於記憶裝置260c的製程處方或控制資料,構成可算出運算資料。而且,構成可從運算資料實行對應的處理資料(製程處方)的決定處理等。然後,CPU260a是構成按照所被讀出的製程處方,控制閘閥1490的開閉動作、昇降機構218的昇降動作、往加熱器213的電力供給動作、壓力調整器227的壓力調整動作、真空泵223的ON/OFF控制、MFC115,125,135、145、155的氣體流量控制動作、RPU124,144,154的氣體的活化動作、閥116,126,136,237,146,156,228之氣體的ON/OFF控制、匹配器251的電力的匹配動作、高頻電源部252的電力控制、偏壓控制部257的控制動作,根據阻抗計254(354)所測定的測定資料之匹配器251(351)的匹配動作或高頻電源252(352)的電力控制動作、直流電源部258的電力控制動作、直流阻抗調整部253的阻抗調整動作、開關273(274)的ON/OFF動作等。進行各構成的控制時,CPU260a內的送收訊部會發送/接收按照製程處方的內容之控制資訊,藉此控制。   [0039] 另外,控制器260是不限於構成為專用的電腦時,亦可構成為泛用的電腦。例如,準備儲存上述程式的外部記憶裝置(例如磁帶、軟碟或硬碟等的磁碟、CD或DVD等的光碟、MO等的光磁碟、USB記憶體或記憶卡等的半導體記憶體)262,利用該外部記憶裝置262來將程式安裝於泛用的電腦,藉此可構成本實施形態的控制器260。另外,用以供給程式至電腦的手段是不限於經由外部記憶裝置262來供給的情況。例如,亦可利用收訊部285或網路263(網際網路或專線)等的通訊手段,不經由外部記憶裝置262來供給程式。另外,記憶裝置260c或外部記憶裝置262是構成為電腦可讀取的記錄媒體。以下,亦將該等總稱簡稱為記錄媒體。另外,在本說明書中稱記錄媒體時,有只包含記憶裝置260c單體的情況,只包含外部記憶裝置262單體時,或包含其雙方時。   [0040] (2)基板處理工程   其次,參照圖4及圖5來說明有關將絕緣膜成膜於基板上的流程及順序例,作為半導體裝置(半導體裝置)的製造工程的一工程。另外,在此是例如作為氮化膜的矽氮化(SiN)膜會被成膜,作為絕緣膜。並且,此製造工程的一工程是在上述的基板處理裝置進行。另外,在以下的說明中,構成基板處理裝置的各部的動作是藉由控制器260來控制。   [0041] 另外,在本說明書中,使用所謂「晶圓」的言辭時,有意思「晶圓本身」的情況,或意思「晶圓及形成於其表面的預定的層或膜等和其層疊體(集合體)」時(亦即包含形成於表面的預定的層或膜等來稱晶圓時)。並且,在本說明書中使用所謂「晶圓的表面」的言辭時,有意思「晶圓本身的表面(露出面)」,或意思「被形成於晶圓的預定的層或膜等的表面,亦即作為層疊體的晶圓的最表面」時。   [0042] 因此,在本說明書中,記載成「對於晶圓供給預定的氣體」時,有「對於晶圓本身的表面(露出面)直接供給預定的氣體」時,或「對於被形成於晶圓的層或膜等,亦即對於作為層疊體的晶圓的最表面供給預定的氣體」時。並且,在本說明書中記載成「在晶圓上形成預定的層(或膜)」時,有「在晶圓本身的表面(露出面)上直接形成預定的層(或膜)」時,或「在被形成於晶圓的層或膜等上,亦即作為層疊體的晶圓最表面上形成預定的層(或膜)」時。   [0043] 另外,在本說明書中,使用所謂「基板」的話語時也與使用所謂「晶圓」的話語時同樣,該情況,在上述說明中,只要將「晶圓」置換成「基板」來思考即可。   [0044] 以下,說明有關基板處理工程。   [0045] (基板搬入工程S201)   成膜處理時,首先,使晶圓200搬入至第1處理室201a。具體而言,使基板支撐部210藉由昇降部218下降,形成使昇降銷207從貫通孔214突出至基板支撐部210的上面側的狀態。並且,將處理室201(201a,201b)內或移載室203調壓成預定的壓力之後,將閘閥1490開放,使晶圓200從閘閥1490載置於昇降銷207上。使晶圓200載置於昇降銷207上之後,關閉閘閥1490,藉由昇降部218來使基板支撐部210上昇至預定的位置,藉此晶圓200會從昇降銷207往基板支撐部210載置。   [0046] (減壓‧昇溫工程S202)   接著,以第1處理室201a內能夠成為預定的壓力(真空度)之方式,經由排氣管224來將第1處理室201a內排氣。此時,根據壓力感測器(未圖示)所計測的壓力値,反餽控制作為壓力調整器227的APC閥的閥的開度。並且,根據溫度感測器(未圖示)所檢測出的溫度値,以第1處理室201a內能夠成為預定的溫度之方式,反餽控制往加熱器213的通電量。具體而言,藉由加熱器213來預先加熱基板支撐部210,晶圓200或基板支撐部210的溫度無變化之後放置一定時間。此期間,有殘留於處理室201內的水分或來自構件的脱氣體等時,亦可藉由真空排氣或N2 氣體的供給之淨化來除去。這便完成成膜製程前的準備。另外,將處理室201內排氣成預定的壓力時,亦可一度真空排氣至可到達的真空度。   [0047] 此時的加熱器213的溫度是100~600℃,較理想是100~500℃,更理想是設定成為250~450℃的範圍內的一定的溫度。   [0048] 又,亦可以晶圓200的電位能夠成為預定的電位之方式,藉由偏壓調整部257及偏壓電極256來調整。   [0049] (成膜工程S301)   接著,說明有關將SiN膜予以成膜於晶圓200的例子,作為第1處理。利用圖4、圖5來說明有關成膜工程S301的詳細。   [0050] 晶圓200會被載置於基板支撐部210,處理室201內的氣氛安定後,進行S203~S207的步驟。   [0051] (第1氣體供給工程S203)   在第1氣體供給工程S203中,從第1氣體供給系供給作為第1氣體(處理氣體)的二氯矽烷(SiH2 Cl2 ,dichlorosilane:DCS)氣體至第1處理室201a內。具體而言,將從第1氣體供給源113供給的DCS氣體以MFC115來調整流量之後,供給至基板處理裝置100。被調整流量的DCS氣體是通過緩衝室232,從淋浴頭234的氣體供給孔234a供給至減壓狀態的第1處理室201a內。並且,繼續排氣系之處理室201內的排氣,將第1處理室201a內的壓力控制成為預定的壓力範圍。此時,對於晶圓200供給DCS氣體。DCS氣體是以預定的壓力(第1壓力:例如10Pa以上1000Pa以下)來供給至第1處理室201a內。如此一來,對晶圓200供給DCS氣體。藉由被供給DCS氣體,在晶圓200上形成含矽層。在此,所謂含矽層是含矽(Si)或矽與氯(Cl)的層。   [0052] (第1淨化工程S204)   在晶圓200上形成含矽層之後,關閉第1氣體供給管113a的氣體閥116,停止DCS氣體的供給。在停止第1氣體之下,藉由將存在於處理室201中的第1氣體或存在於緩衝室232中的處理氣體從第1排氣部排氣,進行第1淨化工程S204。   [0053] 並且,在第1淨化工程S204,除了單純地將氣體排氣(抽真空)而排出氣體以外,亦可構成藉由淨化氣體供給源133來供給惰性氣體而進行藉由擠出殘留氣體的排出處理。此情況,開啟閥136,以MFC135來進行惰性氣體的流量調整。又,亦可組合抽真空及惰性氣體的供給來進行。又,亦可構成交替進行抽真空及惰性氣體的供給。   [0054] 預定的時間經過後,關閉閥136,停止惰性氣體的供給。另外,亦可維持開啟閥136繼續惰性氣體的供給。   [0055] 此時的加熱器213的溫度是設定成與往晶圓200的第1氣體供給時同樣的溫度。作為從惰性氣體供給系供給的淨化氣體的N2 氣體的供給流量是分別例如設為100~20000sccm的範圍內的流量。淨化氣體是除了N2 氣體以外,亦可使用Ar,He,Ne,Xe等的稀有氣體。   [0056] (第2氣體供給工程S205)   第1淨化工程S204之後,開啟閥126,經由氣體導入口241、緩衝室232、複數的孔234a來對第1處理室201a內供給作為第2氣體(處理氣體)的氨氣體(NH3 )。另外,第2氣體是亦被稱為處理晶圓200的處理氣體,或與第1氣體,含矽層,晶圓200反應的反應氣體。   [0057] 此時,以NH3 氣體的流量能夠成為預定的流量之方式調整MFC125。另外,NH3 氣體的供給流量是例如100sccm以上10000sccm以下。   [0058] 在此,從高頻電源部252經由匹配器251來對第1電極244供給高頻電力。藉由對第1電極244供給高頻電力,在孔234a內或第1處理室201a內產生第2氣體的電漿(第2氣體的活性種)。一旦被活化的NH3 供給至晶圓200上所形成的含矽層,則含矽層會被改質,形成含有矽元素的改質層。   [0059] 另外,在圖5中,與第2氣體的供給同時開始高頻電力的供給,但亦可構成從第2氣體的供給開始前供給高頻電力。又,亦可控制成從第1氣體供給工程S203到判定工程S207終了為止繼續高頻電力的供給,依據第2氣體的供給的有無來形成電漿。   [0060] 另外,亦可使設在基板載置台212內的偏壓電極256的電位藉由偏壓調整部257來調整,藉此使調整往晶圓200的荷電粒子的供給量。   [0061] 改質層是例如按照第1處理室201a內的壓力、NH3 氣體的流量、晶圓200的溫度、高頻電源部252的電力等,以預定的厚度、預定的分布、對於含矽層之預定的氮成分等的侵入深度所形成。   [0062] 預定的時間經過後,關閉閥126,停止NH3 氣體的供給。   [0063] 此時的加熱器213的溫度是被設定成與往晶圓200的第1氣體供給時同樣的溫度。   [0064] 另外,在供給第2處理氣體時,亦可藉由使用RPU124來將活化的NH3 氣體供給至緩衝室232而使處理均一性提升。   [0065] (第2淨化工程S206)   藉由與第1淨化工程S204同樣的動作,進行第2淨化工程S206。例如,存在於第1處理室201a中的NH3 氣體或存在於緩衝室232中的NH3 氣體是在停止NH3 氣體的供給之下,從第1排氣部排氣,藉此進行第2淨化工程S206。又,亦可藉由對緩衝室232及第1處理室201a供給淨化氣體來淨化。   [0066] (判定工程S207)   第2淨化工程S206的終了後,控制器260判定上述的成膜工程S301(S203~S206)是否被實行預定的循環數n。亦即,判定在晶圓200上是否形成有所望的厚度的膜。以上述的步驟S203~S206作為1循環,藉由至少進行1次以上此循環(步驟S207),可在晶圓200上形成預定膜厚的SiN膜。另外,上述的循環是重複複數次為理想。藉此,在晶圓200上形成預定膜厚的SiN膜。   [0067] 在判定工程S207,當成膜工程S301未被實施預定次數時(No判定時)是重複成膜工程S301的循環,當被實施預定次數時(Yes判定時)是終了成膜工程S301,使第2處理工程S302實行。   [0068] (第2處理(處置處理)工程S302)   接著,說明有關將被成膜於晶圓200的SiN膜予以改質處理(亦稱為處置(treatment)處理)的例子,作為第2處理。利用圖4來說明第2處理工程S302的詳細。   [0069] (基板位置調整工程S303)   在第2處理時,首先,使晶圓200下降至以圖1的點線所示的第2處理位置201c。具體而言,藉由昇降部218來下降基板支撐部210。此時,晶圓200是位於第1處理室201a的下部空間,與第1處理室201a連通的第2處理室201b內。並且,將第2處理室201b內調壓成預定的壓力。在此調壓中,停止來自第1排氣口221的排氣,從第2排氣口1481排氣。又,亦可調整加熱器213的溫度或偏壓電極256的電位。該等的調整後,進行第3氣體供給工程S304。   [0070] (第3氣體供給工程S304)   在第3氣體供給工程S304中,從第3氣體供給系供給氨(NH3 )氣體作為第3氣體(處置氣體)至第2處理室201b內。具體而言,將從第3氣體供給源143供給的NH3 氣體以MFC145來調整流量之後,供給至基板處理裝置100。被調整流量的NH3 氣體是通過緩衝室232,從淋浴頭234的氣體供給孔234a經由減壓狀態的第1處理室201a來供給至第2處理室201b內。並且,從第2排氣口1481繼續第2處理室201b內的氣氛的排氣,將第2處理室201b內的壓力控制成為預定的壓力範圍。此時,對於晶圓200供給NH3 氣體。NH3 氣體是以預定的壓力(第2壓力:例如10Pa以上1000Pa以下)來供給至第2處理室201b內。   [0071] (電漿產生工程S305)   在此,轉換開關274,使可從高頻電源252供給電力至第2電極344。開關274的轉換後,對設在石英構件345內的第2電極344供給高頻電力。藉由對第2電極344供給高頻電力,在第2處理室201b(第2電極344間)內產生第3氣體的電漿(第3氣體的活性種)。一旦被活化的NH3 供給至晶圓200上所形成的SiN膜,則進行處置處理。具體而言,被活化的NH3 中的氫成分會使殘留於SiN膜中的Cl除去,被活化的NH3 中的氮成分會進入被除去的Cl位置或其他的位置,SiN膜的特性會被改善(改質)。預定時間產生電漿,處理後,使往第2電極344的電力供給及第3氣體的供給停止,而使第2處理室201b內的氣氛排氣。另外,在使第2處理室201b排氣時,亦可進行與上述第1淨化工程S204同樣的淨化。另外,在此的排氣是亦可併用來自第1排氣口221的排氣。藉由從第1排氣口221也排氣,可縮短排氣時間。   [0072] (搬送壓力調整工程S208)   電漿產生工程S305之後,在搬送壓力調整工程S208中,以第2處理室201b內或移載室203能夠成為預定的壓力(真空度)之方式,經由第2排氣口1481來排氣。另外,亦可構成在此搬送壓力調整工程S208的期間或前或後,以晶圓200的溫度能夠冷卻至預定的溫度之方式保持於昇降銷207。另外,在此的排氣是亦可併用來自第1排氣口221的排氣。藉由從第1排氣口221也排氣,可縮短排氣時間。   [0073] (基板搬出工程S209)   在搬送壓力調整工程S208,第2處理室201b內形成預定壓力之後,開啟閘閥1490,從移載室203搬出晶圓200至未圖示的真空搬送室。   [0074] 在本實施例中,在第1處理時,使用DCS作為第1氣體,使用NH3 作為第2氣體,形成SiN膜,在第2處理時,使用NH3 作為第3氣體,處置SiN膜,但並非限於此。例如,在形成TiN膜時,亦可使用TiCl4 作為第1氣體,使用NH3 作為第2氣體,使用NH3 作為第3氣體。並且,在形成SiO膜時,亦可使用SiH4 作為第1氣體,使用O2 作為第2氣體,使用O2 作為第3氣體。而且,在形成HfO膜時,亦可使用HfCl4 或TEMAH作為第1氣體,使用O2 作為第2氣體,使用O2 作為第3氣體。   [0075] 又,如該等般,第2氣體與第3氣體是亦可使用同樣的氣體。另外,在上述中,將第2氣體與第3氣體構成使用不同的氣體供給部,但亦可構成使用相同的氣體供給部。   [0076] 又,第2氣體與第3氣體是亦可使用不同種類的氣體。例如,第2氣體使用NH3 氣體時,在第3氣體是使用作為含氫氣體的H2 氣體。   [0077] 又,處置(treatment)處理時,第3氣體之外亦可供給第4氣體。例如,在第3氣體使用作為含氧氣體的O2 氣體,在第4氣體使用作為含氫氣體的H2 氣體。藉由如此添加含氫氣體,可一邊除去存在於預定的膜中之雜質(Cl、C、O)等,一邊補給構成膜的元素。此情況,例如可一邊除去Cl,一邊補給氧元素。又,亦可在第3氣體使用NH3 氣體,在第4氣體使用H2 氣體。   [0078] 又,被產生於第1處理時的活性種密度與被產生於第2處理時的活性種密度是可為第1處理<第2處理。亦即,可將被產生於第2處理時的活性種密度形成比被產生於前述第1處理時的活性種密度更高。   又,由於第1處理時是循環處理,因此需要縮小第1處理室201a的容積。   [0079] 第1處理(成膜處理)時的氣體排氣部是使用第1排氣口221,第2處理(處置處理)時的氣體排氣部是使用第2排氣口1481。   [0080] 第1處理室201a是使用於第1處理(成膜處理)時,第2處理室201b是設在第1處理室的下側空間,使用於第2處理(處置處理)時。   [0081] 並且,在第2處理時,晶圓200的上面會比第2電極344更下側,且晶圓200的側面會被降下至與第2電極344的石英構件345對向的位置而被處理。藉由使晶圓200的上面位於比第2電極344更下側,可減少在第2電極344所產生的活性種之中,離子成分到達晶圓200的量。又,藉由使晶圓200的側面形成於與第2電極344的石英構件345對向的位置,可在基板載置台212與石英構件345之間形成氣體排氣路355,可從基板載置台212的周圍排出處置氣體,可使處置的處理均一性提升。   [0082] 以上,具體地說明本案之一實施形態,但本案並非限於上述的實施形態,亦可在不脫離其要旨的範圍實施各種變更。以下,利用圖6來說明有關本案的其他形態。   [0083] <其他的實施形態>   間隔部204、上部容器202a、下部容器202b是以石英所構成,在處理容器202的外部設有作為磁場產生部的矩形狀的第1線圈301及第2線圈302,構成可在與晶圓200水平方向形成磁場B。   [0084] 藉由使磁場B產生於與晶圓200水平方向,可在磁場捕捉以第2電極344所產生之電漿中的離子或電子,可使到達晶圓200的離子及電子的量減少,可使對晶圓200的處理的段差被覆提升。又,因為離子的到達量減少,所以可減少對形成於晶圓200的膜的損傷。   [0085] 又,較理想是第1線圈301的中心及第2線圈302的中心與第2活化部(第2電極344)的中心會被設於以圖6的虛線所示的軸401上。藉由如此地構成,可增加在以第1線圈301及第2線圈302所產生的磁場B被捕捉的活性種之中,離子成分或電子成分的量,可使到達晶圓200的離子成分或電子成分的量減少。藉此,可使抑制對形成於晶圓200的膜的損傷。   [0086] 又,亦可構成經由開關273,藉由直流電源部258及直流阻抗調整部253來將直流電壓施加至第1電極244。藉由如此構成,第1處理的成膜處理時是對第1電極244供給高頻電力,在第2處理的處置處理時,可供給直流。較理想是在處置處理時,以第1電極244能夠成為負的方式施加直流電壓,藉此可使在第2電極344形成的電漿中的離子成分吸引至第1電極244側,可使往晶圓200的離子的到達量減少。藉此,可使對晶圓200的處理的段差被覆提升。又,因為離子的到達量減少,所以可減少對形成於晶圓200的膜的損傷。   [0087] 又,上述中,構成從高頻電源252供給電力至第1電極244及第2電極344的各者,但亦可構成在第2電極344設置別的第2匹配器351及第2高頻電源352來對第1電極244及第2電極344的各者供給不同頻率的電力或不同大小的電力。   [0088] 又,上述中,記載有關交替供給第1氣體及第2氣體來成膜的方法,但其他的方法也可適用。例如,第1氣體與第2氣體的供給時機重疊般的方法。   [0089] 又,上述中,記載有關供給2種類的氣體而處理的方法,但亦可為使用1種類的氣體的處理。   [0090] 又,上述中,記載有關成膜處理,但其他的處理也可適用。例如,有使用電漿的擴散處理、氧化處理、氮化處理、氧氮化處理、還原處理、氧化還原處理、蝕刻處理、加熱處理等。例如,只使用反應氣體,將基板表面或形成於基板的膜予以電漿氧化處理或電漿氮化處理時也可適用本發明。並且,在只使用反應氣體的電漿退火處理也可適用。亦可以該等的處理作為第1處理,然後使上述的第2處理進行。   [0091] 又,上述中,記載有關半導體裝置的製造工程,但實施形態的發明是半導體裝置的製造工程以外也可適用。例如有液晶裝置的製造工程、太陽電池的製造工程、發光裝置的製造工程、玻璃基板的處理工程、陶瓷基板的處理工程、導電性基板的處理工程等的基板處理。   [0092] 又,上述中,顯示使用含矽氣體作為原料氣體,使用含氮氣體作為反應氣體,而形成矽氮化膜的例子,但使用其他的氣體的成膜也可適用。例如,有含氧膜、含氮膜、含碳膜、含硼膜、含金屬膜及含有複數該等的元素的膜等。另外,該等的膜是例如有AlO膜、ZrO膜、HfO膜、HfAlO膜、ZrAlO膜、SiC膜、SiCN膜、SiBN膜、TiN膜、TiC膜、TiAlC膜等。   [0093] 又,上述中,顯示在一個的處理室處理一片的基板之裝置構成,但並非限於此,亦可為將複數片的基板排列於水平方向或垂直方向的裝置。
[0094]
100‧‧‧處理裝置
200‧‧‧晶圓(基板)
201a‧‧‧第1處理室
201b‧‧‧第2處理室
202‧‧‧處理容器
212‧‧‧基板載置台
213‧‧‧加熱器
221‧‧‧第1排氣口
234‧‧‧淋浴頭
244‧‧‧第1電極
260‧‧‧控制器
[0008]   圖1是一實施形態的基板處理裝置的概略構成圖。   圖2是一實施形態的氣體供給系的概略構成圖。   圖3是一實施形態的基板處理裝置的控制器的概略構成圖。   圖4是一實施形態的基板處理工程的流程圖。   圖5是一實施形態的成膜工程的順序的圖。   圖6是其他的實施形態的基板處理裝置的概略構成圖。

Claims (19)

  1. 一種基板處理裝置,其特徵係具有:第1處理室,其係將基板予以成膜處理;第2處理室,其係將被形成於前述基板的膜予以處置(treatment)處理,與第1處理室連通;基板支撐部,其係支撐前述基板;第1電極,其係設於前述第1處理室,與前述基板支撐部對向;第2電極,其係設於前述第2處理室的側部;昇降部,其係使前述基板支撐部移動至前述第1處理室及前述第2處理室;氣體供給部,其係可對前述基板供給處理氣體,反應氣體及處置氣體;電源部,其係對前述第1電極及前述第2電極供給電力;及控制部,其係控制前述電源部,前述氣體供給部及前述昇降部,而使能在將前述處理氣體及在前述第1電極所被活化的前述反應氣體供給至前述基板而進行前述成膜處理之後,將載置有前述基板的基板支撐部從第1處理室移動至第2處理室,對該基板供給在前述第2電極所被活化的處置氣體而進行處置處理。
  2. 如申請專利範圍第1項之基板處理裝置,其中,前述第1電極係以根據電容耦合的電極所構成,前述第2電極係以根據感應耦合的電極所構成。
  3. 如申請專利範圍第1項之基板處理裝置,其中,前述第2電極係形成繞著前述第2處理室旋轉的線圈狀,該線圈係構成以石英構件所包圍,前述控制部係控制前述昇降部,而使能在供給前述處置氣體之前,前述基板的上面比前述線圈的下端更下側,且前述基板的側面與前述石英構件對向,在前述基板支撐部與前述石英構件之間形成氣體排氣路,前述處置處理之間,經由前述氣體排氣路來排氣至前述第2排氣部。
  4. 如申請專利範圍第2項之基板處理裝置,其中,前述第2電極係形成繞著前述第2處理室旋轉的線圈狀,該線圈係構成以石英構件所包圍,前述控制部係控制前述昇降部,而使能在供給前述處置氣體之前,前述基板的上面比前述線圈的下端更下側,且前述基板的側面與前述石英構件對向,在前述基板支撐部與前述石英構件之間形成氣體排氣路,前述處置處理之間,經由前述氣體排氣路來排氣至前述第2排氣部。
  5. 如申請專利範圍第1項之基板處理裝置,其中,在前述第2電極的側方設有磁場產生部,前述控制部係控制前述磁場產生部,而使能在令前述處置氣體活化之前,由前述磁場產生部產生磁場於與前述基板水平方向。
  6. 如申請專利範圍第2項之基板處理裝置,其中,在前述第2電極的側方設有磁場產生部,前述控制部係控制前述磁場產生部,而使能在令前述處置氣體活化之前,由前述磁場產生部產生磁場於與前述基板水平方向。
  7. 如申請專利範圍第4項之基板處理裝置,其中,在前述第2電極的側方設有磁場產生部,前述控制部係控制前述磁場產生部,而使能在令前述處置氣體活化之前,由前述磁場產生部產生磁場於與前述基板水平方向。
  8. 如申請專利範圍第1項之基板處理裝置,其中,前述電源部係構成可對前述第1電極施加直流電壓,前述控制部係控制前述電源部,而使能在令前述處置氣體活化之前,對前述第1電極施加負的電壓。
  9. 如申請專利範圍第2項之基板處理裝置,其中,前述電源部係構成可對前述第1電極施加直流電壓,前述控制部係控制前述電源部,而使能在令前述處置氣體活化之前,對前述第1電極施加負的電壓。
  10. 如申請專利範圍第4項之基板處理裝置,其中,前述電源部係構成可對前述第1電極施加直流電壓,前述控制部係控制前述電源部,而使能在令前述處置氣體活化之前,對前述第1電極施加負的電壓。
  11. 如申請專利範圍第5項之基板處理裝置,其中,前述電源部係構成可對前述第1電極施加直流電壓,前述控制部係控制前述電源部,而使能在令前述處置氣體活化之前,對前述第1電極施加負的電壓。
  12. 如申請專利範圍第1項之基板處理裝置,其中,前述控制部係控制前述電源部及前述氣體供給部,而使能將在前述處置處理時所產生的活性種密度形成比在前述成膜處理時所產生的活性種密度更高。
  13. 如申請專利範圍第2項之基板處理裝置,其中,前述控制部係控制前述電源部及前述氣體供給部,而使能將在前述處置處理時所產生的活性種密度形成比在前述成膜處理時所產生的活性種密度更高。
  14. 如申請專利範圍第4項之基板處理裝置,其中,前述控制部係控制前述電源部及前述氣體供給部,而使能將在前述處置處理時所產生的活性種密度形成比在前述成膜處理時所產生的活性種密度更高。
  15. 如申請專利範圍第7項之基板處理裝置,其中,前述控制部係控制前述電源部及前述氣體供給部,而使能將在前述處置處理時所產生的活性種密度形成比在前述成膜處理時所產生的活性種密度更高。
  16. 一種半導體裝置的製造方法,其特徵係具有:使基板以基板支撐部支撐的工程;將前述基板收容於第1處理室的工程;在前述第1處理室內,對前述基板供給處理氣體及在與前述基板支撐部對向的第1電極所被活化的反應氣體,而進行成膜處理的工程;在前述成膜處理後,將前述基板從前述第1處理室移動至第2處理室的工程;及在前述第2處理室內,將在被設於前述第2處理室的側部的第2電極所被活化的處置氣體供給至前述基板,而進行處置處理的工程。
  17. 如申請專利範圍第16項之半導體裝置的製造方法,其中,在前述成膜處理的工程中,從第1排氣部來將前述第1處理室的氣氛排氣,在前述處置處理的工程中,從第2排氣部來將前述第2處理室的氣氛排氣。
  18. 如申請專利範圍第17項之半導體裝置的製造方法,其中,在前述成膜處理的工程中,循環地供給前述處理氣體及前述反應氣體。
  19. 一種記錄媒體,其特徵係記錄有藉由電腦來使下列程序實行於基板處理裝置的程式,使基板以基板支撐部支撐的程序;使前述基板收容於第1處理室的程序;在前述第1處理室內,對前述基板供給處理氣體及在與前述基板支撐部對向的第1電極所被活化的反應氣體,而進行成膜處理的程序;在前述成膜處理後,使前述基板從前述第1處理室移動至第2處理室的程序;及在前述第2處理室內,將在被設於前述第2處理室的側部的第2電極所被活化的處置氣體供給至前述基板,而進行處置處理的程序。
TW106130550A 2016-09-13 2017-09-07 半導體裝置的製造方法、基板處理裝置及程式 TWI671818B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-178547 2016-09-13
JP2016178547A JP6446418B2 (ja) 2016-09-13 2016-09-13 半導体装置の製造方法、基板処理装置およびプログラム

Publications (2)

Publication Number Publication Date
TW201830519A TW201830519A (zh) 2018-08-16
TWI671818B true TWI671818B (zh) 2019-09-11

Family

ID=61560303

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106130550A TWI671818B (zh) 2016-09-13 2017-09-07 半導體裝置的製造方法、基板處理裝置及程式

Country Status (5)

Country Link
US (1) US11384431B2 (zh)
JP (1) JP6446418B2 (zh)
KR (1) KR101965154B1 (zh)
CN (1) CN107818905B (zh)
TW (1) TWI671818B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107369602B (zh) * 2016-05-12 2019-02-19 北京北方华创微电子装备有限公司 反应腔室及半导体加工设备
JP6906490B2 (ja) * 2018-09-14 2021-07-21 株式会社Kokusai Electric 基板処理装置、半導体装置の製造方法およびプログラム
KR20220045226A (ko) * 2019-08-19 2022-04-12 어플라이드 머티어리얼스, 인코포레이티드 다수의 주파수들에서 rf 파라미터들을 제어하기 위한 방법들 및 장치
KR20210098242A (ko) * 2020-01-31 2021-08-10 주성엔지니어링(주) 기판처리장치 및 기판처리방법
KR20210152123A (ko) * 2020-06-08 2021-12-15 주성엔지니어링(주) 기판처리방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09283300A (ja) * 1996-04-18 1997-10-31 Sony Corp プラズマ処理装置
TWI301646B (en) * 2004-11-16 2008-10-01 Applied Materials Inc Multi-layer high quality gate dielectric for low-temperature poly-silicon tfts
JP2010123689A (ja) * 2008-11-18 2010-06-03 Tokyo Electron Ltd プラズマ処理装置
JP2013219198A (ja) * 2012-04-09 2013-10-24 Nissin Electric Co Ltd 薄膜製造方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4241927C2 (de) * 1992-12-11 1994-09-22 Max Planck Gesellschaft Zur Anordnung in einem Vakuumgefäß geeignete selbsttragende isolierte Elektrodenanordnung, insbesondere Antennenspule für einen Hochfrequenz-Plasmagenerator
US5710486A (en) * 1995-05-08 1998-01-20 Applied Materials, Inc. Inductively and multi-capacitively coupled plasma reactor
JPH0922796A (ja) * 1995-07-07 1997-01-21 Nippon Telegr & Teleph Corp <Ntt> ドライエッチング装置
US5948215A (en) * 1997-04-21 1999-09-07 Tokyo Electron Limited Method and apparatus for ionized sputtering
JPH1187311A (ja) * 1997-05-26 1999-03-30 Anelva Corp プラズマ処理装置
JP2002237486A (ja) 2001-02-08 2002-08-23 Tokyo Electron Ltd プラズマ処理装置およびプラズマ処理方法
US7085616B2 (en) * 2001-07-27 2006-08-01 Applied Materials, Inc. Atomic layer deposition apparatus
US20050241762A1 (en) * 2004-04-30 2005-11-03 Applied Materials, Inc. Alternating asymmetrical plasma generation in a process chamber
US7829469B2 (en) * 2006-12-11 2010-11-09 Tokyo Electron Limited Method and system for uniformity control in ballistic electron beam enhanced plasma processing system
WO2008106542A1 (en) * 2007-02-28 2008-09-04 Applied Materials, Inc. Apparatus and method for deposition over large area substrates
KR100873150B1 (ko) * 2007-03-02 2008-12-10 세메스 주식회사 기판을 처리하는 장치 및 방법
US9520275B2 (en) * 2008-03-21 2016-12-13 Tokyo Electron Limited Mono-energetic neutral beam activated chemical processing system and method of using
JP2010183069A (ja) 2009-01-07 2010-08-19 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び基板処理装置
JP2010232476A (ja) * 2009-03-27 2010-10-14 Tokyo Electron Ltd プラズマ処理装置
JP2012193457A (ja) 2009-06-10 2012-10-11 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び半導体装置の製造装置
JP5916056B2 (ja) * 2010-08-23 2016-05-11 東京エレクトロン株式会社 プラズマ処理方法及びプラズマ処理装置
JP6257071B2 (ja) * 2012-09-12 2018-01-10 株式会社日立国際電気 基板処理装置及び半導体装置の製造方法
JP2015015272A (ja) * 2013-07-03 2015-01-22 株式会社日立国際電気 半導体装置の製造方法及び基板処理装置
JP5807084B2 (ja) 2013-09-30 2015-11-10 株式会社日立国際電気 半導体装置の製造方法、基板処理装置およびプログラム
JP5872028B2 (ja) * 2013-09-30 2016-03-01 株式会社日立国際電気 基板処理装置および半導体装置の製造方法
KR20160049628A (ko) * 2014-10-28 2016-05-10 최도현 듀얼 플라즈마 발생기, 플라즈마 처리 시스템 및 방법
KR101993070B1 (ko) * 2015-02-02 2019-06-25 가부시키가이샤 코쿠사이 엘렉트릭 반도체 장치의 제조 방법 및 기록 매체

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09283300A (ja) * 1996-04-18 1997-10-31 Sony Corp プラズマ処理装置
TWI301646B (en) * 2004-11-16 2008-10-01 Applied Materials Inc Multi-layer high quality gate dielectric for low-temperature poly-silicon tfts
JP2010123689A (ja) * 2008-11-18 2010-06-03 Tokyo Electron Ltd プラズマ処理装置
JP2013219198A (ja) * 2012-04-09 2013-10-24 Nissin Electric Co Ltd 薄膜製造方法

Also Published As

Publication number Publication date
US11384431B2 (en) 2022-07-12
TW201830519A (zh) 2018-08-16
KR20180029859A (ko) 2018-03-21
US20180076063A1 (en) 2018-03-15
CN107818905A (zh) 2018-03-20
JP2018046098A (ja) 2018-03-22
JP6446418B2 (ja) 2018-12-26
KR101965154B1 (ko) 2019-04-03
CN107818905B (zh) 2019-09-27

Similar Documents

Publication Publication Date Title
KR101965145B1 (ko) 반도체 장치의 제조 방법, 기록 매체 및 기판 처리 장치
TWI671818B (zh) 半導體裝置的製造方法、基板處理裝置及程式
TWI659470B (zh) 半導體裝置的製造方法、基板處理裝置及程式
KR20130033336A (ko) 반도체 장치의 제조 방법 및 기판 처리 장치
TWI519672B (zh) A substrate processing apparatus, a gas dispersion unit, a manufacturing method of a semiconductor device, and a recording medium
KR101922588B1 (ko) 반도체 장치의 제조 방법, 기록 매체 및 기판 처리 장치
JP6332746B2 (ja) 基板処理装置、半導体装置の製造方法及びプログラム
US20160177446A1 (en) Substrate Processing Apparatus, Method of Manufacturing Semiconductor Device and Non-Transitory Computer-Readable Recording Medium
TWI682425B (zh) 基板處理裝置、半導體裝置的製造方法及程式
CN107293477B (zh) 半导体器件的制造方法、衬底处理装置