TWI664812B - 放大器電路及相關的補償電路 - Google Patents
放大器電路及相關的補償電路 Download PDFInfo
- Publication number
- TWI664812B TWI664812B TW107123092A TW107123092A TWI664812B TW I664812 B TWI664812 B TW I664812B TW 107123092 A TW107123092 A TW 107123092A TW 107123092 A TW107123092 A TW 107123092A TW I664812 B TWI664812 B TW I664812B
- Authority
- TW
- Taiwan
- Prior art keywords
- amplifier
- circuit
- coupled
- compensation
- compensation circuit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/56—Modifications of input or output impedances, not otherwise provided for
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/68—Combinations of amplifiers, e.g. multi-channel amplifiers for stereophonics
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
放大器電路包括多級放大器、補償電容和補償電路。多級放大器包括多個放大器,該多個放大器級聯在該多級放大器的輸入端和輸出端之間。該多個放大器至少包括第一級放大器、第二級放大器和第三級放大器。補償電容耦接在多級放大器的輸出端和第一級放大器的輸出端之間。補償電路包括第一補償電路和第二補償電路。第一補償電路耦接於第一級放大器的輸出端。第二補償電路耦接於第二級放大器的輸出端。
Description
本發明涉及一種放大器設計,更特別地,涉及一種多級放大器電路(multi-stage amplifier circuit),其具有由補償電路插入的至少一個零點和至少一個極點。
從單級放大器獲得的性能通常不足以用於多種應用。因此,通過級聯一些放大級的多級放大器被用來實現期望的性能。以三級放大器為例,第一級放大器的輸出用作第二級放大器的輸入,而第二級放大器的輸出用作第三級放大器的輸入。為了抑制熱雜訊(thermal noise),採用具有大跨導的第一級放大器。然而,單位增益帶寬(unity-gain bandwidth,UGB)/單位增益頻率(unity-gain frequency,UGF)與第一級放大器的跨導正相關。換句話說,第一級放大器的跨導越大,單位增益頻率越高,以及單位增益帶寬越大。在第一級放大器被配置為具有大跨導的情況下,三級放大器的兩個高頻次極點(non-dominant pole)所處頻率低於單位增益頻率。因此,三級放大器變得不穩定。
單位增益帶寬/單位增益頻率與米勒電容(Miller
capacitance)負相關。為解決穩定性問題,一種解決方案是增大米勒電容,從而降低單位增益頻率並降低單位增益帶寬以實現穩定性的提高。然而,主極點(dominant pole)也與米勒電容負相關。因此,主極點被轉移至較低的頻率,從而導致帶內增益下降。因此,具有大米勒電容的三級放大器具有差的帶內信號質量。
因此,需要一種新穎的頻率補償設計,以增強多級放大器電路的穩定性而又不會降低多級放大器電路的帶內增益。
本發明的目的之一在於提供一種多級放大器電路和相關的補償電路,以解決上述問題。
根據本發明的第一方面,提供了一種放大器電路,包括多級放大器、補償電容以及多個補償電路。該多級放大器包括級聯在該多級放大器的輸入端和輸出端之間的多個放大器,該多個放大器至少包括第一級放大器、第二級放大器和第三級放大器。該補償電容耦接在該多級放大器的輸出端和該第一級放大器的輸出端之間。以及,該多個補償電路包括第一補償電路和第二補償電路,第一補償電路耦接於該第一級放大器的輸出端;第二補償電路耦接於該第二級放大器的輸出端。
根據本發明的第二方面,提供了一種補償電路,包括高通濾波器、輔助放大器、電容和電阻。高通濾波器具有輸入端和輸出端;輔助放大器的輸入端耦接於該高通濾波器的輸出端;電容耦接在該高通濾波器的輸入端和該輔助放大器的輸出端之間;以及,電阻耦接在該輔助放大器的輸出端和偏置電壓之間。
在上述技術方案中,所提供的多級放大器電路和補償電路可
用來增強多級放大器電路的穩定性而又不會降低多級放大器電路的帶內增益。
所屬技術領域中具有通常知識者在閱讀附圖所示優選實施例的下述詳細描述之後,可以毫無疑義地理解本發明的這些目的及其它目的。
100、1000‧‧‧放大器電路
102‧‧‧三級放大器
112‧‧‧組合電路
114‧‧‧第一級放大器
116‧‧‧第二級放大器
118‧‧‧第三級放大器
SIN‧‧‧源信號
NIN、P11、P21、P31、P41、P51、P91‧‧‧輸入端
NOUT、P12、P22、P32、P42、P52、P92‧‧‧輸出端
Co1、Co2、Co3‧‧‧輸出電容
Ro1、Ro2、Ro3‧‧‧輸出電阻
Cd1、Cd2、CB1、CF1、CB2‧‧‧電容
Rd1、Rd2、RB1、RF1、RB2‧‧‧電阻
104_1‧‧‧第一補償電路
104_2‧‧‧第二補償電路
CL‧‧‧負載電容
RL‧‧‧負載電阻
SOUT‧‧‧輸出信號
Cm1、Cm2、...、Cm(N-2)、Cm(N-1)‧‧‧補償電容
P1‧‧‧主極點
P2、P3‧‧‧次極點
Rd‧‧‧被插入的極點
Zd‧‧‧被插入的零點
400、500、600、900‧‧‧補償電路
402、902‧‧‧輔助放大器
VIN‧‧‧補償電路的輸入
VB1、VB2、VB3‧‧‧偏置電壓
502‧‧‧高通濾波器
第1圖是根據本發明實施例示出的放大器電路的示意圖。
第2圖是根據本發明實施例示出的所提出的頻率補償(單位增益帶寬控制)方案的構思的示意圖。
第3圖是根據本發明實施例示出的第1圖所示的放大器電路的詳細的頻率響應曲線的示意圖。
第4圖是根據本發明實施例示出的第一補償電路設計的示意圖。
第5圖是根據本發明實施例示出的第二補償電路設計的示意圖。
第6圖示出了具有位於由輔助放大器和電容形成的迴路之外部的高通濾波器的補償電路的示意圖。
第7圖示出了具有位於由輔助放大器和電容形成的迴路中的高通濾波器的補償電路的示意圖。
第8圖是根據本發明實施例示出的第5圖或第7圖所示的補償電路的電路圖。
第9圖是根據本發明實施例示出的第三補償電路設計的示意圖。
第10圖是根據本發明實施例示出的另一放大器電路的示意圖。
在下面的詳細描述中,為了說明的目的,闡述了許多具體細節,
以便所屬技術領域中具有通常知識者能夠更透徹地理解本發明實施例。然而,顯而易見的是,可以在沒有這些具體細節的情況下實施一個或複數個實施例,不同的實施例可根據需求相結合,而並不應當僅限於附圖所列舉的實施例。
以下描述為本發明實施的較佳實施例。以下實施例僅用來例舉闡釋本發明的技術特徵,並非用來限制本發明的範疇。在通篇說明書及申請專利範圍當中使用了某些詞彙來指稱特定的組件。所屬技術領域中具有通常知識者應可理解,製造商可能會用不同的名詞來稱呼同樣的組件。本說明書及申請專利範圍並不以名稱的差異來作為區別組件的方式,而係以組件在功能上的差異來作為區別的基準。本發明的範圍應當參考后附的申請專利範圍來確定。在以下描述和申請專利範圍當中所提及的術語“包含”和“包括”為開放式用語,故應解釋成“包含,但不限定於...”的意思。此外,術語“耦接”意指間接或直接的電氣連接。因此,若文中描述一個裝置耦接至另一裝置,則代表該裝置可直接電氣連接於該另一裝置,或者透過其它裝置或連接手段間接地電氣連接至該另一裝置。
文中所用術語“基本”或“大致”係指在可接受的範圍內,所屬技術領域中具有通常知識者能夠解決所要解決的技術問題,基本達到所要達到的技術效果。舉例而言,“大致等於”係指在不影響結果正確性時,所屬技術領域中具有通常知識者能夠接受的與“完全等於”有一定誤差的方式。
第1圖是根據本發明實施例示出的放大器電路的示意圖。作為一種示例而非限制意義,放大器電路100可用於音頻應用中。如第1圖所示,放大器電路100為多級放大器電路,包括多級放大器(例如,三級放大器102)、多個補償電路(例如,第一補償電路104_1和第二補償電路104_2),以及,多個補償電容
(例如,Cm1和Cm2)。補償電容Cm1和Cm2中的每一個用於米勒補償。因此,利用補償電容Cm1和Cm2來實現嵌套的米勒補償(nested Miller compensation,NMC)方案。然而,這僅僅是為了說明的目的,並不意味著限制本發明。在本發明的一些實施例中,補償電容Cm2可以是可選的。例如,關於所提出的頻率補償(單位增益帶寬控制)方案,可以根據實際設計考慮,省略補償電容Cm2。
三級放大器102具有三個放大器,包括第一級放大器114、第二級放大器116和第三級放大器118,這三個放大器級聯在三級放大器102的輸入端NIN和輸出端NOUT之間。例如,第一級放大器114用作三級放大器102的輸入級,而第三級放大器118用作三級放大器102的輸出級。另外,組合電路(combining circuit)112用於通過組合在輸入端NIN處接收到的源信號SIN和從輸出端NOUT處產生的輸出信號SOUT獲得的反饋信號來生成饋送到第一級放大器114的輸入端P11的輸入信號。第一級放大器114的跨導用Gm1表示,第二級放大器116的跨導用Gm2表示,第三級放大器118的跨導用Gm3表示。需要說明的是,為了通過補償電容Cm1和Cm2獲得負反饋迴路(negative feedback loops),本實施例中的第二級放大器116和第三級放大器118的增益分別為正的(positive)和負的(negative),本發明對第一級放大器114的增益符號不做限制,例如,第一級放大器114的增益可以是負的。此外,第一級放大器114的輸出電阻和輸出電容分別用Ro1和Co1表示;第二級放大器116的輸出電阻和輸出電容分別用Ro2和Co2表示;以及,第三級放大器118的輸出電阻和輸出電容分別用Ro3和Co3表示。放大器電路100驅動的負載可以等效為負載電容CL和負載電阻RL,但本發明實施例對此不作任何限制。
補償電容Cm1耦接在三級放大器102的輸出端NOUT(其也耦接於第三級放大器118的輸出端P32)和第一級放大器114的輸出端P12(其也耦接於第二級放大器116的輸入端P21)之間。可選的補償電容Cm2耦接在三級放大器102的輸出端NOUT(其也耦接於第三級放大器118的輸出端P32)和第二級放大器116的輸出
端P22(其也耦接於第三級放大器118的輸入端P31)之間。
在此實施例中,第一補償電路104_1耦接於第一級放大器114的輸出端P12,以及,第二補償電路104_2耦接於第二級放大器116的輸出端P22。舉例來說,第一補償電路104_1和/或第二補償電路104_2可以使用阻尼因子控制(damping-factor-control,DFC)電路來實現。因此,第一補償電路104_1可以等效為電容Cd1和串聯的電阻Rd1,和/或,第二補償電路104_2可以等效為電容Cd2和串聯的電阻Rd2。對於低頻信號,電容Cd2是開路的(open-circuited),從而將電阻Rd2與三級放大器102斷開。對於高頻信號,電容Cd2是短路的(short-circuited),從而將電阻Rd2連通到三級放大器102以降低第二級放大器的增益。在本發明實施例中,刻意將電阻Rd1的電阻值設置得很小,由於電阻Rd1的電阻值非常小,因此,第一補償電路104_1將電容Cd1的電容呈現給用於低頻信號或高頻信號的三級放大器102。在一些實施例中,電阻Rd2的電阻值大於電阻Rd1的電阻值。
所提出的放大器電路100的關鍵特徵是使用多個補償電路來實現頻率補償(例如,單位增益帶寬控制)。與傳統的阻尼因子控制頻率補償不同的是,第一補償電路104_1和第二補償電路104_2被設置為插入至少一個零點和至少一個極點,其中,在所插入的每個零點和極點處,放大器電路100的開環增益大於1(即,0dB)。也就是說,當源信號SIN的頻率等於被插入的零點或極點的頻率時,放大器電路100的開環增益大於0dB。
在下文中,電容的符號也可以表示電容的電容值,以及,電阻的符號也可以表示電阻的電阻值。例如,補償電容Cm2可以被認為具有電容值Cm2;以及,電阻Rd1可以被認為具有電阻值Rd1。
第2圖是根據本發明實施例示出的所提出的頻率補償(單位增益帶寬控制)方案的構思的示意圖。在第1圖所示的放大器電路100被修改為省略第一補償電路104_1和第二補償電路104_2的情形中,被修改後的放大器電路不具有
所提出的頻率補償(單位增益帶寬控制),以及,該被修改後的放大器電路具有如第2圖所示的頻率響應曲線Fold,其中,每個極點用十字符號(cross symbol)表示。在第1圖所示的放大器電路100的另一情形中,放大器電路100具有用於根據本發明提出的頻率補償(單位增益帶寬控制)插入一個零點Zd和一個極點Pd的第一補償電路104_1和第二補償電路104_2,以及,第1圖所示的放大器電路100具有如第2圖所示的頻率響應曲線Fnew,其中,每個極點由十字符號表示,以及,每個零點由圓形符號(circle symbol)表示。放大器電路的開環傳遞函數由H(s)表示。因此,放大器電路的開環增益可以表示為|H(s)|。
關於放大器電路100被修改為省略第一補償電路104_1和第二補償電路104_2的情形,被修改後的三級放大器電路具有三個極點,包括一個低頻主極點P1和兩個高頻次極點P2和P3。單位增益帶寬/單位增益頻率是利用第一級放大器114的跨導Gm1除以補償電容Cm2的電容值確定的。因此,單位增益帶寬UGBold等於Gm1/Cm2。如上所述,為了抑制熱雜訊,可以採用具有大跨導的第一級放大器。但是,第一級放大器的跨導越大,單位增益頻率越高,且相關的單位增益帶寬越大。如第2圖中的頻率響應曲線Fold所示,兩個高頻次極點P2和P3的頻率均低於單位增益頻率。換句話說,在每個高頻次極點P2和P3處,被修改後的不具有所提出的頻率補償(單位增益帶寬控制)的三級放大器電路的開環增益均大於1(即,0dB)。因此,被修改後的不具有所提出的頻率補償(單位增益帶寬控制)的三級放大器電路變得不穩定。
根據所提出的頻率補償(單位增益帶寬控制)方案,第一補償電路104_1和第二補償電路104_2被添加以插入一個零點(例如,中頻零點)Zd和一個次極點(例如,中頻次極點)Pd。如第2圖所示,次極點Pd的頻率小於零點Zd的頻率。通過這種方式,單位增益帶寬被收縮因子k收縮(shrunk),其中,k=Zd/Pd,Zd表示被插入的零點的頻率,以及,Pd表示被插入的極點的頻率。具體而言,單
位增益帶寬UGBnew等於Gm1/(k*Cm2)。如上所述,為了抑制熱雜訊,可以採用具有大跨導的第一級放大器,從而使得單位增益帶寬增加。然而,由於次極點Pd和零點Zd的插入,在第一級放大器114的跨導Gm1較大以抑制熱雜訊的條件下的單位增益帶寬UGBnew可以被精確地控制。更具體地說,可以適當地控制被插入的零點Zd的頻率與被插入的次極點Pd的頻率的比率(即收縮因子k)來調整單位增益帶寬UGBnew,由此確保放大器電路100滿足穩定性標準。
如第2圖中的頻率響應曲線Fnew所示,兩個高頻次極點P2’和P3’都在高於單位增益頻率的頻率處。換句話說,在每個高頻次極點P2’和P3’處,具有所提出的頻率補償(單位增益帶寬控制)的放大器電路100的開環增益小於1(即,0dB)。通過這種方式,具有所提出的頻率補償(單位增益帶寬控制)的放大器電路100由於第一補償電路104_1和第二補償電路104_2插入的零點Zd和次極點Pd而在閉環操作中是無條件(unconditionally)穩定的。
單位增益帶寬/單位增益頻率與連接在放大器電路100的輸出端NOUT和第一級放大器114的輸出端P12之間的補償電容Cm1的電容值負相關。另外,低頻主極點P1’也與連接在放大器電路100的輸出端NOUT和第一級放大器114的輸出端P12之間的補償電容Cm1的電容值負相關。由於單位增益帶寬可以被零點Zd和次極點Pd控制的收縮因子k充分收縮,因此,在不增大補償電容Cm1的電容值的情況下能夠確保放大器電路100的穩定性。換句話說,主極點P1’的頻率保持不變(與P1類似),從而避免因將主極點P1’轉移至較低的頻率而導致的帶內增益降低,即不會降低帶內增益。
簡而言之,具有所提出的頻率補償(單位增益帶寬控制)的放大器電路100(通過插入零點Zd和次極點Pd實現的)可以是無條件穩定的,且不降低帶內增益。
請結合第3圖參照第1圖。第3圖是根據本發明實施例示出的第1圖所
示的放大器電路100的詳細的頻率響應曲線的示意圖。前面提及的主極點P1’在第3圖中用P1,LHP表示,前面提及的次極點Pd在第3圖中用P2,LHP表示,以及,前面提及的零點Zd在第3圖中用Z1,LHP表示。從第3圖中可以看出,被插入的零點Z1,LHP主要由第二補償電路104_2(例如,電容Cd2的電容值和電阻Rd2的電阻值)控制,以及,被插入的次極點P2,LHP是至少由第一補償電路104_1和第二補償電路104_2(例如,電容Cd1的電容值、電容Cd2的電容值和電阻Rd2的電阻值)控制。收縮因子k(k=Zd/Pd)可用以下等式來表達。
因此,收縮因子k取決於電容Cd1的電容值、補償電容Cm1的電容值、電阻Rd2的電阻值以及第二級放大器116的跨導Gm2。收縮因子k可以被設置成大於1的值(即k>1)以增加穩定性,並且可由電容Cd1的電容值、補償電容Cm1的電容值、電阻Rd2的電阻值以及第二級放大器116的跨導Gm2精確地控制。在此實施例中,收縮因子k應當被控制以提供足夠的帶內相位裕度(phase margin,PM),使得放大器電路100在閉環操作中無條件地穩定。例如,收縮因子k可以被設置為小於10的值(即,k<10),以使得帶內PM大於35度。然而,這僅僅是為了說明的目的,並不意味著限制本發明。
如第3圖所示,其中一個高頻次極點P3,LHP取決於補償電容Cm2的電容值和電阻Rd2的電阻值,而另一個零點(例如,高頻零點)Z2,LHP取決於電容Cd1
的電容值和電阻Rd1的電阻值。通過適當地設置補償電容Cm2的電容的電容值、電阻Rd2的電阻值、電容Cd1的電容值和電阻Rd1的電阻值,可以控制高頻次極點P3,LHP和高頻零點Z2,LHP處於相同的頻率,也就是說,高頻次極點P3,LHP被高頻零點Z2,LHP消除(cancelled)。
第4圖是根據本發明實施例示出的第一補償電路設計的示意圖。補償電路400包括具有跨導Gmd1的輔助放大器(auxiliary amplifier)402、電容CB1和電阻RB1。在本實施例中,輔助放大器402的增益是負的。輔助放大器402的輸入端P41耦接於補償電路400的輸入VIN。電容CB1耦接在輔助放大器402的輸入端P41和輸出端P42之間。電阻RB1耦接在輔助放大器402的輸出端P42和偏置電壓VB1(例如,地電壓)之間。由於補償電路400的輸入VIN耦接於輔助放大器402的輸入端P41(例如,輔助放大器402中的輸入電晶體的閘極),所以補償電路400具有高輸入阻抗的特性。關於第1圖所示的放大器電路100,低雜訊的第一級放大器114的輸出(即,第二級放大器116的輸入)上需要高阻抗。因此,第一補償電路104_1可以使用第4圖所示的補償電路400來實現,其中,補償電路400的輸入VIN耦接於第一級放大器114的輸出端P12。
補償電路400使用電容倍增(capacitance multiplication)技術。因此,補償電路400可以被認為具有等於Gmd1*CB1*RB1的電容值。另外,補償電路400可以被認為具有等於的電阻值。當使用第4圖所示的補償電路400來實現第一
補償電路104_1時,Cd1=Gmd1*CB1*RB1以及。輔助放大器402的跨導Gmd1可以設定為較大值以使電容Cd1具有大的電容值。然而,當補償電路400的輸入VIN處的小擺幅帶內信號被具有大跨導Gmd1的輔助放大器402放大時,可能導致放大器飽和(saturation)。結果是,當補償電路400的輸入VIN處的帶內信號擺幅超過具有大跨導Gmd1的輔助放大器402的小信號範圍時,補償電路400將無法執行第
一補償電路104_1所需的電容倍增功能。為了增加具有大跨導Gmd1的輔助放大器402的補償電路400的帶內信號範圍,本發明提出了另一種補償電路設計,其中,高通濾波器(high-pass filter,HPF)被添加到第4圖所示的補償電路400中。應當說明的是,本發明實施例中的電阻(例如,RB1、RF1等)並不局限於傳統意義上的多晶矽電阻(poly resistor),而可以是由主動元件和/或被動元件實現的能夠用於提供等效阻抗值或等效電阻的任意元件,例如,用於實現電阻功能的二極管接法電晶體(diode-connected transistor)、電流源(current source)、阱電阻(nell resistor)、主動電阻(active resistor)、被動電阻(passive resistor)等等。
第5圖是根據本發明實施例示出的另一補償電路設計的示意圖。補償電路400和500之間的主要區別在於補償電路500具有包括在其中的高通濾波器(HPF)502,其中,高通濾波器(HPF)502的輸入端P51耦接於補償電路500的輸入VIN,以及,高通濾波器(HPF)502的輸出端P52耦接於輔助放大器402的輸入端P41。具有較大擺幅的帶內信號被高通濾波器(HPF)502衰減到落入具有大跨導Gmd1的輔助放大器402的小信號範圍內。因此,當補償電路400的輸入VIN處的大擺幅帶內信號被具有大跨導Gmd1的輔助放大器402放大時,不會導致放大器飽和。由於高通濾波器(HPF)502的使用,補償電路500的帶內信號範圍可以是大/寬的。另外,補償電路500具有高輸入阻抗,這是因為補償電路500的輸入VIN通過高通濾波器(HPF)502耦接於輔助放大器402的輸入端P41。關於第1圖所示的放大器電路100,低雜訊的第一級放大器114的輸出(即,第二級放大器116的輸入)上需要高阻抗。因此,第一補償電路104_1可以使用第5圖所示的補償電路500來實現,其中,補償電路500的輸入VIN耦接於第一級放大器114的輸出端P12。
應該注意的是,為了實現期望的阻尼操作,補償電路500需要使高通濾波器(HPF)502位於由輔助放大器402和電容CB1形成的迴路(loop)中。請
結合第7圖參考第6圖。第6圖示出了具有位於由輔助放大器和電容形成的迴路之外部的高通濾波器(HPF)的補償電路的示意圖。第7圖示出了具有位於由輔助放大器和電容形成的迴路中的高通濾波器(HPF)的補償電路的示意圖。如第6圖所示,補償電路600具有高通濾波器(HPF)502,其中,高通濾波器(HPF)502位於由輔助放大器402和電容CB1形成的迴路的外部。看向輔助放大器402的電容值Cd1A為Gmd1*RB1*CB1,以及,看向輔助放大器402的電阻值Rd1A為。高通濾波器(HPF)502可使用電阻RF1和電容CF1來實現,電阻RF1的一端耦接於偏置電壓VB3,另一端通過電容CF1耦接於補償電路600的輸入VIN。由於高通濾波器(HPF)502位於由輔助放大器402和電容CB1形成的迴路的外部,因此,看向高
通濾波器(HPF)502的電容值Cd1為Cd1A∥CF1(即),而看向高通濾波器
(HPF)502的電阻值Rd1為Rd1A∥RF1(即)。然而,原本預期會看到Cd1A,但由於Cd1A//CF1後的電容由CF1(CF1<<Cd1A)主導,因此由於負載效應,電容倍增會操作失敗。
如第7圖所示,補償電路500具有位於由輔助放大器402和電容CB1形成的迴路中的高通濾波器(HPF)502。如上所述,高通濾波器(HPF)502可以使用電阻RF1和電容CF1來實現。由於高通濾波器(HPF)502位於由輔助放大器402和電容CB1形成的迴路中,因此,看向高通濾波器(HPF)502的電容值Cd1為
Gmd1(HPF)*RB1*CB1,並且看向高通濾波器(HPF)502的電阻值Rd1為。
對於低頻信號,等效電容Gmd1(HPF)*RB1*CB1和等效電阻都是開路的。對於高頻信號,補償電路500呈現被放大的電容Gmd1(HPF)*RB1*CB1來控制單位增益帶寬。沒有負載效應影響電容倍增操作。
第8圖是根據本發明實施例示出的第5圖或第7圖所示的補償電路500的電路圖。如第8圖所示,電容CB1的一端和電容CF1的一端都耦接於輸入VIN,電
容CF1的另一端耦接於輔助放大器402的輸入電晶體的閘極,以及,電容CB1的另一端耦接於輔助放大器402的輸出電晶體的漏極。因此,高通濾波器(HPF)502位於由電容CB1和輔助放大器402形成的迴路中,從而避免了負載效應。應該注意的是,第8圖所示的輔助放大器402的電路設計僅用於說明目的,並不意味著限制本發明。也就是說,在本發明的一些實施例中,輔助放大器402可以使用不同於第8圖所示的電路設計來實現。
第9圖是根據本發明實施例示出的又一補償電路設計的示意圖。補償電路900包括具有跨導Gmd2的輔助放大器902、電容CB2和電阻RB2。在本實施例中,輔助放大器902的增益是負的。輔助放大器902的輸出端P92耦接於補償電路900的輸入VIN。電容CB2耦接在輔助放大器902的輸入端P91和輸出端P92之間。電阻RB2耦接在輔助放大器902的輸入端P91和偏置電壓VB2(例如,地電壓)之間。補償電路900可以適用於補償電路900的輸入VIN處的大擺幅信號。關於第1圖所示的放大器電路100,第二級放大器116(其也是第三級放大器118的輸入)的輸出可具有用於AB類操作的大擺幅。因此,第二補償電路104_2可以使用第9圖所示的補償電路900來實現,其中,補償電路900的輸入VIN耦接於第二級放大器116的輸出端P22。然而,這僅用於說明目的,並不意味著限制本發明。在本發明的一些實施例中,第二補償電路104_2可以使用補償電路400/500來實現,使得第二級放大器116的輸出(其也是第三級放大器118的輸入)可以受益於補償電路400/500提供的高阻抗。這些替代設計均落入本發明的範圍內。
放大器電路100中使用的多級放大器是三級放大器。然而,相同的頻率響應(單位增益帶寬控制)方案可以擴展並應用於具有多於三個放大器級的多級放大器。第10圖是根據本發明實施例示出的另一放大器電路的示意圖。作為示例而非限制,放大器電路1000可用於音頻應用中。如第10圖所示,放大器電路1000是多級放大器電路,包括由放大器AMP1-AMPN、(N-1)個補償電路
CMP1-CMPN-1和(N-1)個補償電容Cm1-Cm(N-1)組成的N級放大器,其中,N是大於3的正整數(即,N>3)。補償電容Cm1-Cm(N-1)的每一個用於米勒補償。然而,關於所提出的頻率補償(單位增益帶寬控制)方案,補償電容Cm2-Cm(N-1)是可選的。換句話說,在本發明的一些實施例中,根據實際設計考慮可以省略補償電容Cm2-Cm(N-1)。補償電路CMP1可以使用補償電路400/500來實現。根據實際的設計考慮,補償電路CMP2-CMPN-1的每一個可以使用補償電路400、500和900中的其中一個來實現。根據所提出的頻率響應(單位增益帶寬控制)方案,至少一個零點和至少一個極點被補償電路CMP1-CMPN-1插入。通過這種方式,本發明所提出的放大器電路能夠具有增強的穩定性而沒有降低帶內增益。
雖然已經對本發明實施例及其優點進行了詳細說明,但應當理解的係,在不脫離本發明的精神以及申請專利範圍所定義的範圍內,可以對本發明進行各種改變、替換和變更,例如,可以通過結合不同實施例的若干部分來得出新的實施例。所描述的實施例在所有方面僅用於說明的目的而並非用於限制本發明。本發明的保護範圍當視所附的申請專利範圍所界定者為准。所屬技術領域中具有通常知識者皆在不脫離本發明之精神以及範圍內做些許更動與潤飾。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
Claims (12)
- 一種放大器電路,包括:多級放大器,包括級聯在該多級放大器的輸入端和輸出端之間的多個放大器,該多個放大器至少包括第一級放大器、第二級放大器和第三級放大器;補償電容,耦接在該多級放大器的輸出端和該第一級放大器的輸出端之間;以及多個補償電路,該多個補償電路包括:第一補償電路,耦接於該第一級放大器的輸出端;以及第二補償電路,耦接於該第二級放大器的輸出端;其中,該第一補償電路和該第二補償電路被佈置為插入至少一個零點和至少一個極點;該放大器電路的單位增益帶寬被至少一個零點和至少一個極點所控制的收縮因子收縮。
- 根據申請專利範圍第1項所述之放大器電路,其中,在插入的每個零點和極點處,該放大器電路的開環增益大於1。
- 根據申請專利範圍第2項所述之放大器電路,其中,該極點的頻率小於該零點的頻率。
- 根據申請專利範圍第3項所述之放大器電路,其中,該放大器電路的單位增益帶寬的該收縮因子取決於該零點的頻率與該極點的頻率的比率。
- 根據申請專利範圍第3項所述之放大器電路,其中,該放大器電路由於該第一補償電路和該第二補償電路插入的該零點和該極點而在閉環操作中無條件地穩定。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第一補償電路是阻尼因子控制電路。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第二補償電路是阻尼因子控制電路。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第一補償電路包括:輔助放大器,其輸入端耦接於該第一級放大器的輸出端;電容,耦接在該輔助放大器的輸出端和輸入端之間;以及電阻,耦接在該輔助放大器的輸出端和偏置電壓之間。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第一補償電路包括:高通濾波器,其輸入端耦接於該第一級放大器的輸出端;輔助放大器,其輸入端耦接於該高通濾波器的輸出端;電容,耦接在該高通濾波器的輸入端和該輔助放大器的輸出端之間;以及電阻,耦接在該輔助放大器的輸出端和偏置電壓之間。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第二補償電路包括:輔助放大器,其輸出端耦接於該第二級放大器的輸出端;電容,耦接在該輔助放大器的輸出端和輸入端之間;以及電阻,耦接在該輔助放大器的輸入端和偏置電壓之間。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第二補償電路包括:輔助放大器,其輸入端耦接於該第二級放大器的輸出端;電容,耦接在該輔助放大器的輸出端和輸入端之間;以及電阻,耦接在該輔助放大器的輸出端和偏置電壓之間。
- 根據申請專利範圍第1項所述之放大器電路,其中,該第二補償電路包括:高通濾波器,其輸入端耦接於該第二級放大器的輸出端;輔助放大器,其輸入端耦接於該高通濾波器的輸出端;電容,耦接在該高通濾波器的輸入端和該輔助放大器的輸出端之間;以及電阻,耦接在該輔助放大器的輸出端和偏置電壓之間。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/912,448 US10469037B2 (en) | 2017-04-19 | 2018-03-05 | Multi-stage amplifier circuit with zero and pole inserted by compensation circuits |
US15/912,448 | 2018-03-05 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI664812B true TWI664812B (zh) | 2019-07-01 |
TW201939887A TW201939887A (zh) | 2019-10-01 |
Family
ID=67862249
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108113965A TWI690154B (zh) | 2018-03-05 | 2018-07-04 | 放大器電路及相關的補償電路 |
TW107123092A TWI664812B (zh) | 2018-03-05 | 2018-07-04 | 放大器電路及相關的補償電路 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108113965A TWI690154B (zh) | 2018-03-05 | 2018-07-04 | 放大器電路及相關的補償電路 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN110233600B (zh) |
TW (2) | TWI690154B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111130467B (zh) * | 2020-01-09 | 2024-03-01 | 苏州大学 | 功率放大电路的自激振荡抑制装置和方法 |
US20220311131A1 (en) * | 2021-03-29 | 2022-09-29 | M2SL Corporation | Communication system with portable interface mechanism and method of operation thereof |
TWI801922B (zh) * | 2021-05-25 | 2023-05-11 | 香港商科奇芯有限公司 | 電壓調節器 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6150884A (en) * | 1998-05-13 | 2000-11-21 | Texas Instruments Incorporated | Multistage amplifier circuit with improved nested transconductance capacitance compensation |
US6208206B1 (en) * | 1999-02-11 | 2001-03-27 | The Hong Kong University Of Science And Technology | Frequency compensation techniques for low-power multistage amplifiers |
US6621334B2 (en) * | 2000-06-28 | 2003-09-16 | Infineon Technologies Ag | Frequency-compensated, multistage amplifier configuration and method for operating a frequency-compensated amplifier configuration |
US20070018621A1 (en) * | 2005-07-22 | 2007-01-25 | The Hong Kong University Of Science And Technology | Area-Efficient Capacitor-Free Low-Dropout Regulator |
US7777464B2 (en) * | 2006-05-24 | 2010-08-17 | Fairchild Korea Semiconductor, Ltd. | Mixed type frequency compensating circuit and control circuit |
US20110234312A1 (en) * | 2010-03-24 | 2011-09-29 | Texas Instruments Incorporated | Amplifier with improved stability |
US8963639B2 (en) * | 2013-02-19 | 2015-02-24 | University Of Macau | Frequency compensation techniques for low-power and small-area multistage amplifiers |
CN104734646A (zh) * | 2015-04-13 | 2015-06-24 | 无锡新硅微电子有限公司 | 应用于多级放大电路的单米勒电容频率补偿方法 |
US9104218B2 (en) * | 2013-01-25 | 2015-08-11 | Dialog Semiconductor Gmbh | Clean startup and power saving in pulsed enabling of LDO |
US9680420B2 (en) * | 2015-09-29 | 2017-06-13 | Silicon Laboratories Inc. | Apparatus for compensation of electronic circuitry and associated methods |
US9768740B2 (en) * | 2015-02-02 | 2017-09-19 | Skyworks Solutions, Inc. | Feedback compensation for multistage amplifiers |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US1784857A (en) * | 1925-08-25 | 1930-12-16 | Rca Corp | Electron-tube circuits |
JP4936128B2 (ja) * | 2007-06-07 | 2012-05-23 | 横河電機株式会社 | 損失補償回路 |
CN101917169B (zh) * | 2010-08-05 | 2013-02-27 | 复旦大学 | 高带宽低功耗频率补偿三级运算放大器 |
CN105099171B (zh) * | 2014-05-16 | 2018-10-26 | 深圳市中兴微电子技术有限公司 | 一种补偿网络、开关电源电路及电路补偿方法 |
US9634617B2 (en) * | 2014-07-02 | 2017-04-25 | Texas Instruments Incorporated | Multistage amplifier circuit with improved settling time |
US9979350B2 (en) * | 2014-11-17 | 2018-05-22 | Mediatek Inc. | Operational amplifier based circuit with compensation circuit block used for stability compensation |
-
2018
- 2018-07-03 CN CN201810751939.XA patent/CN110233600B/zh active Active
- 2018-07-04 TW TW108113965A patent/TWI690154B/zh active
- 2018-07-04 TW TW107123092A patent/TWI664812B/zh active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6150884A (en) * | 1998-05-13 | 2000-11-21 | Texas Instruments Incorporated | Multistage amplifier circuit with improved nested transconductance capacitance compensation |
US6208206B1 (en) * | 1999-02-11 | 2001-03-27 | The Hong Kong University Of Science And Technology | Frequency compensation techniques for low-power multistage amplifiers |
US6621334B2 (en) * | 2000-06-28 | 2003-09-16 | Infineon Technologies Ag | Frequency-compensated, multistage amplifier configuration and method for operating a frequency-compensated amplifier configuration |
US20070018621A1 (en) * | 2005-07-22 | 2007-01-25 | The Hong Kong University Of Science And Technology | Area-Efficient Capacitor-Free Low-Dropout Regulator |
US7777464B2 (en) * | 2006-05-24 | 2010-08-17 | Fairchild Korea Semiconductor, Ltd. | Mixed type frequency compensating circuit and control circuit |
US20110234312A1 (en) * | 2010-03-24 | 2011-09-29 | Texas Instruments Incorporated | Amplifier with improved stability |
US9104218B2 (en) * | 2013-01-25 | 2015-08-11 | Dialog Semiconductor Gmbh | Clean startup and power saving in pulsed enabling of LDO |
US8963639B2 (en) * | 2013-02-19 | 2015-02-24 | University Of Macau | Frequency compensation techniques for low-power and small-area multistage amplifiers |
US9768740B2 (en) * | 2015-02-02 | 2017-09-19 | Skyworks Solutions, Inc. | Feedback compensation for multistage amplifiers |
CN104734646A (zh) * | 2015-04-13 | 2015-06-24 | 无锡新硅微电子有限公司 | 应用于多级放大电路的单米勒电容频率补偿方法 |
US9680420B2 (en) * | 2015-09-29 | 2017-06-13 | Silicon Laboratories Inc. | Apparatus for compensation of electronic circuitry and associated methods |
Also Published As
Publication number | Publication date |
---|---|
TW201939886A (zh) | 2019-10-01 |
CN110233600A (zh) | 2019-09-13 |
TW201939887A (zh) | 2019-10-01 |
CN110233600B (zh) | 2024-02-20 |
TWI690154B (zh) | 2020-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI664812B (zh) | 放大器電路及相關的補償電路 | |
US7973605B2 (en) | Three-stage frequency-compensated operational amplifier for driving large capacitive loads | |
US8395448B2 (en) | Apparatus and method for miller compensation for multi-stage amplifier | |
TWI305976B (en) | Transimpedance amplifier using negative impedance compensation | |
US20070188231A1 (en) | Multi-Path Common Mode Feedback for High Speed Multi-Stage Amplifiers | |
US10171052B2 (en) | Operational amplifier and differential amplifying circuit thereof | |
US7557651B2 (en) | Dual transconductance amplifiers and differential amplifiers implemented using such dual transconductance amplifiers | |
TWI494735B (zh) | 補償模組及電壓調整器 | |
WO2017124575A1 (zh) | 一种频率补偿的跨导放大器 | |
WO2021047475A1 (zh) | 一种运算放大器 | |
US11196387B2 (en) | Amplifier circuit with high-order damping circuit and the high-order damping circuit | |
CN207442795U (zh) | 适用于低噪声、宽动态范围的高带宽跨阻放大器 | |
US10469037B2 (en) | Multi-stage amplifier circuit with zero and pole inserted by compensation circuits | |
JPWO2009025008A1 (ja) | 増幅器 | |
JP7001468B2 (ja) | オペアンプ | |
Pennisi et al. | High-CMRR current amplifier architecture and its CMOS implementation | |
US7202746B1 (en) | Multiple-stage operational amplifier and methods and systems utilizing the same | |
TW201340596A (zh) | 電容放大電路及其操作方法 | |
US20200106401A1 (en) | Audio amplifier with integrated filter | |
CN109120234B (zh) | 一种新型功率放大电路 | |
KR20030089067A (ko) | 피드백 가변 이득 증폭기 | |
TWI767311B (zh) | 運算放大器及信號放大方法 | |
TWI637591B (zh) | Ab類放大器 | |
JP2017079397A (ja) | 増幅回路 | |
Liu | Research on Two-Stage Differential Operational Amplifier Based on MOS Technology |