TWI662417B - 切換卡以及伺服器 - Google Patents
切換卡以及伺服器 Download PDFInfo
- Publication number
- TWI662417B TWI662417B TW107118628A TW107118628A TWI662417B TW I662417 B TWI662417 B TW I662417B TW 107118628 A TW107118628 A TW 107118628A TW 107118628 A TW107118628 A TW 107118628A TW I662417 B TWI662417 B TW I662417B
- Authority
- TW
- Taiwan
- Prior art keywords
- coupled
- sub
- cables
- hard disk
- processing circuit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/409—Mechanical coupling
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Multi Processors (AREA)
Abstract
本發明提出一種切換卡以及伺服器。切換卡包括儲存裝置、處理電路、第一連接部以及多個第一子連接部。儲存裝置儲存至少一配置表。當第一連接部外部耦接轉接卡時,處理電路經由第一連接部接收轉接卡的設定信號。處理電路依據設定信號來讀取儲存在儲存裝置中的所述至少一配置表的其中之一個。當所述多個第一子連接部外部耦接硬碟陣列的多個第二子連接部時,所述多個第二子連接部經由多個第一纜線耦接至硬碟陣列的多個硬碟。處理電路依據所述至少一配置表的所述其中之一個來決定所述多個第一纜線與所述多個硬碟之間的配置設定。
Description
本發明是有關於一種伺服器的內部架構設計,且特別是有關於一種切換卡以及伺服器。
一般而言,伺服器包括伺服器主機板以及硬碟陣列。伺服器主機板需透過轉接卡以及切換卡來連接至硬碟陣列。由於硬碟陣列的多個硬碟裝置需各別連接至轉接卡以及切換卡,以致於切換卡需透過大量的纜線(Cable)(或稱訊號線)來連接至這些硬碟裝置。然而,這些纜線在硬碟陣列的背板上的走線方式需依據預設的硬碟編號以及數位信號處理器編號來決定,因此當伺服器主機板連接至不同的硬碟陣列時,在硬碟陣列的背板的印刷電路板(Printed circuit board, PCB)上,這些纜線的走線方式可能會變得複雜,而導致這些纜線的纜線長度增加,並且造成伺服器的設計及製造成本上升。
舉例而言,具有較少硬碟裝置的硬碟陣列在背板的印刷電路板上的多個纜線的走線方式決定於儲存在切換卡當中的特定配置表。然而,在一般情況下,若伺服器主機板連接至另一具有較多硬碟裝置的硬碟陣列時,伺服器須更換對應的另一切換卡,以使具有較多硬碟裝置的硬碟陣列在背板的印刷電路板上的這些纜線的走線方式可依據對應的另一特定配置表來進行配置,以避免這些纜線的走線方式變為複雜或是所需的纜線長度增加。換言之,在一般的情況下,傳統的伺服器無法透過單一的切換卡來同時對應於不同類型的硬碟陣列,因此在架設傳統的伺服器時,往往需要花費較多的設計及製造成本。有鑑於此,以下將提出幾個實施例的解決方案。
本發明提供一種切換卡以及伺服器可有效簡化配置在硬碟陣列背板上的多個纜線的走線配置,以減少這些纜線的繞線長度。
本發明的一種切換卡包括儲存裝置、處理電路、第一連接部以及多個第一子連接部。儲存裝置用以儲存配置表。處理電路耦接儲存裝置。第一連接部耦接處理電路。當第一連接部外部耦接轉接卡時,處理電路經由第一連接部接收轉接卡的設定信號,並且處理電路依據設定信號來讀取儲存在儲存裝置中的配置表。所述多個第一子連接部耦接處理電路。當所述多個第一子連接部外部耦接硬碟陣列的多個第二子連接部時,所述多個第二子連接部經由多個第一纜線耦接至硬碟陣列的多個硬碟。處理電路依據配置表來決定所述多個第一纜線與所述多個硬碟之間的配置設定。
本發明的一種伺服器包括轉接卡、硬碟陣列、切換卡以及主機板。硬碟陣列包括多個硬碟。切換卡包括儲存裝置、處理電路、第一連接部以及多個第一子連接部。儲存裝置用以儲存配置表。處理電路耦接儲存裝置。第一連接部耦接處理電路。當第一連接部外部耦接轉接卡時,處理電路經由第一連接部接收轉接卡的設定信號,並且處理電路依據設定信號來讀取儲存在儲存裝置中的配置表。所述多個第一子連接部耦接處理電路。當所述多個第一子連接部外部耦接硬碟陣列的多個第二子連接部時,所述多個第二子連接部經由多個第一纜線耦接至硬碟陣列的多個硬碟。處理電路依據配置表來決定所述多個第一纜線與所述多個硬碟之間的配置設定。轉接卡的第二連接部外部耦接主機板。
基於上述,本發明的切換卡以及伺服器可適用於具有依據快捷外設互聯標準(Peripheral Component Interconnect Express, PCIe)排列的不同硬碟數量的多種硬碟陣列,並且可針對不同硬碟陣列來各別提供配置在硬碟陣列背板上的多個纜線的對應的經簡化後的走線配置,以有效地減少在印刷電路板(Printed circuit board, PCB)上的這些纜線的走線長度。因此,本發明的切換卡以及伺服器可有效地降低伺服器的設計及製造成本。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
為了使本發明之內容可以被更容易明瞭,以下特舉實施例做為本發明確實能夠據以實施的範例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟,係代表相同或類似部件。
圖1是依照本發明的一實施例的切換卡的方塊圖。參考圖1,切換卡100包括處理電路110、儲存裝置120、第一連接部130以及多個第一子連接部1401、1402~140N。處理電路110耦接儲存裝置120、第一連接部130以及多個第一子連接部1401、1402~140N。在本實施例中,切換卡100可藉由第一連接部130外部耦接至轉接卡(Riser)以及伺服器的主機板(Motherboard),並且可藉由這些第一子連接部1401、1402~140N外部耦接至硬碟陣列的多個硬碟。切換卡100可用於擴充伺服器的主機板的匯流排的通道數。舉例而言,伺服器的主機板支援PCIe介面,並且提供8個PCIe傳輸通道。切換卡100經由轉接卡耦接至伺服器的主機板的插槽,以將主機板的8個PCIe通道擴充為32個PCIe通道。也就是說,若硬碟陣列的每一個硬碟需要4個PCIe通道,則表示切換卡100可透過這些第一子連接部1401、1402~140N來耦接至8個硬碟。
在本實施例中,儲存裝置120用以儲存一個或多個配置表。當第一連接部130外部耦接轉接卡時,處理電路110經由第一連接部130接收轉接卡的設定信號,並且處理電路110依據設定信號來讀取儲存在儲存裝置120中的一個或多個配置表的其中之一個。在本實施例中,這些第一子連接部1401、1402~140N透過多個纜線(或稱訊號線走線)來外部耦接磁碟陣列的背板的多個第二子連接部,並且這些第二子連接部再透過另外的多個纜線來耦接至這些硬碟。在本實施例中,連接這些第二子連接部與這些硬碟的另多個的配置方式可依據配置表來決定之。換言之,由於轉接卡的類型決定於硬碟陣列的這些硬碟的排列方式,因此不同的硬碟陣列適用於不同的轉接卡。在本實施例中,切換卡100可自動偵測轉接卡的類型來選擇對應的配置表。
在本實施例中,處理電路110包括處理器。處理器可為中央處理單元(Central Processing Unit, CPU)、系統單晶片(System on Chip, SOC)或是其他可程式化之一般用途或特殊用途的微處理器(Microprocessor)、數位訊號處理器(Digital Signal Processor, DSP)、可程式化控制器、特殊應用積體電路(Application Specific Integrated Circuits, ASIC)、可程式化邏輯裝置(Programmable Logic Device, PLD)、其他類似處理裝置或這些裝置的組合,但本發明並不限於此。
在本實施例中,儲存裝置120可包括一個或多個記憶體。記憶體可為非臨時性電腦可讀記錄介質(Non-transitory computer-readable recording medium)。非臨時性電腦可讀記錄介質可以是唯讀記憶體(Read-Only Memory, ROM)、可抹除可程式化唯讀記憶體(Electrically-Erasable Programmable Read-Only Memory, EPROM)或是電子抹除式可複寫唯讀記憶體(Electrically-Erasable Programmable Read-Only Memory, EEPROM)等,本發明並不加以限制。並且,在本實施例中,每一個記憶體用於儲存一個配置表。
在本實施例中,第一連接部130以及這些第一子連接部1401、1402~140N可支援快捷外設互聯標準(Peripheral Component Interconnect Express, PCIe)或其他匯流排標準,但本發明並不限於此。在一實施例中,第一連接部130以及這些第一子連接部1401、1402~140N亦可應用通用序列匯流排(Universal Serial Bus, USB)或串行高技術配置(Serial Advanced Technology Attachment, SATA)匯流排等。
圖2是依照本發明的一實施例的切換卡的示意圖。參考圖2,切換卡200包括處理電路210、儲存裝置220、第一連接部230以及第一子連接部2401~2404。切換卡200包括電路板。第一連接部230位於電路板的一側,並且第一連接部230包括多個金屬端子。例如,第一連接部230為金手指(Gold Finger, G/F)。在本實施例中,處理電路210包括處理器211以及控制電路212。儲存裝置220包括記憶體221、222。處理器211耦接第一連接部230以及第一子連接部2401~2404,並且控制電路212耦接記憶體221、222以及第一連接部230。在本實施例中,記憶體221、222分別用於儲存不同的配置表。當第一連接部230外部耦接轉接卡時,控制電路212經由第一連接部230接收轉接卡的設定信號SEL,並且處理器211依據設定信號SEL來讀取儲存在記憶體221、222的其中之一個中的配置表。
在本實施例中,控制電路212可包括開關電路,以使控制電路212可依據轉接卡的設定信號SEL來決定將處理器211連接至記憶體221或記憶體222。舉例而言,當切換卡200透過第一連接部230與特定類型的轉接卡耦接時,第一連接部230提供設定信號SEL(SEL=1)至控制電路212,控制電路212將處理器211連接至記憶體221。然而,當切換卡200透過第一連接部230與另一特定類型的轉接卡耦接時,第一連接部230提供設定信號SEL(SEL=0)至控制電路212,控制電路212將處理器211連接至記憶體222。
圖3是依照本發明的一實施例的伺服器的示意圖。參考圖3,伺服器30包括切換卡300、轉接卡400、主機板500以及硬碟陣列600。圖3的切換卡300、轉接卡400以及主機板500可例如表示為各自的電路板的一側面示意圖,並且圖3的硬碟陣列600可例如表示為背板的示意圖。在本實施例中,切換卡300的處理器310可依據第一連接部330提供的設定信號來判斷轉接卡400的類型,來決定讀取其對應的配置表。在本實施例中,切換卡300可透過第一連接部330與轉接卡400的插槽440結合,並且轉接卡400可透過第二連接部430與主機板500的插槽540結合。第一連接部330以及第二連接部430為金手指。
在本實施例中,切換卡300的多個第一子連接部3401~3404透過纜線C1~C4來耦接至硬碟陣列600背板的多個第二子連接部6401~6404。第一子連接部3401~3404與第二子連接部6401~6404的配對方式依據處理器310所讀取的配置表來決定之。並且,第二子連接部6401~6404透過纜線D1~D8來耦接至硬碟陣列600的硬碟603~610。纜線D1~D8的走線配置依據處理器310所讀取的配置表來決定。在本實施例中,纜線C1~C4的數量小於纜線D1~D8的數量。
舉例而言,主機板500可提供8個PCIe通道,並且主機板500的處理器510可直接耦接至硬碟陣列600的兩個硬碟601、602。切換卡300以及轉接卡400裝設於主機板500。切換卡300可自動偵測主機板500可提供的通道數,以決定可對應提供至硬碟陣列600的相應的通道數。切換卡300用以將主機板500提供的8個PCIe通道擴充為32個PCIe通道。也就是說,切換卡300提供至第二子連接部6401~6404的通道數量大於切換卡300與轉接卡400之間的通道數量。並且,每一個第一子連接部3401~3404以及纜線C1~C4各別提供8個PCIe通道,以使每一個第二子連接部6401~6404各別提供8個PCIe通道至硬碟陣列600。由於硬碟603~610各別需要4個PCIe通道,因此第二子連接部6401~6404透過纜線D1~D8各別耦接這些硬碟603~610的其中之二個。處理器510讀取的配置表可如以下表1。
表1
第二子連接部 | 配置設定 | |
第二子連接部6401 | 硬碟606 | DSP#4 |
硬碟607 | DSP#5 | |
第二子連接部6402 | 硬碟603 | DSP#1 |
硬碟604 | DSP#2 | |
第二子連接部6403 | 硬碟608 | DSP#6 |
硬碟609 | DSP#7 | |
第二子連接部6404 | 硬碟605 | DSP#3 |
硬碟610 | DSP#8 |
在此例中,硬碟603~610經預設以分別對應於不同的數位信號處理器編號DSP#1~DSP#8。因此,在表1中,第二子連接部6401~6404分別對應於硬碟603~610的其中之二個,並且硬碟603~610經預設以依序對應於數位信號處理器編號DSP#1~DSP#8。也就是說,使用者可基於表1的配置表,將纜線D1、D2連接於硬碟606、607以及第二子連接部6401之間,將纜線D3、D4連接於硬碟603、604以及第二子連接部6402之間,將纜線D5、D6連接於硬碟608、609以及第二子連接部6403之間,並且將纜線D7、D8連接於硬碟605、610以及第二子連接部6404之間。因此,第二子連接部6401~6404可以最短距離透過纜線D1~D8來耦接至硬碟603~610。也就是說,纜線D1~D8耦接硬碟603~610的走線配置依據上述表1來決定。
此外,本實施例的切換卡300提供至第二子連接部6401~6404的通道數量大於或等於第二子連接部6401~6404耦接至與硬碟601~610之間的通道數量。也就是說,本發明的硬碟陣列的硬碟數量以及排列方式不限於圖3所示。本發明的硬碟陣列的硬碟數量以及排列方式可依據不同伺服器需求而設計之。另外,本實施例的切換卡300可詳細實施方式以及電路細節可參考上述圖1、圖2的實施例,而獲致足夠的教示、建議以及實施說明,在此不再贅述。
圖4是依照本發明的另一實施例的伺服器的示意圖。參考圖4,伺服器70包括切換卡700、轉接卡800、主機板900以及硬碟陣列1000。圖4的切換卡700、轉接卡800以及主機板900可例如表示為各自的電路板的一側面示意圖,並且圖4的硬碟陣列1000可例如表示為背板的示意圖。在本實施例中,切換卡700可以是圖3實施例的切換卡300,但本實例並不限於此。在本實施例中,切換卡700的處理器710可自動判斷轉接卡800的類型,來決定讀取其對應的配置表。在本實施例中,切換卡700可透過第一連接部730與轉接卡800的插槽840結合,並且轉接卡800可透過第二連接部830與主機板900的插槽940結合。第一連接部730以及第二連接部830為金手指。
在本實施例中,切換卡700的多個第一子連接部7401~7404透過纜線C1’~C4’來耦接至硬碟陣列1000背板的多個第二子連接部10401~10404。第一子連接部7401~7404與第二子連接部10401~10404的配對方式依據處理器710所讀取的配置表來決定之。並且,第二子連接部10401~10404透過纜線D1’~D8’來耦接至硬碟陣列1000的硬碟1001~1008。纜線D1’~D8’的走線配置依據處理器710所讀取的配置表來決定。
相較於圖3,由於硬碟的排列方式不同,因此圖4實施例的切換卡700耦接於硬碟陣列1000的硬碟1001~1008,而硬碟1009、1010直接耦接至主機板900的處理器910。
舉例而言,主機板900可提供16個PCIe通道,並且主機板900的處理器910可直接耦接至硬碟陣列1000的兩個硬碟1009、1010。切換卡700以及轉接卡800裝設於主機板900。切換卡700可自動偵測主機板900可提供的通道數,以決定可對應提供至硬碟陣列1000的相應的通道數。對於這16個PCIe通道中對應於圖3的8個PCIe通道來說,切換卡700可用以將主機板900提供的這8個PCIe通道擴充為32個PCIe通道。也就是說,切換卡700提供至第二子連接部10401~10404的通道數量大於切換卡700與轉接卡800之間的通道數量。並且,每一個第一子連接部7401~7404以及纜線C1’~C4’各別提供8個PCIe通道,以使每一個第二子連接部10401~10404各別提供8個PCIe通道至硬碟陣列1000。由於硬碟1001~1008各別需要4個PCIe通道,因此第二子連接部10401~10404透過纜線D1’~D8’各別耦接這些硬碟1001~1008的其中之二個。處理器710讀取的配置表可如以下表2。
表2
第二子連接部 | 配置設定 | |
第二子連接部10401 | 硬碟1001 | DSP#1 |
硬碟1002 | DSP#2 | |
第二子連接部10402 | 硬碟1003 | DSP#3 |
硬碟1004 | DSP#4 | |
第二子連接部10403 | 硬碟1005 | DSP#5 |
硬碟1006 | DSP#6 | |
第二子連接部10404 | 硬碟1007 | DSP#7 |
硬碟1008 | DSP#8 |
在此例中,硬碟1001~1008經預設以分別對應於不同的數位信號處理器編號DSP#1~DSP#8。因此,在表2中,子連接部10401~10404分別對應於硬碟1001~1008的其中之二個,並且硬碟1001~1008依序對應於數位信號處理器編號DSP#1~DSP#8。也就是說,使用者可基於表2的配置表,將纜線D1’、D2’連接於硬碟1001、1002以及子連接部10401之間,將纜線D3’、D4’連接於硬碟1003、1004以及子連接部10402之間,將纜線D5’、D6’連接於硬碟1005、1006以及子連接部10403之間,並且將纜線D7’、D8’連接於硬碟1007、1008以及子連接部10404之間。因此,子連接部10401~10404可以最短距離透過纜線D1’~D8’來耦接至硬碟603~610。也就是說,纜線D1’~D8’耦接硬碟1001~1008的走線配置依據上述表2來決定。
相較於圖3,由於硬碟的排列方式不同,因此硬碟1001~1008分別為對應於處理器編號DSP#1~DSP#8。然而,若切換卡700採用上述表1的設定,則子連接部10401需耦接硬碟1004、1005。子連接部10402需耦接硬碟1001、1002。子連接部10403需耦接硬碟1006、1007。子連接部10404需耦接硬碟1003、1008。也就是說,纜線D1’~D8’的走線配置將會較為複雜,並且需要較長的走線長度。因此,本實施例的切換卡700可透過判斷對應於硬碟陣列1000的轉接卡800的類型,來決定讀取其對應的配置表,以使有效減化纜線D1’~D8’的走線配置。
另外,本實施例的切換卡700可詳細實施方式以及電路細節可參考上述圖1至圖3的實施例,而獲致足夠的教示、建議以及實施說明,在此不再贅述。
綜上所述,本發明的切換卡以及伺服器可透過偵測轉接卡,以自動判斷硬碟陣列的類型,以使切換卡的處理器可讀取對應的記憶體,以取得對應的配置表。並且,切換卡的處理器可利用所述對應的配置表來設定在硬碟陣列背板的纜線的走線配置。據此,本發明的切換卡以及伺服器無需更換切換卡,即可適用於各種不同硬碟陣列的類型,並且可有效簡化硬碟陣列背板的印刷電路板上的纜線的走線配置。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
30、70‧‧‧伺服器
100、200、300、700‧‧‧切換卡
110、210、310、710‧‧‧處理電路
120、220‧‧‧儲存裝置
130、230、330、730‧‧‧第一連接部
430、830‧‧‧第二連接部
1401、1402~140N、2401~2404、3401~3404、7401~7404‧‧‧第一子連接部
6401~6404、10401~10404‧‧‧第二子連接部
211‧‧‧處理器
212‧‧‧控制電路
221、222‧‧‧記憶體
400、800‧‧‧轉換卡
440、540、840、940‧‧‧插槽
500、900‧‧‧主機板
510、910‧‧‧處理器
600、1000‧‧‧硬碟陣列
601~610、1001~1010‧‧‧硬碟
C1~C4、D1~D8、C1’~C4’、D1’~D8’‧‧‧纜線
SEL‧‧‧設定信號
圖1是依照本發明的一實施例的切換卡的方塊圖。 圖2是依照本發明的一實施例的切換卡的示意圖。 圖3是依照本發明的一實施例的伺服器的示意圖。 圖4是依照本發明的另一實施例的伺服器的示意圖。
Claims (20)
- 一種切換卡,包括: 一儲存裝置,用以儲存至少一配置表; 一處理電路,耦接該儲存裝置; 一第一連接部,耦接該處理電路,當該第一連接部外部耦接一轉接卡時,該處理電路經由該第一連接部接收該轉接卡的一設定信號,並且該處理電路依據該設定信號來讀取儲存在該儲存裝置中的該至少一配置表的其中之一個;以及 多個第一子連接部,耦接該處理電路,當該些第一子連接部外部耦接一硬碟陣列的多個第二子連接部時,該些第二子連接部經由多個第一纜線耦接至該硬碟陣列的多個硬碟,並且該處理電路依據該至少一配置表的其中之一個來決定該些第一纜線與該些硬碟之間的配置設定。
- 如申請專利範圍第1項所述的切換卡,其中該儲存裝置包括多個記憶體,並且該些記憶體用以分別儲存多個配置表,其中該處理電路依據該設定信號來讀取該些配置表的其中之一個,並且該處理電路依據該些配置表的其中之一個來決定該些第一纜線與該些硬碟之間的該配置設定。
- 如申請專利範圍第2項所述的切換卡,其中該處理電路包括一處理器以及一控制電路,並且該處理器耦接該控制電路, 其中該控制電路耦接該些記憶體以及該第一連接部,以依據該設定信號來決定該處理器耦接該些記憶體的其中之一個,以使該處理器讀取該些配置表的其中之一個。
- 如申請專利範圍第1項所述的切換卡,其中該些第一子連接部經由多個第二纜線外部耦接該硬碟陣列的該些第二子連接部,並且該些第二纜線的數量小於該些第一纜線的數量。
- 如申請專利範圍第1項所述的切換卡,其中該轉接卡的類型決定於該硬碟陣列的該些硬碟的排列方式。
- 如申請專利範圍第1項所述的切換卡,其中該切換卡提供至該些第二子連接部的通道數量大於該切換卡耦接至該轉接卡之間的通道數量。
- 如申請專利範圍第1項所述的切換卡,其中該切換卡提供至該些第二子連接部的通道數量大於或等於該些第二子連接部耦接至該些硬碟之間的通道數量。
- 如申請專利範圍第1項所述的切換卡,其中該些第二子連接部的每一個經由該些第一纜線耦接至該硬碟陣列的該些硬碟的其中之二個。
- 如申請專利範圍第1項所述的切換卡,其中該至少一配置表用以記錄該些硬碟的多個硬碟編號以及對應於多個數位信號處理器編號,以使該些第一纜線耦接該些硬碟的走線配置決定於該至少一配置表的其中之一個。
- 如申請專利範圍第1項所述的切換卡,其中該轉接卡的一第二連接部外部耦接一主機板,並且該主機板直接耦接該硬碟陣列的另多個硬碟。
- 一種伺服器,包括: 一轉接卡; 一硬碟陣列,包括多個硬碟; 一切換卡,包括: 一儲存裝置,用以儲存至少一配置表; 一處理電路,耦接該儲存裝置; 一第一連接部,耦接該處理電路,當該第一連接部耦接該轉接卡時,該處理電路經由該第一連接部接收該轉接卡的一設定信號,並且該處理電路依據該設定信號來讀取儲存在該儲存裝置中的該至少一配置表的其中之一個;以及 多個第一子連接部,耦接該處理電路,當該些第一子連接部外部耦接一硬碟陣列的多個第二子連接部時,該些第二子連接部經由多個第一纜線耦接至該硬碟陣列的多個硬碟,並且該處理電路依據該至少一配置表的其中之一個來決定該些第一纜線與該些硬碟之間的配置設定;以及 一主機板,其中該轉接卡的一第二連接部外部耦接該主機板。
- 如申請專利範圍第11項所述的伺服器,其中該儲存裝置包括多個記憶體,並且該些記憶體用以分別儲存多個配置表,其中該處理電路依據該設定信號來讀取該些配置表的其中之一個,並且該處理電路依據該些配置表的其中之一個來決定該些第一纜線與該些硬碟之間的該配置設定。
- 如申請專利範圍第12項所述的伺服器,其中該處理電路包括一處理器以及一控制電路,並且該處理器耦接該控制電路, 其中該控制電路耦接該些記憶體以及該第一連接部,以依據該設定信號來決定該處理器耦接該些記憶體的其中之一個,以使該處理器讀取該些配置表的其中之一個。
- 如申請專利範圍第11項所述的伺服器,其中該些第一子連接部經由多個第二纜線外部耦接該硬碟陣列的該些第二子連接部,並且該些第二纜線的數量小於該些第一纜線的數量。
- 如申請專利範圍第11項所述的伺服器,其中該轉接卡的類型決定於該硬碟陣列的該些硬碟的排列方式。
- 如申請專利範圍第11項所述的伺服器,其中該切換卡提供至該些第二子連接部的通道數量大於該切換卡耦接至該轉接卡之間的通道數量。
- 如申請專利範圍第11項所述的伺服器,其中該切換卡提供至該些第二子連接部的通道數量大於或等於該些第二子連接部耦接至該些硬碟之間的通道數量。
- 如申請專利範圍第11項所述的伺服器,其中該些第二子連接部的每一個經由該些第一纜線耦接至該硬碟陣列的該些硬碟的其中之二個。
- 如申請專利範圍第11項所述的伺服器,其中該至少一配置表用以記錄該些硬碟的多個硬碟編號以及對應於多個數位信號處理器編號,以使該些第一纜線耦接該些硬碟的走線配置決定於該至少一配置表的其中之一個。
- 如申請專利範圍第11項所述的伺服器,其中該主機板直接耦接該硬碟陣列的另多個硬碟。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107118628A TWI662417B (zh) | 2018-05-31 | 2018-05-31 | 切換卡以及伺服器 |
CN201810644779.9A CN110554980B (zh) | 2018-05-31 | 2018-06-21 | 切换卡以及服务器 |
US16/057,845 US10445277B1 (en) | 2018-05-31 | 2018-08-08 | Switch card capable of simplifying wiring configuration and server with the switch card |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107118628A TWI662417B (zh) | 2018-05-31 | 2018-05-31 | 切換卡以及伺服器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI662417B true TWI662417B (zh) | 2019-06-11 |
TW202004508A TW202004508A (zh) | 2020-01-16 |
Family
ID=67764509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107118628A TWI662417B (zh) | 2018-05-31 | 2018-05-31 | 切換卡以及伺服器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10445277B1 (zh) |
CN (1) | CN110554980B (zh) |
TW (1) | TWI662417B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10958003B2 (en) * | 2019-08-09 | 2021-03-23 | Intel Corporation | Interleaved card/riser connection assembly for compact card integration |
CN111752871A (zh) * | 2020-05-29 | 2020-10-09 | 苏州浪潮智能科技有限公司 | 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6886086B2 (en) * | 2002-12-26 | 2005-04-26 | Hitachi, Ltd. | Storage system and data backup method for the same |
US20080034155A1 (en) * | 2006-07-24 | 2008-02-07 | Hitachi, Ltd. | Storage apparatus and conversion board |
TW200844840A (en) * | 2007-05-09 | 2008-11-16 | Phison Electronics Corp | Secure storage apparatus and method for controlling the same |
TW201514709A (zh) * | 2013-08-06 | 2015-04-16 | Hon Hai Prec Ind Co Ltd | 轉接卡 |
CN104965672A (zh) * | 2015-05-27 | 2015-10-07 | 浪潮电子信息产业股份有限公司 | 一种自动快捷配置raid的方法 |
TW201729091A (zh) * | 2016-02-01 | 2017-08-16 | 廣達電腦股份有限公司 | 母板、電腦可讀儲存裝置以及韌體驗證方法 |
TW201740287A (zh) * | 2016-05-06 | 2017-11-16 | 廣達電腦股份有限公司 | 伺服器系統及其電腦實現之方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7433983B2 (en) * | 2006-09-12 | 2008-10-07 | Inventec Corporation | Method for supporting riser card by basic input/output system |
US8055829B2 (en) * | 2008-06-25 | 2011-11-08 | T-Win Systems, Inc. | Adaptable hardware-programmable transmission interface for industrial PCS |
US8693208B2 (en) * | 2010-08-06 | 2014-04-08 | Ocz Technology Group, Inc. | PCIe bus extension system, method and interfaces therefor |
US8677176B2 (en) * | 2010-12-03 | 2014-03-18 | International Business Machines Corporation | Cable redundancy and failover for multi-lane PCI express IO interconnections |
US9477592B2 (en) * | 2013-03-29 | 2016-10-25 | Silicon Graphics International Corp. | Localized fast bulk storage in a multi-node computer system |
CN203241876U (zh) * | 2013-05-09 | 2013-10-16 | 浪潮电子信息产业股份有限公司 | 一种自适应配置的pcie扩展箱 |
US9436234B1 (en) * | 2013-09-30 | 2016-09-06 | Emc Corporation | Configurable system board |
US10628353B2 (en) * | 2014-03-08 | 2020-04-21 | Diamanti, Inc. | Enabling use of non-volatile media-express (NVMe) over a network |
US20150261710A1 (en) * | 2014-03-14 | 2015-09-17 | Emilio Billi | Low-profile half length pci express form factor embedded pci express multi ports switch and related accessories |
JP6394062B2 (ja) * | 2014-05-20 | 2018-09-26 | 富士通株式会社 | 情報処理装置およびバス制御方法 |
CN104202194B (zh) * | 2014-09-10 | 2018-05-29 | 华为技术有限公司 | PCIe拓扑的配置方法和装置 |
US10466923B2 (en) * | 2015-02-27 | 2019-11-05 | Samsung Electronics Co., Ltd. | Modular non-volatile flash memory blade |
US10007459B2 (en) * | 2016-10-20 | 2018-06-26 | Pure Storage, Inc. | Performance tuning in a storage system that includes one or more storage devices |
CN107577419A (zh) * | 2017-07-20 | 2018-01-12 | 郑州云海信息技术有限公司 | 一种外置高端存储卡 |
CN108090014A (zh) * | 2017-12-22 | 2018-05-29 | 郑州云海信息技术有限公司 | 一种兼容NVMe的存储IO箱系统及其设计方法 |
CN107908586A (zh) * | 2017-12-22 | 2018-04-13 | 郑州云海信息技术有限公司 | 一种nvme硬盘存储结构及其实现方法 |
-
2018
- 2018-05-31 TW TW107118628A patent/TWI662417B/zh active
- 2018-06-21 CN CN201810644779.9A patent/CN110554980B/zh active Active
- 2018-08-08 US US16/057,845 patent/US10445277B1/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6886086B2 (en) * | 2002-12-26 | 2005-04-26 | Hitachi, Ltd. | Storage system and data backup method for the same |
US20080034155A1 (en) * | 2006-07-24 | 2008-02-07 | Hitachi, Ltd. | Storage apparatus and conversion board |
TW200844840A (en) * | 2007-05-09 | 2008-11-16 | Phison Electronics Corp | Secure storage apparatus and method for controlling the same |
TW201514709A (zh) * | 2013-08-06 | 2015-04-16 | Hon Hai Prec Ind Co Ltd | 轉接卡 |
CN104965672A (zh) * | 2015-05-27 | 2015-10-07 | 浪潮电子信息产业股份有限公司 | 一种自动快捷配置raid的方法 |
TW201729091A (zh) * | 2016-02-01 | 2017-08-16 | 廣達電腦股份有限公司 | 母板、電腦可讀儲存裝置以及韌體驗證方法 |
TW201740287A (zh) * | 2016-05-06 | 2017-11-16 | 廣達電腦股份有限公司 | 伺服器系統及其電腦實現之方法 |
Also Published As
Publication number | Publication date |
---|---|
US10445277B1 (en) | 2019-10-15 |
TW202004508A (zh) | 2020-01-16 |
CN110554980B (zh) | 2021-01-05 |
CN110554980A (zh) | 2019-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6799706B2 (ja) | 多重プロトコル入出力インターフェイスを支援するストレージシステム及びコンピューティングシステム | |
TWI683610B (zh) | 用於計算平台的模組化托架形式因子 | |
US11238005B2 (en) | SFF-TA-100X based multi-mode protocols solid state devices | |
TWI274351B (en) | Memory mounting tester having perpendicularly installed motherboard | |
US6477603B1 (en) | Multiple PCI adapters within single PCI slot on an matax planar | |
US8064205B2 (en) | Storage devices including different sets of contacts | |
US20080034122A1 (en) | Apparatus and Method to Detect Miscabling in a Storage Area Network | |
TWI662417B (zh) | 切換卡以及伺服器 | |
JP2007133826A (ja) | サイドバンド・バス設定回路 | |
JP6033913B2 (ja) | ユニバーサルテストプラットフォーム及びそのテスト方法 | |
TW202132997A (zh) | PCIe之自動分支的方法及系統 | |
WO2016122461A1 (en) | In-line memory module carrier for an m.2 form factor module | |
US9836423B2 (en) | Adaptive circuit board assembly and flexible PCI express bus | |
TWI576696B (zh) | 非揮發性記憶體固態硬碟之燈號控制系統 | |
US20140281094A1 (en) | External access of internal sas topology in storage server | |
US7051134B2 (en) | Daisy chained ATA host controllers in a single PCI device | |
TWI588665B (zh) | 伺服器 | |
KR100779723B1 (ko) | 아이디이 컨트롤 시스템 | |
TW201837727A (zh) | 儲存裝置 | |
TWI658366B (zh) | 硬體資源擴充系統及熱插拔管理裝置 | |
TWI698053B (zh) | 具金手指連接介面及電連接器之儲存裝置 | |
TW201514709A (zh) | 轉接卡 | |
TWM641798U (zh) | 電子裝置 | |
US10349552B2 (en) | Supporting input/output (I/O) connectivity for a printed circuit assembly (PCA) in a hot aisle cabling or a cold aisle cabling arrangement | |
JP2007233879A (ja) | 情報処理装置 |