TWI621236B - 半導體結構與其製造方法 - Google Patents

半導體結構與其製造方法 Download PDF

Info

Publication number
TWI621236B
TWI621236B TW105121946A TW105121946A TWI621236B TW I621236 B TWI621236 B TW I621236B TW 105121946 A TW105121946 A TW 105121946A TW 105121946 A TW105121946 A TW 105121946A TW I621236 B TWI621236 B TW I621236B
Authority
TW
Taiwan
Prior art keywords
semiconductor structure
substrate
blind hole
hole
blind
Prior art date
Application number
TW105121946A
Other languages
English (en)
Other versions
TW201803071A (zh
Inventor
蔡佳勳
陳鼎鈞
楊宏智
唐肇蔚
黃希哲
廖學專
Original Assignee
蔡佳勳
陳鼎鈞
楊宏智
唐肇蔚
黃希哲
廖學專
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 蔡佳勳, 陳鼎鈞, 楊宏智, 唐肇蔚, 黃希哲, 廖學專 filed Critical 蔡佳勳
Priority to TW105121946A priority Critical patent/TWI621236B/zh
Publication of TW201803071A publication Critical patent/TW201803071A/zh
Application granted granted Critical
Publication of TWI621236B publication Critical patent/TWI621236B/zh

Links

Abstract

一種半導體結構與其製造方法,半導體結構包含有:一基板、一溝槽以及一穿孔。基板具有一上表面與一下表面;溝槽與穿孔形成於基板之上表面;穿孔之一端具有一圓導角部。半導體結構製造方法包含以下步驟:準備一基板;於該基板上加工一盲孔;於該盲孔之孔緣形成一圓導角部;加工一溝槽至每一該盲孔的四周;以及切割該基板,以使該盲孔形成一穿孔。相較於習知技術,本發明能降低熱應力集中於矽導穿孔的現象,降低最大熱應力值,降低矽導穿孔結構產生缺陷之機率,提升半導體結構的可靠度。

Description

半導體結構與其製造方法
本發明係關於一種半導體結構與其製造方法,更明確地說,係關於一種具備有圓導角結構矽導穿孔的半導體結構與其製造方法。
近年來半導體發展已越來越接近物理極限,摩爾定律也開始遭遇瓶頸,成長有趨緩的現象,預計在2020年前可能就會失效,因此,為了讓成長速度能夠繼續維持,More-than-Moore的新概念隨即被提出,三維積體電路(3D IC)構裝技術成為一個有效的解決方案。
3D IC技術又可以分為3D IC Packaging、3D IC Integration以及3D IC Si Integration三種,透過垂直方向堆疊取代原本的二維空間上的排列,在空間的使用上更加有效率。然而3D IC Packaging需要透過接線技術(Wire Bonding)連接各層,因此訊號在晶片間的傳輸會受到接線長度的影響降低效能,在體積的表現上也無法來的這麼好;而3D IC Integration與3D IC Si Integration則是以矽導穿孔技術(Through Silicon Via,TSV)做為垂直方向訊號傳輸的通道,可以有效縮短傳輸距離,達到傳輸速度更快、雜訊較小、減少消耗功率、增加散熱等優勢。
由於三維積體電路中是透過垂直堆疊的方式來擺放各元件,而各層元件間的訊號傳輸需仰賴矽導穿孔的結構,如果其中一個或數 個矽導通孔結構含有缺陷無法順利導通,可能會嚴重影響3D IC的整體效能,甚至會讓整個3D IC元件無法正常作動,造成產品的良率下降,同時也會增加製造成本,對於生產者來講這並不是一個樂見的問題。
然而,除了考量在製程上影響矽導穿孔可靠度的因素之外,3D IC仍存在著其他的問題,包含電性、熱與晶片結構本身皆會相互影響,矽導穿孔結構在CMP製程之後,可能還會經過高溫退火製程以及封裝製程,這些高溫製程中會使3D IC暴露在高溫的環境中,使得矽導穿孔結構帶來溫度上的變化,造成材料間的膨脹或收縮,尤其矽導穿孔結構為了訊號傳輸需填入金屬做為導通媒介,不同的材料歷經溫度變化其體積變化量也相異,材料彼此間會有拉扯的交互作用,即為熱應力。過大的熱應力可能會破壞矽導穿孔結構而產生發生裂痕(Crack)的現象;而當3D IC運行一段時間後也會產生高溫,如何將這些熱能有效的散出避免產生過大的熱應力也考驗著設計者的一個難題,因此,熱應力的問題為當今三維積體電路需要被解決的問題之一。
因應前述問題,本發明提供一種半導體結構與其製造方法,能有效降低因為半導體製程中產生的熱應力,或是使用時產生的熱應力,致使半導體晶圓或積體電路因而受損的機率。
本發明之一範疇在於提供一種半導體結構,其包含有:一基板、一溝槽以及一穿孔。其中基板具有一上表面與一下表面;溝槽形成於基板之上表面,並形成一封閉區域;穿孔形成於溝槽所包圍的封閉區域內,貫穿上表面與下表面,穿孔具有一圓導角部,圓導角部形成於穿孔之一端, 並暴露於上表面。
於本發明之一具體實施例中,圓導角部的導角半徑範圍為穿孔直徑的10%至20%之間。
於本發明之一具體實施例中,其中該半導體結構應用在三維積體電路(3D IC)堆疊時,該穿孔得作為該半導體結構堆疊時的一對位孔使用。
本發明之另一範疇在於提供一種半導體結構製造方法,包含以下步驟:S1:準備一基板,該基板具有一上表面與一下表面;S2:於該基板之該上表面上加工一盲孔;S3:於該盲孔之孔緣形成一圓導角部;S6:電鍍一金屬至該上表面與該盲孔之表面;S7:加工一溝槽至每一該盲孔的四周,以使該溝槽形成一封閉區域;以及S8:切割該基板,以使該盲孔形成一穿孔。
於本發明之一具體實施例中,圓導角部的導角半徑範圍為穿孔直徑的10%至20%之間。
於本發明之一具體實施例中,其中該穿孔得作為三維積體電路堆疊時的一對位孔使用。
相較於習知技術,本發明藉由具有圓導角的矽導穿孔設計,能有效降低熱應力集中於矽導穿孔的現象,降低最大熱應力值,減緩矽導穿孔結構產生缺陷之機率,提升可靠度,結合由溝槽所形成之空氣隔熱層結構之優點,可同時達到降低矽導穿孔本身熱應力以及周圍元件承受熱應力之功效。
1‧‧‧半導體結構
10‧‧‧基板
12‧‧‧穿孔
122‧‧‧圓導角部
14‧‧‧溝槽
16‧‧‧盲孔
2‧‧‧半導體結構製造方法
A‧‧‧基板上表面
B‧‧‧基板下表面
C‧‧‧局部區域
D‧‧‧切割線
S1~S8‧‧‧步驟
圖一繪製了本發明之一具體實施例的半導體結構局部剖視圖。
圖一A繪製了本發明之一具體實施例的半導體結構剖視圖,其中圖一即為圖一A中局部區域C之放大圖。
圖一B繪製了本發明之一具體實施例的半導體結構上視圖,其中圖一A即為圖一B中線段I-I之剖視圖。
圖二至圖四繪示根據本發明之另一具體實施例的半導體結構製造方法中,各步驟的剖面示意圖。
為使本發明能更清楚的被說明,請參照以下本發明詳細說明及其中所包括之實例,以更容易地理解本發明。
本發明提供一種半導體結構,能有效降低因為半導體製程中產生的熱應力,或是使用時產生的熱應力,致使半導體晶圓或積體電路因而受損的機率。
請參閱圖一至圖一B,其中圖一繪製了本發明之一具體實施例的半導體結構局部剖視圖。圖一A繪製了本發明之一具體實施例的半導體結構剖視圖,其中圖一即為圖一A中局部區域C之放大圖。圖一B繪製了本發明之一具體實施例的半導體結構上視圖,其中圖一A即為圖一B中線段I-I之剖視圖。
本發明提供的半導體結構1包含有:一基板10、一溝槽14以及一穿孔12。基板10具有一上表面A與一下表面B:溝槽14形成於基板10之上表面A,並形成一封閉區域,如圖一B中的圓環區域,然而本發明並不以 此為限,在不違背本發明之精神為前提下,溝槽14所形成的封閉區域得為其他圖形樣式,例如方形、矩形、三角形等。而溝槽14的形成方式包含濕蝕刻。
穿孔12形成於溝槽14所包圍的封閉區域內,貫穿上表面A與下表面B,穿孔12得以使用濕蝕刻技術(Wet Etching)、雷射鑽孔(Laser Drilling)以及Bosch深離子反應蝕刻(Bosch Deep Reactive Ion Etching,Bosch DRIE)等方式來加工形成。而穿孔12具有一圓導角部122,圓導角部122形成於穿孔12之一端,並暴露於上表面A。為了圖式閱讀方便,圓導角部122係以較粗的線條繪製強調。其中,圓導角部122的形成方式包含濕蝕刻,於一實施例中,圓導角部122的導角半徑得約為穿孔12直徑的10%至20%之範圍間。
本發明提供的半導體結構,除了得以避免因為半導體製程中產生的熱應力,或是使用時產生的熱應力,致使半導體晶圓或積體電路因而受損的情況發生,以本發明的半導體結構1所製成的積體電路進行三維積體電路堆疊時,穿孔12得用來當作各個積體電路之間堆疊的對位參考點。
接著請參閱圖一A、以及圖二至圖四,圖二至圖四繪示根據本發明之另一具體實施例的半導體結構製造方法中,各步驟的剖面示意圖。本發明的另一範疇在於提供一種半導體結構的製造方法2,其包含以下步驟:S1:準備一基板,該基板具有一上表面與一下表面;S2:於該上表面上加工一盲孔;S3:於該盲孔之孔緣形成一圓導角部;S4:形成一絕緣層於該上表面與該盲孔之表面;S5:先後形成一阻障層與一種子層於該絕緣層之表面;S6:電鍍一金屬至該上表面與該盲孔之表面;S7:加工一溝 槽至每一該盲孔的四周,以使該溝槽形成一封閉區域;以及S8:切割該基板,以使該盲孔形成一穿孔。
以下將依步驟順序說明如何製造本發明的半導體結構1,請先參閱圖二,先進行步驟S1:準備一具有一上表面A與一下表面B的基板10;並接著進行步驟S2:於基板10之上表面A加工出一盲孔16。其中,盲孔16的加工形成方式包含:濕蝕刻技術(Wet Etching)、雷射鑽孔(Laser Drilling)以及Bosch深離子反應蝕刻(Bosch Deep Reactive Ion Etching,Bosch DRIE)
接著請參閱圖三,盲孔16的加工完成後,再進行步驟S3:在盲孔16之孔緣形成一圓導角部122。形成圓導角部122的方式包含濕蝕刻製程。而圓導角部122的導角半徑具有一範圍,大約是盲孔16的直徑之10%至20%之間,而在進行圓導角部122的加工的同時,亦可對盲孔16內孔壁進行修飾,以得到平滑的孔壁品質。
接著,再進行步驟S4:形成一絕緣層於該上表面與該盲孔之表面;與步驟S5:先後形成一阻障層與一種子層於該絕緣層之表面。由於此二項步驟係習知技術中製作矽導穿孔的必要步驟,為了圖式的簡潔,故於圖式中省略繪製,絕緣層係以高溫濕氧法製成,而絕緣層的材質包含二氧化矽。阻障層與種子層則係以濺鍍製程形成,其材質分別包含鈦薄膜與銅薄膜。
進行步驟S6:電鍍一金屬至該上表面與該盲孔之表面。為了使之後形成的半導體結構能應用於三維積體電路堆疊,需先在盲孔16內電鍍上一金屬,以使電訊號能夠穿過半導體結構而導通至相互堆疊的其他 積體電路,同樣為了圖式的簡潔,故於圖式中省略繪製,而鍍上的金屬包含銅。
接著請同時參閱圖四與圖一B,進行步驟S7:加工一溝槽至每一該盲孔的四周,以使該溝槽形成一封閉區域。於此步驟中,利用濕蝕刻製程在基板10的上表面A加工出圓環狀的溝槽14,然而本發明並不以此為限,在不違背本發明之精神為前提下,溝槽14所形成的封閉區域得為其他圖形樣式,例如方形、矩形、三角形等。加工後的溝槽14具有隔熱的效果,讓熱應力無法直接透過溝槽14向外傳遞,同時也使基板10保有可以膨脹與收縮的空間,藉此來增加熱應力的衰退幅度及減少影響範圍,但此方法需要多一道黃光製程定義出溝槽的位置才能進行蝕刻。
再請參閱圖四,最後進行步驟S8:切割該基板,以使該盲孔形成一穿孔。於此步驟中,沿著圖四所示的一切割線D,對基板10進行切割,以使盲孔16經加工後形成穿孔12。而穿孔12得在進行三維積體電路堆疊時,用來當作各個積體電路之間堆疊的對位參考點。
綜上所述,本發明提供一種半導體結構,包含一基板,在基板上形成的一穿孔與包圍穿孔的一溝槽,而穿孔具有一圓導角部。並提供一種半導體結構的製造方法,藉由先對基板加工形成一盲孔,再加工出包圍盲孔的溝槽,以及先後形成絕緣層、阻障層與種子層於基板與盲孔上,最後再將一金屬電鍍至基板上後,切割基板使盲孔被形成穿孔,以完成半導體結構的製備。
相較於習知技術,本發明藉由具有圓導角的矽導穿孔設計,能有效降低熱應力集中於矽導穿孔的現象,降低最大熱應力值,減緩矽導 穿孔結構產生缺陷之機率,提升可靠度,結合由溝槽所形成之空氣隔熱層結構之優點,可同時達到降低矽導穿孔本身熱應力以及周圍元件承受熱應力之功效。
本說明書僅對本發明之必要元件作出陳述,且僅係用於說明本發明其中之可能之實施例,然而說明書之記述應不侷限本發明所主張之技術本質的權利範圍。除非於說明書有明確地排除其可能,否則本發明並不侷限於特定方法、流程、功能或手段。亦應瞭解的是,目前所述僅係本發明可能之實施例,在本發明之實施或測試中,可使用與本說明書所述裝置或系統相類似或等效之任何方法、流程、功能或手段。
除非有另外定義,否則本說明書所用之所有技術及科學術語,皆具有與熟習本發明所屬技術者通常所瞭解的意義相同之意義。本說明書目前所述者僅係實例方法、流程及其相關資料。然而在本發明之實際使用時,其可使用與本說明書所述方法及材料相類似或等效之任何方法及手段。
再者,本說明書中所提及之一數目以上或以下,係包含數目本身。且應瞭解的是,本說明書揭示執行所揭示功能之某些方法、流程,存在多種可執行相同功能之與所揭示結構有關之結構,且上述之結構通常可達成相同結果。另外,本說明書若有使用耦接或電性連接一詞,其係泛指元件間具有能量、信號或資料的傳輸行為,元件間並不以實際連接為必要。
再者,圖式僅為表達本發明之精神,其不以等比為必要,使用者得據所屬技術領域之知識自由的將各結構元件之比例放大或減小。另 外,本說明書中的各圖式間的各元件間之比例已經過調整以維持各圖面的簡潔,故此,除特別注明外,本說明書中的圖面中的各個元件的相對應大小、位置以及形狀均僅供參考,在不脫離本發明的發明觀念下,各個元件的大小、位置以及形狀等特徵之安排端看使用者之要求而自由變更。另外,考量本發明之各元件之性質為相互類似,故各元件間的說明、標號為相互適用。
以上較佳具體實施例之詳述,俾利清楚描述本發明之特徵與精神,而並非以上述所揭露之較佳具體實施例來對本發明之範疇加以限制。雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,而本發明之保護範圍當視後附之申請專利範圍所界定者為準。

Claims (5)

  1. 一種半導體結構製造方法,其包含以下步驟:S1:準備一基板,該基板具有一上表面與一下表面;S2:於該基板之該上表面加工出一盲孔;S3:於該盲孔之孔緣形成一圓導角部;S6:電鍍一金屬至該上表面與該盲孔之表面;S7:加工一溝槽至該盲孔的四周,以使該溝槽形成一封閉區域;以及S8:切割該基板,以使該盲孔形成一穿孔。
  2. 如申請專利範圍第1項所述的半導體結構製造方法,其中該圓導角部的導角半徑範圍為該盲孔直徑的10%至20%之間。
  3. 如申請專利範圍第1項所述的半導體結構製造方法,其中該穿孔得作為三維積體電路堆疊時的一對位孔使用。
  4. 如申請專利範圍第1項所述的半導體結構製造方法,其中於步驟S3與S6之間進一步包含以下步驟:S4:形成一絕緣層於該上表面與該盲孔之表面;以及S5:先後形成一阻障層與一種子層於該絕緣層之表面。
  5. 如申請專利範圍第1項所述的半導體結構製造方法,其中該盲孔的形成方式包含:濕蝕刻技術(Wet Etching)、雷射鑽孔(Laser Drilling)以及Bosch深離子反應蝕刻(Bosch Deep Reactive Ion Etching,Bosch DRIE);該圓導角部與該溝槽係以濕蝕刻製程來製作。
TW105121946A 2016-07-12 2016-07-12 半導體結構與其製造方法 TWI621236B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW105121946A TWI621236B (zh) 2016-07-12 2016-07-12 半導體結構與其製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105121946A TWI621236B (zh) 2016-07-12 2016-07-12 半導體結構與其製造方法

Publications (2)

Publication Number Publication Date
TW201803071A TW201803071A (zh) 2018-01-16
TWI621236B true TWI621236B (zh) 2018-04-11

Family

ID=61725296

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105121946A TWI621236B (zh) 2016-07-12 2016-07-12 半導體結構與其製造方法

Country Status (1)

Country Link
TW (1) TWI621236B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110210452A1 (en) * 2008-10-30 2011-09-01 Nxp B.V. Through-substrate via and redistribution layer with metal paste
US20130062767A1 (en) * 2009-03-27 2013-03-14 Taiwan Semiconductor Manufacturing Company, Ltd. Via structure and via etching process of forming the same
TW201508835A (zh) * 2013-08-27 2015-03-01 Phoenix Silicon Int Corp 晶圓通孔蝕刻劑及晶圓通孔蝕刻方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110210452A1 (en) * 2008-10-30 2011-09-01 Nxp B.V. Through-substrate via and redistribution layer with metal paste
US20130062767A1 (en) * 2009-03-27 2013-03-14 Taiwan Semiconductor Manufacturing Company, Ltd. Via structure and via etching process of forming the same
TW201508835A (zh) * 2013-08-27 2015-03-01 Phoenix Silicon Int Corp 晶圓通孔蝕刻劑及晶圓通孔蝕刻方法

Also Published As

Publication number Publication date
TW201803071A (zh) 2018-01-16

Similar Documents

Publication Publication Date Title
TWI416679B (zh) 半導體結構及其製造方法
CN107644837B (zh) 用于三维存储器的晶圆三维集成引线工艺及其结构
JP6072265B2 (ja) 犠牲プラグを用いた基板貫通ビアの形成に係るデバイス、システム、および方法
US8232626B2 (en) Via and method of via forming and method of via filling
JP5682897B2 (ja) 基板を含む半導体ウェハの一部分内にビアを形成するための方法および基板を含む半導体ウェハの一部分内に形成されるビア構造体
US9904009B2 (en) Electrical and optical through-silicon-via (TSV)
TWI291757B (en) Structure to reduce stress for vias and a fabricating method thereof
TW201509818A (zh) 包含負熱膨脹材料之導電互連結構及相關系統、裝置及方法
CN107316840A (zh) 混合接合半导体晶片的3dic结构与方法
US20220384376A1 (en) Package structure of semiconductor device with improved bonding between the substrates
US9455188B2 (en) Through silicon via device having low stress, thin film gaps and methods for forming the same
TWI540616B (zh) 晶圓級晶片陣列及其製造方法
TWI621236B (zh) 半導體結構與其製造方法
TW201830640A (zh) 半導體封裝結構
JP6335132B2 (ja) 半導体装置、および、半導体装置の製造方法
JP2006108489A (ja) 半導体装置の製造方法
CN106783801B (zh) 高密度soi封装基板及其制备方法
CN107611081A (zh) 半导体结构与其制造方法
JP6263859B2 (ja) 貫通電極基板の製造方法、貫通電極基板、および半導体装置
WO2023272785A1 (zh) 一种半导体器件及其制作方法
CN105206600B (zh) 半导体测试结构
TWI512923B (zh) 中介板及其製法
KR20150090397A (ko) 제조 비용 및 제조 시간을 저감하고 종횡비를 향상시키는 실리콘 인터포저의 제조방법
US9875934B2 (en) Semiconductor device and a method for forming a semiconductor device
CN107644836A (zh) 用于三维存储器的晶圆三维集成引线工艺及其结构

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees