TWI615821B - 驅動電路 - Google Patents

驅動電路 Download PDF

Info

Publication number
TWI615821B
TWI615821B TW101142418A TW101142418A TWI615821B TW I615821 B TWI615821 B TW I615821B TW 101142418 A TW101142418 A TW 101142418A TW 101142418 A TW101142418 A TW 101142418A TW I615821 B TWI615821 B TW I615821B
Authority
TW
Taiwan
Prior art keywords
current limiting
digital analog
analog converter
static current
driving circuit
Prior art date
Application number
TW101142418A
Other languages
English (en)
Other versions
TW201419243A (zh
Inventor
黃如琳
許哲綸
程智修
卓均勇
Original Assignee
聯詠科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯詠科技股份有限公司 filed Critical 聯詠科技股份有限公司
Priority to TW101142418A priority Critical patent/TWI615821B/zh
Priority to US13/865,210 priority patent/US9270112B2/en
Publication of TW201419243A publication Critical patent/TW201419243A/zh
Application granted granted Critical
Publication of TWI615821B publication Critical patent/TWI615821B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • H02H9/046Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • H03M1/0827Continuously compensating for, or preventing, undesired influence of physical parameters of noise of electromagnetic or electrostatic field noise, e.g. preventing crosstalk by shielding or optical isolation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • H03M1/808Simultaneous conversion using weighted impedances using resistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Analogue/Digital Conversion (AREA)
  • Power Engineering (AREA)

Abstract

一種驅動電路,包括多個第一靜電限流電阻以及多個數位類比轉換器單元。第一靜電限流電阻的第一端共同耦接至一整體路徑以接收一參考電壓。數位類比轉換器單元以一對一方式分別耦接至第一靜電限流電阻的第二端,以分別經由第一靜電限流電阻接收參考電壓。

Description

驅動電路
本發明是有關於一種驅動電路,且特別是有關於一種具有靜電保護功能且降低等效時間常數的驅動電路。
在傳統上積體電路(Integrated Circuit,IC)中驅動電路的驅動電壓產生方式,為伽瑪電阻串直接連接至數位類比轉換器(digital to analog convertor,DAC),以提供多個參考電壓給數位類比轉換器,進而由數位類比轉換器產生驅動電壓。利用伽瑪電阻串將伽瑪電壓分壓為驅動電路內部所需求之多個參考電壓,並將所述多個參考電壓傳送至對應之數位類比轉換器。數位類比轉換器分別依據各參考電壓將畫素資料轉換為類比訊號(驅動電壓),並輸出至輸出級電路。輸出級電路將此驅動電壓增益後輸出至顯示面板。
然而,於IC作靜電放電測試過程、生產過程、亦或是使用過程時,常產生過大的靜電能量流竄於驅動電路IC內部。若無適當之靜電放電保護電路宣洩此靜電能量,輕者會造成元件受傷,更甚者會使得IC直接燒毀。因此,為提升抵抗靜電防護能力,衍生出有靜電放電保護之需求。
本發明提供一種驅動電路,具有靜電放電保護能力,並降低電路之等效時間常數。
本發明實施例提供一種驅動電路,包括多個第一靜電限流電阻以及多個數位類比轉換器單元。第一靜電限流電阻的第一端共同耦接至一整體路徑以接收一參考電壓。數位類比轉換器單元以一對一方式分別耦接至第一靜電限流電阻的第二端,以分別經由第一靜電限流電阻接收參考電壓。
在本發明之一實施例中,上述之數位類比轉換器單元分別為單一個數位類比轉換器。
在本發明之一實施例中,上述多個數位類比轉換器單元之數位類比轉換器具有相同之電阻值。
在本發明之另一實施例中,上述之數位類比轉換器單元分別為一數位類比轉換器群組,其中數位類比轉換器群組分別包括多個數位類比轉換器。其中,屬於同一個數位類比轉換器群組的數位類比轉換器共同耦接至所述多個第一靜電限流電阻其中一個靜電限流電阻的第二端。
在本發明之另一實施例中,上述之數位類比轉換器群組具有相同之電阻值。
在本發明之一實施例中,上述之第一靜電限流電阻具有相同之電阻值。
在本發明之一實施例中,上述之驅動電路更包括一第二靜電限流電阻。其中,第二靜電限流電阻配置於整體路徑上,且第二靜電限流電阻耦接至第一靜電限流電阻的第一端。
在本發明之一實施例中,上述之第二靜電限流電阻之 電阻值小於第一靜電限流電阻之電阻值。
在本發明之一實施例中,上述之驅動電路更包括一伽瑪(Gamma)電阻串,具有多個分壓節點以將一伽瑪電壓分壓為N個參考電壓,其中分壓節點之其中之一透過整體路徑耦接至第一靜電限流電阻的第一端。
在本發明之一實施例中,上述之驅動電路更包括一焊墊,其中焊墊與第一靜電限流電阻的第一端共同耦接至分壓節點之所述其中之一。
在本發明之一實施例中,上述之驅動電路更包括一輸出級電路,耦接至數位類比轉換器單元的輸出端。其中,數位類比轉換器單元透過輸出級電路驅動一顯示面板。
基於上述,本發明提出具有靜電放電保護功能的驅動電路,可在不降低靜電放電保護功能下,同時可達到降低等效時間常數之功效。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1繪示具有靜電保護能力的驅動電路的實施例示意圖。請參照圖1,驅動電路100包括多個靜電限流電阻(例如130_1、...、130_N)、多個數位類比轉換器單元(例如110_1、110_2、...、110_X)、一伽瑪電阻串140以及一輸出級電路150。在本實施例中,各個數位類比轉換器單元110_1~110_X皆為單一數位類比轉換器(Digital to Analog Convertor,DAC),而X為數位類比轉換器單元的總數,N為伽瑪電阻串140中的分壓節點數。
繼續參考圖1,驅動電路100包括一個或多個焊墊(bonding pad),以從積體電路外部接收一個或多個伽瑪(Gamma)電壓。例如,圖1繪示K個焊墊101_1、101_2、...、101_K,用以從積體電路外部接收K個伽瑪電壓VGMA_1、VGMA_2、...、VGMA_K。伽瑪電阻串140包括多個分壓節點V1、V2、...、VN,圖1所示。分壓節點V1~VN中的部分分壓節點連接至焊墊101_1~101_K,以從焊墊101_1~101_K接收伽瑪電壓VGMA_1~VGMA_K。例如,焊墊101_1耦接至伽瑪電阻串140的分壓節點V1,而焊墊101_K耦接至伽瑪電阻串140的分壓節點VN。分壓節點V1~VN將伽瑪電壓VGMA_1~VGMA_K分壓為N個參考電壓。基於清晰與簡潔,在此僅以分壓節點V1與VN作說明,但並非以此為限制。其他分壓節點與數位類比轉換器單元110_1~110_X之間的耦接關係,皆可以參照分壓節點V1與VN的相關說明而類推之。
靜電限流電阻130_1~130_N之第一端分別耦接至其對應之分壓節點V1~VN。舉例而言,如圖1所繪示,靜電限流電阻130_1之第一端耦接至分壓節點V1。以此類推,靜電限流電阻130_N之第一端耦接至分壓節點VN。
數位類比轉換器單元110_1~110_X各自具有N個參考電壓輸入端P1、P2、...、PN-1、PN,用以接收“數位至 類比轉換”操作所需之多個參考電壓。這些輸入端P1~PN分別耦接至靜電限流電阻130_1~130_N的第二端,以便經由靜電限流電阻130_1~130_N接收不同準位的參考電壓。例如,數位類比轉換器單元110_1~110_X之各輸入端P1共同耦接至在整體路徑135中的靜電限流電阻130_1之第二端,並經由靜電限流電阻130_1接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元110_1~110_X之各輸入端PN共同耦接至在另一個整體路徑中的靜電限流電阻130_N之第二端,並經由靜電限流電阻130_N接收分壓節點VN的參考電壓。
輸出級電路150耦接至數位類比轉換器單元110_1~110_X的輸出端。數位類比轉換器單元110_1~110_X透過輸出級電路150輸出驅動電壓至顯示面板160,以驅動顯示面板160的不同資料線。
本實施例中於一整體路徑(例如整體路徑135)上配置一靜電限流電阻(例如靜電限流電阻130_1),以便減少數位類比轉換器單元110_1~110_X所遭受的靜電放電電壓及/或靜電放電電流。對於驅動電路中進行靜電測試、生產、亦或是使用過程時所產生的靜電電流,靜電限流電阻130_1~130_N均可加以限制,進而可達到靜電放電防護之功用。然而,增加靜電限流電阻130_1~130_N後,會造成電路上之等效電阻值R上升,使驅動電路之等效時間常數(Time constant)τ=R*C變大,其中C表示電路之等效電容值。等效時間常數τ越大將造成驅動電路100轉態輸出越 緩慢。
圖2繪示圖1所述驅動電路100之部份等效電路示意圖。在本實施例中,請參照圖1與圖2,在此假設數位類比轉換器單元110_1~110_X皆為相同規格的數位類比轉換器,且彼此的電阻值相同。假設每一個數位類比轉換器單元110_1~110_X之輸入端P1~PN的輸入阻抗皆為R_DAC。因此,對於分壓節點V1與整體路徑135而言,若數位類比轉換器單元110_1~110_X的電阻值皆為R_DAC,則數位類比轉換器單元110_1~110_X的等效電阻為R_DAC/X。另外,在此假設靜電限流電阻130_1的等效阻值為R2。藉此,可得到分壓節點V1與輸出級電路150之間的總等效阻值R為R_DAC/X+R2。為了能夠有效限制通過靜電限流電阻130_1的靜電放電電流量,靜電限流電阻130_1的等效阻值R2必須足夠大。由此可知,靜電限流電阻130_1的等效阻值R2會增大等效時間常數τ=R*C,造成驅動電路100轉態輸出(或響應時間)較緩慢。
圖3繪示本發明之第一實施例之驅動電路示意圖。圖3所示實施例可以參照圖1的相關說明而類推之。請參照圖3,驅動電路300包括多個第一靜電限流電阻(例如120_1_1、120_1_2、...、120_1_X以及120_N_1、120_N_2、...、120_N_X)、多個數位類比轉換器單元(例如110_1~110_X)、一伽瑪電阻串140以及一輸出級電路150。在本實施例中,各個數位類比轉換器單元110_1~110_X皆為單一數位類比轉換器,而X為數位類比轉換器單元的總 數,N為伽瑪電阻串140中的分壓節點數。
繼續參考圖3,驅動電路300包括一個或多個焊墊,以從積體電路外部接收一個或多個伽瑪電壓。例如,圖3繪示K個焊墊101_1、101_2、...、101_K,用以從積體電路外部接收K個伽瑪電壓VGMA_1、VGMA_2、...、VGMA_K。伽瑪電阻串140包括多個分壓節點V1、V2、...、VN,以將伽瑪電壓VGMA_1~VGMA_K分壓為N個參考電壓,如圖3所示。分壓節點V1~VN中的部分分壓節點連接至焊墊101_1~101_K,以從焊墊101_1~101_K接收伽瑪電壓VGMA_1~VGMA_K。例如,焊墊101_1耦接至伽瑪電阻串140的分壓節點V1,而焊墊101_K耦接至伽瑪電阻串140的分壓節點VN。基於清晰與簡潔,在此僅以分壓節點V1與VN作說明,但並非以此為限制。其他分壓節點與數位類比轉換器單元110_1~110_X之間的耦接關係,皆可參照分壓節點V1與VN的相關說明而類推之。
如圖3所繪示,第一靜電限流電阻之第一端共同耦接至對應的整體路徑與分壓節點。舉例而言,第一靜電限流電阻120_1_1~120_1_X之第一端經由整體路徑135共同耦接至伽瑪電阻串140中的分壓節點V1。以此類推,第一靜電限流電阻120_N_1~120_N_X之第一端經由另一整體路徑共同耦接至伽瑪電阻串140中的分壓節點VN。
數位類比轉換器單元110_1~110_X各自具有N個參考電壓輸入端P1、P2、...、PN-1、PN。這些輸入端P1~PN分別耦接至第一靜電限流電阻120_1_1~120_1_X、...、 120_N_1~120_N_X的第二端,以分別經由對應的第一靜電限流電阻接收不同位準之參考電壓。舉例而言,數位類比轉換器單元110_1~110_X的輸入端P1以一對一方式分別耦接至對應的第一靜電限流電阻120_1_1~120_1_X之第二端,以分別經由第一靜電限流電阻120_1_1~120_1_X接收分壓節點V1的參考電壓。例如數位類比轉換器單元110_1的輸入端P1耦接至第一靜電限流電阻120_1_1,並經由第一靜電限流電阻120_1_1接收分壓節點V1的參考電壓。數位類比轉換器單元110_2的輸入端P1耦接至第一靜電限流電阻120_1_2,並經由第一靜電限流電阻120_1_2接收分壓節點V1的參考電壓。數位類比轉換器單元110_X的輸入端P1耦接至第一靜電限流電阻120_1_X,並經由第一靜電限流電阻120_1_X接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元110_1~110_X之輸入端PN以一對一方式分別耦接至對應的第一靜電限流電阻120_N_1~120_N_X之第二端,並分別經由第一靜電限流電阻120_N_1~120_N_X接收分壓節點VN的參考電壓。
輸出級電路150耦接至數位類比轉換器單元110_1~110_X的輸出端。數位類比轉換器單元110_1~110_X透過輸出級電路150以驅動顯示面板160的不同資料線。
圖4繪示圖3所述之第一實施例之驅動電路300之部分等效電路示意圖。在本實施例中,請參照圖3與圖4,數位類比轉換器單元110_1~110_X皆為數位類比轉換器, 且彼此的電阻值相同。在此假設數位類比轉換器單元110_1~110_X之輸入端P1~PN的輸入阻抗皆為R_DAC,且假設第一靜電限流電阻120_1_1~120_1_X的電阻值皆為R1。因此,可得到分壓節點V1與輸出級電路150之間的總等效阻值為(R1+R_DAC)/X。相較於圖1之實施例之總等效阻值R_DAC/X+R2,若假設R1=R2,則本實施例中靜電限流電阻120_1_1~120_1_X之總等效阻值有X倍的縮減。由此可知,在不降低靜電放電保護能力下,本實施例可以將第一靜電限流電阻120_1_1~120_1_X之等效阻值降低為R1/X,進而減少等效時間常數τ=R*C,其中C表示電路之等效電容,使驅動電路300轉態輸出(或響應時間)較快。
圖5繪示本發明之第二實施例之驅動電路示意圖。圖5所示實施例可以參照圖1與圖3的相關說明而類推之。請參照圖5,驅動電路500包括多個第一靜電限流電阻(例如120_1_1~120_1_X與120_N_1~120_N_X)、多個數位類比轉換器單元(例如110_1~110_X)、一伽瑪電阻串140、一輸出級電路150以及多個第二靜電限流電阻(例如530_1、...、530_N)。在本實施例中,各個數位類比轉換器單元110_1~110_X皆為單一數位類比轉換器,而X為數位類比轉換器的總數,N為伽瑪電阻串140中的分壓節點數。
繼續參考圖5,驅動電路500包括一個或多個焊墊,以從積體電路外部接收一個或多個伽瑪電壓。例如,圖5 繪示K個焊墊101_1、101_2、...、101_K,用以從積體電路外部接收K個伽瑪電壓VGMA_1、VGMA_2、...、VGMA_K。伽瑪電阻串140包括多個分壓節點V1、V2、...、VN,以將伽瑪電壓VGMA_1~VGMA_K分壓為N個參考電壓,如圖3所示。分壓節點V1~VN中的部分分壓節點連接至焊墊101_1~101_K,以從焊墊101_1~101_K接收伽瑪電壓VGMA_1~VGMA_K。例如,焊墊101_1耦接至伽瑪電阻串140的分壓節點V1,而焊墊101_K耦接至伽瑪電阻串140的分壓節點VN。基於清晰與簡潔,在此僅以分壓節點V1與VN作說明,但並非以此為限制。其他分壓節點與數位類比轉換器單元110_1~110_X之間的耦接關係,皆可參照分壓節點V1與VN的相關說明而類推之。
第二靜電限流電阻530_1~530_N分別配置於不同的整體路徑上。例如,第二靜電限流電阻530_1配置於整體路徑135上,而第二靜電限流電阻530_N則配置於另一條整體路徑上。第二靜電限流電阻530_1~530_N之第一端分別耦接其對應之分壓節點V1~VN。舉例而言,如圖5所繪示,第二靜電限流電阻530_1之第一端耦接至伽瑪電阻串140的分壓節點V1。以此類推,第二靜電限流電阻530_N之第一端耦接至伽瑪電阻串140的分壓節點VN。
第二靜電限流電阻530_1~530_N之第二端分別耦接其對應之第一靜電限流電阻之第一端。舉例而言,第一靜電限流電阻120_1_1~120_1_X之各第一端共同耦接至第二靜電限流電阻530_1之第二端。以此類推, 120_N_1~120_N_X之各第一端共同耦接至第二靜電限流電阻530_N之第二端。
數位類比轉換器單元110_1~110_X各自具有N個參考電壓輸入端P1、P2、...、PN-1、PN,以分別接收不同參考電壓。這些輸入端P1~PN分別耦接至第一限流電阻120_1_1~120_1_X、...、120_N_1~120_N_X之第二端,以接收不同準位的參考電壓。舉例而言,數位類比轉換器單元110_1~110_X之各輸入端P1以一對一方式分別耦接至對應的第一限流電阻120_1_1~120_1_X之第二端,以分別經由第一靜電限流電阻120_1_1~120_1_X接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元110_1~110_X的輸入端PN以一對一方式分別耦接至對應的第一限流電阻120_N_1~120_N_X之第二端,並分別經由第一限流電阻120_N_1、120_N_2、...、120_N_X接收分壓節點VN的參考電壓。
圖6繪示圖5所述之第二實施例之驅動電路500之部份等效電路示意圖。在本實施例中,請參照圖5與圖6,數位類比轉換器單元110_1~110_X皆為數位類比轉換器,且彼此的電阻值相同。在此假設數位類比轉換器單元110_1~110_X的輸入端P1~PN的輸入阻抗皆為R_DAC,假設在整體路徑135上的第二靜電限流電阻530_1的電阻值為R3,且假設第一靜電限流電阻120_1_1~120_1_X的電阻值皆為R4。因此,分壓節點V1與輸出級電路150之間的總等效阻值R為R3+(R4+R_DAC)/X。其中,電阻值 R4大於R3,而電阻值R3可以盡可能的小。相較於圖1之實施例之總等效阻值R_DAC/X+R2,若假設(R3+R4)=R2,則本實施例之總等效阻值亦可以有效縮減。由此可知,在不降低靜電放電保護能力下,本實施例可以降低第一靜電限流電阻120_1_1~120_1_X與第二靜電限流電阻530_1之總等效阻值,進而減少等效時間常數τ=R*C,使驅動電路500轉態輸出(或響應時間)較快。
圖7繪示本發明之第三實施例之驅動電路示意圖。圖7所示實施例可以參照圖1、圖3與圖5的相關說明而類推之。請參照圖7,驅動電路700包括多個第一靜電限流電阻(例如120_1_1、120_1_2、...、120_1_Y與120_N_1、120_N_2、...、120_N_Y)、多個數位類比轉換器單元(例如210_1、210_2、...、210_Y)、一伽瑪電阻串140以及一輸出級電路150。在本實施例中,各個數位類比轉換器單元210_1~210_Y皆為由X/Y個數位類比轉換器組成的數位類比轉換器群組,而Y為數位類比轉換器群組的總數,X為全部數位類比轉換器的總數,N為伽瑪電阻串140中的分壓節點數。
繼續參考圖7,驅動電路700包括一個或多個焊墊,以從積體電路外部接收一個或多個伽瑪電壓。例如,圖5繪示K個焊墊101_1、101_2、...、101_K,用以從積體電路外部接收K個伽瑪電壓VGMA_1、VGMA_2、...、VGMA_K。伽瑪電阻串140包括多個分壓節點V1~VN,以將伽瑪電壓VGMA_1~VGMA_K分為N個參考電壓, 如圖7所示。分壓節點V1~VN中的部分分壓節點連接至焊墊101_1~101_K,以從焊墊101_1~101_K接收伽瑪電壓VGMA_1~VGMA_K。例如,焊墊101_1耦接至伽瑪電阻串140的分壓節點V1,而焊墊101_K耦接至伽瑪電阻串140的分壓節點VN。基於清晰與簡潔,在此僅以分壓節點V1與VN作說明,但並非以此為限制。其他分壓節點與數位類比轉換器單元210_1~210_Y之間的耦接關係,皆可參照分壓節點V1與VN的相關說明而類推之。
第一靜電限流電阻之第一端耦接至對應的分壓節點V1~VN。舉例而言,如圖7所繪示,第一靜電限流電阻120_1_1~120_1_Y之第一端共同耦接至分壓節點V1。以此類推,第一靜電限流電阻120_N_1~120_N_Y之第一端共同耦接至分壓節點VN。
數位類比轉換器單元210_1~210_Y內的各數位類比轉換器皆具有N個參考電壓輸入端P1、P2、...、PN-1、PN,以接收多個不同參考電壓。這些輸入端P1~PN分別耦接至對應的第一限流電阻之第二端,以接收不同準位的參考電壓。舉例而言,數位類比轉換器單元210_1中的各數位類比轉換器之輸入端P1共同耦接至第一靜電限流電阻120_1_1之第二端,用以接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元210_1中的各數位類比轉換器之輸入端PN共同耦接至第一靜電限流電阻120_N_1之第二端,用以接收分壓節點VN的參考電壓。再舉例而言,數位類比轉換器單元210_Y中的各數位類比轉換器之 輸入端P1共同耦接至第一靜電限流電阻120_1_Y之第二端,用以接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元210_Y中的各數位類比轉換器之輸入端PN共同耦接至第一靜電限流電阻120_N_Y之第二端,用以接收分壓節點VN的參考電壓。其餘之數位類比轉換器單元(例如210_2等)耦接方式皆可以參考上述數位類比轉換器單元210_1與210_Y的相關說明而類推之,在此不再贅述。因此各數位類比轉換器單元分別經由第一靜電限流電阻120_1_1~120_1_Y、...、120_N_1~120_N_Y接收分壓節點V1~VN的參考電壓。
輸出級電路150耦接至數位類比轉換器單元210_1~210_Y中所有數位類比轉換器的輸出端。數位類比轉換器單元210_1~210_Y透過輸出級電路150輸出驅動電壓至顯示面板160,以驅動顯示面板160的不同資料線。
圖8繪示圖7所述之第三實施例之驅動電路700之部分等效電路示意圖。請參照圖7與圖8,數位類比轉換器單元210_1~210_Y皆為由X/Y個數位類比轉換器組成的數位類比轉換器群組,且X/Y個數位類比轉換器彼此的電阻值相同。在此,假設每一個數位類比轉換器的輸入端P1~PN的輸入阻抗皆為R_DAC。因此,每一個數位類比轉換器單元(例如210_1或210_Y)的輸入阻抗為R_DAC*Y/X。此外,在此假設第一靜電限流電阻120_1_1~120_1_Y的電阻值皆為R5,因此分壓節點V1與輸出級電路150之間的總等效阻值R為R_DAC/X+R5/Y。相較於圖1之實施例之 總等效阻值R_DAC/X+R2,若假設R5=R2,則本實施例中靜電限流電阻120_1_1~120_1_Y之總等效阻值可有Y倍的縮減。由此可知,在不降低靜電放電保護能力下,本實施例可以將第一靜電限流電阻120_1_1~120_1_Y之等效阻值降低為R5/Y,進而減少等效時間常數τ=R*C,其中C表示電路之等效電容,使驅動電路700轉態輸出(或響應時間)較快。
圖9繪示本發明之第四實施例之驅動電路示意圖。圖9所示實施例可以參照圖1、圖3、圖5與圖7的相關說明而類推之。請參照圖9,驅動電路900包括多個第一靜電限流電阻(例如120_1_1、120_1_2、...、120_1_Y與120_N_1、120_N_2、...、120_N_Y)、多個數位類比轉換器單元(例如210_1、210_2、...、210_Y)、一伽瑪電阻串140、一輸出級電路150以及一第二靜電限流電阻(例如530_1、...、530_N)。在本實施例中,各個數位類比轉換器單元210_1~210_Y皆為由X/Y個數位類比轉換器組成的數位類比轉換器群組,而Y為數位類比轉換器群組的總數,X為全部數位類比轉換器的總數,N為伽瑪電阻串140的分壓節點數。
繼續參考圖9,驅動電路900包括一個或多個焊墊,以從積體電路外部接收一個或多個伽瑪電壓。例如,圖5繪示K個焊墊101_1、101_2、...、101_K,用以從積體電路外部接收K個伽瑪電壓VGMA_1、VGMA_2、...、VGMA_K。伽瑪電阻串140包括多個分壓節點V1、V2、...、 VN,以將伽瑪電壓VGMA_1~VGMA_K分為N個參考電壓,如圖9所示。基於清晰與簡潔,在此僅以分壓節點V1與VN作說明,但並非以此為限制。其他分壓節點與數位類比轉換器單元110_1~110_X之間的耦接關係,皆可參照分壓節點V1與VN的相關說明而類推之。
第二靜電限流電阻530_1~530_N分別配置於不同的整體路徑上。例如,第二靜電限流電阻530_1配置於整體路徑135上,而第二靜電限流電阻530_N則配置於另一條整體路徑上。第二靜電限流電阻530_5~130_N之第一端分別耦接其對應之分壓節點V1~VN。舉例而言,如圖9所繪示,第二靜電限流電阻530_1之第一端耦接至伽瑪電阻串140的分壓節點V1。以此類推,第二靜電限流電阻530_N之第一端耦接至伽瑪電阻串140的分壓節點VN。
第二靜電限流電阻530_1~530_N之第二端分別耦接其對應之第一靜電限流電阻之第一端。舉例而言,第一靜電限流電阻120_1_1、120_1_2、...、120_1_Y之各第一端共同耦接至第二靜電限流電阻530_1之第二端。以此類推,第一靜電限流電阻120_N_1、120_N_2、...、120_N_Y之各第一端共同耦接至第二靜電限流電阻530_N之第二端。
數位類比轉換器單元210_1~210_Y內的各數位類比轉換器皆具有N個參考電壓輸入端P1、P2、...、PN-1、PN,以接收多個不同參考電壓。這些輸入端P1~PN分別耦接至對應的第一限流電阻之第二端,以接收不同準位的 參考電壓。舉例而言,數位類比轉換器單元210_1中的各數位類比轉換器之輸入端P1共同耦接至第一靜電限流電阻120_1_1之第二端,用以接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元210_1中的各數位類比轉換器之輸入端PN共同耦接至第一靜電限流電阻120_N_1之第二端,用以接收分壓節點VN的參考電壓。再舉例而言,數位類比轉換器單元210_Y中的各數位類比轉換器之輸入端P1共同耦接至第一靜電限流電阻120_1_Y之第二端,用以接收分壓節點V1的參考電壓。以此類推,數位類比轉換器單元210_Y中的各數位類比轉換器之輸入端PN共同耦接至第一靜電限流電阻120_N_Y之第二端,用以接收分壓節點VN的參考電壓。其餘之數位類比轉換器單元(例如210_2等)耦接方式可以參考上述數位類比轉換器單元210_1與210_Y的相關說明而類推之,在此不再贅述。因此各數位類比轉換器單元分別經由第一靜電限流電阻120_1_1~120_1_Y、...、120_N_1~120_N_Y接收分壓節點V1~VN的參考電壓。
輸出級電路150耦接至數位類比轉換器單元210_1~210_Y,數位類比轉換器單元210_1~210_Y透過輸出級電路150輸出驅動電壓至顯示面板160,以驅動顯示面板160的不同資料線。
圖10繪示圖9所述之第四實施例之驅動電路900之部份等效電路示意圖。請參照圖9與圖10,數位類比轉換器單元210_1~210_Y皆為由X/Y個數位類比轉換器組成的 數位類比轉換器群組,且X/Y個數位類比轉換器彼此的電阻值相同。在此假設每一個數位類比轉換器的輸入端P1~PN的輸入阻抗皆為R_DAC。因此,每一個數位類比轉換器單元210_1~210_Y的輸入阻抗為R_DAC*Y/X。在此假設第二靜電限流電阻530_1之電阻值為R6,而第一靜電限流電阻120_1_1~120_1_Y的電阻值皆為R7,其中電阻值R7大於R6,而電阻值R6可以盡可能的小。藉此,分壓節點V1與輸出級電路150之間的總等效阻值R為R6+R_DAC/X+R7/Y。相較於圖1之實施例之總等效阻值R_DAC/X+R2,若假設(R6+R7)=R2,則本實施例之總等效阻值R可以有效縮減。由此可知,在不降低靜電放電保護能力下,本實施例可以有效降低之第一靜電限流電阻120_1_1~120_1_Y與第二靜電限流電阻530_1之總等效阻值,進而減少等效時間常數τ=R*C,其中C表示電路之等效電容,使驅動電路900轉態輸出(或響應時間)較快。
綜上所述,本發明之上述實施例利用不同靜電限流電阻之驅動電路設計,除了可以達到靜電保護之效果,亦可降低驅動電路之等效時間常數,以避免驅動電路之輸出轉態時間異常緩慢。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
V1、V2、VN‧‧‧分壓節點
P1、P2、PN-1、PN‧‧‧輸入端
100、300、500、700、900‧‧‧驅動電路
101_1、101_2、101_K‧‧‧焊墊
110_1、110_2、110_X‧‧‧數位類比轉換器單元
120_1_1、120_1_2、120_1_X、120_1_Y、120_N_1、120_N_2、120_N_X、120_N_Y‧‧‧第一靜電限流電阻
130_1、130_N、530_1、530_N‧‧‧第二靜電限流電阻
135‧‧‧整體路徑
140‧‧‧伽瑪電阻串
150‧‧‧輸出級電路
160‧‧‧顯示面板
210_1、210_2、210_Y‧‧‧數位類比轉換器單元
VGMA_1、VGMA_2、VGMA_K‧‧‧伽瑪電壓
圖1繪示具有靜電保護能力的驅動電路的實施例示意圖。
圖2繪示圖1所述驅動電路100之部份等效電路示意圖。
圖3繪示本發明之第一實施例之驅動電路示意圖。
圖4繪示圖3所述第一實施例之驅動電路300之部份等效電路示意圖。
圖5繪示本發明之第二實施例之驅動電路示意圖。
圖6繪示圖5所述第二實施例之驅動電路500之部份等效電路示意圖。
圖7繪示本發明之第三實施例之驅動電路示意圖。
圖8繪示圖7所述第三實施例之驅動電路700之部份等效電路示意圖。
圖9繪示本發明之第四實施例之驅動電路示意圖。
圖10繪示圖9所述第四實施例之驅動電路900之部份等效電路示意圖。
V1、V2、VN‧‧‧分壓節點
P1、P2、PN-1、PN‧‧‧輸入端
300‧‧‧驅動電路
110_1、110_2、110_X‧‧‧數位類比轉換器單元
120_1_1、120_1_2、120_1_X、120_N_1、120_N_2、120_N_X‧‧‧第一靜電限流電阻
135‧‧‧整體路徑
140‧‧‧伽瑪電阻串
150‧‧‧輸出級電路
160‧‧‧顯示面板

Claims (11)

  1. 一種驅動電路,包括:多個第一靜電限流電阻,該些第一靜電限流電阻的第一端共同耦接至一整體路徑以接收相同的一參考電壓;以及多個數位類比轉換器單元,其中該些數位類比轉換器單元以一對一方式分別耦接至該些第一靜電限流電阻的第二端,以分別經由該些第一靜電限流電阻接收該參考電壓。
  2. 如申請專利範圍第1項所述之驅動電路,其中該些數位類比轉換器單元分別為一數位類比轉換器。
  3. 如申請專利範圍第2項所述之驅動電路,其中該些數位類比轉換器具有相同之電阻值。
  4. 如申請專利範圍第1項所述之驅動電路,其中該些數位類比轉換器單元分別為一數位類比轉換器群組,其中該些數位類比轉換器群組分別包括多個數位類比轉換器,且屬於同一個數位類比轉換器群組的該些數位類比轉換器共同耦接至該些第一靜電限流電阻其中一個靜電限流電阻之第二端。
  5. 如申請專利範圍第4項所述之驅動電路,其中該些數位類比轉換器群組具有相同之電阻值。
  6. 如申請專利範圍第1項所述之驅動電路,其中該些第一靜電限流電阻具有相同之電阻值。
  7. 如申請專利範圍第1項所述之驅動電路,更包括一第二靜電限流電阻,其中該第二靜電限流電阻配置於該整 體路徑上,該第二靜電限流電阻耦接至該些第一靜電限流電阻的第一端。
  8. 如申請專利範圍第7項所述之驅動電路,其中該第二靜電限流電阻之電阻值小於該些第一靜電限流電阻之電阻值。
  9. 如申請專利範圍第1項所述之驅動電路,更包括一伽瑪電阻串,具有多個分壓節點以將至少一伽瑪電壓分壓為多個參考電壓,其中該些分壓節點之其中之一透過該整體路徑耦接至該些第一靜電限流電阻的第一端。
  10. 如申請專利範圍第9項所述之驅動電路,更包括一焊墊,其中該焊墊與該些第一靜電限流電阻的第一端共同耦接至該些分壓節點之所述其中之一。
  11. 如申請專利範圍第1項所述之驅動電路,更包括一輸出級電路,耦接至該些數位類比轉換器單元的輸出端,其中該些數位類比轉換器單元透過該輸出級電路驅動一顯示面板。
TW101142418A 2012-11-14 2012-11-14 驅動電路 TWI615821B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101142418A TWI615821B (zh) 2012-11-14 2012-11-14 驅動電路
US13/865,210 US9270112B2 (en) 2012-11-14 2013-04-18 Driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101142418A TWI615821B (zh) 2012-11-14 2012-11-14 驅動電路

Publications (2)

Publication Number Publication Date
TW201419243A TW201419243A (zh) 2014-05-16
TWI615821B true TWI615821B (zh) 2018-02-21

Family

ID=50681483

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101142418A TWI615821B (zh) 2012-11-14 2012-11-14 驅動電路

Country Status (2)

Country Link
US (1) US9270112B2 (zh)
TW (1) TWI615821B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102463240B1 (ko) * 2015-10-01 2022-11-04 주식회사 엘엑스세미콘 디스플레이 구동 회로
US11222600B2 (en) 2015-10-01 2022-01-11 Silicon Works Co., Ltd. Source driver and display driving circuit including the same
JP6708229B2 (ja) * 2018-07-23 2020-06-10 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW241382B (en) * 1994-06-01 1995-02-21 Winbond Electronics Corp Protection device for electrostatic discharge
TWM278721U (en) * 2005-04-13 2005-10-21 Cheng-Feng Shiau Improvement on edge-terminating structure for light steel frame
US20060017655A1 (en) * 2004-07-21 2006-01-26 Microvision, Inc. Scanned beam system and method using a plurality of display zones
US20090015297A1 (en) * 2007-07-11 2009-01-15 Chao-An Chen Source driver with charge sharing
US20120228740A1 (en) * 2011-03-09 2012-09-13 Renesas Electronics Corporation Semiconductor device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4239095B2 (ja) 2004-03-30 2009-03-18 ソニー株式会社 フラットディスプレイ装置の駆動回路及びフラットディスプレイ装置
JP4016968B2 (ja) 2004-05-24 2007-12-05 セイコーエプソン株式会社 Da変換器、データ線駆動回路、電気光学装置、その駆動方法及び電子機器
US20100321370A1 (en) * 2009-06-19 2010-12-23 Himax Technologies Limited Display system and source driver thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW241382B (en) * 1994-06-01 1995-02-21 Winbond Electronics Corp Protection device for electrostatic discharge
US20060017655A1 (en) * 2004-07-21 2006-01-26 Microvision, Inc. Scanned beam system and method using a plurality of display zones
TWM278721U (en) * 2005-04-13 2005-10-21 Cheng-Feng Shiau Improvement on edge-terminating structure for light steel frame
US20090015297A1 (en) * 2007-07-11 2009-01-15 Chao-An Chen Source driver with charge sharing
US20120228740A1 (en) * 2011-03-09 2012-09-13 Renesas Electronics Corporation Semiconductor device

Also Published As

Publication number Publication date
US20140133058A1 (en) 2014-05-15
TW201419243A (zh) 2014-05-16
US9270112B2 (en) 2016-02-23

Similar Documents

Publication Publication Date Title
CN107947784B (zh) 一种高性能输出驱动电路
US8786482B1 (en) Integrated circuit with pin for setting digital address
TWI438748B (zh) 源極驅動器的伽瑪電壓輸出電路
US20130300455A1 (en) Multiple signal format output driver with configurable internal load
TWI615821B (zh) 驅動電路
JPH11184424A (ja) 特定用途向け半導体の外部表示装置
US20180130392A1 (en) Low-voltage digital-to-analog signal conversion circuit, data driving circuit, and display system
TW201409442A (zh) 驅動電路與顯示器驅動方法
JP2010288247A (ja) スイッチ損失を改善するための回路アーキテクチャを有するデジタル/アナログ変換器
TWI492209B (zh) 驅動電路
TWI518669B (zh) 伽瑪電壓產生裝置及產生伽瑪電壓的方法
TWI533611B (zh) 電流限制準位調整電路
TW201403573A (zh) Lcd顯示裝置的可編程伽瑪校正緩衝電路及相關的方法和驅動電路
TWI401891B (zh) 具高驅動能力之數位至類比轉換裝置
CN101930716B (zh) 显示面板驱动器
US20120206424A1 (en) Display driving circuit and operation method applicable thereto
TWI523000B (zh) 顯示裝置之伽瑪參考電壓與伽瑪電壓產生電路
CN103854628B (zh) 驱动电路
TWI535198B (zh) 差分信號驅動器
TWI459348B (zh) 源極驅動器
WO2020223970A1 (zh) 栅极驱动电路及其电流调节方法、显示装置
CN103839507B (zh) 驱动电路
TW201639292A (zh) 音頻放大器之調變選擇電路及其方法
JP2023070458A (ja) 集積回路
TW202249429A (zh) 延遲電路與電路系統