TWI600282B - 電壓位準偵測電路及方法以及發光二極體驅動器 - Google Patents

電壓位準偵測電路及方法以及發光二極體驅動器 Download PDF

Info

Publication number
TWI600282B
TWI600282B TW099111504A TW99111504A TWI600282B TW I600282 B TWI600282 B TW I600282B TW 099111504 A TW099111504 A TW 099111504A TW 99111504 A TW99111504 A TW 99111504A TW I600282 B TWI600282 B TW I600282B
Authority
TW
Taiwan
Prior art keywords
signal
state
data
comparator
voltage
Prior art date
Application number
TW099111504A
Other languages
English (en)
Other versions
TW201101702A (en
Inventor
趙賓
Original Assignee
飛思卡爾半導體公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 飛思卡爾半導體公司 filed Critical 飛思卡爾半導體公司
Publication of TW201101702A publication Critical patent/TW201101702A/zh
Application granted granted Critical
Publication of TWI600282B publication Critical patent/TWI600282B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/25Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
    • G01R19/2506Arrangements for conditioning or analysing measured signals, e.g. for indicating peak values ; Details concerning sampling, digitizing or waveform capturing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • H05B45/38Switched mode power supply [SMPS] using boost topology
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/40Details of LED load circuits
    • H05B45/44Details of LED load circuits with an active control inside an LED matrix
    • H05B45/46Details of LED load circuits with an active control inside an LED matrix having LEDs disposed in parallel lines

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Analogue/Digital Conversion (AREA)

Description

電壓位準偵測電路及方法以及發光二極體驅動器
本發明係關於峰值電壓位準偵測及類比數位轉換。
本申請案已於2009年4月15日以第12/424326號專利申請案形式在美國提出申請。
峰值偵測器在諸多應用中用於確定在某一指定週期內一類比信號之峰值位準(負的或正的)。所偵測峰值位準之一數位表示形式(其經由一類比數位轉換器(ADC)獲得)適用於進一步信號處理或控制目的。習用峰值偵測器通常在取樣週期內經由一取樣與保持過程來偵測峰值電壓位準,並隨後使用一ADC來將所偵測峰值電壓位準轉換至一對應數位碼。快閃型ADC常常在此轉換過程中用作該ADC。一習用快閃ADC利用一組並聯比較器來產生一對應溫度計碼,該對應溫度計碼隨後經解碼以產生一對應數位輸出值。然而,對該快閃ADC中之此等並聯比較器之常規利用可導致過多功率消耗。一峰值偵測器之取樣與保持電路同樣消耗大量功率,而且需要相當大的電路佈置空間。因此,一種用於峰值電壓偵測及所偵測峰值電壓之數位化之改良方法將係有利的。
圖1圖解說明一根據本發明之至少一個實施例之峰值偵測/數位化電路100。作為一般概述,峰值偵測/數位化電路100接收一類比輸入信號101(其具有一潛在變化之電壓位準VIN),偵測在一基於一參考控制信號102(REF_CNTRL)所確定之指定偵測週期內類比輸入信號101之一峰值電壓位準(VP),並產生一表示所偵測峰值電壓位準VP之多位元數位碼值103(COUT)。峰值電壓位準VP可包含一負峰值電壓位準(即,在該指定偵測週期內之最小電壓位準)或一負峰值電壓位準(即,在所指定偵測週期內之最大電壓位準),視峰值偵測/數位化電路100之特定實施方案而定。圖2至4、7及8圖解說明用於負峰值偵測及數位化之實例性實施方案,且圖5、6、9及10圖解說明用於正峰值偵測及數位化之實例性實施方案。
於所繪示實例中,峰值偵測/數位化電路100包含一控制器104、一參考電壓源106、一數位轉換器108及一解碼器110。控制器104接收參考控制信號102並使用此信號來產生各種控制信號,包括一重設信號112及一啟用信號114。如下文更詳細闡述,重設信號112傳訊兩種模式(一其中數位轉換器108之位準偵測單元121、122及123經組態以偵測在一對應該偵測週期內類比輸入信號101之一峰值位準之偵測模式及一其中該等位準偵測單元重設至一初始組態以為下一個該偵測週期之峰值偵測過程作準備之重設模式。)之時序。於一個實施例中,啟用信號114用於在一偵測週期之前激活某些組件從而保證在該偵測週期之起始處對該等組件進行適當啟動。參考控制信號102可包括各種週期信號或偽週期信號中之任何一者,例如一中央處理機(CPU)時脈。如圖11及12中所圖解說明,參考控制信號102可包括一與顯示資料相關聯之時序參考,例如一顯示訊框時序參考。
參考電壓源106產生複數個參考電壓(Vref1、Vref2、...、VrefN),該複數個參考電壓分佈於一最小電壓位準(即,接地或0伏)與一最大電壓位準之間,藉此該最小電壓位準與該最大電壓位準之間的區間表示類比輸入信號101之一預期電壓範圍。參考電壓源106可實施為(例如)複數個單獨的電壓源,如一電阻梯或二極體梯等等。
數位轉換器108包括用以接收類比輸入信號101、重設信號112、啟用信號114及該複數個參考電壓(Vref1、Vref2、...、VrefN)之輸入、一用以提供複數個數位輸出(Q1、Q2、...、QN)之輸出及複數個位準偵測單元(例如,位準偵測單元121、122及123)。每一位準偵測單元皆係用以基於類比輸入信號101、重設信號112、啟用信號114及該等參考電壓中之一對應者來產生該等數位輸出值中之一對應者。該等位準偵測單元中之每一者皆包括一比較器124及一正反器126,藉此基於一對類比輸入信號101之電壓位準VIN與一對應參考電壓之比較來組態比較器124之輸出。基於比較器124之輸出之狀態及重設信號112來控制正反器126之操作。正反器126之一輸出之狀態以對應數位輸出值QX(X=1、2、...、N)形式提供至解碼器110。如下文更詳細闡述,正反器126可具有兩個係互補之輸出,其中任何一者皆可用作對應數位輸出值(對於解碼器110之對應組態)。此外,於至少一個實施例中,比較器124可基於正反器126之輸出(以及啟用信號114)選擇性地停用從而減少功率消耗同時比較器124之操作係不必要的。
數位轉換器108以兩種模式(一重設模式及一偵測模式)運作。控制器104使用參考控制信號102以經由重設信號112來確定該兩種模式之間的轉變。該重設模式由具有重設狀態「R」之重設信號112表示且該偵測模式由具有重設狀態「\R」之重設信號112表示。因此,一偵測週期之起始由重設信號112之一自重設狀態「R」至重設狀態「\R」之轉變傳訊且該偵測週期之結尾由重設信號112之一自重設狀態「\R」至重設狀態「R」之轉變傳訊。為了便於參考,符號「\」係指該對應信號之反轉狀態或互補狀態。因此,「\Z」係指「Z」或「」之補碼。
比較器124經組態以比較類比輸入信號101之電壓位準VIN與對應參考電壓VrefX且相應地組態該輸出之比較器狀態。當電壓位準VIN不超過參考電壓VrefX時,比較器124具有一輸出狀態「\C」。相反地,當電壓位準VIN超過參考電壓VrefX(X=1、2、...、N)時,比較器124具有一輸出狀態「C」。當比較器124停用時,比較器124之輸出可具有「C」或「\C」比較器狀態,視比較器124之特定內部組態而定。在一正峰值偵測背景下,當電壓位準VIN高於參考電壓VrefX時,電壓位準VIN「超過」參考電壓VrefX。相反地,在一負峰值偵測背景下,當電壓位準VIN低於參考電壓VrefX時,電壓位準VIN「超過」參考電壓VrefX。表1概述比較器124之操作。
如本文中所使用,狀態「X」係指一「無關」狀態以致無論該特定值為「0」或「1」皆與對應操作無關。
正反器126具有:一資料輸入,其固定至一特定資料狀態;及一資料輸出,其提供該複數個數位輸出值(Q1、Q2、...、QN)中之一對應者。此外,正反器126具有一連接至比較器124之輸出之時脈輸入127。如下所述,正反器126可具有兩個互補資料輸出(在本文中稱作「主要資料輸出」及「互補資料輸出」),且用於提供該對應數位輸出值之該兩個資料輸出中之該特定一者取決於該特定實施方案。為了便於說明,正反器126之操作闡述於一藉此該主要資料輸出用於提供該對應數位輸出值並控制對比較器124之選擇性啟用/停用之背景下。然而,該互補資料輸出可藉由對該位準偵測單元之組件之邏輯及連接進行相應調適用於此等用途中之一者或兩者。
當處於重設模式中時(即,當重設信號112具有重設狀態「R」時),正反器126將其主要資料輸出組態至一預定資料狀態「\D」(其係該資料輸入固定至其之資料狀態「D」之互補狀態)而不管比較器124之輸出之狀態。當處於偵測模式中時(即,當重設信號112具有重設狀態「\R」時),正反器126基於在接收於正反器126之時脈輸入127處時比較器124之輸出之狀態來組態其資料輸出。若比較器124之輸出具有狀態「\C」(即,類比輸入信號101之電壓位準VIN不超過對應參考電壓VrefX),則正反器126使該主要資料輸出維持在當前資料狀態(例如,在該主要資料輸出自重設以後一直未改變之情況下相同之資料狀態「\D」)。若比較器124之輸出具有狀態「C」(即,類比輸入信號101之電壓位準VIN超過對應參考電壓VrefX),則正反器126將該主要資料輸出組態至與接收於正反器126之資料輸入處相同之資料狀態,即,將輸入資料狀態「D」傳送至主要資料輸出。回應於比較器124之輸出自狀態「C」切換至「\C」,正反器126將該主要資料輸出鎖存至當該比較器之輸出狀態為狀態「C」時該主要資料輸出處之資料狀態並使該主要資料輸出維持在此資料狀態直至比較器124之輸出再次處於狀態「C」為止。正反器126之主要資料輸出只有在重設時(即,當重設信號112具有重設狀態「R」時)才再次設定至「\D」。表2概述正反器126之操作:
如下文更詳細圖解說明,一位準偵測單元之比較器124係基於該位準偵測單元之正反器126之資料輸出之狀態選擇性地啟用以使得比較器124在正反器126之主要資料輸出具有狀態「\D」(且因此正反器126之互補資料輸出具有狀態「D」)時啟用。相反地,比較器124在正反器126之主要資料輸出具有狀態「D」(且因此正反器126之互補資料輸出具有狀態「\D」)時停用。因此,比較器124在該偵測週期期間啟用,只要電壓VIN尚未超過對應參考VrefX。一位準偵測單元之比較器124與正反器126之組合操作具有在該偵測週期中使該位準偵測單元之對應數位輸出值維持在一初始狀態,除非類比輸入信號101之電壓位準VIN超過參考電壓VrefX,在此時刻該位準偵測單元反轉數位輸出值QX之狀態並使數位輸出值QX維持在此反轉狀態直至該偵測週期之結尾(在此時刻重設該位準偵測單元)為止之作用。因此,在該偵測週期內類比輸入信號101之電壓位準VIN之「峰值」(負的或正的)由在該偵測週期之結尾處該等位準偵測單元之輸出之狀態之特定組合表示。
解碼器110包括複數個資料輸入,每一資料輸入皆連接至一對應位準偵測單元之正反器126之資料輸出。在該偵測週期之結尾處,控制器104確立一鎖存信號,該鎖存信號指揮解碼器110鎖存該等位準偵測單元之數位輸出值(QI、Q2、...、QN)並自所鎖存數位輸出值((C1、C2、...、CN)產生表示在該偵測週期內類比輸入信號101之峰值電壓位準之數位碼值103(COUT)。...於一個實施例中,該等數位輸出值合起來直接表示該峰值電壓位準(即,COUT=[QN...Q2 Q1])且因此解碼器110可僅作為複數個鎖存器運作。於其他實施例中,解碼器110可實施各種解碼過程中之任何一者以例如藉由將該溫度計碼轉換成二進制碼等等自所鎖存數位輸出值(Q1、Q2、...、QN),產生數位碼值103。
圖1所示及本文中進一步闡述之峰值偵測/數位化電路組態提供相對於習用峰值偵測器及數位轉換器的多個優點。作為一個優點,藉由下述方式來達成減少之功率消耗:一旦類比輸入信號101之電壓位準VIN已超過與一位準偵測單元相關聯之參考電壓VrefX則在該偵測週期之剩餘部分中停用該位準偵測單元之比較器124。與此相反,快閃ADC及其他基於並聯比較器之數位轉換器通常不提供一停用不必要的比較器之機制,從而允許此等不必要的比較器繼續消耗功率。作為另一個優點,此峰值偵測/數位化電路組態免除對一通常在習用峰值偵測電路中找到之追蹤與保持電路之需要,從而與習用峰值偵測電路相比較減少功率消耗及佈置區要求。
圖2圖解說明根據本發明之至少一個實施例用於負峰值偵測之圖1之峰值偵測/數位化電路100之數位轉換器108之一實例性實施方案。數位轉換器108包括該複數個位準偵測單元(例如,位準偵測單元121至123)。該等位準偵測單元中之每一者皆與該複數個參考電壓中之一不同參考電壓相關聯。為圖解說明,位準偵測單元121與參考電壓Vref1相關聯,位準偵測單元122與參考電壓Vref2相關聯,且位準偵測單元123與參考電壓VrefN相關聯。
於所繪示實例中,位準偵測單元121至123中之每一者皆包括一比較器224(其對應於比較器124,圖1)、一正反器226(其對應於正反器126,圖1)及一啟用/停用機構228。一位準偵測單元之比較器224包括:一負輸入,其用以接收類比輸入信號101;一正輸入,其用以接收對應參考電壓VrefX(其中對於位準偵測單元121 VrefX=Vref1,對於位準偵測單元122 VrefX=Vref2,且對於位準偵測單元123 VrefX=VrefN)、一輸入,其用以接收一啟用信號230;及一輸出,其用以提供一比較信號232。比較器224在啟用信號230設定至一狀態「EN」時啟用且在啟用信號230設定至一狀態「\EN」時停用。當啟用時,比較器224在電壓位準VIN不低於對應參考電壓VrefX時將其輸出狀態設定至「\C」(或此實例中之邏輯「0」)且比較器224在電壓位準VIN低於對應參考電壓VrefX時將其輸出狀態設定至「C」(或此實例中之邏輯「1」)。
一位準偵測單元之正反器226包括:一資料輸入,其用以接收一表示一預定資料狀態「D」之固定電壓;一主要資料輸出234(QX);一互補資料輸出236(\QX);一重設輸入238,其接收重設信號112;及一時脈輸入240(「clk」),其耦合至比較器224之輸出以接收比較信號232。於圖2之實施方案中,正反器226之資料輸入242固定至電壓VDD,從而將預定資料輸入狀態「D」設定至一邏輯「1」。因此,當重設信號112組態至重設「R」狀態(例如,此實例中之邏輯「1」)時,正反器226運作以將主要資料輸出234重設至資料狀態「D」之補碼(亦即,資料狀態「\D」或邏輯「0」並將互補資料輸出236重設至主要資料輸出234之補碼(亦即,資料狀態「D」或邏輯「1」)。
一位準偵測單元之啟用/停用機構228基於啟用信號114及該位準偵測單元之正反器226之資料輸出中之一者之狀態選擇性地啟用並停用該位準偵測單元之比較器224。於所圖解說明之實例中,當確立啟用信號114時或當主要資料輸出234具有資料狀態「0」(或互補資料輸出236具有資料狀態「1」)時,啟用/停用機構228將啟用信號230設定至狀態「EN」以啟用比較器224。當解除確立啟用信號114且主要資料輸出234具有資料狀態「1」(或互補資料輸出236具有資料狀態「0」)時,啟用/停用機構228將啟用信號230設定至狀態「\EN」以停用比較器224。因此,在運作中,啟用/停用機構228在一偵測週期期間使比較器224維持在一啟用狀態直至(且若)類比輸入信號101之電壓位準VIN降到對應參考電壓VrefX之下為止。
啟用/停用機構228可使用各種邏輯組態中之任何一種來實施以達成上述操作。如圖2圖解說明,啟用/停用機構228可實施為一包含一用以接收啟用信號114之輸入、一耦合至互補資料輸出236之輸入及一用以提供啟用信號230之輸出之邏輯「或」閘。另一選擇係,啟用/停用機構228可實施為(例如)一具有一用以接收啟用信號114之輸入及一輸出之反相器、及一具有一耦合至主要資料輸出234之輸入、一耦合至該反相器之輸出之輸入及一用以提供啟用信號230之輸出之邏輯NAND閘。在藉此不在該偵測週期之起始之前使用啟用信號114來給比較器224啟動之實施方案中,啟用/停用機構228可藉由(例如)將互補資料輸出236之輸出直接耦合至比較器224之啟用輸入,或藉由將主要資料輸出234經由一反相器耦合至比較器224之啟用輸入來實施。
表3、4及5概述圖2之實施方案中之一位準偵測單元之比較器224、正反器226及啟用/停用機構228之操作。
圖3及4係圖解說明用於負峰值偵測之圖2之數位轉換器108之實施方案之實例性操作之圖表。圖3圖解說明一圖解說明在一藉此在該偵測週期之起始處類比輸入信號101之電壓位準VIN高於最高參考電壓VrefN之情形中之操作之圖表300。於圖表300中,位準301、302及303分別表示參考電壓Vref1、Vref2及VrefN之位準,且線304表示類比輸入信號101之電壓位準VIN。雖然電壓位準VIN在圖3(且在後續圖表中)為簡化起見圖解說明為瞬時改變(即,一急劇/突然上升或下降),但應瞭解,實際上,電壓位準VIN之變化呈更漸進的(即,具有一定斜率)。此區別不影響本文中所述之技術之操作。資料值序列310及312分別表示由位準偵測單元121之正反器226之主要資料輸出234及互補資料輸出236所輸出之資料信號之狀態(「0」或「1」)且線313表示位準偵測單元121之啟用信號230之狀態。資料值序列314及316分別表示位準偵測單元122之正反器256之主要資料輸出及互補資料輸出之資料輸出狀態。線317表示位準偵測單元122之啟用信號230之狀態。資料值序列318及320分別表示位準偵測單元123之正反器226之主要資料輸出及互補資料輸出之資料輸出狀態。線321表示位準偵測單元123之啟用信號230之狀態。省略號(「...」)在該等資料值序列中用於指示不存在該對應資料輸出之狀態之任何變化。
該偵測週期之起始及結尾分別由時間t1及t7表示。在該偵測週期之起始之前(例如,於時間t0處),將重設信號112設定至狀態「R」(此實例中之邏輯「1」),從而重設位準偵測單元121至123之正反器226以便將其主要資料輸出設定至邏輯「0」(「\D」)並將其互補資料輸出設定至邏輯「1」(「D」)。此外,在該偵測週期之起始之前,確立啟用信號114從而開始對位準偵測單元121至123之比較器224進行啟動以使比較器224在該偵測週期於時間t1處之起始處充分運作。
於時間t1處,藉由將重設信號112重新組態至狀態「\R」(例如,邏輯「0」)來傳訊該偵測週期之起始。同時,解除確立啟用信號114從而允許在該偵測週期期間單獨地基於對應正反器226之資料輸出之狀態選擇性地啟用或停用比較器224。在該偵測週期之起始處,電壓位準VIN高於所有該等參考電壓,且因此位準偵測單元121至123之主要資料輸出保持處於如在該重設模式期間所設定之邏輯「0」,且相反地,位準偵測單元121至123之互補資料輸出保持處於如在該重設模式期間所設定之邏輯「1」。由於該等互補資料輸出處於邏輯「1」,因此位準偵測單元121至123之啟用信號230保持確立且因此位準偵測單元121至123之比較器224保持啟用。
於時間t2處,電壓位準VIN降到與位準偵測單元123相關聯之參考電壓VrefN之下。因而,根據上文所述之比較器224及正反器226之操作,位準偵測單元123之正反器226之主要資料輸出反轉至一邏輯狀態「1」且該互補資料輸出反轉至一邏輯狀態「0」。因此,解除確立位準偵測單元123之啟用信號230(如由線321所示),從而停用位準偵測單元123之比較器224直至在該偵測週期於時間t6處之結尾處再次確立啟用信號114為止。由於上文所述之正反器226之操作,位準偵測單元123之主要資料輸出及互補資料輸出保持鎖存處於其當前狀態直至該偵測週期之結尾為止。因此,位準偵測單元123在該偵測週期之剩餘部分期間保持此觸發狀態而不管參考電壓VrefN與電壓位準VIN之間的關係的任何後續變化,例如當電壓位準VIN於時間t4處再一次變為高於參考電壓VrefN或於時間t5處再次降到參考電壓VrefN之下時。
於時間t3處,電壓位準VIN降到參考電壓Vref2之下。作為回應,位準偵測單元122切換其主要及互補資料輸出(如由時間t3處之資料值序列314及316之變化所圖解說明)並以上文關於位準偵測單元123所述之方式停用位準偵測單元122之比較器224(如由時間t3處之線317所圖解說明)。
於時間t4處,電壓位準VIN再次升到參考電壓Vref2及VrefN兩者之上且於時間t5處電壓位準VIN再次降到參考電壓VrefN之下。然而,由於該等位準偵測單元中之每一者之比較器224及正反器226之組態係如此以致正反器226之主要/次要資料輸出只可在重設之間改變一次,因此位準偵測單元122及123不回應於電壓位準VIN與參考電壓Vref2及VrefN之間的關係之變化且使其資料輸出維持在其當前狀態直至在時間t7處重設位準偵測單元122及123為止。於圖3之實例中,電壓位準VIN不降到參考電壓Vref1之下,且因此位準偵測單元121之主要及互補資料輸出在該整個偵測週期中相對於其初始重設狀態保持不變且位準偵測單元121之比較器224在該整個偵測週期中保持啟用,如由線313所示。
於時間t7處,該偵測週期結束,如由重設信號112之自狀態「\R」至狀態「R」(例如,自邏輯「0」至邏輯「1」之轉變所傳訊。於一剛好在該偵測週期之結尾處之時間t7之前的時間處,鎖存或以其他方式查實位準偵測單元121至123中之每一者之一資料輸出之狀態以確定該偵測週期之該組數位輸出值,自該組數位輸出值確定識別類比輸入信號101之最小電壓位準之數位碼值COUT。於圖3之實例中,鎖存位準偵測單元121至123中之每一者之互補資料輸出以儲存值[001],該值表示在該偵測週期內類比輸入信號101之最小電壓位準。另一選擇係,可鎖存位準偵測單元121至123中之每一者之主要資料輸出以儲存值[110],該值隨後可由解碼器110(圖1)反轉以確定表示在該偵測週期內類比輸入信號101之最小位準之數位碼值103。
為使偵測單元121至123做好準備以用於下一偵測週期,需要給在當前偵測週期期間停用之比較器224啟動以用於下一偵測週期。於一個實施例中,可與下一偵測週期之起始同時給比較器224啟動。然而,對於連續操作,重設信號112通常確立持續僅一相對短的時間,該相對短的時間可能太短以致不能保證及時對比較器224進行適當啟動以用於下一偵測週期。因此,在一替代實施例中,藉由下述方式在下一偵測週期之前開始對所停用比較器224進行啟動:在該偵測週期於時間t7處之結尾之前的時間t6處確立啟用信號114,從而有助於保證比較器224到下一偵測週期開始時運作。然後,可在出現在時間t7處之重設模式之後的下一偵測週期中重複由圖表300所圖解說明之相同過程。
如圖表300之線321圖解說明,位準偵測單元123之比較器224自時間t2(當VIN降到VrefN之下時)停用直至該偵測週期於時間t6處之結尾(在此時刻開始對停用比較器224進行啟動)為止。同樣地,如由線317所圖解說明,位準偵測單元122之比較器224自時間t3(當VIN降到Vref2之下時)停用直至靠近該偵測週期之結尾為止。因此,位準偵測單元123之比較器224自時間t2至時間t6消耗很少功率,且位準偵測單元122之比較器224自時間t3至時間t6消耗很少功率,從而促成與不允許一旦在一給定持續時間中不再需要該等比較器來偵測一峰值電壓則停用該等比較器之習用峰值偵測器相比較減少之總功率消耗。
圖4圖解說明一顯示在一藉此在該偵測週期之起始處類比輸入信號101之電壓位準VIN低於電壓Vref2之情形下圖2之數位轉換器108之操作之圖表400。於圖表400中,位準401、402及403分別表示參考電壓Vref1、Vref2及VrefN之位準,且線404表示類比輸入信號101之電壓位準VIN。資料值序列410及412表示由位準偵測單元121之正反器226之主要資料輸出234及互補資料輸出236所輸出之資料信號之資料輸出狀態(「0」或「1」)且線413表示位準偵測單元121之啟用信號230之狀態。資料值序列414及416表示由位準偵測單元122之正反器226之主要資料輸出234及互補資料輸出236所輸出之資料信號之資料輸出狀態且線417表示位準偵測單元122之啟用信號230之狀態。資料值序列418及420表示由位準偵測單元123之正反器226之主要資料輸出234及互補資料輸出236所輸出之資料信號之資料輸出狀態且線421表示位準偵測單元123之啟用信號230之狀態。
圖表400之偵測週期之起始及結尾分別由時間t1及t4表示。在該偵測週期之起始之前(例如,於時間t0處),將重設信號112重設至狀態「R」(此實例中之邏輯「1」),從而重設位準偵測單元121至123之正反器226以便將其主要資料輸出設定至邏輯「0」(「\D」)並將其互補資料輸出設定至邏輯「1」(「D」)。此外,在該偵測週期之起始之前,確立啟用信號114從而開始對位準偵測單元121至123之比較器224進行啟動以使比較器224在該偵測週期於時間t1處之起始處充分運作。
於時間t1處,藉由將重設信號112重新組態至狀態「\R」(例如,邏輯「0」)來傳訊該偵測週期之起始。同時,解除確立啟用信號114從而允許在該偵測週期期間單獨地基於對應正反器226之資料輸出之狀態選擇性地啟用或停用比較器224。在該偵測週期之起始處,電壓位準VIN低於參考電壓VrefN及Vref2但高於參考電壓Vref1,且因此位準偵測單元121之主要資料輸出及互補資料輸出分別保持處於如在該重設模式期間所設定之邏輯「0」及邏輯「1」,而位準偵測單元122及123之主要資料輸出及互補資料輸出分別切換至邏輯「1」及邏輯「0」。因此,位準偵測單元121之比較器224於時間t1處保持啟用,而位準偵測單元122及123之比較器224於時間t1處停用且保持停用直至該偵測週期於時間t4處之結尾為止。位準偵測單元122及123使其資料輸出維持在其改變之資料狀態直至該偵測週期於時間t4處之結尾為止。
於時間t2處,電壓位準VIN升到參考電壓Vref2及VrefN兩者之上。然而,由於該等位準偵測單元中之每一者之比較器224及正反器226之組態係如此以致正反器226之主要/次要資料輸出只可在重設之間改變一次,因此位準偵測單元122及123不回應於電壓位準VIN與參考電壓Vref2及VrefN之間的關係之變化。於圖4之實例中,電壓位準VIN不降到參考電壓Vref1之下,且因此位準偵測單元121之主要及互補資料輸出在該整個偵測週期期間保持不變且位準偵測單元121之比較器224在該整個偵測週期期間保持啟用,如由線413所示。
於時間t4處,該偵測週期結束,如由重設信號112自狀態「\R」至狀態「R」(例如,自邏輯「0」至邏輯「1」)之轉變所傳訊。於一剛好在該偵測週期之結尾處之t4之前的時間處,鎖存或以其他方式查實位準偵測單元121至123中之每一者之資料輸出狀態以確定該偵測週期之該組數位輸出值,自該組數位輸出值確定識別類比輸入信號101之最小電壓位準之數位碼值COUT。於圖4之實例中,鎖存位準偵測單元121至123中之每一者之互補資料輸出以儲存值[001],該值表示在該偵測週期內類比輸入信號101之最小電壓位準。如上文關於圖3類似地提及,可於一在該偵測週期於時間t4處之結尾之前的時間t3處啟用啟用信號114從而在下一偵測週期之起始之前開始對位準偵測單元121至124之比較器224進行啟動。另一選擇係,可與下一偵測週期之起始同時開始對比較器224進行啟動。可在出現在時間t4處之重設模式之後的下一偵測週期中重複由圖表400所圖解說明之過程。
圖5圖解說明根據本發明之至少一個實施例用於正峰值偵測之圖1之峰值偵測/數位化電路100之數位轉換器108之一實例性實施方案。位準偵測單元121至123中之每一者皆包括一比較器524、一正反器526及一啟用/停用機構528,其等係以與圖2之比較器224、正反器226及啟用/停用機構228相同之方式組態,只是位準偵測單元124中之每一者之比較器524之負輸入接收對應參考電壓且比較器524之正輸入接收類比輸入信號101以致當類比輸入信號101之電壓位準VIN高於對應參考電壓時比較器524將其輸出組態至狀態「C」。因此,比較器524回應於電壓位準VIN增大超過該對應參考電壓而觸發正反器526來鎖存該資料狀態,而在圖2之實施方案中比較器224回應於電壓位準降到對應參考電壓之下而觸發正反器226來鎖存該資料狀。
表6、7及8概述圖5之實施方案中之位準偵測單元之比較器524、正反器526及啟用/停用機構528之操作。
圖6係一圖解說明用於正峰值偵測之圖5之數位轉換器108之實施方案之一實例性操作之圖表600。圖表600圖解說明在一藉此在該偵測週期之起始處類比輸入信號101之電壓位準VIN低於最低參考電壓Vref1之情形中之操作。於圖表600中,位準601、602及603分別表示參考電壓Vref1、Vref2及VrefN之位準,且線604表示類比輸入信號101之電壓位準VIN。資料值序列610及612分別表示由位準偵測單元121之正反器526之主要資料輸出及互補資料輸出提供之資料信號之資料輸出狀態(「0」或「1」)且線613表示位準偵測單元121之啟用信號(例如,啟用信號230,圖2)之狀態。資料值序列614及616表示由位準偵測單元122之正反器526之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線617表示位準偵測單元122之啟用信號之狀態。資料值序列618及620表示由位準偵測單元123之正反器526之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線621表示位準偵測單元123之啟用信號之狀態。省略號(「...」)在該等資料值序列中用於指示不存在對應資料輸出之狀態之任何變化。
該偵測週期之起始及結尾分別由時間t1及t7表示。在該偵測週期之起始之前(例如,於時間t0處),經由重設信號112來重設位準偵測單元121至123之正反器526以將其主要資料輸出設定至邏輯「0」(「\D」)並將其互補資料輸出設定至邏輯「1」(「D」)。此外,在該偵測週期之起始之前,確立啟用信號114從而開始對位準偵測單元121至123之比較器524進行啟動以使比較器524在該偵測週期於時間t1處之起始處充分運作。
於時間t1處,藉助將重設信號112組態至狀態「\R」(例如,邏輯「0」)來傳訊該偵測週期之起始。同時,解除確立啟用信號114從而允許在該偵測週期期間單獨地基於對應正反器526之資料輸出之狀態選擇性地啟用或停用比較器524。在該偵測週期之起始處,電壓位準VIN低於所有該等參考電壓,且因此位準偵測單元121至123之主要資料輸出保持處於如在該重設模式期間所設定之邏輯「0」,且相反地,位準偵測單元121至123之互補資料輸出保持處於如在該重設模式期間所設定之邏輯「1」。由於該等互補資料輸出處於邏輯「1」,因此位準偵測單元121至123之啟用信號保持確立且因此位準偵測單元121至123之比較器526保持啟用。
於時間t2處,電壓位準VIN增大超過分別與位準偵測單元121及122相關聯之參考電壓Vref1及Vref2。因而,根據上文所述之比較器524及正反器526之操作,位準偵測單元121及122之正反器526之主要資料輸出反轉至一邏輯狀態「1」且位準偵測單元121及122之互補資料輸出反轉至一邏輯狀態「0」並保持處於此等狀態直至在時間t7處重設正反器526為止。因此,解除確立位準偵測單元121及122之啟用信號,從而停用位準偵測單元121及122之比較器524直至在一靠近該偵測週期於時間t7處之結尾之時間t6處確立啟用信號114為止。由於該等位準偵測單元中之每一者之比較器524及正反器526之組態係如此以致正反器526之主要/次要資料輸出只可在重設之間改變一次,因此使位準偵測單元121及122之主要資料輸出及互補資料輸出維持在其當前狀態直至在該偵測週期之結尾處重設位準偵測單元121及122之正反器526為止。因此,位準偵測單元121及122在該偵測週期之剩餘部分中保持其觸發狀態而不管電壓位準VIN之任何後續變化,例如當電壓位準VIN於時間t3處再一次降到參考電壓Vref2之下時。
於時間t4處,電壓位準VIN增大超過參考電壓VrefN。作為回應,位準偵測單元123反轉其主要及互補資料輸出並以上文所述之方式停用位準偵測單元123之比較器524。於此組態中,位準偵測單元123不改變主要及互補資料輸出之狀態而不管電壓位準VIN與參考電壓VrefN之間的關係之變化,例如當電壓位準VIN於時間t5處降到參考電壓VrefN之下時。
於時間t7處,該偵測週期結束,如由重設信號112自狀態「\R」至狀態「R」(例如,自邏輯「0」至邏輯「1」)之轉變所傳訊。於一剛好在該偵測週期之結尾處之時間t7之前的時間處,鎖存或以其他方式查實位準偵測單元121至123中之每一者之一資料輸出之狀態以確定該偵測週期之該組數位輸出值,自該組數位輸出值確定識別類比輸入信號101之最大電壓位準之數位碼值COUT。於圖6之實例中,鎖存位準偵測單元121至123中之每一者之主要資料輸出以儲存數位碼值103(COUT)之值[111],該值表示在該偵測週期內類比輸入信號101之最大電壓位準。此外,可於時間t6處(在時間t7之前)確立啟用信號114以在下一偵測週期之起始之前開始對停用比較器524進行啟動。另一選擇係,可與下一偵測週期之起始同時確立啟用信號114。可在出現在時間t7處之重設模式之後的下一偵測週期中重複由圖表600所圖解說明之過程。
圖7圖解說明根據本發明之至少一個實施例用於負峰值偵測之圖1之峰值偵測/數位化電路100之數位轉換器108之另一實例性實施方案。位準偵測單元121至123中之每一者皆包括一比較器724、一正反器726及一啟用/停用機構728,其等係以與圖2之比較器224、正反器226及啟用/停用機構228相同之方式組態,只是正反器726之資料輸入耦合至接地(即,資料輸入狀態「D」=邏輯「0」)(與圖2之實施方案中之VDD或邏輯「1」相反)且啟用/停用機構728之邏輯「或」閘之輸入中之一者連接至正反器726之主要資料輸出(與如在圖2之實施方案中之互補資料輸出相反)。表9、10及11概述圖7之實施方案中之一位準偵測單元之比較器724、正反器726及啟用/停用機構728之操作。
圖8圖解說明一顯示在一藉此在該偵測週期之起始處類比輸入信號101之電壓位準VIN高於最高參考電壓VrefN之情形中用於負峰值偵測之圖7之數位轉換器108之實施方案之一實例性操作之圖表800。於圖表800中,位準801、802及803分別表示參考電壓Vref1、Vref2及VrefN之位準,且線804表示類比輸入信號101之電壓位準VIN。資料值序列810及812表示由位準偵測單元121之正反器726之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線813表示位準偵測單元121之啟用信號(例如,啟用信號230,圖2)之狀態。資料值序列814及816表示由位準偵測單元122之正反器726之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線817表示位準偵測單元122之啟用信號之狀態。資料值序列818及820表示由位準偵測單元123之正反器726之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線821表示位準偵測單元123之啟用信號之狀態。省略號(「...」)在該等資料值序列中用於指示不存在對應資料輸出之狀態之任何變化。
該偵測週期之起始及結尾分別由時間t1及t7表示。在該偵測週期之起始之前(例如,於時間t0處),將重設信號112設定至狀態「R」(此實例中之邏輯「1」),從而重設位準偵測單元121至123之正反器726以將其主要資料輸出設定至邏輯「1」(「\D」)並將其互補資料輸出設定至邏輯「0」(「D」)。此外,在該偵測週期之起始之前,確立啟用信號114從而開始對位準偵測單元121至123之比較器724進行啟動以使比較器724在該偵測週期於時間t1處之起始處充分運作。
於時間t1處,藉助將重設信號112組態至狀態「\R」(例如,邏輯「0」)來傳訊該偵測週期之起始。同時,解除確立啟用信號114從而允許在該偵測期間單獨地基於對應正反器726之資料輸出之狀態選擇性地啟用或停用比較器724。在該偵測週期之起始處,電壓位準VIN高於所有該等參考電壓,且因此位準偵測單元121至123之主要資料輸出保持處於如在該重設模式期間所設定之邏輯「1」,且相反地,位準偵測單元121至123之互補資料輸出保持處於如在該重設模式期間所設定之邏輯「0」。由於該等主要資料輸出處於邏輯「1」,因此位準偵測單元121至123之啟用信號保持確立且因此位準偵測單元121至123之比較器724保持啟用。
於時間t2處,電壓位準VIN降到與位準偵測單元123相關聯之參考電壓VrefN之下。因而,根據上文所述之比較器724及正反器726之操作,位準偵測單元123之正反器726之主要資料輸出反轉至一邏輯狀態「0」且該互補資料輸出反轉至一邏輯狀態「1」且該主要資料輸出及該互補資料輸出維持在其當前狀態直至該偵測週期之結尾為止。因此,位準偵測單元123保持此觸發狀態而不管該偵測週期之剩餘部分中參考電壓VrefN與電壓位準VIN之間的關係,例如當電壓位準於時間t4再一次變為高於參考電壓VrefN或於時間t5處再次降到參考電壓VrefN之下時。此外,由於該主要資料輸出反轉至一邏輯狀態「0」,因此解除確立位準偵測單元123之啟用信號,從而停用位準偵測單元123之比較器724直至在或靠近該偵測週期之結尾處再次確立啟用信號114為止。
於時間t3處,電壓位準VIN降到參考電壓Vref2之下。作為回應,位準偵測單元122反轉其主要及互補資料輸出並以上文關於圖7中之位準偵測單元123之實施方案所述之方式停用位準偵測單元122之比較器724。
於時間t4處,電壓位準VIN再次升到參考電壓Vref2及VrefN兩者之上且於時間t5處電壓位準VIN再次降到參考電壓VrefN之下。然而,由於位準偵測單元122及123之正反器726可在重設之間切換其資料輸出僅一次,因此位準偵測單元122及123不回應於電壓位準VIN與參考電壓Vref2及VrefN之間的關係之變化。於圖8之實例中,電壓位準VIN不降到參考電壓Vref1之下,且因此位準偵測單元121之主要及互補資料輸出在該整個偵測週期期間保持不變且位準偵測單元121之比較器724在該整個偵測週期期間保持啟用。
於時間t7處,該偵測週期結束,如由重設信號112自狀態「\R」至狀態「R」(例如,自邏輯「0」至邏輯「1」)之轉變所傳訊。於一靠近該偵測週期之結尾之時間處,鎖存或以其他方式查實位準偵測單元121至123中之每一者之一資料輸出之狀態以確定該偵測週期之該組數位輸出值,自該組數位輸出值確定識別類比輸入信號101之最小電壓位準之數位碼值COUT。此外,於一在時間t7之前的時間t6處,確立啟用信號114從而在下一偵測週期之起始之前對所停用比較器724進行啟動。可在出現在時間t7處之重設模式之後的下一偵測週期中重複由圖表800所圖解說明之過程。
圖9圖解說明根據本發明之至少一個實施例用於正峰值偵測之圖1之峰值偵測/數位化電路100之數位轉換器108之再一實例性實施方案。位準偵測單元121至123中之每一者皆包括一比較器924、一正反器926及一啟用/停用機構928,其等係以與圖5之比較器524、正反器526及啟用/停用機構528相同之方式組態,只是反器926之資料輸入耦合至接地(即,資料輸入狀態「D」=邏輯「0」(與圖7之實施方案中之VDD或邏輯「1」相反)且啟用/停用機構928之邏輯「或」閘之輸入中之一者連接至正反器926之主要資料輸出(與如在圖9之實施方案中之互補資料輸出相反)。表12、13及14概述圖9之實施方案中之一位準偵測單元之比較器924、正反器926及啟用/停用機構928之操作。
圖10係一圖解說明用於正峰值偵測之圖9之數位轉換器108之實施方案之一實例性操作之圖表1000。圖表1000圖解說明在一藉此在該偵測週期之起始處類比輸入信號101之電壓位準VIN低於最低參考電壓Vref1之情形中之操作。於圖表1000中,位準1001、1002及1003分別表示參考電壓Vref1、Vref2及VrefN之位準,且線1004表示類比輸入信號101之電壓位準VIN。資料值序列1010及1012表示由位準偵測單元121之正反器926之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線1013表示位準偵測單元121之啟用信號(例如,啟用信號230,圖2)之狀態。資料值序列1014及1016表示由位準偵測單元122之正反器926之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線1017表示位準偵測單元122之啟用信號之狀態。資料值序列1018及1020表示由位準偵測單元123之正反器926之主要資料輸出及互補資料輸出所輸出之資料信號之資料輸出狀態且線1021表示位準偵測單元123之啟用信號之狀態。
該偵測週期之起始及結尾分別由時間t1及t7表示。在該偵測週期之起始之前(例如,在時間t0處),藉由重設信號112來重設位準偵測單元121至123之正反器926以將其主要資料輸出設定至邏輯「1」(「\D」)並將其互補資料輸出設定至邏輯「0」(「D」)。此外,在該偵測週期之起始之前,確立啟用信號114從而開始對位準偵測單元121至123之比較器924進行啟動以使比較器924在該偵測週期於時間t1處之起始處充分運作。
在時間t1處,藉助將重設信號112組態至狀態「\R」(例如,邏輯「0」)來傳訊該偵測週期之起始。同時,解除確立啟用信號114從而允許在該偵測週期期間單獨地基於對應正反器926之資料輸出之狀態選擇性地啟用或停用比較器924。在該偵測週期之起始處,電壓位準VIN低於所有該等參考電壓,且因此位準偵測單元121至123之主要資料輸出保持處於如在該重設模式期間所設定之邏輯「1」,且相反時,位準偵測單元121至123之互補資料輸出保持處於如在該重設模式期間所設定之邏輯「0」。由於該等主要資料輸出處於邏輯「1」,因此位準偵測單元121至123之啟用信號保持確立且因此位準偵測單元121至123之比較器926保持啟用。
在時間t2處,電壓位準VIN增大超過分別與位準偵測單元121及122相關聯之參考電壓Vref1及Vref2。因而,位準偵測單元121及122之正反器926之主要資料輸出反轉至一邏輯狀態「0」且位準偵測單元121及122之互補資料輸出反轉至一邏輯狀態「1」。由於正反器926可在重設之間反轉其資料輸出僅一次,因此正反器926之資料輸出維持在此等狀態直至在該偵測週期於時間t7處之結尾處重設為止。因此,位準偵測單元121及122在該偵測週期之剩餘部分中保持其觸發狀態而不管電壓位準VIN之任何後續變化,例如當電壓位準VIN於時間t3處再一次降到參考電壓Vref2之下時。由於位準偵測單元121及122之正反器926之主要資料輸出之反轉,解除確立位準偵測單元121及122之啟用信號,從而停用位準偵測單元121及122之比較器924直至在靠近該偵測週期之結尾之時間t6處重新確立啟用信號114為止。
於時間t4處,電壓位準VIN增大超過參考電壓VrefN。作為回應,位準偵測單元123反轉其主要及互補資料輸出並以上文所述之方式停用位準偵測單元123之比較器924。於此組態中,位準偵測單元123不改變主要及互補資料輸出之狀態而不管電壓位準VIN與參考電壓VrefN之間的關係之變化,例如當電壓位準VIN於時間t5處降到參考電壓VrefN之下時。
於時間t7處,該偵測週期結束,如由重設信號112自狀態「\R」至狀態「R」(例如,自邏輯「0」至邏輯「1」)之轉變所傳訊。於一靠近該偵測週期之結尾之時間處,鎖存或以其他方式查實位準偵測單元121至123中之每一者之一資料輸出之狀態以確定該偵測週期之該組數位輸出值,自該組數位輸出值確定識別類比輸入信號101之最大電壓位準之數位碼值COUT。於圖10之實例中,鎖存位準偵測單元121至123中之每一者之互補資料輸出以儲存數位碼值103(COUT)之值[111],該值表示在該偵測週期內類比輸入信號101之最大電壓位準。可在一出現在時間t7處之重設模式之後的下一偵測週期中重複由圖表1000所圖解說明之過程。此外,於一在時間t7之前的時間t6處,可確立啟用信號114從而在下一偵測週期之起始之前開始對停用比較器924進行啟動從而有助於保證比較器924在下一偵測週期之起始處充分運作。
圖11及12圖解說明在一具有複數個發光二極體(LED)串之LED系統中用於動態功率管理之峰值偵測/數位化電路100之實例性實施方案。本文使用之措詞「LED串」係指一含有一個或多個串聯連接之LED之分組。一LED串之「頭端」係接收驅動電壓/電流之LED串之端或部分且該LED串之「尾端」係該LED串之對置端或部分。本文使用之措詞「尾電壓」係指位於一LED串之尾端處之電壓或其表示形式(例如,一分壓表示形式、一放大表示形式等等)。措詞「LED串子集」係指一個或多個LED串。
圖11圖解說明一根據本發明之至少一個實施例具有動態功率管理之LED系統1100。於所繪示實例中,LED系統1100包括一LED面板1102及一LED驅動器1104。LED面板1102包括複數個LED串(例如,LED串1105、1106、1107及1108)。每一LED串皆包括一個或多個串聯連接之LED 1109。LED 1109可包括(例如)白色LED、紅色、綠色、藍色(RGB) LED、有機LED(OLED)等等。每一LED串皆由經由一電壓匯流排1110(例如,一導電跡線、導線等等)自LED驅動器1104之一電壓源1112接收於該LED串之頭端處之可調節電壓VOUT驅動。於圖11之實施例中,電壓源1112實施為一升壓轉換器,該升壓轉換器經組態以使用一所供應輸入電壓來驅動輸出電壓VOUT
LED驅動器1104包括一回饋控制器1114,該回饋控制器經組態以基於LED串1105至1108之尾端處之尾電壓來控制電壓源1112。於一個實施例中,LED驅動器1104接收表示欲激活LED串1105至1108中的哪些LED串及在一對應PWM循環期間的什麼時間之顯示資料,且LED驅動器1104經組態以基於該顯示資料在其各別PWM循環中的適當時間共同地或個別地激活LED串1105至1108。
於一個實施例中,回饋控制器1114包括複數個電流調節器(例如,電流調節器1115、1116、1117及1118)、一碼產生模組1120(其包含一類比串選擇模組1121及一負峰值偵測/數位化電路1122)、一碼處理模組1124、一控制數位類比轉換器(DAC)1126、一誤差放大器1128及一資料/時序控制器1130。於圖11之實例中,電流調節器1115經組態以在處於活動狀態時使流過LED串1105之電流I1維持在一固定電流(例如,30 mA)下或附近。同樣地,電流調節器1116、1117及1118經組態以在處於活動狀態時使分別流過LED串1106、1107及1108之電流I2、I3及I4維持在該固定電流下或附近。
一電流調節器通常在電流調節器之輸入為一非零電壓時更有效地運作從而適應通常由電流調節器之電流調節過程而引起之輸入電壓之變化。此緩衝電壓通常稱作電流調節器之「頂部空間」。當電流調節器1115至1118分別連接至LED串1105至1108之尾端時,LED串1105至1108之尾電壓表示存在於對應電流調節器1115至1118處之頂部空間量。然而,超過對電流調節目的必要之頂部空間導致電流調節器之不必要的功率消耗。因此,如本文中更詳細闡述,LED系統1100採用提供動態頂部空間控制從而使活動LED串之最小尾電壓維持地一預定臨限電壓下或附近,從而使電流調節器1115至1118之最低頂部空間維持在該預定臨限電壓下或附近之技術。該臨限電壓可表示對足以准許電流調節器1115至1118之適當電流調節之頂部空間之需要與藉由縮減電流調節器1115至1118處之過量頂部空間來減少功率消耗之優點之間的一確定平衡。
資料/時序控制器1130接收顯示資料且經組態以基於由該顯示資料所表示之時序及激活資訊來給LED驅動器1104之其他組件提供控制信號。為圖解說明,資料/時序控制器1130可給電流控制調節器1115至1118提供控制信號(未顯示)以控制LED串1105至1108中哪些LED串在其各別PWM循環之對應部分期間處於活動狀態。資料/時序控制器1130亦給負峰值偵測/數位化電路1122、碼處理模組1124及控制DAC 1126提供控制信號從而控制此等組件之操作及時序,例如傳訊偵測週期之起始及結尾。資料/時序控制器1130可實施為硬體、由一個或多個處理器執行之軟體、或其一組合。為圖解說明,資料/時序控制器1130可實施為一基於邏輯之硬體狀態機。
類比串選擇模組1121包括:複數個尾輸入,其耦合至LED串1105至1108之尾端以分別接收LED串1105至1108之尾電壓VT1、VT2、VT3及VT4;及一輸出,其用以提供一表示在一偵測週期內之任一給定時刻LED串1105至1108之最小尾電壓VTmin之類比信號1132。於一個實施例中,類比串選擇模組1121實施為一具有複數個連接至LED串1105至1108之尾端之輸入之二極體「或」電路及一用以提供類比信號1132之輸出。
負峰值偵測/數位化電路1122經組態以偵測在一由資料/時序控制器1132所傳訊之偵測週期內類比信號1132之最小電壓位準(且因此偵測在該偵測週期內之最小尾電壓)並提供一表示在該偵測週期中類比信號1132之所偵測最小電壓(或負峰值電壓)之數位碼值COUT。於一個實施例中,根據上文參照圖1至4、7及8所述之峰值偵測/數位化電路100之負峰值偵測實施方案來實施負峰值偵測/數位化電路1122。
碼處理模組1124包括:一輸入,其用以接收一偵測週期之碼值COUT;一輸出,其用於提供一基於碼值COUT以及一來自一先前偵測週期之Creg之先前值或一初始化值之碼值Creg。當碼值COUT表示針對所有LED串1105至1108出現在該偵測週期(例如,一PWM循環、一顯示訊框週期等等)期間之最小尾電壓時,於一個實施例中,碼處理模組1124比較碼值COUT與一臨限碼值Cthresh,並基於該比較來產生一碼值Creg。碼處理模組1124可實施為一硬體、由一個或多個處理器執行之軟體、或其一組合。為圖解說明,碼處理模組1124可實施為一基於邏輯之硬體狀態機、由一處理器執行之軟體及諸如此類。
控制DAC 1126包括:一輸入,其用以接收碼值Creg;及一輸出,其用以提供一表示碼值Creg之調節電壓Vreg。調節電壓Vreg提供至誤差放大器1128。誤差放大器1128亦接收一表示輸出電壓VOUT之回饋電壓Vfb。於所圖解說明之實施例中,一分壓器1140用於自輸出電壓VOUT產生電壓Vfb。誤差放大器1128比較電壓Vfb與電壓Vreg並基於此比較來組態一信號ADJ。電壓源1112接收信號ADJ並基於信號ADJ之量值來調節輸出電壓VOUT
可存在因每一LED串中之LED 1109之正向電壓偏壓之靜態變化而引起之LED串1105至1108中之每一者上之電壓降之間的相當大的變化及因LED 1109之導通/關斷循環而引起之動態變化。因此,可存在對適當操作LED串1105至1108所需之偏壓電壓之顯著變異。然而,並非如同此在習用LED驅動器中處置一樣驅動一明顯高於對於最小電壓降所需之固定輸出電壓VOUT,圖11中所圖解說明之LED驅動器1104利用一准許調節輸出電壓VOUT從而在存在LED串1105至1108上之電壓降變化之情況下減少或最少化LED驅動器1104之功率消耗。為便於說明,依據一用於調節輸出電壓VOUT之逐PWM循環基礎來闡述此機制之回饋持續時間。然而,各種持續時間中之任何一者皆可用於此回饋機制,而此並不背離本發明之範疇。為圖解說明,該回饋持續時間可囊括一PWM循環之一部分、多個PWM循環、某一數目之時脈循環、一處於中斷之間的持續時間、一與視訊顯示(例如視訊框)相關之持續時間等等。
圖12圖解說明圖11之LED系統1100中之LED驅動器1104之碼產生模組1120之一替代實施方案。並非如圖11中所述針對多個LED串利用一個負峰值偵測/數位化電路,圖12之所繪示實施方案針對每一LED串利用一負峰值偵測/數位化電路。因此,碼產生模組1120包括複數個負峰值偵測/數位化電路(例如,負峰值偵測/數位化電壓1205至1208)及一數位最小偵測模組1210。負峰值偵測/數位化電路1205包括:一輸入,其耦合至LED串1105之尾端;及一輸出,其以上文關於上文參照圖1至4、7及8所述之峰值偵測/數位化電路100之負峰值偵測/數位化實施方案所述之一方式提供一表示在一偵測週期(例如,一PWM循環或一顯示訊框)內LED串1105之尾端之最小電壓之碼值C1。負峰值偵測/數位化電路1206至1208相對於LED串1106至1108類似地組態以分別產生一偵測週期之碼值C2、C3及C4。在一偵測週期之結尾處,數位最小選擇模組1210識別碼值C1、C2、C3及C4中之最低碼值並以碼值COUT形式轉發此最低碼值以如上文所述之供碼處理模組1124處理。
本文所用措詞「另一個(another)」界定為至少一第二個或更多個;本文所用措詞「包括」、「具有」或其任一變化形式界定為包含。本文參照光-電技術所使用之措詞「耦合(coupled)」界定為「連接」,但未必直接連接,且未必機械連接。
藉由考量對本文中所揭示之內容之說明及實踐,熟習此項技術者將易知本發明之其他實施例、用途及優點。本說明書及圖式應視為僅實例性的,且因此本揭示內容之範疇旨在僅受隨附申請專利範圍及其等效範圍限制。
100...峰值偵測/數位化電路
101...類比輸入信號
102...參考控制信號
103...多位元數位碼值
104...控制器
106...參考電壓源
108...數位轉換器
110...解碼器
112...重設信號
114...啟用信號
121...位準偵測單元
122...位準偵測單元
123...位準偵測單元
124...比較器
126...正反器
127...時脈輸入
224...比較器
226...正反器
228...啟用/停用機構
230...啟用信號
232...比較信號
234...主要資料輸出
236...互補資料輸出
238...重設輸入
240...時脈輸入
242...資料輸入
300...圖表
301...位準
302...位準
303...位準
304...線
310...資料值序列
312...資料值序列
313...線
314...資料值序列
316...資料值序列
317...線
318...資料值序列
320...資料值序列
321...線
400...圖表
401...位準
402...位準
403...位準
404...線
410...資料值序列
412...資料值序列
413...線
414...資料值序列
416...資料值序列
417...線
418...資料值序列
420...資料值序列
421...線
524...比較器
526...正反器
528...啟用/停用機構
600...圖表
601...位準
602...位準
603...位準
604...線
610...資料值序列
612...資料值序列
613...線
614...資料值序列
616...資料值序列
617...線
618...資料值序列
620...資料值序列
621...線
724...比較器
726...正反器
728...啟用/停用機構
800...圖表
801...位準
802...位準
803...位準
804...線
810...資料值序列
812...資料值序列
813...線
814...資料值序列
816...資料值序列
817...線
818...資料值序列
820...資料值序列
821...線
924...比較器
926...正反器
928...啟用/停用機構
1000...圖表
1001...位準
1002...位準
1003...位準
1004...線
1010...資料值序列
1012...資料值序列
1013...線
1014...資料值序列
1016...資料值序列
1017...線
1018...資料值序列
1020...資料值序列
1021...線
1100...LED系統
1102...LED面板
1104...LED驅動器
1105...LED串
1106...LED串
1107...LED串
1108...LED串
1109...LED
1110...電壓匯流排
1112...電壓源
1114...回饋控制器
1115...電流調節器
1116...電流調節器
1117...電流調節器
1118...電流調節器
1120...碼產生模組
1121...類比串選擇模組
1122...負峰值偵測/數位化電路
1124...碼處理模組
1126...控制數位類比轉換器
1128...誤差放大器
1130...資料/時序控制器
1132...類比信號
1140...分壓器
1205...負峰值偵測/數位化電壓
1206...負峰值偵測/數位化電壓
1207...負峰值偵測/數位化電壓
1208...負峰值偵測/數位化電壓
1210...數位最小偵測模組
熟悉此項技術者參照附圖可更加清楚地理解本發明及其眾多特徵及優點。在不同圖式中,使用相同之參考符號來指示相似或相同之物項;
圖1係一圖解說明一根據本發明之至少一個實施例之峰值偵測/數位化電路之圖示;
圖2係一圖解說明根據本發明之至少一個實施例用於負峰值偵測之圖1之峰值偵測/數位化電路之位準偵測單元之一實例性實施方案之圖示;
圖3係一圖解說明根據本發明之至少一個實施例之圖2之實施方案之一實例性操作之圖表;
圖4係一圖解說明根據本發明之至少一個實施例之圖2之實施方案之另一實例性操作之圖表;
圖5係一圖解說明根據本發明之至少一個實施例用於正峰值偵測之圖1之峰值偵測/數位化電路之位準偵測單元之一實例性實施方案之圖示;
圖6係一圖解說明根據本發明之至少一個實施例之圖5之實施方案之一實例性操作之圖表;
圖7係一圖解說明根據本發明之至少一個實施例用於負峰值偵測之圖1之峰值偵測/數位化電路之位準偵測單元之另一實例性實施方案之圖示;
圖8係一圖解說明根據本發明之至少一個實施例之圖7之實施方案之一實例性操作之圖表;
圖9係一圖解說明根據本發明之至少一個實施例用於正峰值偵測之圖1之峰值偵測/數位化電路之位準偵測單元之另一實例性實施方案之圖示;
圖10係一圖解說明根據本發明之至少一個實施例之圖9之實施方案之一實例性操作之圖表;
圖11係一圖解說明一實施根據本發明之至少一個例實施用於動態頂部空間控制之圖1之峰值偵測/數位化電路之實例性發光二極體(LED)系統之圖示;及
圖12係一圖解說明實施根據本發明之至少一個實施例用於動態頂部空間控制之圖1之峰值偵測/數位化電路之另一實例性發光二極體(LED)系統之圖示。
100...峰值偵測/數位化電路
101...類比輸入信號
102...參考控制信號
103...多位元數位碼值
104...控制器
106...參考電壓源
108...數位轉換器
110...解碼器
112...重設信號
114...啟用信號
121...位準偵測單元
122...位準偵測單元
123...位準偵測單元
124...比較器
126...正反器
127...時脈輸入

Claims (20)

  1. 一種電壓位準偵測電路,其包含:一信號輸入,其用以接收一輸入信號;一數位輸出,其用以提供一多位元數位值;複數個位準偵測單元,每一位準偵測單元皆包含:一比較器,其包含一用以接收該輸入信號之第一輸入、一用以接收複數個參考電壓中之一對應參考電壓之第二輸入、一用以基於該輸入信號與該對應參考電壓之一比較來組態一比較器信號之輸出、及一用以接收一本端啟用信號之啟用輸入;及一正反器,其包含一固定至一預定第一資料狀態之資料輸入、一耦合至該比較器之該輸出之時脈輸入、一用以接收一重設信號之重設輸入、及一用以提供一第一資料信號之第一資料輸出,該正反器用以:回應於該重設信號具有一第一重設狀態,將該第一資料信號組態至一係該第一資料狀態之互補的第二資料狀態;回應於該比較器信號具有一第一比較器狀態同時該重設信號具有一第二重設狀態,將該第一資料信號組態至該第一資料狀態並將該第一資料信號維持在該第一資料狀態直至該重設信號被重新組態至該第一重設狀態為止;且回應於該比較器信號具有一第二比較器狀態同時該重設信號具有該第二重設狀態,維持該第一資料信號 之一當前資料狀態直至該重設信號被重新組態至該第一重設狀態為止;及一啟用電路,其用以至少部分地基於該第一資料信號來組態該本端啟用信號以選擇性地停用該比較器。
  2. 如請求項1之電路,其中該啟用電路係用以進一步基於一全域啟用信號來組態該本端啟用信號。
  3. 如請求項2之電路,其中該啟用電路包含一「或」邏輯閘,該「或」邏輯閘包含一用以接收一基於該第一資料信號之信號之第一輸入、一用以接收一全域啟用信號之第二輸入、及一用以提供該本端啟用信號之輸出。
  4. 如請求項2之電路,其進一步包含:一控制器,其用以基於一參考控制信號來組態該重設信號及該全域啟用信號。
  5. 如請求項4之電路,其中該控制器係用以在將該重設信號組態至該第一重設狀態之前將該全域啟用信號組態至一第一啟用狀態且用以與將該重設信號組態至該第二重設狀態同時或在將該重設信號組態至該第二重設狀態之後將該全域啟用信號組態至一第二啟用狀態。
  6. 如請求項1之電路,其中該正反器進一步包含一用以提供一第二資料信號之第二資料輸出,該第一資料信號及該第二資料信號包含互補資料信號。
  7. 如請求項1之電路,其中:該比較器回應於該輸入信號具有一低於該對應參考電壓之電壓而將該比較器信號組態至該第一比較器狀態且 回應於該輸入信號具有一不低於該對應參考電壓之電壓而將該比較器信號組態至該第二比較器狀態。
  8. 如請求項1之電路,其中:該比較器回應於該輸入信號具有一高於該對應參考電壓之電壓而將該比較器信號組態至該第一比較器狀態且回應於該輸入信號具有一不高於該對應參考電壓之電壓而將該比較器信號組態至該第二比較器狀態。
  9. 如請求項1之電路,其進一步包含:一輸出,其經組態以給複數個發光二極體(LED)串中之每一LED串之一頭端提供一輸出電壓;複數個尾輸入,每一尾輸入皆經組態以耦合至該複數個LED串中之一對應LED串之一尾端;及一回饋控制器,其耦合至該複數個尾輸入;且其中:該輸入信號包含該複數個LED串之一最小尾電壓;該多位元數位值包含一表示在一第一持續時間內該輸入信號之一最小電壓之數位碼值;且該回饋控制器經組態以基於該輸出電壓及該數位碼值而針對繼一第一持續時間之後的一第二持續時間調節該輸出電壓。
  10. 一種電壓位準偵測方法,其包含:提供一包含複數個位準偵測單元之峰值偵測/數位化電路,每一位準偵測單元皆包含一比較器及一正反器;接收一輸入信號; 在一偵測週期中:針對每一位準偵測單元:回應於該偵測週期之一起始而將該位準偵測單元之該正反器之一資料輸出信號組態至一第一資料狀態;回應於該資料輸出信號具有該第一資料狀態而啟用該比較器;回應於該資料輸出信號具有一第二資料狀態而停用該比較器;及當該位準偵測單元之該比較器在該偵測週期期間啟用時,回應於該比較器處該輸入信號與複數個參考電壓中之一對應參考電壓之一比較而組態該正反器之該資料輸出信號;及在該偵測週期之一結尾處鎖存該等位準偵測單元之該等正反器之該等資料輸出信號以確定一表示在該偵測週期內該輸入信號之一峰值電壓位準之多位元數位值。
  11. 如請求項10之方法,其中回應於該輸入信號與該對應參考電壓之該比較而組態該正反器之該資料輸出信號包含:回應於該比較指示該輸入信號之一電壓高於該對應參考電壓而將該正反器之該資料輸出信號組態至該第一資料狀態;及回應於該比較指示該輸入信號之該電壓不高於該對應參考電壓而將該正反器之該資料輸出信號組態至該第二資料狀態。
  12. 如請求項10之方法,其中回應於該輸入信號與該對應參考電壓之該比較而組態該正反器之該資料輸出信號包含:回應於該比較指示該輸入信號之一電壓低於該對應參考電壓而將該正反器之該資料輸出信號組態至該第一資料狀態;及回應於該比較指示該輸入信號之該電壓不低於該對應參考電壓而將該正反器之該資料輸出信號組態至該第二資料狀態。
  13. 如請求項10之方法,其進一步包含:針對每一位準偵測單元:回應於一全域啟用信號具有一第一啟用狀態而啟用該位準偵測單元之該比較器;且其中停用該比較器包含回應於該資料輸出信號具有該第二資料輸出狀態且該全域啟用信號具有一第二啟用狀態兩者而停用該比較器。
  14. 如請求項13之方法,其進一步包含:與該偵測週期之該起始同時將該全域啟用信號組態至該第二啟用狀態;及在該偵測週期之該起始之前將該全域啟用信號組態至該第一啟用狀態。
  15. 如請求項10之方法,其進一步包含:給複數個發光二極體(LED)串中之每一LED串之一頭端提供一輸出電壓,其中該輸入信號包含該複數個LED 串之一最小尾電壓且該多位元數位值表示在該偵測週期內該複數個LED串之一最小尾電壓;及基於該多位元數位值而針對該偵測週期之後的另一週期調節該輸出電壓。
  16. 一種發光二極體(LED)驅動器,其包含:一輸出,其經組態以給複數個LED串中之每一LED串之一頭端提供一輸出電壓;複數個尾輸入,每一尾輸入皆經組態以耦合至該複數個LED串中之一對應LED串之一尾端;及一回饋控制器,其耦合至該複數個尾輸入且包含:一峰值偵測/數位化電路,其經組態以確定一表示在一第一持續時間內該複數個LED串中之至少一者之一最小尾電壓之數位碼值;且該回饋控制器經組態以基於該輸出電壓及該數位碼值而針對繼該第一持續時間之後的一第二持續時間調節該輸出電壓;且其中該峰值偵測/數位化電路包含:一信號輸入,其用以接收該最小尾電壓;一數位輸出,其用以提供該數位碼值;複數個位準偵測單元,每一位準偵測單元皆包含:一比較器,其包含一用以接收類比信號之第一輸入、一用以接收複數個參考電壓中之一對應參考電壓之第二輸入、一用以基於該類比信號與該對應參考電壓之一比較來組態一比較器信號之輸出、及一用以接收一本 端啟用信號之啟用輸入;及一正反器,其包含一固定至一預定第一資料狀態之資料輸入、一耦合至該比較器之該輸出之時脈輸入、一用以接收一表示該第一持續時間及該第二持續時間之一時序之重設信號之重設輸入、及一用以提供一第一資料信號之第一資料輸出,該正反器用以:回應於該重設信號具有一第一重設狀態,將該第一資料信號組態至一係該第一資料狀態之互補的第二資料狀態;回應於該比較器信號具有一第一比較器狀態同時該重設信號具有一第二重設狀態,將該第一資料信號組態至該第一資料狀態並將該第一資料信號維持在該第一資料狀態直至該重設信號被重新組態至該第一重設狀態為止;且回應於該比較器信號具有一第二比較器狀態同時該重設信號具有該第二重設狀態,維持該第一資料信號之一當前資料狀態直至該重設信號被重新組態至該第一重設狀態為止;及一啟用電路,其至少部分地基於該第一資料信號組態該本端啟用信號以選擇性地停用該比較器。
  17. 如請求項16之LED驅動器,其中:該比較器回應於該輸入信號具有一低於該對應參考電壓之電壓而將該比較器信號組態至該第一比較器狀態並回應於該輸入信號具有一不低於該對應參考電壓之電壓 而將該比較器信號組態至該第二比較器狀態。
  18. 如請求項16之LED驅動器,其中該啟用電路係用以進一步基於一全域啟用信號來組態該本端啟用信號。
  19. 如請求項18之LED驅動器,其中該LED驅動器係用以在將該重設信號組態至該第一重設狀態之前將該全域啟用信號組態至一第一啟用狀態且用以與將該重設信號組態至該第二重設狀態同時或在將該重設信號組態至該第二重設狀態之後將該全域啟用信號組態至一第二啟用狀態。
  20. 如請求項16之LED驅動器,其進一步包含:一最小選擇模組,其經組態以在該第一持續時間內給該信號輸入提供該複數個LED串之該等尾電壓中之該最小尾電壓。
TW099111504A 2009-04-15 2010-04-13 電壓位準偵測電路及方法以及發光二極體驅動器 TWI600282B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/424,326 US8040079B2 (en) 2009-04-15 2009-04-15 Peak detection with digital conversion

Publications (2)

Publication Number Publication Date
TW201101702A TW201101702A (en) 2011-01-01
TWI600282B true TWI600282B (zh) 2017-09-21

Family

ID=42980495

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099111504A TWI600282B (zh) 2009-04-15 2010-04-13 電壓位準偵測電路及方法以及發光二極體驅動器

Country Status (5)

Country Link
US (1) US8040079B2 (zh)
KR (1) KR101691394B1 (zh)
CN (1) CN102369670B (zh)
TW (1) TWI600282B (zh)
WO (1) WO2010120446A2 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102017423A (zh) * 2008-05-08 2011-04-13 松下电器产业株式会社 闪速ad变换器、闪速ad变换模块及德耳塔-西格马ad变换器
US8148914B2 (en) * 2008-12-31 2012-04-03 Texas Instruments Incorporated Dynamic power saving pulse width modulated LED driver circuit
US8334662B2 (en) 2009-09-11 2012-12-18 Iwatt Inc. Adaptive switch mode LED driver
US8513895B2 (en) * 2009-10-01 2013-08-20 System General Corp. High efficiency LED driver with current source regulations
US8390215B2 (en) * 2010-10-07 2013-03-05 Himax Analogic, Inc. Light emitting diode circuit, light emitting diode driving circuit, voltage selection circuit, and method for driving thereof
US8710752B2 (en) * 2011-03-03 2014-04-29 Dialog Semiconductor Inc. Adaptive switch mode LED system
TWI430239B (zh) * 2011-05-19 2014-03-11 Realtek Semiconductor Corp 應用於背光源的操作電路及其相關方法
TWI449338B (zh) * 2012-04-18 2014-08-11 Univ Nat Sun Yat Sen 具數位校正之峰值偵測器
DE102014226136B3 (de) * 2014-12-16 2016-02-11 Dialog Semiconductor (UK) Ltd Messschaltung
US9812948B2 (en) * 2015-03-23 2017-11-07 Texas Instruments Incorporated Dynamic brown-out threshold voltage for power control
US10018674B2 (en) * 2016-03-16 2018-07-10 Intel Corporation Vmin retention detector apparatus and method
CN107257237B (zh) * 2017-06-26 2024-02-27 安徽北方微电子研究院集团有限公司 采样可控的单片集成窄脉冲峰值保持电路
CN107505498B (zh) * 2017-08-31 2019-12-10 东南大学 一种峰值和谷值检测电路
CN108549039B (zh) * 2018-04-13 2020-11-27 同济大学 一种开关电源纹波测量电路
CN112003621B (zh) * 2020-08-10 2023-07-25 电子科技大学中山学院 数模转换控制方法、数模转换器、集成电路及设备
US11310879B1 (en) 2021-02-05 2022-04-19 Monolithic Power Systems, Inc. Adaptive feedback control in LED driving circuits
US11191137B1 (en) * 2021-02-05 2021-11-30 Monolithic Power Systems, Inc. LED driving system with master-slave architecture

Family Cites Families (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3973197A (en) 1974-07-22 1976-08-03 Koehring Company Peak detector
US4162444A (en) 1977-07-08 1979-07-24 Tuscan Corporation Peak level detector
JPS60158780A (ja) 1984-01-27 1985-08-20 Sony Corp 表示装置
US4615029A (en) 1984-12-03 1986-09-30 Texas Instruments Incorporated Ring transmission network for interfacing control functions between master and slave devices
US4686640A (en) 1984-12-12 1987-08-11 Honeywell Inc. Programmable digital hysteresis circuit
JP2856744B2 (ja) 1988-12-02 1999-02-10 株式会社東芝 ピーク検出回路
JPH0754335B2 (ja) 1989-01-31 1995-06-07 富士通株式会社 ピーク値検出回路
US5455868A (en) 1994-02-14 1995-10-03 Edward W. Sergent Gunshot detector
US5508909A (en) 1994-04-26 1996-04-16 Patriot Sensors And Controls Method and systems for use with an industrial controller
US5717715A (en) * 1995-06-07 1998-02-10 Discovision Associates Signal processing apparatus and method
US5723950A (en) 1996-06-10 1998-03-03 Motorola Pre-charge driver for light emitting devices and method
US6002356A (en) 1997-10-17 1999-12-14 Microchip Technology Incorporated Power saving flash A/D converter
US6281822B1 (en) 1999-05-28 2001-08-28 Dot Wireless, Inc. Pulse density modulator with improved pulse distribution
US6373423B1 (en) * 1999-12-14 2002-04-16 National Instruments Corporation Flash analog-to-digital conversion system and method with reduced comparators
US6636104B2 (en) 2000-06-13 2003-10-21 Microsemi Corporation Multiple output charge pump
WO2003034383A2 (en) 2001-10-19 2003-04-24 Clare Micronix Integrated Systems, Inc. Drive circuit for adaptive control of precharge current and method therefor
JP4177022B2 (ja) 2002-05-07 2008-11-05 ローム株式会社 発光素子駆動装置、及び発光素子を備えた電子機器
US6864641B2 (en) 2003-02-20 2005-03-08 Visteon Global Technologies, Inc. Method and apparatus for controlling light emitting diodes
US6836157B2 (en) 2003-05-09 2004-12-28 Semtech Corporation Method and apparatus for driving LEDs
EP2079276B1 (en) 2003-08-27 2018-10-10 Osram Sylvania, Inc. Driver circuit for LED vehicle lamp
JP4342262B2 (ja) 2003-10-03 2009-10-14 アルエイド株式会社 Led点灯制御装置、led点灯制御方法
TWI264179B (en) 2004-02-17 2006-10-11 Sunplus Technology Co Ltd Circuit and method for pulse width modulation
JP4606190B2 (ja) 2004-03-30 2011-01-05 ローム株式会社 電圧制御装置および電圧制御方法、ならびにそれを利用した電子機器
US7307614B2 (en) 2004-04-29 2007-12-11 Micrel Inc. Light emitting diode driver circuit
US7408407B2 (en) 2004-12-30 2008-08-05 Broadcom Corporation Low noise variable gain amplifier
WO2006072996A1 (ja) 2005-01-07 2006-07-13 Fujitsu Limited ノード設定装置、ネットワークシステム、ノード設定方法およびノード設定プログラム
US20060186830A1 (en) 2005-02-07 2006-08-24 California Micro Devices Automatic voltage selection for series driven LEDs
WO2006100634A1 (en) * 2005-03-24 2006-09-28 Nxp B.V. Flash a/d converter
US7262724B2 (en) 2005-03-31 2007-08-28 Freescale Semiconductor, Inc. System and method for adjusting dynamic range of analog-to-digital converter
US7456690B2 (en) 2005-05-23 2008-11-25 Broadcom Corporation Automatic gain control using multi-comparators
US7847783B2 (en) 2005-10-11 2010-12-07 O2Micro International Limited Controller circuitry for light emitting diodes
KR100807092B1 (ko) 2006-02-14 2008-03-03 한양대학교 산학협력단 평판디스플레이 패널 구동용 디지털/아날로그 변환기
US7973495B2 (en) 2006-03-13 2011-07-05 Koninklijke Philips Electronics N.V. Adaptive control apparatus and method for a solid state lighting system
US7733034B2 (en) 2006-09-01 2010-06-08 Broadcom Corporation Single inductor serial-parallel LED driver
US7777704B2 (en) 2007-01-12 2010-08-17 Msilica, Incorporated System and method for controlling a multi-string light emitting diode backlighting system for an electronic display
WO2008144961A1 (en) 2007-05-31 2008-12-04 Texas Instruments Incorporated Regulation for led strings
US7511545B1 (en) 2007-09-13 2009-03-31 Delphi Technologies, Inc. Analog duty cycle replicating frequency converter for PWM signals
DE102007051793B4 (de) 2007-10-30 2009-08-27 Texas Instruments Deutschland Gmbh LED-Treiber mit adaptivem Algorithmus für Speicherkondensatorvorladung
US8169161B2 (en) 2007-11-16 2012-05-01 Allegro Microsystems, Inc. Electronic circuits for driving series connected light emitting diode strings
US20090187925A1 (en) * 2008-01-17 2009-07-23 Delta Electronic Inc. Driver that efficiently regulates current in a plurality of LED strings
US8115414B2 (en) 2008-03-12 2012-02-14 Freescale Semiconductor, Inc. LED driver with segmented dynamic headroom control
US8106604B2 (en) 2008-03-12 2012-01-31 Freescale Semiconductor, Inc. LED driver with dynamic power management
US7825610B2 (en) * 2008-03-12 2010-11-02 Freescale Semiconductor, Inc. LED driver with dynamic power management
US7696915B2 (en) * 2008-04-24 2010-04-13 Agere Systems Inc. Analog-to-digital converter having reduced number of activated comparators
US8035314B2 (en) 2008-06-23 2011-10-11 Freescale Semiconductor, Inc. Method and device for LED channel managment in LED driver
US8278830B2 (en) 2008-07-15 2012-10-02 Intersil Americas Inc. Dynamic headroom control for LCD driver
US8279144B2 (en) 2008-07-31 2012-10-02 Freescale Semiconductor, Inc. LED driver with frame-based dynamic power management
US8373643B2 (en) 2008-10-03 2013-02-12 Freescale Semiconductor, Inc. Frequency synthesis and synchronization for LED drivers
US8035315B2 (en) 2008-12-22 2011-10-11 Freescale Semiconductor, Inc. LED driver with feedback calibration

Also Published As

Publication number Publication date
US8040079B2 (en) 2011-10-18
WO2010120446A2 (en) 2010-10-21
US20100264837A1 (en) 2010-10-21
CN102369670B (zh) 2015-02-11
TW201101702A (en) 2011-01-01
WO2010120446A3 (en) 2011-02-17
KR20120015442A (ko) 2012-02-21
CN102369670A (zh) 2012-03-07
KR101691394B1 (ko) 2017-01-02

Similar Documents

Publication Publication Date Title
TWI600282B (zh) 電壓位準偵測電路及方法以及發光二極體驅動器
US7825610B2 (en) LED driver with dynamic power management
US8305007B2 (en) Analog-to-digital converter with non-uniform accuracy
US8115414B2 (en) LED driver with segmented dynamic headroom control
US8228098B2 (en) Pulse width modulation frequency conversion
US8035315B2 (en) LED driver with feedback calibration
US8493001B2 (en) Control circuit and light emitting diode driver and method using thereof
US20120268012A1 (en) Circuit for detection and control of led string operation
KR20090125927A (ko) 발광 소자의 구동 회로
TW201343002A (zh) 適應性切換模式發光二極體驅動器
CA2765740A1 (en) Continuous step driver
US20070085786A1 (en) System and method for driving keypad backlight with balance-dimming capability
US6985095B2 (en) Current supply circuit
JP2010123273A (ja) Led照明装置
US9306592B2 (en) Semiconductor integrated circuit
JP2010115066A (ja) Pwm制御回路
US7928885B2 (en) A/D converter
JP2011181378A (ja) 発光素子の駆動回路およびそれを用いた発光装置、ディスプレイ装置
JP2010015879A (ja) 発光素子の輝度設定方法およびインタフェース回路
TW200731864A (en) Apparatus and method for adjusting brightness of light emitting diodes
US20010038308A1 (en) Semiconductor integrated circuit, operating state detector, and electronic equipment
US10591966B1 (en) Actively controlled series string power supply
US9544971B2 (en) Single LED short detection in multichannel LED
JP2008004713A (ja) 発光素子駆動信号検出回路
Park et al. ADC-free digital-control switch-mode LED driver with high switching frequency

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees