TWI587475B - 積體電路 - Google Patents

積體電路 Download PDF

Info

Publication number
TWI587475B
TWI587475B TW105102317A TW105102317A TWI587475B TW I587475 B TWI587475 B TW I587475B TW 105102317 A TW105102317 A TW 105102317A TW 105102317 A TW105102317 A TW 105102317A TW I587475 B TWI587475 B TW I587475B
Authority
TW
Taiwan
Prior art keywords
conductor
asc
metal plug
metal
layer
Prior art date
Application number
TW105102317A
Other languages
English (en)
Other versions
TW201719855A (zh
Inventor
林明賢
東尼 歐
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201719855A publication Critical patent/TW201719855A/zh
Application granted granted Critical
Publication of TWI587475B publication Critical patent/TWI587475B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5286Arrangements of power or ground buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53242Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a noble metal, e.g. gold
    • H01L23/53252Additional layers associated with noble-metal layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Manufacturing & Machinery (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Description

積體電路
本揭露係有關於一種積體電路,尤其是指具有加強電遷移穩定度的主動原子庫之積體電路。
半導體積體電路(IC)利用金屬內連線(metallic interconnect)去連接晶片上的個別元件。關於IC技術的持續尺寸縮減主要挑戰是金屬內連線的電遷移(electromigration)故障電遷移指的是電流感應金屬自擴散的現象。簡單地說,電遷移是由於電流之間的動量交換(“電子風”力)造成導體裡物質傳輸的發生。電遷移促使的物質損耗將導致拉應力的發展,同時累積將導致區塊邊界上壓應力的發展。回流流量起始於應力梯度並且逆響應電遷移通量。假如應力超越孔洞形核(void nucleation)的臨界值,這個線將失效。因為電路內連線承載高電流密度,所以評估IC金屬化的穩定度非常重要。舉例來說,薄膜IC內連線在105到106安培/平方公分的範圍內承載相對高的電流密度,在電子流方向中導致大的原子通量。因此,為了在標的電流密度的標的產物生命週期,有需要設計或者製造可以抵抗電遷移衝擊的IC。
虛擬貫孔(dummy via)(或者貫孔插塞)被加在導體上是一種方式。虛擬貫孔是非功能性的-它並未形成訊號線的 一部份。虛擬貫孔也是被動的-它不會被偏壓至任何電壓。虛擬貫孔一端被連接在導體,另一端則浮接。虛擬貫孔成為對導體而言是一個被動式原子庫(passive atomic reservoir)。此種方式在電遷移上通常有較小的影響,因為導體的頂面不是主導的電遷移擴散路徑。研究顯示貫孔是原子通量發散的地方,使得它們是主要的電遷移穩定度關注點。在另一種方式,通過擴大不同地方的導體寬度,虛擬線被加在導體上。虛擬線(dummy line)成為對導體而言是一個被動式原子庫。這種方式有它自己的缺陷。當導體的電流改變方向,先前的被動式原子庫可能變成會惡化電遷移生命週期的被動式原子槽(passive atomic sink)。因此,改良這些地方是需要的。
本揭露一實施例揭露了一種積體電路(IC),包括第一導體在該IC的一層、第二導體在該IC的另一層、連接該第一導體和該第二導體的第一金屬插塞、在IC的一層且被連結至該第一導體的原子源導體(ASC)、以及連接該ASC到該IC的電壓源之第二金屬插塞,其中該第一導體和該ASC被配置為被偏壓到不同的電壓,以建立從該第二金屬插塞到該第一金屬插塞的電子路徑,使得該ASC作用為供該第一導體的主動原子源。
本揭露又一實施例揭露了一種積體電路(IC),包括第一導體在該IC的一層、第一、第二和第三金屬插塞,將該第一導體連接到該IC的一個或多個其它導體、在該IC的一層之第一原子源導體(ASC),被連結到該第一導體且鄰近該第一金屬插塞、第四金屬插塞連接該第一ASC到該IC的電壓源、第二ASC 在該IC的一層,連結該第一導體且鄰近該第二金屬插塞、以及第五金屬插塞連接該第二ASC到該IC的電壓源;其中,該第一導體和該第一及第二ASC被配置而被偏壓至不同的電壓,以建立從該第四金屬插塞到該第一金屬插塞和從該第五金屬插塞到該第二金屬插塞的電子路徑,使得該第一和第二ASC對該第一導體作用為主動原子源。
本揭露又一實施例揭露了一種積體電路(IC),包括在該IC的一層之第一和第二導體,其中該第一和第二導體分別被配置為被偏壓至該IC的第一和第二電壓源、第一和第二金屬插槽分別將該第一和第二導體連接到該IC的其它導體、第一原子源導體(ASC)在該IC的一層,並被連結到該第一導體且鄰近該第一金屬插塞、第二ASC在該IC的一層,並被連結到該第二導體且鄰近該第二金屬插塞、以及第三和第四金屬插塞分別將該第一和第二ASC連接到該IC的第三和第四電壓源之電源軌;其中,該第一和第三電壓源被配置以建立從該第三金屬插塞到該第一金屬插塞的電子路徑,使得該第一ASC對該第一導體作用為主動原子源,以及其中第二和第四電壓源被配置為了建立從第四金屬插塞到第二金屬插塞的電子路徑,使得第二ASC對第二導體的行為像是主動原子源。
100‧‧‧IC
102‧‧‧基板
104‧‧‧線路層
105‧‧‧內連線結構
106‧‧‧第一導體
106a、106b、106c、106d、107、116a、116b、116c、116d‧‧‧導體
108、108a、108b、108c、108d、114、114a、114b、114c、114d、114e、114f‧‧‧金屬插塞
109‧‧‧電子路徑
110‧‧‧區域
111、111a、111b、111c、111d、111e、111f‧‧‧主動原子庫
112、112a、112b、112c、112d、112e、112f‧‧‧原子源導體
117‧‧‧電子路徑
116‧‧‧電源軌
118‧‧‧介面
150、152、154‧‧‧圖表
V1、V2、V3、V4‧‧‧電壓源
e-‧‧‧電子
via‧‧‧貫孔
Cumulative Probability(%)‧‧‧累積機率
TTF(time-to-failure)‧‧‧故障時間
conductor line L‧‧‧導電線
reservoir‧‧‧庫
single line‧‧‧單線
passive reservoir‧‧‧被動式庫
active reservoir‧‧‧主動庫
從閱讀以下的詳細說明並搭配所附圖式,能對本揭露有最佳的理解。必須強調的是,根據工業上的標準作業,各種特徵並沒有按比例畫出,僅做說明用途。事實上,為了更清晰的討論,各種特徵的尺寸可能隨意增加或減小。
第1圖是積體電路(IC)的透視圖。
第2圖是第1圖IC內連線結構的一部份透視圖,根據本揭露的各個特徵所建造。
第3、4、5、6、7、8、9和10圖是第1圖IC內連線結構的部分的頂視圖,根據一些實施例而成。
第11圖是展示用本揭露的實施例改善電遷移穩定度的圖。
為了執行供給主體物的不同功能,以下發明提供許多不同實施例或範例。為了簡化本揭露,以下說明的是元件和佈局的特例。這些當然僅僅是範例,而且沒有被限制的打算。舉例來說,上面敘述的第一特徵或第二特徵的構造遵循可能包括在直接接觸中形成的第一和第二特徵之實施例,也可能包括額外的特徵可能被形成在第一和第二特徵之間,使得第一和第二特徵可能沒有直接接觸之實施例。此外,本揭露可能在各種範例上重複參考數字和/或字母。重複的目的是為了簡化和明晰,並未要讓它主宰先前討論的各種實施例和/或表面配置之間的關係。
更進一步的,空間相關的術語,像是“在...下面”、“在...之下”、“向下”、“上”、“向上”諸如此類,當要說明圖像時,這些可能被使用作為描述一個元件或特徵和另一個元件或特徵的關係。除了描述圖像的方向外,空間相關的術語旨在包含裝置使用或操作上的不同方向。儀器可能被另外定位(旋轉90度或者是其他方向),於是在此處被使用的空間相關的術語 可能同樣被闡釋。
本街露通常和半導體裝置相關。更特別的,它是和給積體電路(IC)用的多層內連線(multilayer interconnect)相關。本揭露其中一個目的是基於電遷移現象,為了改善IC內連線的穩定度,供給主動原子庫(active atomic reservoir)。主動原子庫包括被偏壓到IC的特定電壓之導體,但不會形成IC訊號線的一部份。此外,對於它們連結的其他導體,它們表現就像是原子射源。其它導體可能是易受電遷移影響的IC之電源軌和/或信號線。舉例來說,當IC作業中,它們可能承載高電流密度。在以下的討論中,主動原子庫的導體被稱為原子源導體(ASC),而ASC接合的導體則被稱為標的導體。標的導體可能包括電源軌(power rail)和信號線。一方面,ASC是承載相對小的電流密度之短導體(short conductor)。ASC和標的導體被偏壓到不同的電壓使得電子總是從ASC流向個別的標的導體。這有效的讓ASCs成為金屬離子的主動供應(active supply),提高標的導體的電遷移生命週期。本揭露關於主動原子庫的許多特徵將經由如下包含在IC上的多層內連線之實施例的敘述來討論。
第1圖顯示根據本揭露各個特徵建構的IC 100的透視圖。參考第1圖,IC 100包括基板102和佈滿基板102的線路層104。線路層104包含導電線(用假想線表示)和貫孔(via)(未顯示)。各種導電線和孔形成在基板102連接主動(即電晶體)和/或被動式(即電阻)裝置的內連線結構105。值得注意的是,在各種實施例中,IC 100可能包含任意數量的線路層104,像是4、 5、6、7或甚至更多線路層。
在實施例中,基板102包括矽基板(例如,晶圓)。一個選擇,基板102可包含另一種基本半導體(elementary semiconductor),像是鍺;包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦和/或銻化銦之複合半導體;包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP和/或GaInAsP之合金半導體;或者它們的組合。又一個選擇,基板102是絕緣體上之半導體(semiconductor on isulator;SOI)。基板102包括主動裝置像是p型場效電晶體(PFET)、n型FET(NFET)、金屬氧化物半導體場效電晶體(MOSFET)、互補式金屬氧化物半導體(CMOS)、雙極電晶體、高壓電晶體和高頻電晶體。電晶體可能是平面電晶體或像是鰭式FET(FinFET)的多閘極電晶體。基板102可能進一步包括被動式裝置,像是電阻、電容和電感。
線路層104包括被鑲嵌連接線結構105的導電線和貫孔的介電材料。在實施例裡,介電材料可能包含像是四乙氧基矽烷(TEOS)氧化物的低K介電材料、未摻雜矽酸鹽玻璃(silicate glass)、或像是硼磷矽玻璃(BPSG)的摻雜矽氧化物、氟矽玻璃(FSG)、磷矽玻璃(PSG)、硼矽玻璃(BSG)和/或其它合適的介電材料。在實施例裡,導電線可能個別包括導電性金屬擴散阻障層(metal-diffusion barrier layer)作為外層和金屬導體作為內層。舉例來說,金屬擴散阻障層可能包含鉭(Ta)或氮化鉭(TaN),而金屬導體可能包含銅(Cu)、鋁(Al)、鎢(W)、鈷(Co)、銀(Ag)、金(Au)和其它合適的金屬。同樣的,貫孔可能各別包含金屬擴散阻障層作為外層和金屬插塞作為內層。
第2圖顯示的範例是根據本揭露各特徵所建構的內連線結構105的一部份。參考第2圖,內連線結構105包括在線路層104(第1圖)的第一導體106和在另一線路層104(第1圖)的第二導體107。內連線結構105進一步包含連結第一導體106和第二導體107的金屬插塞108(貫孔的一部份)。在實施例裡,第一導體106、第二導體107和金屬插塞108可能各別包含銅(Cu)、鋁(Al)、鎢(W)、鈷(Co)、銀(Ag)、金(Au)和其它合適的金屬。金屬特徵106、107和108可能各別被金屬擴散阻障層所環繞(或覆蓋)。金屬擴散阻障層防止金屬特徵106、107和108的金屬材料擴散到線路層104的介電材料層。金屬擴散阻障層可能是不會遭受電遷移影響的耐火金屬。為了簡化的目的,金屬擴散阻障層和介電材料層沒有顯示在圖上。
在實施例裡,第一導體106、第二導體107和金屬插塞108被安置在相毗鄰的線路層104。舉例來說,第二導體107被安置在第一金屬層(M1),金屬插塞108被安置在M1層上面的第一貫孔(via)層(Via1),以及第一導體106被安置在第一貫孔層上面的第二金屬層(M2)。舉一個具體的例子,使用雙鑲崁製程(dual damascene process)可在線路層104形成金屬插塞108和第一導體106。在其它實施例中,第一導體106可能被設置在複數線路層104中的任何之一,像是在M0、M1、M2、...Mn金屬層。第二導體107可能被設置在有別於第一導體106被放置的其它線路層104的任何之一。更進一步,在其它實施例裡,第一導體106可能被設置在第二導體107的上面或下面。
第2圖進一步說明通過金屬插塞108,沿著第一導 體106往頁面右邊(電子匯流槽(the sink of the electrons)並未圖示)走的電子路徑109。當IC 100運行中,電子流沿路徑109走。值得注意的是,電流在電子流的反方向。為了方便討論,本揭露使用電子流的方向。電子沿著金屬特徵106、107和108拉動它們的金屬性離子。研究顯示電子路徑改變方向的導體/貫孔區域非常容易受到電遷移影響。像這樣的區域在第2圖用虛線標示在金屬插塞108上的第一導體106上。假如電遷移的問題沒有被正確的處理,金屬性離子可能隨著時間的流逝在區域110上或者附近耗盡而造成“斷路”故障。本揭露提供主動原子庫111來幫助緩和電遷移的衝擊。第2圖說明主動原子庫111的實施例。
仍然參考第2圖,在本揭露裡,主動原子庫111包括是原子源導體(atomic source conductor;ASC)的導體112和連結ASC 112到電源軌116的金屬插塞114。ASC 112被設置在和第一導體106同樣的線路層104。電源軌116是IC 100的電壓源。在實施例裡,ASC 112和金屬插塞114,本質上分別包括和第一導體106及金屬插塞108一樣的材料。ASC 112和金屬插塞114可能各自被金屬擴散阻障層(未圖示)環繞。電源軌116和第二導體107可能被設置在相同的線路層104或者不同的線路層。第2圖進一步說明電子流從ASC 112到第一導體106的電子路徑。在本實施例裡,電壓源被配置給ASC 112和第一導體106,使得在IC 100所有的操作模式下,電子路徑117可以維持相同的方向。在本實施方案中,沿著電子路徑117的電流密度j asc 等於或小於沿著電子路徑109的電流密度j c (j asc j c )。在其它實施方案 裡,j asc /j c 的比值可能根據設計需求而調整。當比值增加(減少),第一導體106的電遷移生命週期增加(減少),但主動原子庫111的電遷移生命週期減少(增加)。更進一步,ASC 112的長度可能小於第一導體106的長度。在實施方案裡,ASC 112的長度在0.02微米(μm)到2μm之間。ASC 112在介面118連結第一導體106。在實施例中,第一導體106和ASC 112是由相同的製程和相同的材料所構成。在這種情況下,介面118僅僅是虛邊界(imaginary boundary),而且是不能區別的介面。在本實施方案裡,ASC 112有和第一導體106一樣的寬度。它連結第一導體106在其一端點,而且沿著第一導體106的長軸而延伸。
當IC 100運轉中,電子根據IC 100的運轉模式沿著路徑109流動。第一導體106的金屬性離子被電子拖走以及可能耗盡,例如在區域110。同一時間,ASC 112的金屬性離子沿著路徑117移動,注入到第一導體106來填補失去的金屬性離子。這可能是兩種力所導致。第一,電子沿著路徑117移動,承載了一些金屬性離子。第二,當金屬性離子在區域110耗盡,沿著路徑117有濃度梯度形成。合力使得主動原子庫111比未被偏壓至任何電壓源(換言之,浮接)的虛擬原子庫更有效率。更進一步,以虛擬原子庫而言,假如電子路徑119倒轉它的方向(例如,由於IC 100的重配置),虛擬電子庫可能成為更惡化第一導體106上的電遷移效應之被動式原子槽。在本揭露裡,於IC 100的所有運轉下,主動原子庫111將電子路徑117的方向保持為相同。因此,主動原子庫111不會變成原子槽。這可以經由正確的配置ASC 112和第一導體106各別的電壓源而實現。
在本實施例裡,主動原子庫是由和形成內連線結構105的其它部分之同樣的製程所形成。舉例來說,電源軌116和第二導體107可用相同的製程所形成以及可在相同的線路層104,金屬插塞114和108可用相同的製程所形成以及可在相同的線路層104,ASC 112和第一導體106可用相同的製程所形成以及可在相同的線路層104。在實例中,電源軌116和第二導體107可用下列方式形成:在基板102(第1圖)(例如,如同第一線路層104的一部份)沉積介電層、蝕刻介電層以於其中形成溝渠、以導電金屬擴散阻障層和金屬導體填滿溝渠、以及平坦化IC 100的頂面以便移除多餘的阻障層和金屬導體。留下來的金屬導體成為第二導體107和電源軌116。
在實例中,金屬插塞114/108以及導體112和116會經由以下簡要敘述之雙鑲嵌製程所形成。第一,介電層被設置在包含電源軌116和第二導體107的線路層104上面。接著,利用微影製程(lithography process)和蝕刻製程,將介電層圖案化以於其中形成溝渠。溝渠的下部分定義為供金屬插塞108和114所用的貫孔洞(via hole),而溝渠的上部分定義為給第一導體106和ASC 112使用的徑溝渠(track trench)。繼而,一個或多個導電金屬擴散阻障層被設置在貫孔洞和徑溝渠的側壁,而金屬導體則被設置在阻障層上面。阻障層和金屬導體填滿溝渠。化學機械平坦化(CMP)製程繼而執行清除多餘的材料和使IC 100的頂面平坦化。留下來的金屬導體成為金屬插塞108和114,第一導體106,以及ASC 112。
第3-11圖說明和根據本揭露的各個特徵所構成的 主動原子庫之內連線結構105的各種實施例。這些實施例是非限定的實例。有關實施例所描述的特徵和/或組成可被本揭露的其它實施例所描述的特徵和/或組成所結合,以根據本揭露而形成裝置、系統、或者方法的另外一個實施例,即便這樣的組合沒有被明確的顯示。此外,對一個在本揭露相關領域有專業普通技能的人來說,所述裝置的任何修改和本揭露的原理之任何進一步的應用是完全可以設想成如按理將會發生。
參考第3圖,其中所示的是具有第一導體106和兩個主動原子庫111a和111b的內連線結構105之實施例的部分頂視圖。第1導體106靠兩個金屬插塞108a和108b連結IC 100的其它導體或裝置。金屬插塞108a和108b被設置在第一導體106的兩端附近。電子沿著第一導體106的兩區段分別從金屬插塞108a和108b流到兩其它貫孔。金屬插塞108a和108b,及其附近區域是電遷移的關注點。主動原子庫111a包括ASC 112a和連結ASC 112a到IC 100的電壓源(未圖示)之金屬插塞114a。主動原子庫111b包含ASC 112b和將ASC 112b連接到IC 100的另一個電壓源(未圖示)之金屬插塞114b。提供給原子庫111a和111b的電壓源可相同或者不同。ASC 112a和112b分別被接合至第一導體106的兩端,並且沿著第一導體106的長軸延伸。ASC 112a和112b與第一導體106有一樣的寬度。第3圖的內連線結構105之其它特徵與在第2圖所述的一樣或類似。
參考第4圖,其中顯示的是具有第一導體106和兩個主動原子庫111a及111b的內連線結構105,在另一個實施例的部分頂視圖。主動原子庫111a和111b的金屬插塞114a和114b 分別連結金屬插塞108a和108b,形成兩個矩形金屬插塞。另一種說法是,金屬插塞114a和108a被並排設置而彼此接觸,同時金屬插塞114b和108b被並排設置而彼此接觸。研究顯示,矩形金屬插塞比方形金屬插塞有較高的電遷移穩定度。第4圖的內連線結構105之其它特徵與在第3圖所述的一樣或類似。
參考第5圖,其中顯示的是具有第一導體106和兩個主動原子庫111a及111b的內連線結構105,在另一個實施例的部分頂視圖。內連線結構105包含三個金屬插塞108a、108b和108c,將第一導體106連接到IC 100的一個或多個其它導體或裝置。金屬插塞108c被設置在108a和108b之間。如設計和運轉模式所示,電子從金屬插塞108a和108b流動到金屬插塞108c。主動電子庫111a和111b,在與第一導體相同的一層,分別包含ASC 112a和112b。ASC 112a和112b分別連結第一導體106,且鄰近金屬插塞108a和108b,並沿著與第一導體106長軸的垂直方向。如實施例所示,ASC 112a和112b被設置在第一導體106的同側。替代的實施例裡,ASC 112a和112b被設置在第一導體的對側。第5圖內連線結構105的其它特徵和在第3圖所述的一樣。
參考第6圖,其中顯示的是具有第一導體106和兩個主動原子庫111a及111b的內連線結構105,在另一個實施例的部分頂視圖。主動原子庫111a和111b分別包含“L”形ASC 112a和112b。在每個“L”形ASC 112a和112b裡,ASC的一段是平行於第一導體106,而ASC的另一段則連結第一導體106而形成一個直角。第6圖內連線結構105的其它特徵和在第5圖所述 的一樣。研究顯示,“L”形ASC和直線ASC(例如,在第5圖)有可匹敵的電遷移生命週期性能。當ASC的寬度和長度為了特定內連線結構而調整時,這增加了設計靈活性。
參考第7圖,其中顯示的是具有第一導體106和四個主動原子庫111a、111b、111c和111d的內連線結構105,在另一個實施例的部分頂視圖。內連線結構105包含三個金屬插塞108a、108b和108c。金屬插塞108c被設置在金屬插塞108a和108b之間。如設計和運轉模式所示,電子從金屬插塞108a和108b流到金屬金屬插塞108c。主動原子庫111a-111d分別包含ASC 112a、112b、112c和112d。ASC 112a-112d分別被金屬插塞114a、114b、114c和114d連接到IC 100的一個或多個電壓源。ASC 112a和112c被連結到第一導體106、鄰近金屬插塞108a,且位於第一導體106的對向側。ASC 112a和112c以縱向為方向,沿著垂直於第一導體106的長軸的方向。ASC 112a和112c提供比單一ASC 112a或112c對第一導體106之電遷移性能更強得助力。ASC 112b和112d被連結到第一導體106且鄰近金屬插塞108b。ASC 112b以縱向為方向,沿著垂直於第一導體106的長軸的方向。ASC 112d被連結在第一導體106的一端,並沿著第一導體106的縱軸延伸。ASC 112b和112d供給比單一ASC 112b或112d對第一導體106的電遷移性能更強的助力。
參考第8圖,其中顯示的是具有第一導體106和三個主動原子庫111a、111b和111c的內連線結構105,在另一個實施例的部分頂視圖。內連線結構105包含四個金屬插塞108a、108b、108c和108d。金屬插塞108a和108d被設置在第一導體106 兩端的附近,而金屬插塞108b和108c被設置在第一導體106的中間部分。如設計和運轉模式所示,電子沿著第一導體106的三個線段從金屬插塞108a、108b和108c流到金屬插塞108d。主動原子庫111a-111c分別包含ASC 112a、112b和112c。ASC 112a-112c分別沿著垂直於第一導體106的長軸的方向連結第一導體106。ASC 112a、112b和112c可有相同的維度(寬度、長度和外形)或者不同的維度,取決於被ASC 112a-112c連結的第一導體106之三個線段的電遷移性能之需求。
參考第9圖,其中顯示的仍然是具有第一導體106和六個主動原子庫111a、111b、111c、111d、111e和111f的內連線結構105,在另一個實施例的部分頂視圖。如同在第8圖的實施例,本實施例的內連線105包含四個金屬插塞108a、108b、108c和108d。主動原子庫111a-111f分別包含ASC 112a、112b、112c、112d、112e和112f。ASC 112a、112b和112c分別靠金屬插塞114a、114b和114c連接到第一電源軌116a。ASC 112d、112e和112f分別靠金屬插塞114d、114e和114f連接到第二電源軌116b。一對ASC 112a和112d被連結於第一導體106且鄰近金屬插塞108a。一對ASC 112b和112e被連結於第一導體106,且鄰近金屬插塞108b。一對ASC 112c和112f被連結於第一導體106接近於金屬插塞108c。兩個電源軌116a和116b可被設置在相同的線路層104或者不同的線路層104(第1圖)。每對主動原子庫(111a/111d、111b/111e和111c/111f)提高第一導體106之各自對應線段的電遷移性能。
參考第10圖,其中顯示的仍然是內連線結構105在 另一個實施例的部分頂視圖。內連線結構105包含四個電壓源,標記為V1、V2、V3和V4。內連線結構105進一步包含導體106a、106b、106c和106d。導體106a和106c被連接(或者偏壓)於電壓源V1,使其為電壓源V1的電源軌。同樣的,導體106b和106d被連接(或者偏壓)於電壓源V2,使其為電壓源V2的電源軌。內連線結構105進一步包括導體116a、116b、116c和116d。導體116a和116c為電壓源V3的電源軌。導體116b和116d為電壓源V4的電源軌。導體106a-106d和116a-116d,沿著“y”方向,而以縱向為方向。在實施例裡,導體106a-106d被設置在相同的線路層104(第1圖)(例如,M2層),導體116a和116c被設置在相同的線路層104(例如,M10層),以及導體116b和116d被設置在相同的線路層104(例如,M3層)。在另一個實施例裡,導體106a-106d和116a-116d的全部或者一部份被設置在相同的線路層104。
內連線結構105進一步包含導體107,在與導體106a-106d被設置處不同的線路層104中,將其長邊沿著“x”方向而設置。內連線結構105進一步包括分別將導體106a-106d連接到一個或多個的導體107之金屬插塞105a、108b、108c和108d。
內連線結構105進一步包括主動原子庫111a、111b、111c和111d。在和導體106a-106d相同的線路層104中,主動原子庫111a-111d分別包含ASC 112a、112b、112c和112d。ASC 112a-112d的長邊沿著“x”方向設置,並分別連結導體106a-106d且鄰近金屬插塞108a-108d。主動原子庫111a-111d進一步包含金屬插塞114a、114b、114c和114d。金屬插塞114a-114d分別連接ASC 112a-112d到電源軌116a-116d。主動原子庫111a-111d 和內連線結構105的其它部分整合成網孔(mesh)結構。
第11圖顯示根據本揭露所建構的主動原子庫之實施例的一些效益。參考第11圖,圖表150、152和154顯示經模擬而得的三個導體之電遷移性能。水平軸是標準化的故障時間(time-to-failure),而垂直軸是由於電遷移導致的故障之累積機率。三個導體有相同的長度(L=20μm)和相同的寬度,以及包含相同的材料。和圖表150關聯的第一導體不是沒有被動式就是沒有主動式原子庫(例如,在第3圖的導體106)。它作為對照的參考點。和圖表152關聯的第二半導體被有10μm長的被動式原子庫(例如,第3圖裡具有金屬插塞114a的導體112a,但沒有電壓偏壓)連結。如第11圖所示,主動式原子庫比被動式原子庫,對導體的電遷移性能提供更佳的助益。
雖然沒打算有限制,本揭露的一個或多個實施例提供很多對半導體裝置及其構造的效益。舉例來說,本揭露的實施例提供主動原子庫在各種表面的配置。主動原子庫的參數可以基於標的IC產物生命週期和標的電流密度而被調整為符合積體電路(IC)的特定需求。舉例來說,原子源導體的維度(像是寬度、長度和外形),主動原子庫的金屬插塞和標的導體之間的間距,適用於主動原子庫的電壓偏壓,以及分配給標的導體的主動原子庫之數量皆可基於設計需求而被調整。
在一個示例方面,本揭露是針對積體電路(IC)。IC包括在IC的一層之第一導體,在IC另外一層的第二導體,以及連接第一和第二導體的第一金屬插塞。IC更進一步包括在IC的一層之和第一導體連結的原子源導體(ASC),以及連接ASC到 IC的電壓源之第二金屬插塞。第一導體和ASC被配置為被偏壓至不同的電壓,為了建立從第二金屬插塞到第一金屬插塞的電子路徑,使得ASC對第一導體的行為像是主動原子源。
在另一個示例方面,本揭露是針對積體電路(IC)。IC包括在IC的一層之第一導體,和連接第一導體到IC的一個或多個其它導體之第一、第二和第三金屬插塞。IC進一步包括位在IC的一層及被連結到第一導體且鄰近第一金屬插塞的第一原子源導體(ASC),以及連接第一ASC到IC的電壓源之第四金屬插塞。IC更進一步包括在IC的一層及被連結到第一導體且鄰近第二金屬插塞的第二ASC,以及連接第二ASC到IC的電壓源之第五金屬插塞。第一導體和第一及第二ASC被配置為被偏壓至不同的電壓,用以建立從第四金屬插塞到第一金屬插塞及從第五金屬插塞到第二金屬插塞的電子路徑,使得第一及第二ASC對第一導體的行為像是主動原子源。
在另一個示例方面,本揭露是針對積體電路(IC)。IC包含在IC的一層之第一和第二導體,其中第一和第二導體分別被配置為被偏壓到IC的第一和第二電壓源。IC進一步包括分別連接第一和第二導體到IC的其它導體之第一和第二金屬插塞。IC進一步包括在IC的一層及被連結到第一導體且鄰近第一金屬插塞的第一原子源導體(ASC),以及在IC的一層及被連結到第二導體且鄰近第二金屬插塞的第二ASC。IC更進一步包含分別將第一和第二ASC連接到IC的第三和第四電壓源之電源軌的第三和第四金屬插塞。第一和第三電壓源被如此配置以建立從第三金屬插塞到第一金屬插塞的電子路徑,使得第一ASC 對第一導體的行為像是主動原子源。第二和第四電壓源被如此配置以建立從第四金屬插塞到第二金屬插塞的電子路徑,使得第二ASC對第二導體的行為像是主動原子源。
前面概述幾個實施例的特徵以便對那些在相關領域有專業普通技能的人可更好的理解本揭露的特徵。那些在相關領域有專業普通技能的人可領會,他們可容易使用本揭露作為對為了執行相同的目的和/或達到與在此處介紹之實施例相同的益處而設計或修改其它製程和結構的基礎。那些在相關領域有專業普通技能的人應該也了解那些同等品構造(equivalent construction)不背離本揭露的精神和範圍,而且他們可在沒有背離本揭露的精神和範圍下,於此處做各種改變、替代和改造。
105‧‧‧內連線結構
106‧‧‧第一導體
107‧‧‧導體
108‧‧‧金屬插塞
109‧‧‧電子路徑
110‧‧‧區域
111‧‧‧主動原子庫
112‧‧‧原子源導體
114‧‧‧金屬插塞
116‧‧‧電源軌
117‧‧‧電子路徑
118‧‧‧介面

Claims (13)

  1. 一種積體電路(IC),包括:第一導體在該IC的一層;第二導體在該IC的另一層;連接該第一導體和該第二導體的第一金屬插塞;在IC的一層且被連結至該第一導體的原子源導體(ASC);以及連接該ASC到該IC的電壓源之第二金屬插塞;其中,該第一導體和該ASC被配置為被偏壓到不同的電壓,以建立從該第二金屬插塞到該第一金屬插塞的電子路徑,使得該ASC作用為供該第一導體的主動原子源。
  2. 如申請專利範圍第1項所述之積體電路,其中該ASC連結該第一導體的一端點,並沿著該第一導體的長軸而延伸;其中該ASC和該第一導體有相同的寬度。
  3. 如申請專利範圍第1項所述之積體電路,其中該ASC連結該第一導體,沿著垂直於該第一導體的長軸的方向;其中該ASC連結該第一導體且鄰近該第一金屬插塞。
  4. 如申請專利範圍第1項所述之積體電路,進一步包括:另一個ASC在該IC的一層連結且被連結至該第一導體;以及第三金屬插塞將該另一個ASC連接到該IC的該電壓源;其中,該另一個ASC作用為供該第一導體的另一個主動原子源。
  5. 如申請專利範圍第4項所述之積體電路,其中該ASC和該另一個ASC被連結至該第一導體且鄰近該第一金屬插塞並位 在該第一金屬導體的相對側。
  6. 如申請專利範圍第4項所述之積體電路,其中該ASC連結該第一導體的一端點,並沿著該第一導體的長軸而延伸;以及該另一個ASC連結第一導體,沿著垂直於該第一導體的長軸的方向。
  7. 一種積體電路(IC),包括:第一導體在該IC的一層;第一、第二和第三金屬插塞,將該第一導體連接到該IC的一個或多個其它導體;在該IC的一層之第一原子源導體(ASC),被連結到該第一導體且鄰近該第一金屬插塞;第四金屬插塞連接該第一ASC到該IC的電壓源;第二ASC在該IC的一層,連結該第一導體且鄰近該第二金屬插塞;以及第五金屬插塞連接該第二ASC到該IC的電壓源;其中,該第一導體和該第一及第二ASC被配置而被偏壓至不同的電壓,以建立從該第四金屬插塞到該第一金屬插塞和從該第五金屬插塞到該第二金屬插塞的電子路徑,使得該第一和第二ASC對該第一導體作用為主動原子源。
  8. 如申請專利範圍第7項所述之積體電路,其中該第三金屬插塞被設置在該第一和第二金屬插塞之間。
  9. 如申請專利範圍第7項所述之積體電路,其中該第一和第二ASC被設置在該第一導體的相對側;或 該第一和第二ASC被設置在該第一導體的同側。
  10. 如申請專利範圍第7項所述之積體電路,其中該第一金屬插塞被設置在毗鄰該第一導體之一端;該第一ASC被連結於該第一導體之一端,並沿著該第一導體的長軸的方向被設置;以及該第二ASC沿著垂直於該第一導體的長軸的方向被設置。
  11. 如申請專利範圍第7項所述之積體電路,其中該第一和第四金屬插塞被並排設置且彼此接觸,以及其中該第二和第五金屬插塞被並排設置且彼此接觸。
  12. 一種積體電路(IC),包括:在該IC的一層之第一和第二導體,其中該第一和第二導體分別被配置為被偏壓至該IC的第一和第二電壓源;第一和第二金屬插槽分別將該第一和第二導體連接到該IC的其它導體;第一原子源導體(ASC)在該IC的一層,並被連結到該第一導體且鄰近該第一金屬插塞;第二ASC在該IC的一層,並被連結到該第二導體且鄰近該第二金屬插塞;以及第三和第四金屬插塞分別將該第一和第二ASC連接到該IC的第三和第四電壓源之電源軌;其中,該第一和第三電壓源被配置以建立從該第三金屬插塞到該第一金屬插塞的電子路徑,使得該第一ASC對該第一導體作用為主動原子源;其中,該第二和第四電壓源被配置為了建立從第四金屬插 塞到第二金屬插塞的電子路徑,使得第二ASC對第二導體的行為像是主動原子源。
  13. 如申請專利範圍第12項所述之積體電路,其中該第三和第四電壓源的該電源軌被設置在該IC的不同層,每個該不同層和該一層是有不同的。
TW105102317A 2015-11-16 2016-01-26 積體電路 TWI587475B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14/941,770 US9818694B2 (en) 2015-11-16 2015-11-16 Active atomic reservoir for enhancing electromigration reliability in integrated circuits

Publications (2)

Publication Number Publication Date
TW201719855A TW201719855A (zh) 2017-06-01
TWI587475B true TWI587475B (zh) 2017-06-11

Family

ID=58640094

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105102317A TWI587475B (zh) 2015-11-16 2016-01-26 積體電路

Country Status (5)

Country Link
US (1) US9818694B2 (zh)
KR (1) KR101845600B1 (zh)
CN (1) CN107039399B (zh)
DE (1) DE102016100055B4 (zh)
TW (1) TWI587475B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190148290A1 (en) * 2017-11-15 2019-05-16 Taiwan Semiconductor Manufacturing Co., Ltd. Two-Dimensional Via Pillar Structures
TW202341349A (zh) 2017-11-30 2023-10-16 美商英特爾股份有限公司 用於先進積體電路結構製造之異質金屬線組成
US10790273B2 (en) 2017-12-07 2020-09-29 Samsung Electronics Co., Ltd. Integrated circuits including standard cells and method of manufacturing the integrated circuits
US11948886B2 (en) * 2020-10-23 2024-04-02 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and methods of manufacturing same
US20220130968A1 (en) * 2020-10-27 2022-04-28 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit, system and method of forming same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4827327A (en) * 1985-04-13 1989-05-02 Fujitsu Limited Integrated circuit device having stacked conductive layers connecting circuit elements therethrough
US5293069A (en) * 1991-11-15 1994-03-08 Ngk Spark Plug Co., Ltd. Ceramic-glass IC package assembly having multiple conductive layers
WO1999035691A1 (en) * 1998-01-09 1999-07-15 Microchip Technology Incorporated An integrated circuit (ic) package including accompanying ic chip and coil and a method of production therefor
US20070284724A1 (en) * 2006-06-09 2007-12-13 Robert Mark Englekirk Mounting integrated circuit dies for high frequency signal isolation

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5696030A (en) 1994-09-30 1997-12-09 International Business Machines Corporation Integrated circuit contacts having improved electromigration characteristics and fabrication methods therefor
US5612627A (en) * 1994-12-01 1997-03-18 Advanced Micro Devices, Inc. Method for evaluating the effect of a barrier layer on electromigration for plug and non-plug interconnect systems
US5770519A (en) 1995-06-05 1998-06-23 Advanced Micro Devices, Inc. Copper reservoir for reducing electromigration effects associated with a conductive via in a semiconductor device
US6072945A (en) 1997-06-26 2000-06-06 Sun Microsystems Inc. System for automated electromigration verification
US5963831A (en) 1998-05-22 1999-10-05 United Microelectronics Corp. Method of making an interconnect structure employing equivalent resistance paths to improve electromigration resistance
US6717268B2 (en) 2001-11-13 2004-04-06 Intel Corporation Electromigration-reliability improvement of dual damascene interconnects
US6919639B2 (en) * 2002-10-15 2005-07-19 The Board Of Regents, The University Of Texas System Multiple copper vias for integrated circuit metallization and methods of fabricating same
JP4127678B2 (ja) * 2004-02-27 2008-07-30 株式会社東芝 半導体装置及びそのプログラミング方法
US7301236B2 (en) 2005-10-18 2007-11-27 International Business Machines Corporation Increasing electromigration lifetime and current density in IC using vertically upwardly extending dummy via
JP2008210983A (ja) * 2007-02-26 2008-09-11 Matsushita Electric Ind Co Ltd 信頼性設計支援方法
US20100127333A1 (en) * 2008-11-21 2010-05-27 Taiwan Semiconductor Manufacturing Company, Ltd. novel layout architecture for performance enhancement
KR101557102B1 (ko) * 2009-03-12 2015-10-13 삼성전자주식회사 반도체 소자의 금속 연결배선
JP5251639B2 (ja) * 2009-03-16 2013-07-31 富士通セミコンダクター株式会社 半導体装置の設計検証装置
DE102009055439A1 (de) * 2009-12-31 2011-07-07 GLOBALFOUNDRIES Dresden Module One Limited Liability Company & Co. KG, 01109 Halbleiterbauelement mit halbleiterbasierten e-Sicherungen mit besserer Programmiereffizienz durch erhöhte Metallagglomeration und/oder Hohlraumbildung
WO2012053130A1 (ja) 2010-10-19 2012-04-26 パナソニック株式会社 半導体装置
US8694945B2 (en) * 2011-12-20 2014-04-08 Taiwan Semiconductor Manufacturing Co., Ltd. Automatic place and route method for electromigration tolerant power distribution
US9230647B2 (en) * 2013-12-27 2016-01-05 Taiwan Semiconductor Manufacturing Co., Ltd. Metal line connection for improved RRAM reliability, semiconductor arrangement comprising the same, and manufacture thereof

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4827327A (en) * 1985-04-13 1989-05-02 Fujitsu Limited Integrated circuit device having stacked conductive layers connecting circuit elements therethrough
US5293069A (en) * 1991-11-15 1994-03-08 Ngk Spark Plug Co., Ltd. Ceramic-glass IC package assembly having multiple conductive layers
WO1999035691A1 (en) * 1998-01-09 1999-07-15 Microchip Technology Incorporated An integrated circuit (ic) package including accompanying ic chip and coil and a method of production therefor
US20070284724A1 (en) * 2006-06-09 2007-12-13 Robert Mark Englekirk Mounting integrated circuit dies for high frequency signal isolation

Also Published As

Publication number Publication date
US9818694B2 (en) 2017-11-14
KR101845600B1 (ko) 2018-04-04
US20170141033A1 (en) 2017-05-18
TW201719855A (zh) 2017-06-01
DE102016100055A1 (de) 2017-05-18
CN107039399B (zh) 2019-08-02
CN107039399A (zh) 2017-08-11
DE102016100055B4 (de) 2021-05-06
KR20170057100A (ko) 2017-05-24

Similar Documents

Publication Publication Date Title
TWI587475B (zh) 積體電路
TWI662675B (zh) 積體電路
US10643986B2 (en) Power gating for three dimensional integrated circuits (3DIC)
US7466028B1 (en) Semiconductor contact structure
US7812453B2 (en) Semiconductor device
US10121781B2 (en) 3D IC with serial gate MOS device, and method of making the 3D IC
TWI307181B (en) High current interconnect structure for ic memory device programming
US8994183B2 (en) Multilayer interconnects with an extension part
KR101820813B1 (ko) Soc 장치 및 soc 장치를 동작시키는 방법
DE112017008331T5 (de) Vertikal gestapelte Transistorbauelemente mit Isolationswandstrukturen, die einen elektrischen Leiter umfassen
US10950540B2 (en) Enhancing integrated circuit density with active atomic reservoir
CN108074920B (zh) 半导体装置
US20220262723A1 (en) Subtractive damascene formation of hybrid interconnections
US11302638B2 (en) Hybrid conductor integration in power rail
US20150262930A1 (en) Reduced height m1 metal lines for local on-chip routing
JP2009295873A (ja) 半導体装置
KR100937648B1 (ko) 반도체 인덕터 및 이의 제조 방법
CN118380404A (zh) 再分布结构、导电结构及其形成方法
JP2009105261A (ja) 半導体装置
JP2006128369A (ja) 半導体装置及び半導体装置の製造方法