TWI515709B - 顯示器及其放電控制電路 - Google Patents

顯示器及其放電控制電路 Download PDF

Info

Publication number
TWI515709B
TWI515709B TW103104967A TW103104967A TWI515709B TW I515709 B TWI515709 B TW I515709B TW 103104967 A TW103104967 A TW 103104967A TW 103104967 A TW103104967 A TW 103104967A TW I515709 B TWI515709 B TW I515709B
Authority
TW
Taiwan
Prior art keywords
inverter
transistor
electrically connected
gate
discharge control
Prior art date
Application number
TW103104967A
Other languages
English (en)
Other versions
TW201532015A (zh
Inventor
張碩文
莊銘宏
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW103104967A priority Critical patent/TWI515709B/zh
Priority to CN201410132414.XA priority patent/CN103956130B/zh
Publication of TW201532015A publication Critical patent/TW201532015A/zh
Application granted granted Critical
Publication of TWI515709B publication Critical patent/TWI515709B/zh

Links

Description

顯示器及其放電控制電路
本發明有關於一種顯示器及其放電控制電路,且特別是有關於一種能夠快速使顯示器中的畫素進行放電的顯示器及其放電控制電路。
隨著顯示器技術的快速發展,將顯示器進行窄邊框(slim border)已成為一種主流,而目前使顯示器可以達到窄邊框的技術手段主要是透過共用移位暫存器(co-used shift register,co-used SR)架構,此種共用移位暫存器架構可以讓顯示面板中的多條(例如兩條)共用一級的移位暫存器電路,進而節省電路佈局(layout)的空間,達到窄邊框的目標。
請參照第1圖,第1圖係為根據習知之顯示器的放電控制電路的電路示意圖。如第1圖所示,此種習知之顯示器為一種兩條閘極線共用一級的移位暫存器電路之架構,且此種習知之顯示器主要包括顯示面板2、閘極驅動器3以及複數個放電控制電路9,其中閘極驅動器3中更包括有複數個移位暫存器電路(未繪示於第1圖),每一個移位暫存器電路對應有兩條閘極線。需先一提的是,第1圖僅細部繪示閘極線GL_1與閘極線GL_2 所分別對應的放電控制電路9a與放電控制電路9b,由於其他閘極線所分別對應的放電控制電路皆相同於上述的放電控制電路9a與放電控制電路9b,故不再特別繪示。以下僅就放電控制電路9a中的各部電子元件作詳細的介紹。
放電控制電路9a主要包括N型金氧半場效電晶體90、P型金氧半場效電晶體92以及反向器94。N型金氧半場效電晶體90的控制端(即端子pin_2)用以接收驅動電壓並電連接P型金氧半場效電晶體92的控制端,N型金氧半場效電晶體90的第一端接收由閘極驅動器所輸出的閘極電壓Vg,N型金氧半場效電晶體90的第二端電性連接於P型金氧半場效電晶體92的第一端與反向器94的輸入端之間的節點A。P型金氧半場效電晶體92的第一端電性連接於N型金氧半場效電晶體90的第二端與反向器94的輸入端之間的節點A,P型金氧半場效電晶體92的第二端(即端子pin_1)用以接收電源異常控制訊號。其中,上述的電源異常控制訊號在顯示器的電源正常時會持續地位於高電壓位準,而在顯示器的電源發生異常時,電源異常控制訊號會由高電壓位準轉變為低電壓位準。
反向器94的輸出端電性連接所對應的閘極線。此外,反向器94為一種互補式金氧半場效電晶體反向器,此互補式金氧半場效電晶體反向器的P型電晶體的源極接收顯示器中的閘極導通電壓(high-level gate voltage,亦稱VGH),而此互補式金氧半場效電晶體反向器的N型電晶體的源極接收顯示器中的閘極 截止電壓(low-level gate voltage,亦稱VGL)。此外,放電控制電路9a的N型金氧半場效電晶體90的控制端(即端子pin_2)接收驅動電壓的時序與放電控制電路9b的N型金氧半場效電晶體的控制端(即端子pin_3)接收驅動電壓的時序不相同。
在實際的操作中,當這種共用移位暫存器架構的顯示器在電源發生異常時,N型金氧半場效電晶體90的控制端(即端子pin_2)所接收到驅動電壓會為低電壓位準,造成N型金氧半場效電晶體90會被截止而P型金氧半場效電晶體92會被導通。此時,由於電源異常控制訊號已轉換為低電壓位準的關係,節點A的電壓位準可視為低電壓位準的電源異常控制訊號,再經由反向器94的反向轉換後將高電壓位準輸出至對應的閘極線,使得顯示面板2中的所有畫素可以進行放電。
然而,由於現今手持式螢幕裝置以逐漸朝向大尺寸與高解析度的方向發展,造成習知之顯示器的電源發生異常時,所述多個放電控制電路9於進行放電時的電容負載將會大幅提升,導致習知之顯示面板的閘極線拉高電壓位準的速度變慢,使得顯示面板的多個電容的放電速度變慢,造成顯示面板無法迅速地清黑,而提高了顯示面板損壞的機率。
請參照第2圖,第2圖係為根據第1圖之放電控制電路的波形圖。此放電控制電路的波形圖係於5.46吋的WQHD顯示器(2560x1440畫素)的環境下的模擬狀況,其中「2560」即為閘極線的條數。如第2圖所示,當習知之顯示器的電源發生異常 時,電源異常控制訊號的電壓位準由高電壓位準轉變為低電壓位準的延遲時間約為530毫微秒(nanosecond,nsec),節點A的電壓位準由高電壓位準轉變為電源異常控制訊號的電壓位準的延遲時間約為482毫微秒,閘極線由電源發生異常至輸出高電壓位準的延遲時間約為341毫微秒。
有鑒於以上的問題,本揭露提出一種顯示器及其放電控制電路,此放電控制電路可以透過電源異常控制訊號而選擇性地將顯示器中的閘極導通電壓輸出至對應的閘極線,據以使得當顯示器的電源發生異常時顯示面板中的所有畫素可以更加快速地進行放電。
根據本揭露一實施例中的一種顯示器,此顯示器包括顯示面板、閘極驅動器以及複數個放電控制電路,其中所述多個放電控制電路電性連接於閘極驅動器與顯示面板之間。顯示面板具有複數個畫素與複數條閘極線,所述多個畫素以矩陣方式排列並分別電性連接所述多條閘極線其中之一。閘極驅動器電性連接顯示面板的所述多條閘極線,且此閘極驅動器用以對所述多條閘極線提供閘極電壓。放電控制電路用以分別控制所述多條閘極線其中之一,且每一個放電控制電路包括第一開關電晶體以及第一互補式金氧半場效電晶體反向器。第一開關電晶體的控制端接收閘極電壓,第一開關電晶體的第一端接收第一電壓位準。第一互補式金氧半場效電晶體反向器的N型電晶體的源極電性連接第 一開關電晶體的第二端,第一互補式金氧半場效電晶體反向器的P型電晶體的源極接收第二電壓位準,第一互補式金氧半場效電晶體反向器的N型電晶體的閘極與P型電晶體的閘極接收電源異常控制訊號,第一互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極電性連接對應的閘極線。其中,當顯示器的電源發生異常時,所述多個放電控制電路中的每一個第一互補式金氧半場效電晶體反向器會依據電源異常控制訊號將第二電壓位準輸出至所對應的閘極線,據以使得所述多個畫素放電。
根據本揭露一實施例中的一種放電控制電路,此放電控制電路用以控制顯示面板的閘極線。此放電控制電路包括第一開關電晶體與互補式金氧半場效電晶體反向器。第一開關電晶體的控制端接收閘極電壓,第一開關電晶體的第一端接收第一電壓位準。互補式金氧半場效電晶體反向器的N型電晶體的源極電性連接第一開關電晶體的第二端,互補式金氧半場效電晶體反向器的P型電晶體的源極接收第二電壓位準,互補式金氧半場效電晶體反向器的N型電晶體的閘極與P型電晶體的閘極接收電源異常控制訊號,互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極電性連接閘極線。其中,當顯示面板的電源發生異常時,互補式金氧半場效電晶體反向器依據電源異常控制訊號將第二電壓位準輸出至閘極線,據以使得顯示面板中的畫素放電。
綜合以上所述,本揭露提供一種顯示器及其放電控 制電路,此放電控制電路可以於顯示器的電源發生異常時,將顯示器中的閘極導通電壓輸出至對應的閘極線,據以使得顯示面板中的所有畫素可以進行放電。
以上之關於本揭露內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
1、1a、1b、1’、9a、9b‧‧‧放電控制電路
10、14、90、92‧‧‧開關電晶體
12‧‧‧互補式金氧半場效電晶體反向器
16‧‧‧緩衝模組
160、162、18、94‧‧‧反向器
2‧‧‧顯示面板
3‧‧‧閘極驅動器
30‧‧‧移位暫存器電路
Vg‧‧‧閘極電壓
V1‧‧‧第一電壓位準
V2‧‧‧第二電壓位準
GL_1~GL_n‧‧‧閘極線
pin_1、pin_2、pin_3‧‧‧端子
A‧‧‧節點
第1圖係為根據習知之顯示器的放電控制電路的電路示意圖。
第2圖係為根據第1圖之放電控制電路的波形圖。
第3圖係為根據本揭露一實施例之放電控制電路的功能方塊圖。
第4圖係為根據第3圖之放電控制電路的電路示意圖。
第5圖係為根據第3圖之放電控制電路的波形圖。
第6圖係為根據本揭露另一實施例之放電控制電路的電路示意圖。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者了解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優 點。以下之實施例係進一步詳細說明本發明之觀點,但非以任何觀點限制本發明之範疇。
〔放電控制電路之一實施例〕
請參照第3圖,第3圖係為根據本揭露一實施例之放電控制電路的功能方塊圖。如第3圖所示,本發明實施例之顯示器主要包括複數個放電控制電路1、顯示面板2以及閘極驅動器3,其中閘極驅動器3更包括複數個移位暫存器電路30,其中每一個移位暫存器電路30的輸出端電性連接所述多個放電控制電路1其中之二。每一個放電控制電路1皆電性連接於顯示面板2的複數條閘極線其中之一與閘極驅動器3中的其中一個移位暫存器電路30之間。需先一提的是,雖然本發明實施例之放電控制電路係運用於共用移位暫存器(co-used shift register,co-used SR)架構,但並非限制本發明之放電控制電路僅能運用於共用移位暫存器架構。以下分別就顯示器中的各功能模組作詳細的說明。
顯示面板2具有複數個畫素(pixel)(未繪示於圖式)、複數條閘極線GL_1~GL_n以及複數條資料線(未繪示於圖式),所述多條閘極線GL_1~GL_n與所述多條資料線彼此交錯設置。所述多個畫素以矩陣方式排列並分別電性連接於所述多條閘極線GL_1~GL_n其中之一與所述多條資料線其中之一之間。由於顯示面板2中的所述多個畫素之排列方式與驅動方法已被本技術領域具有通常知識者所知悉,故不再特別贅述。
閘極驅動器3用以對所述多條閘極線GL_1~GL_n提 供閘極電壓。更詳細來說,閘極驅動器3中的所述多個移位暫存器電路30會對所對應的兩條閘極線(例如GL_1與GL_2)提供閘極電壓。由於閘極驅動器3亦被本技術領域具有通常知識者所知悉,故不再特別贅述。
所述多個放電控制電路1用以分別控制所述多條閘極線GL_1~GL_n其中之一,使得當顯示器的電源發生異常時對應於這些閘極線GL_1~GL_n的所述多個畫素可以迅速放電。為了更清楚地說明本發明實施例之放電控制電路1的實際操作過程,請一併參照第3圖與第4圖,第4圖係為根據第3圖之放電控制電路的電路示意圖。
需先一提的是,由於第4圖的放電控制電路1b的電路結構與放電控制電路1a的電路結構相同,故以下僅以放電控制電路1a作說明。如第4圖所示,放電控制電路1a主要包括開關電晶體10、互補式金氧半場效電晶體反向器12、開關電晶體14以及緩衝模組16。以下分別就放電控制電路1a中的各電子元件作詳細的說明。
開關電晶體10(第一開關電晶體)的控制端接收對應的移位暫存器電路30所輸出的閘極電壓Vg,開關電晶體10的第一端接收第一電壓位準V1,開關電晶體10的第二端電性連接互補式金氧半場效電晶體反向器12(第一互補式金氧半場效電晶體反向器)的N型電晶體的源極。於實務上,開關電晶體10為一種P型金氧半場效電晶體(metal oxide semiconductor field effect transistor,MOSFET),而第一電壓位準V1為一種閘極截止電壓(low-level gate voltage,亦稱VGL)。
互補式金氧半場效電晶體反向器12的P型電晶體的源極接收第二電壓位準V2,互補式金氧半場效電晶體反向器12的N型電晶體的閘極與P型電晶體的閘極(即端子pin_1)接收一個電源異常控制訊號,互補式金氧半場效電晶體反向器12的N型電晶體的汲極與P型電晶體的汲極電性連接節點A。於實務上,第二電壓位準V2為一種閘極導通電壓(high-level gate voltage,亦稱VGH)。一般來說,第二電壓位準V2會大於第一電壓位準V1。
此外,上述的電源異常控制訊號係由顯示器中的偵測模組(未繪示於圖式)所產生,此偵測模組用以偵測顯示器的電源是否發生異常(例如顯示器的供電突然中止或是供電電壓異常跳動),並依據顯示器的電源狀況產生對應的電源異常控制訊號。換句話說,電源異常控制訊號用以指示提供給顯示器的電源是否發生異常。本案實施例,以電源異常控制訊號於顯示器的電源正常時的電壓位準大於顯示器的電源異常時的電壓位準為例。
開關電晶體14(第二開關電晶體)控制端亦接收對應的移位暫存器電路30所輸出的閘極電壓Vg,開關電晶體14的第一端(即端子pin_2)接收驅動電壓,開關電晶體14的第二端電性連接節點A,亦即開關電晶體14的第二端電性連接互補式金氧半場效電晶體反向器12的N型電晶體的汲極與P型電晶體的汲極。 於實務上,開關電晶體14為一種N型金氧半場效電晶體。
值得注意的是,放電控制電路1a中的開關電晶體14的第一端(即端子pin_2)與放電控制電路1b中的開關電晶體(未標號)的第一端(即端子pin_3)皆是用於接收驅動電壓,但放電控制電路1a中的端子pin_2與放電控制電路1b中的端子pin_3於接收驅動電壓的時序卻是不相同的。一般來說,放電控制電路1a中的端子pin_2與放電控制電路1b中的端子pin_3會電性連接一個切換電路,以使端子pin_2與端子pin_3可以在不同時間點接收到驅動電壓。由於切換電路已被本技術領域具有通常知識者所知悉,故不再特別贅述。
緩衝模組16的輸入端電性連接於開關電晶體14的第二端、互補式金氧半場效電晶體反向器12的N型電晶體的汲極與P型電晶體的汲極之間的節點A,緩衝模組16的輸出端電性連接對應的閘極線(於放電控制電路1a中,上述對應的閘極線即為閘極線GL_1)。更詳細來說,此緩衝模組16更包括反向器160(第一反向器)與反向器162(第二反向器),反向器160的輸入端電性連接節點A,反向器160的輸出端電性連接反向器162的輸入端,而反向器162的輸出端電性連接對應的閘極線(即閘極線GL_1)。在實際的操作中,緩衝模組16用以緩衝節點A的電壓位準,故本發明在此不加以限制緩衝模組16當中的反向器個數,於所屬技術領域具有通常知識者可以依據所述多個畫素所需的實際放電時間而逕行設計出合理的反向器個數,且此反向器的個數可以為零 或是任意一個偶數。
在實際的操作中,當本發明實施例之顯示器的電源發生異常時,顯示器中的所述多個放電控制電路1中的端子pin_1所接收到的電源異常控制訊號的電壓位準會由高電壓位準轉變為低電壓位準。同一時間,閘極電壓Vg與驅動電壓(即端子pin_2所接收到的電壓位準)亦轉變為低電壓位準。接著,所述多個放電控制電路1中的互補式金氧半場效電晶體反向器12會依據低電壓位準的電源異常控制訊號而導通當中的P型電晶體且截止當中的N型電晶體。同一時間,所述多個放電控制電路1中的開關電晶體14會因為低電壓位準的閘極電壓Vg而被截止。
藉此,由於互補式金氧半場效電晶體反向器12中的P型電晶體導通的關係,使得所述多個放電控制電路1中的節點A的電壓位準可視為第二電壓位準V2,再經過反向器160與反向器162的兩次反向轉換後,將第二電壓位準V2輸出至所對應的閘極線,使得所述多條閘極線受到第二電壓位準V2的驅動,而讓顯示面板2中的所述多個畫素放電。換句話說,當本發明實施例之顯示器的電源發生異常時,顯示器中的所述多個放電控制電路1中的每一個互補式金氧半場效電晶體反向器12會依據電源異常控制訊號將第二電壓位準V2輸出至所對應的閘極線,據以使得顯示面板2中的所述多個畫素放電。
另一方面,當本發明實施例之顯示器的電源為正常時,顯示器中的所述多個放電控制電路1中的端子pin_1所接收 到的電源異常控制訊號的電壓位準會持續地在高電壓位準,使得所述多個放電控制電路1中的互補式金氧半場效電晶體反向器12會依據高電壓位準的電源異常控制訊號而導通當中的N型電晶體且截止當中的P型電晶體。藉此,由於互補式金氧半場效電晶體反向器12中的N型電晶體導通的關係,使得所述多個放電控制電路1中的節點A的電壓位準會依據閘極電壓Vg當下的電壓位準,而選擇性地將端子pin_2所接收到的驅動電壓或第一電壓位準V1輸出至所對應的閘極線。
請參照第5圖,第5圖係為根據第3圖之放電控制電路的波形圖。此放電控制電路1的波形圖係於5.46吋的WQHD顯示器(2560x1440畫素)的環境下的模擬狀況,其中「2560」即為閘極線的條數。如第5圖所示,當顯示器的電源發生異常時,電源異常控制訊號的電壓位準由高電壓位準轉變為低電壓位準的延遲時間約為86毫微秒(nanosecond,nsec),節點A的電壓位準由低電壓位準轉變為第二電壓位準V2的延遲時間約為26毫微秒,閘極線由電源發生異常至輸出第二電壓位準V2的延遲時間約為254毫微秒。
藉此,電源異常控制訊號的電壓位準由高電壓位準轉變為低電壓位準的延遲時間、節點A的電壓位準由低電壓位準轉變為第二電壓位準V2的延遲時間以及閘極線由電源發生異常至輸出第二電壓位準V2的延遲時間皆明顯地小於第3圖所示的習知之放電控制電路於對畫素進行放點時所需花費的延遲時間。
〔放電控制電路之另一實施例〕
請參照第6圖,第6圖係為根據本揭露另一實施例之放電控制電路的電路示意圖。如第6圖所示,本實施例之放電控制電路1’主要包括開關電晶體10、互補式金氧半場效電晶體反向器12、開關電晶體14、緩衝模組16以及反向器18。由於本實施例之放電控制電路1’之大部份的功能模組與前一實施例之放電控制電路1相同,故本實施例在此不再加以贅述其相同之功能模組的連接關係與作動方式。
與前一實施例之放電控制電路1不同的是,本實施例之放電控制電路1’更包括有反向器18(第三反向器),此反向器18的輸入端電性連接開關電晶體14的第二端,反向器18的輸出端電性連接於緩衝模組16、互補式金氧半場效電晶體反向器12的N型電晶體的汲極與P型電晶體的汲極之間的節點A。由於本實施例之放電控制電路1’於顯示器的電源發生異常時的作動方式與前一實施例之放電控制電路1相同,故不再特別贅述。
值得注意的是,由於本實施例之放電控制電路1’設置有反向器18關係,使得本實施例之放電控制電路1’的端子pin_2所接收到的驅動電壓的電壓位準需反向於前一實施例之放電控制電路1的端子pin_2所接收到的驅動電壓的電壓位準,以使採用本實施例之放電控制電路1’的顯示器於電源正常時,放電控制電路1’可以正常的作動。
〔實施例的可能功效〕
綜合以上所述,本發明實施例提供一種顯示器及其放電控制電路,此放電控制電路可以於顯示器的電源發生異常時,將顯示器中的閘極導通電壓輸出至對應的閘極線,據以使得顯示面板中的所有畫素可以進行放電。此外,由於本發明實施例之放電控制電路的電路架構的關係,使得本發明實施例之放電控制電路於進行放電時的電容負載低於習知之放電控制電路於進行放電時的電容負載,據以使得本發明實施例之放電控制電路於顯示器的電源發生異常時可以較習知之放電控制電路更加快速地使顯示面板中的所有畫素放電,有效地解決顯示器的電源發生異常時顯示面板清黑速度過慢的問題,降低了顯示面板損壞的機率,十分具有實用性。
雖然本發明以上述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
1a、1b‧‧‧放電控制電路
10、14‧‧‧開關電晶體
12‧‧‧互補式金氧半場效電晶體反向器
16‧‧‧緩衝模組
160、162‧‧‧反向器
30‧‧‧移位暫存器電路
Vg‧‧‧閘極電壓
V1‧‧‧第一電壓位準
V2‧‧‧第二電壓位準
GL_1、GL_2‧‧‧閘極線
pin_1、pin_2、pin_3‧‧‧端子
A‧‧‧節點

Claims (8)

  1. 一種放電控制電路,用以控制一顯示面板的一閘極線,該放電控制電路包括:一第一開關電晶體,該第一開關電晶體的控制端接收一閘極電壓,該第一開關電晶體的第一端接收一第一電壓位準;以及一互補式金氧半場效電晶體反向器,該互補式金氧半場效電晶體反向器的N型電晶體的源極電性連接該第一開關電晶體的第二端,該互補式金氧半場效電晶體反向器的P型電晶體的源極接收一第二電壓位準,該互補式金氧半場效電晶體反向器的N型電晶體的閘極與P型電晶體的閘極接收一電源異常控制訊號,該互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極電性連接該閘極線;其中,當該顯示面板的電源發生異常時,該互補式金氧半場效電晶體反向器依據該電源異常控制訊號將該第二電壓位準輸出至該閘極線,據以使得該顯示面板中的畫素放電。
  2. 如請求項1所述之放電控制電路,其中該放電控制電路更包括:一第二開關電晶體,該第二開關電晶體的控制端接收該閘極電壓,該第二開關電晶體的第一端接收一驅動電壓,該第二 開關電晶體的第二端電性連接該互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極;以及一緩衝模組,該緩衝模組的輸入端電性連接該第二開關電晶體的第二端、該互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極之間的一節點,該緩衝模組的輸出端電性連接該閘極線,該緩衝模組用以緩衝該節點的電壓位準。
  3. 如請求項2所述之放電控制電路,其中該緩衝模組更包括:一第一反向器,該第一反向器的輸入端電性連接該節點;以及一第二反向器,該第二反向器的輸入端電性連接該第一反向器的輸出端,該第二反向器的輸出端電性連接該閘極線。
  4. 如請求項2所述之放電控制電路,其中該放電控制電路更包括一第三反向器,該第三反向器的輸入端電性連接該第二開關電晶體的第二端,該第三反向器的輸出端電性連接該節點。
  5. 一種顯示器,包括:一顯示面板,具有複數個畫素與複數條閘極線,該些畫素以矩陣方式排列並分別電性連接該些閘極線其中之一;一閘極驅動器,電性連接該些閘極線,用以對該些閘極線提供一閘極電壓;以及複數個放電控制電路,該些放電控制電路用以分別控制該些閘極線其中之一,每一該放電控制電路包括: 一第一開關電晶體,該第一開關電晶體的控制端接收該閘極電壓,該第一開關電晶體的第一端接收一第一電壓位準;以及一第一互補式金氧半場效電晶體反向器,該第一互補式金氧半場效電晶體反向器的N型電晶體的源極電性連接該第一開關電晶體的第二端,該第一互補式金氧半場效電晶體反向器的P型電晶體的源極接收一第二電壓位準,該第一互補式金氧半場效電晶體反向器的N型電晶體的閘極與P型電晶體的閘極接收一電源異常控制訊號,該第一互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極電性連接對應的該閘極線;其中,當該顯示器的電源發生異常時,該些放電控制電路中的每一該第一互補式金氧半場效電晶體反向器依據該電源異常控制訊號將該第二電壓位準輸出至所對應的該閘極線,據以使得該些畫素放電。
  6. 如請求項5所述之顯示器,其中每一該放電控制電路更包括:一第二開關電晶體,該第二開關電晶體的控制端接收該閘極電壓,該第二開關電晶體的第一端接收一驅動電壓,該第二開關電晶體的第二端電性連接該第一互補式金氧半場效電晶體反向器的N型電晶體的汲極與P型電晶體的汲極;以及一緩衝模組,該緩衝模組的輸入端電性連接該第二開關電晶體的第二端、該第一互補式金氧半場效電晶體反向器的N 型電晶體的汲極與P型電晶體的汲極之間的一節點,該緩衝模組的輸出端電性連接該閘極線,該緩衝模組用以緩衝該節點的電壓位準。
  7. 如請求項6所述之顯示器,其中該緩衝模組更包括:一第一反向器,該第一反向器的輸入端電性連接該節點;以及一第二反向器,該第二反向器的輸入端電性連接該第一反向器的輸出端,該第二反向器的輸出端電性連接該閘極線。
  8. 如請求項6所述之顯示器,其中該放電控制電路更包括一第三反向器,該第三反向器的輸入端電性連接該第二開關電晶體的第二端,該第三反向器的輸出端電性連接該節點。
TW103104967A 2014-02-14 2014-02-14 顯示器及其放電控制電路 TWI515709B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW103104967A TWI515709B (zh) 2014-02-14 2014-02-14 顯示器及其放電控制電路
CN201410132414.XA CN103956130B (zh) 2014-02-14 2014-04-03 显示器及其放电控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103104967A TWI515709B (zh) 2014-02-14 2014-02-14 顯示器及其放電控制電路

Publications (2)

Publication Number Publication Date
TW201532015A TW201532015A (zh) 2015-08-16
TWI515709B true TWI515709B (zh) 2016-01-01

Family

ID=51333396

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103104967A TWI515709B (zh) 2014-02-14 2014-02-14 顯示器及其放電控制電路

Country Status (2)

Country Link
CN (1) CN103956130B (zh)
TW (1) TWI515709B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI707337B (zh) * 2019-11-04 2020-10-11 凌巨科技股份有限公司 具一對多級輸出設計之陣列上閘極驅動電路

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101774779B1 (ko) * 2016-09-05 2017-09-06 한국표준과학연구원 거리 측정 장치 및 거리 측정 장치의 동작 방법
CN107068036B (zh) * 2017-04-11 2019-08-20 京东方科技集团股份有限公司 一种显示面板的驱动电路、显示装置及驱动方法
CN109427307B (zh) * 2017-08-21 2020-06-30 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6151001A (en) * 1998-01-30 2000-11-21 Electro Plasma, Inc. Method and apparatus for minimizing false image artifacts in a digitally controlled display monitor
JP3758545B2 (ja) * 2001-10-03 2006-03-22 日本電気株式会社 サンプリングレベル変換回路と2相及び多相展開回路並びに表示装置
WO2006064822A1 (en) * 2004-12-13 2006-06-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic appliance using the same
CN101299322B (zh) * 2007-04-30 2011-12-07 联詠科技股份有限公司 消除关机残影的显示装置与驱动装置
CN103034006B (zh) * 2012-11-23 2015-05-06 京东方科技集团股份有限公司 显示模组和显示器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI707337B (zh) * 2019-11-04 2020-10-11 凌巨科技股份有限公司 具一對多級輸出設計之陣列上閘極驅動電路

Also Published As

Publication number Publication date
TW201532015A (zh) 2015-08-16
CN103956130B (zh) 2016-05-18
CN103956130A (zh) 2014-07-30

Similar Documents

Publication Publication Date Title
US9570026B2 (en) Scan driving circuit and LCD device
US10685616B2 (en) Shift register circuit, method for driving the same, gate drive circuit, and display panel
US9530372B2 (en) Scan driving circuit and LCD device
US10262615B2 (en) Shift register, driving method, and gate electrode drive circuit
US9779646B2 (en) Shift register, method and system for operating shift register
US10229619B2 (en) Test circuit, test method, display panel and display apparatus
US8933919B2 (en) Liquid crystal panel driving circuit for display stabilization
WO2018223739A1 (zh) 显示驱动电路及其控制方法、显示装置
KR101944641B1 (ko) Igzo 프로세스 기반인 게이트 전극 구동회로
US10916214B2 (en) Electrical level processing circuit, gate driving circuit and display device
WO2018171137A1 (zh) Goa单元及其驱动方法、goa电路、显示装置
US20180182339A1 (en) Goa driver circuit and liquid crystal display
KR101989721B1 (ko) 액정 디스플레이 장치 및 그 게이트 드라이버
WO2016037380A1 (zh) 基于igzo制程的栅极驱动电路
US9437142B2 (en) Pixel circuit and display apparatus
TWI437824B (zh) 移位暫存器及其驅動方法
JP6486495B2 (ja) 表示パネル及びその駆動回路
CN109064985B (zh) 一种过流保护电路及显示装置
TWI515709B (zh) 顯示器及其放電控制電路
US20140002438A1 (en) Source driver and liquid crystal display device
US10629154B2 (en) Circuit for powering off a liquid crystal panel, peripheral drive device and liquid crystal panel
WO2022062415A1 (zh) 电荷共享电路、方法、显示驱动模组和显示装置
TWI490841B (zh) 自我偵測電荷分享模組
CN108962119B (zh) 电平转移电路及其驱动方法、显示装置
CN106652869B (zh) 用于显示面板的控制电路、驱动方法和显示装置