TWI512701B - 液晶顯示器及其閘極驅動器 - Google Patents
液晶顯示器及其閘極驅動器 Download PDFInfo
- Publication number
- TWI512701B TWI512701B TW102128474A TW102128474A TWI512701B TW I512701 B TWI512701 B TW I512701B TW 102128474 A TW102128474 A TW 102128474A TW 102128474 A TW102128474 A TW 102128474A TW I512701 B TWI512701 B TW I512701B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- level
- counter
- gate
- gate driver
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
- G09G2310/063—Waveforms for resetting the whole screen at once
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明是有關於一種電子裝置,且特別是有關於一種液晶顯示器及其閘極驅動器。
由於液晶顯示(Liquid Crystal Display,LCD)裝置具有耗電量低、發熱量少、重量輕及非輻射性等特性,因此被使用於各式各樣的電子產品中,並且逐漸地取代傳統的陰極射線管(Cathode Ray Tube,CRT)顯示裝置。液晶顯示裝置的液晶分子有一種特性,就是不能夠一直固定驅動在同一極性電壓不變。否則時間一久,即使將此電壓取消掉,液晶分子會因為特性的破壞而無法再因應電場的變化來轉動。因此每隔一段時間就必須將電壓極性改變,以避免液晶分子的特性遭到破壞。
目前常見的液晶顯示面板可分為常規畫素(Normal Pixel)陣列及翻轉畫素(Flip Pixel)陣列。常規畫素陣列的極性變換方式係採1+2線反轉(Line Inversion),而翻轉畫素陣列的極性變換方式係採行反轉(Column Inversion)。然而,翻轉畫素陣列的開口率較低,而1+2線反轉的極性變換方式的耗電量較大。因此,
如何同時兼具高開口率及低耗電量即成為一個相當重要的課題。
本發明係有關於一種液晶顯示器及其閘極驅動器。
根據本發明,提出一種液晶顯示器。液晶顯示器包括奇數掃描線、偶數掃描線、常規畫素(Normal Pixel)陣列、資料線、資料驅動器、閘極驅動器及時序控制器。常規畫素陣列包括奇數列畫素及偶數列畫素。奇數列畫素係受控於奇數掃描線,且偶數列畫素係受控於偶數掃描線。奇數列畫素與偶數列畫素相鄰且位於同一行。資料線係連接奇數列畫素及偶數列畫素。資料驅動器係連接資料線。閘極驅動器根據時脈訊號、第一起始訊號及極性訊號輸出奇數閘極驅動訊號至奇數掃描線,並根據時脈訊號、第二起始訊號及極性訊號輸出偶數閘極驅動訊號至偶數掃描線。時序控制器提供時脈訊號及極性訊號。
根據本發明,提出一種閘極驅動器。閘極驅動器包括第一輸出單元、第二輸出單元、第一計數器、第二計數器及多工單元。第一計數器根據第一起始訊號及極性訊號計數時脈訊號以控制第一輸出單元輸出奇數閘極驅動訊號。第二計數器根據第二起始訊號及極性訊號計數時脈訊號以控制第二輸出單元輸出偶數閘極驅動訊號。多工單元選擇性地將極性訊號輸出至第一計數器或第二計數器。
為了對本發明之上述及其他方面有更佳的瞭解,下
文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
1‧‧‧液晶顯示器
11‧‧‧奇數掃描線
12‧‧‧偶數掃描線
13‧‧‧常規畫素陣列
14‧‧‧資料線
15‧‧‧資料驅動器
17‧‧‧時序控制器
131‧‧‧奇數列畫素
132‧‧‧偶數列畫素
161‧‧‧第一輸出單元
162‧‧‧第二輸出單元
163‧‧‧第一計數器
164‧‧‧第二計數器
165‧‧‧多工單元
GD_1~DG_i‧‧‧閘極驅動器
G(1)、G(3)、G(5)、...、G(2N-1)‧‧‧奇數閘極驅動訊號
G(2)、G(4)、G(6)、...、G(2N)‧‧‧偶數閘極驅動訊號
LD‧‧‧閂鎖致能訊號
STV‧‧‧起始訊號
STV1R‧‧‧第一起始訊號
STV2R‧‧‧第二起始訊號
STV1L‧‧‧第三起始訊號
STV2L‧‧‧第四起始訊號
CKV‧‧‧時脈訊號
POL‧‧‧極性訊號
P(1)~P(n)‧‧‧時脈
H‧‧‧第一位準
L‧‧‧第二位準
JUMP‧‧‧跳躍訊號
Tf‧‧‧畫面時間
Ta、Tb‧‧‧時段
第1圖繪示係為依照第一實施例之一種液晶顯示器之示意圖。
第2圖繪示係為掃描線、資料線、奇數列畫素及偶數列畫素之局部示意圖。
第3圖繪示係為依照第一實施例之一種閘極驅動器之示意圖。
第4圖繪示係為依照第一實施例之一種訊號時序圖。
第5圖繪示係為依照第二實施例之一種訊號時序圖。
第6圖繪示係為依照第三實施例之一種訊號時序圖。
請同時參照第1圖及第2圖,第1圖繪示係為依照第一實施例之一種液晶顯示器之示意圖,第2圖繪示係為掃描線、資料線、奇數列畫素及偶數列畫素之局部示意圖。液晶顯示器1包括奇數掃描線11、偶數掃描線12、常規畫素(Normal Pixel)陣列13、資料線14、資料驅動器15、閘極驅動器GD_1~DG_i及時序控制器17,i係大於1之正整數。閘極驅動器GD_2為閘極驅動器GD_1之下一級,閘極驅動器GD_3為閘極驅動器GD_2之下一級。以此類推,閘極驅動器GD_i為閘極驅動器GD_i-1之下一級。常規畫素陣列13包括奇數列畫素131及偶數列畫素132。奇數列畫素131係受控於奇數掃描線11其中之一,且偶數列畫素132係受控於偶數掃
描線12其中之一。相鄰且位於同一行之奇數列畫素131與偶數列畫素132連接至相同之資料線14。
各閘極驅動器GD_1~DG_i根據時脈訊號CKV、第一起始訊號STVR1及極性訊號POL輸出複數個奇數閘極驅動訊號G(1)、G(3)、G(5)、...、G(2N-1)至奇數掃描線11,並根據時脈訊號CKV、第二起始訊號STVR2及極性訊號POL輸出偶數閘極驅動訊號G(2)、G(4)、G(6)、...、G(2N)至偶數掃描線12。其中,N係大於1之正整數。時序控制器17提供閂鎖致能訊號LD、起始訊號STV、時脈訊號CKV及極性訊號POL。起始訊號STV可以做為位於第一級之閘極驅動器GD_1的第一起始訊號STV1R及第二起始訊號STV2R。前述時序控制器17可以調整極性訊號POL以控制閘極驅動器16改變奇數閘極驅動訊號G(1)、G(3)、G(5)、...、G(2N-1)及偶數閘極驅動訊號G(2)、G(4)、G(6)、...、G(2N)之輸出順序。
請參照第1圖及第3圖,第3圖繪示係為依照第一實施例之一種閘極驅動器之示意圖。前述閘極驅動器GD_1~DG_i於第3圖係以閘極驅動器16為例說明。閘極驅動器16包括第一輸出單元161、第二輸出單元162、第一計數器163、第二計數器164及多工單元165。第一計數器163例如為正向計數、反向計數或跳躍計數,且第二計數器164例如為正向計數、反向計數或跳躍計數。
第一計數器163根據第一起始訊號STV1R及極性訊
號POL計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(1)、G(3)、G(5)、...、G(2N-1)。第二計數器164根據第二起始訊號STV2R及極性訊號POL計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(2)、G(4)、G(6)、...、G(2N)。多工單元165選擇性地將極性訊號POL輸出第一計數器163或第二計數器164。
第一計數器163根據第一起始訊號STV1R及極性訊號POL輸出第三起始訊號STV1L至下一級之閘極驅動器,第三起始訊號STV1L用以關閉及重置本級之第一計數器163,並喚醒下一級之第一計數器163。第二計數器164根據第二起始訊號STV2R及極性訊號POL輸出第四起始訊號STV2L至下一級之閘極驅動器,第四起始訊號STV2L用以關閉及重置本級之第二計數器164,並喚醒下一級之閘極驅動器之第二計數器164。
舉例來說,閘極驅動器GD_1之第一計數器163根據第一起始訊號STV1R及極性訊號POL輸出第三起始訊號STV1L至閘極驅動器GD_2,第三起始訊號STV1L用以關閉及重置閘極驅動器GD_1之第一計數器163,並喚醒閘極驅動器GD_2之第一計數器163。第二計數器164根據第二起始訊號STV2R及極性訊號POL輸出第四起始訊號STV2L至閘極驅動器GD_2,第四起始訊號用以關閉及重置閘極驅動器GD_1之第二計數器164,並喚醒閘極驅動器GD_2之第二計數器164。
請參照第1圖、第3圖及第4圖,第4圖繪示係為
依照第一實施例之一種訊號時序圖。舉例來說,第一計數器163及第二計數器164係正向計數。當閘極驅動器GD_1收到起始訊號STV且極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(1)、G(3)、G(5)、G(7)、G(9)及G(11)。其中,時脈訊號CKV包括第1個時脈P(1)~第N個時脈P(N),且第一位準H大於第二位準L。接著,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(2)、G(4)、G(6)、G(8)、G(10)及G(12)。
跟著,當極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(13)、G(15)、G(17)及G(19)。然後,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(14)、G(16)、G(18)、G(20)及G(22)。
接著,當極性訊號POL由第二位準L改變為第一位準H後,第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(21)、...、G(2N-3)、G(2N-1)及G(1)。當第一計數器163計數時脈訊號CKV之第N個時脈P(N)時,輸出第三起始訊號STV1L做為閘極驅動器GD_2的第一起始
訊號STV1R。第三起始訊號STV1L用以關閉及重置閘極驅動器GD_1之第一計數器163,並喚醒閘極驅動器GD_2之第一計數器163。閘極驅動器GD_2之第一計數器163開始計數時脈訊號CKV。閘極驅動器GD_2之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(1)。
跟著,當極性訊號POL由第一位準H改變為第二位準L後,第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(24)、...、G(2N-2)及G(2N)。當閘極驅動器GD_2之第二計數器164計數時脈訊號CKV之第N個時脈P(N)時,輸出第四起始訊號STV2L做為閘極驅動器GD_2的第一起始訊號STV2R。第四起始訊號STV2L用以關閉及重置閘極驅動器GD_1之第二計數器164,並喚醒閘極驅動器GD_2之第二計數器164。閘極驅動器GD_2之第二計數器164開始計數時脈訊號CKV。閘極驅動器GD_2之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(2)、G(4)及G(6)。
然後,當極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_2之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(3)、G(5)、G(7)及G(9)。接著,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_2之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(8)、G(10)、...、
G(2N-4)。跟著,當極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_2之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(11)、...、G(2N-3)及G(2N-1)。
當閘極驅動器GD_2之第一計數器163計數時脈訊號CKV之第N個時脈P(N)時,輸出第三起始訊號STV1L做為閘極驅動器GD_3的第一起始訊號STV1R。第三起始訊號STV1L用以關閉及重置閘極驅動器GD_2之第一計數器163,並喚醒閘極驅動器GD_3之第一計數器163。接著,閘極驅動器GD_2之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(2N-2)及G(2N)。當閘極驅動器GD_2之第二計數器164計數時脈訊號CKV之第N個時脈P(N)時,輸出第四起始訊號STV2L做為閘極驅動器GD_3的第二起始訊號STV2R。以此類推,可得閘極驅動器GD_3~DG_i之奇數閘極驅動訊號G(1)、G(3)、G(5)、...、G(2N-1)與偶數閘極驅動訊號G(2)、G(4)、G(6)、...、G(2N)之輸出順序。
請參照第1圖、第3圖及第5圖,第5圖繪示係為依照第二實施例之一種訊號時序圖。第二實施例與第一實施例主要不同之處在於第二實施例之第一計數器163係反向計數,且第二計數器164係正向計數。當閘極驅動器GD_1收到起始訊號STV
且極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(2N-1)、G(2N-3)、G(2N-5)、G(2N-7)、G(2N-9)及G(2N-11)。接著,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(2)、G(4)、G(6)、G(8)、G(10)及G(12)。
跟著,當極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(2N-13)、G(2N-15)、G(2N-17)及G(2N-19)。然後,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(14)、G(16)、G(18)、G(20)及G(22)。
接著,當極性訊號POL由第二位準L改變為第一位準H後,第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(2N-21)、...、G(3)及G(1)。當第一計數器163計數時脈訊號CKV之第N個時脈P(N)時,輸出第三起始訊號STV1L做為閘極驅動器GD_2的第一起始訊號STV1R。第三起始訊號STV1L用以關閉及重置閘極驅動器GD_1之第一計數器163,並喚醒閘極驅動器GD_2之第一計數器163。閘極驅動器GD_2之第一計數器163開始計數時脈訊號CKV。閘
極驅動器GD_2之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(2N-1)。
跟著,當極性訊號POL由第一位準H改變為第二位準L後,第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(24)、...、G(2N-2)及G(2N)。當閘極驅動器GD_2之第二計數器164計數時脈訊號CKV之第N個時脈P(N)時,輸出第四起始訊號STV2L做為閘極驅動器GD_2的第一起始訊號STV2R。第四起始訊號STV2L用以關閉及重置閘極驅動器GD_1之第二計數器164,並喚醒閘極驅動器GD_2之第二計數器164。閘極驅動器GD_2之第二計數器164開始計數時脈訊號CKV。閘極驅動器GD_2之第二計數器164計數時脈訊號CKV以控制第二輸出單元162重新輸出偶數閘極驅動訊號G(2)。
請參照第1圖、第3圖及第6圖,第6圖繪示係為依照第三實施例之一種訊號時序圖。第三實施例與第一實施例主要不同之處在於第三實施例之第一計數器163及第二計數器164係跳躍計數。畫面時間Tf包括時段Ta及時段Tb。時段Ta為畫面時間Tf的二分之一,且時段Tb為畫面時間Tf的二分之一。於時段Ta,跳躍訊號JUMP等於第二位準L。於時段Tb,跳躍訊號JUMP等於第一位準H。
於時段Ta,當極性訊號POL由第二位準L改變為第一位準H後且跳躍訊號JUMP等於第二位準L,第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出第4n-3個閘極驅動訊號。當極性訊號POL由第一位準H改變為第二位準L後且跳躍訊號等於第二位準L,第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出第4n-2個閘極驅動訊號。其中,n係大於1之正整數。
於時段Tb,當極性訊號POL由第二位準L改變為第一位準H後且跳躍訊號JUMP等於第一位準H,第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出第4n-1個閘極驅動訊號。當極性訊號POL由第一位準H改變為第二位準L後且跳躍訊號JUMP等於第一位準H,第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出第4n個閘極驅動訊號。
舉例來說,於時段Ta,當閘極驅動器GD_1收到起始訊號STV且極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(1)、G(5)、G(9)、G(13)、G(17)及G(21)。接著,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(2)、G(6)、G(10)、G(14)、G(18)及G(22)。
跟著,當極性訊號POL由第二位準L改變為第一位
準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(25)、G(29)、G(33)及G(37)。然後,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(26)、G(30)、G(34)、G(38)及G(42)。
接著,當極性訊號POL由第二位準L改變為第一位準H後,第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(41)、...、G(4N-7)及G(4N-3)。當第一計數器163計數時脈訊號CKV之第N個時脈P(N)時,輸出第三起始訊號STV1L做為閘極驅動器GD_2的第一起始訊號STV1R。第三起始訊號STV1L用以關閉及重置閘極驅動器GD_1之第一計數器163,並喚醒閘極驅動器GD_2之第一計數器163。閘極驅動器GD_2之第一計數器163開始計數時脈訊號CKV。閘極驅動器GD_2之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(1)。
跟著,當極性訊號POL由第一位準H改變為第二位準L後,第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(46)、...、G(4N-6)及G(4N-2)。當閘極驅動器GD_2之第二計數器164計數時脈訊號CKV之第N個時脈P(N)時,輸出第四起始訊號STV2L做為閘極驅動器GD_2的第一起始訊號STV2R。第四起始訊號STV2L用以關閉及重置
閘極驅動器GD_1之第二計數器164,並喚醒閘極驅動器GD_2之第二計數器164。閘極驅動器GD_2之第二計數器164開始計數時脈訊號CKV。閘極驅動器GD_2之第二計數器164計數時脈訊號CKV以控制第二輸出單元162重新輸出偶數閘極驅動訊號G(2)。
於時段Tb,當閘極驅動器GD_1收到起始訊號STV且極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(3)、G(7)、G(11)、G(15)、G(19)及G(23)。接著,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(4)、G(8)、G(12)、G(16)、G(20)及G(24)。
跟著,當極性訊號POL由第二位準L改變為第一位準H後,閘極驅動器GD_1之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(27)、G(31)、G(35)及G(39)。然後,當極性訊號POL由第一位準H改變為第二位準L後,閘極驅動器GD_1之第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(28)、G(32)、G(36)、G(40)及G(44)。
接著,當極性訊號POL由第二位準L改變為第一位準H後,第一計數器163計數時脈訊號CKV以控制第一輸出單
元161輸出奇數閘極驅動訊號G(43)、...、G(4N-5)及G(4N-1)。當第一計數器163計數時脈訊號CKV之第N個時脈P(N)時,輸出第三起始訊號STV1L做為閘極驅動器GD_2的第一起始訊號STV1R。第三起始訊號STV1L用以關閉及重置閘極驅動器GD_1之第一計數器163,並喚醒閘極驅動器GD_2之第一計數器163。閘極驅動器GD_2之第一計數器163開始計數時脈訊號CKV。閘極驅動器GD_2之第一計數器163計數時脈訊號CKV以控制第一輸出單元161輸出奇數閘極驅動訊號G(3)。
跟著,當極性訊號POL由第一位準H改變為第二位準L後,第二計數器164計數時脈訊號CKV以控制第二輸出單元162輸出偶數閘極驅動訊號G(48)、...、G(4N-4)及G(4N)。當閘極驅動器GD_2之第一計數器163計數時脈訊號CKV之第N個時脈P(N)時,輸出第四起始訊號STV2L做為閘極驅動器GD_2的第一起始訊號STV2R。第四起始訊號STV2L用以關閉及重置閘極驅動器GD_1之第二計數器164,並喚醒閘極驅動器GD_2之第二計數器164。閘極驅動器GD_2之第二計數器164開始計數時脈訊號CKV。閘極驅動器GD_2之第二計數器164計數時脈訊號CKV以控制第二輸出單元162重新輸出偶數閘極驅動訊號G(4)。
前述液晶顯示器及其閘極驅動器所應用的畫素陣列可採用常規畫素陣列以提高開口率。此外,前述液晶顯示器及其閘極驅動器所應用的資料驅動器可採用行反轉(column)的驅動方
式來驅動常規畫素陣列以減少耗電量。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
G(1)、G(3)、G(5)、...、G(2N-1)‧‧‧奇數閘極驅動訊號
G(2)、G(4)、G(6)、...、G(2N)‧‧‧偶數閘極驅動訊號
STV‧‧‧起始訊號
STV1L‧‧‧第三起始訊號
STV2L‧‧‧第四起始訊號
CKV‧‧‧時脈訊號
POL‧‧‧極性訊號
P(1)~P(n)‧‧‧時脈
H‧‧‧第一位準
L‧‧‧第二位準
Claims (20)
- 一種閘極驅動器,包括:一第一輸出單元;一第二輸出單元;一第一計數器,用以根據一第一起始訊號及一極性訊號計數一時脈訊號以控制該第一輸出單元輸出複數個奇數閘極驅動訊號;一第二計數器,用以根據一第二起始訊號及該極性訊號計數該時脈訊號以控制該第二輸出單元輸出複數個偶數閘極驅動訊號;以及一多工單元,用以選擇性地將該極性訊號輸出至該第一計數器或該第二計數器。
- 如申請專利範圍第1項所述之閘極驅動器,其中該些奇數閘極驅動訊號及該些偶數閘極驅動訊號之輸出順序係受控於該極性訊號。
- 如申請專利範圍第1項所述之閘極驅動器,其中當該極性訊號由一第二位準改變為一第一位準後,該第一計數器計數該時脈訊號以控制該第一輸出單元輸出該些奇數閘極驅動訊號,當該極性訊號由該第一位準改變為該第二位準後,該第二計數器計數該時脈訊號以控制該第二輸出單元輸出該些偶數閘極驅動訊號,該第一位準大於該第二位準。
- 如申請專利範圍第1項所述之閘極驅動器,其中該第一計 數器根據該第一起始訊號及該極性訊號輸出一第三起始訊號至一另一閘極驅動器,該另一閘極驅動器係為該閘極驅動器之下一級。
- 如申請專利範圍第4項所述之閘極驅動器,其中該第二計數器根據該第二起始訊號及該極性訊號輸出一第四起始訊號至一另一閘極驅動器,該另一閘極驅動器係為該閘極驅動器之下一級。
- 如申請專利範圍第1項所述之閘極驅動器,其中該些奇數閘極驅動訊號包括一第4n-3個閘極驅動訊號,該些偶數閘極驅動訊號包括一第4n-2個閘極驅動訊號,n係大於1之正整數,當該極性訊號由一第二位準改變為一第一位準後且一跳躍訊號等於該第二位準,該第一計數器計數該時脈訊號以控制該第一輸出單元輸出該第4n-3個閘極驅動訊號,當該極性訊號由該第一位準改變為該第二位準後且該跳躍訊號等於該第二位準,該第二計數器計數該時脈訊號以控制該第二輸出單元輸出該第4n-2個閘極驅動訊號,該第一位準大於該第二位準。
- 如申請專利範圍第1項所述之閘極驅動器,其中該些奇數閘極驅動訊號包括一第4n-1個閘極驅動訊號,該些偶數閘極驅動訊號包括一第4n個閘極驅動訊號,n係大於1之正整數,當該極性訊號由一第二位準改變為一第一位準後且一跳躍訊號等於一第一位準,該第一計數器計數該時脈訊號以控制該第一輸出單元輸出該第4n-1個閘極驅動訊號,當該極性訊號由該第一位準改變 為該第二位準後且該跳躍訊號等於該第一位準,該第二計數器計數該時脈訊號以控制該第二輸出單元輸出該第4n個閘極驅動訊號,該第一位準大於該第二位準。
- 如申請專利範圍第1項所述之閘極驅動器,其中該第一計數器係為正向計數、反向計數或跳躍計數。
- 如申請專利範圍第1項所述之閘極驅動器,其中該第二計數器係為正向計數、反向計數或跳躍計數。
- 如申請專利範圍第1項所述之閘極驅動器,其中該第一計數器係反向計數,且該第二計數器係正向計數。
- 一種液晶顯示器,包括:複數個奇數掃描線;複數個偶數掃描線;一常規畫素(Normal Pixel)陣列,包括:一奇數列畫素,係受控於該些奇數掃描線其中之一;一偶數列畫素,係受控於該些偶數掃描線其中之一,該奇數列畫素與該偶數列畫素相鄰且位於同一行;一資料線,係連接該奇數列畫素及該偶數列畫素;一資料驅動器,係連接該資料線;一閘極驅動器,用以根據一時脈訊號、一第一起始訊號及一極性訊號輸出複數個奇數閘極驅動訊號至該些奇數掃描線,並根據該時脈訊號、一第二起始訊號及該極性訊號輸出複數個偶數閘極驅動訊號至該些偶數掃描線; 一時序控制器,用以提供該時脈訊號及該極性訊號。
- 如申請專利範圍第11項所述之液晶顯示器,其中該時序控制器調整該極性訊號以控制該閘極驅動器改變該些奇數閘極驅動訊號及該些偶數閘極驅動訊號之輸出順序。
- 如申請專利範圍第11項所述之液晶顯示器,其中該閘極驅動器,包括:一第一輸出單元;一第二輸出單元;一第一計數器,用以根據該第一起始訊號及該極性訊號計數該時脈訊號以控制該第一輸出單元輸出該些奇數閘極驅動訊號;一第二計數器,用以根據該第二起始訊號及該極性訊號計數該時脈訊號以控制該第二輸出單元輸出該些偶數閘極驅動訊號;以及一多工單元,用以選擇性地將該極性訊號輸出至該第一計數器或該第二計數器。
- 如申請專利範圍第13項所述之液晶顯示器,其中當該極性訊號由一第二位準改變為一第一位準後,該第一計數器計數該時脈訊號以控制該第一輸出單元輸出該些奇數閘極驅動訊號,當該極性訊號由該第一位準改變為該第二位準後,該第二計數器計數該時脈訊號以控制該第二輸出單元輸出該些偶數閘極驅動訊號,該第一位準大於該第二位準。
- 如申請專利範圍第13項所述之液晶顯示器,更包括一另 一閘極驅動器,該另一閘極驅動器係位於該閘極驅動器之下一級,該第一計數器根據該第一起始訊號及該極性訊號輸出一第三起始訊號至該另一閘極驅動器,該第三起始訊號用以關閉及重置該第一計數器。
- 如申請專利範圍第13項所述之液晶顯示器,更包括一另一閘極驅動器,該另一閘極驅動器係位於該閘極驅動器之下一級,該第二計數器根據該第二起始訊號及該極性訊號輸出一第四起始訊號至該另一閘極驅動器,該第四起始訊號用以關閉及重置該第二計數器。
- 如申請專利範圍第13項所述之液晶顯示器,其中該些奇數閘極驅動訊號包括一第4n-3個閘極驅動訊號,該些偶數閘極驅動訊號包括一第4n-2個閘極驅動訊號,n係大於1之正整數,當該極性訊號由一第二位準改變為一第一位準後且一跳躍訊號等於該第二位準,該第一計數器計數該時脈訊號以控制該第一輸出單元輸出該第4n-3個閘極驅動訊號,當該極性訊號由該第一位準改變為該第二位準後且該跳躍訊號等於該第二位準,該第二計數器計數該時脈訊號以控制該第二輸出單元輸出該第4n-2個閘極驅動訊號,該第一位準大於該第二位準。
- 如申請專利範圍第13項所述之液晶顯示器,其中該些奇數閘極驅動訊號包括一第4n-1個閘極驅動訊號,該些偶數閘極驅動訊號包括一第4n個閘極驅動訊號,n係大於1之正整數,當該極性訊號由一第二位準改變為一第一位準後且一跳躍訊號等於 該第一位準,該第一計數器計數該時脈訊號以控制該第一輸出單元輸出該第4n-1個閘極驅動訊號,當該極性訊號由該第一位準改變為該第二位準後且該跳躍訊號等於該第一位準,該第二計數器計數該時脈訊號以控制該第二輸出單元輸出該第4n個閘極驅動訊號,該第一位準大於該第二位準。
- 如申請專利範圍第11項所述之液晶顯示器,其中該第一計數器係為正向計數、反向計數或跳躍計數。
- 如申請專利範圍第11項所述之液晶顯示器,其中該第二計數器係為正向計數、反向計數或跳躍計數。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102128474A TWI512701B (zh) | 2013-08-08 | 2013-08-08 | 液晶顯示器及其閘極驅動器 |
US14/250,903 US9384704B2 (en) | 2013-08-08 | 2014-04-11 | Liquid crystal display and gate driver thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102128474A TWI512701B (zh) | 2013-08-08 | 2013-08-08 | 液晶顯示器及其閘極驅動器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201506875A TW201506875A (zh) | 2015-02-16 |
TWI512701B true TWI512701B (zh) | 2015-12-11 |
Family
ID=52448175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102128474A TWI512701B (zh) | 2013-08-08 | 2013-08-08 | 液晶顯示器及其閘極驅動器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9384704B2 (zh) |
TW (1) | TWI512701B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10643528B2 (en) | 2018-01-23 | 2020-05-05 | Valve Corporation | Rolling burst illumination for a display |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101739968A (zh) * | 2008-11-17 | 2010-06-16 | 瑞鼎科技股份有限公司 | 栅极驱动器、液晶显示器以及计数器方法 |
TW201117179A (en) * | 2009-11-05 | 2011-05-16 | Novatek Microelectronics Corp | Gate driving circuit and related LCD device |
TW201117177A (en) * | 2009-11-04 | 2011-05-16 | Chunghwa Picture Tubes Ltd | Double gate liquid crystal display device |
TWI343555B (en) * | 2006-06-22 | 2011-06-11 | Novatek Microelectronics Corp | Display driver apparatus and inversion driving method thereof |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3602343B2 (ja) * | 1998-09-02 | 2004-12-15 | アルプス電気株式会社 | 表示装置 |
KR100631112B1 (ko) * | 1999-09-04 | 2006-10-04 | 엘지.필립스 엘시디 주식회사 | 인버젼 방식의 액정패널 구동방법 및 장치 |
KR100333969B1 (ko) * | 2000-06-28 | 2002-04-22 | 구본준, 론 위라하디락사 | 멀티 타이밍 컨트롤러를 가지는 액정표시장치 |
KR101112554B1 (ko) * | 2005-04-11 | 2012-02-15 | 삼성전자주식회사 | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 |
KR20070080440A (ko) * | 2006-02-07 | 2007-08-10 | 삼성전자주식회사 | 표시 기판 및 이를 구비한 표시 장치 |
KR101375863B1 (ko) * | 2007-03-08 | 2014-03-17 | 삼성디스플레이 주식회사 | 표시장치 및 이의 구동방법 |
JP4943505B2 (ja) * | 2007-04-26 | 2012-05-30 | シャープ株式会社 | 液晶表示装置 |
KR101448904B1 (ko) * | 2007-08-07 | 2014-10-13 | 삼성디스플레이 주식회사 | 표시장치 |
KR100922927B1 (ko) * | 2007-12-27 | 2009-10-23 | 주식회사 동부하이텍 | 액정표시장치의 구동장치 및 그 구동방법 |
KR101329505B1 (ko) * | 2010-05-28 | 2013-11-13 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
US9196205B2 (en) * | 2011-09-27 | 2015-11-24 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit and display device equipped with same |
WO2014061235A1 (ja) * | 2012-10-17 | 2014-04-24 | パナソニック株式会社 | El表示装置 |
KR102114751B1 (ko) * | 2013-10-29 | 2020-05-26 | 엘지디스플레이 주식회사 | 내장형 게이트 드라이버 |
-
2013
- 2013-08-08 TW TW102128474A patent/TWI512701B/zh not_active IP Right Cessation
-
2014
- 2014-04-11 US US14/250,903 patent/US9384704B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI343555B (en) * | 2006-06-22 | 2011-06-11 | Novatek Microelectronics Corp | Display driver apparatus and inversion driving method thereof |
CN101739968A (zh) * | 2008-11-17 | 2010-06-16 | 瑞鼎科技股份有限公司 | 栅极驱动器、液晶显示器以及计数器方法 |
TW201117177A (en) * | 2009-11-04 | 2011-05-16 | Chunghwa Picture Tubes Ltd | Double gate liquid crystal display device |
TW201117179A (en) * | 2009-11-05 | 2011-05-16 | Novatek Microelectronics Corp | Gate driving circuit and related LCD device |
Also Published As
Publication number | Publication date |
---|---|
US9384704B2 (en) | 2016-07-05 |
US20150042549A1 (en) | 2015-02-12 |
TW201506875A (zh) | 2015-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10217428B2 (en) | Output control unit for shift register, shift register and driving method thereof, and gate driving device | |
US8816728B2 (en) | Gate driving circuit and display apparatus having the same | |
US7683872B2 (en) | Display driving apparatus and multi-line inversion driving method thereof | |
KR101385478B1 (ko) | 게이트 드라이버 | |
US10332466B2 (en) | Method of driving display panel and display apparatus for performing the same | |
TWI497478B (zh) | 一種閘極驅動單元及具有此閘極驅動單元的液晶顯示裝置 | |
KR101264709B1 (ko) | 액정표시장치 및 이의 구동방법 | |
WO2017036081A1 (zh) | 阵列基板、显示装置及其驱动方法 | |
KR102279280B1 (ko) | 표시 장치 및 이의 구동 방법 | |
KR20130039077A (ko) | 표시 장치 | |
US10332471B2 (en) | Pulse generation device, array substrate, display device, drive circuit and driving method | |
JP2007219469A (ja) | マルチプレクサ、ディスプレイパネル及び電子装置 | |
US8717271B2 (en) | Liquid crystal display having an inverse polarity between a common voltage and a data signal | |
WO2019076116A1 (zh) | 栅极驱动电路、移位寄存器及其驱动控制方法 | |
WO2018076832A1 (zh) | 显示面板的驱动方法、驱动装置及显示装置 | |
TWI450261B (zh) | 雙閘極液晶顯示面板驅動結構及驅動方法 | |
US8009155B2 (en) | Output buffer of a source driver applied in a display | |
CN104376818B (zh) | 液晶显示器及其栅极驱动器 | |
KR101351386B1 (ko) | 액정표시장치 및 이의 구동방법 | |
TWI512701B (zh) | 液晶顯示器及其閘極驅動器 | |
CN106409257A (zh) | 一种显示面板的驱动方法及其驱动电路 | |
TWI410948B (zh) | 液晶顯示裝置及相關驅動方法 | |
KR102250951B1 (ko) | 액정표시장치와 이의 구동방법 | |
TW201349201A (zh) | 顯示裝置及其操作方法 | |
KR102028975B1 (ko) | 표시장치용 구동회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |