TWI506453B - 伺服器系統 - Google Patents

伺服器系統 Download PDF

Info

Publication number
TWI506453B
TWI506453B TW102136798A TW102136798A TWI506453B TW I506453 B TWI506453 B TW I506453B TW 102136798 A TW102136798 A TW 102136798A TW 102136798 A TW102136798 A TW 102136798A TW I506453 B TWI506453 B TW I506453B
Authority
TW
Taiwan
Prior art keywords
read
memory
server system
management controller
programmable logic
Prior art date
Application number
TW102136798A
Other languages
English (en)
Other versions
TW201514720A (zh
Inventor
Lan Huang
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW102136798A priority Critical patent/TWI506453B/zh
Publication of TW201514720A publication Critical patent/TW201514720A/zh
Application granted granted Critical
Publication of TWI506453B publication Critical patent/TWI506453B/zh

Links

Landscapes

  • Stored Programmes (AREA)

Description

伺服器系統
本發明係關於一種伺服器系統,尤其係關於一種可使用串列資料傳輸介面匯流排進行韌體更新之伺服器系統。
韌體(firmware)是許多電子裝置運作時需要執行的程式,一般皆存於電子裝置內部之特定儲存裝置。而為了解決電子裝置運作上所產生的問題、更改電子裝置之硬體設定或是提供新的功能等等,廠商會提供新版本的韌體程式碼,以供更新。
一般電子裝置在進行韌體更新時,係將新版本的韌體程式碼寫入該特定儲存裝置,以取代舊版本程式碼。有些電子裝置在批量生產後,如果要進行韌體更新,不能採用離線更新(offline)方式,只能採用在線更新(online),並且有些是在待開機(standby)狀態就能更新,而有些要在電子裝置開機之後才能進行,同時,不同之儲存裝置,可能需使用不同之對應工具來進行韌體更新,對使用者來說,必須重新學習此些對應工具,如此之更新方 式並不方便,而有進一步改良的空間。
鑑於上述韌體更新之不便,本發明提出一種藉由基板管理控制器透過串列資料傳輸介面匯流排對所選擇之唯讀記憶體進行韌體更新之伺服器系統。
本發明之一態樣係在提供一種伺服器系統。此伺服器系統具有至少一中央處理器模組、複雜可程式邏輯元件、一基本輸入/輸出系統晶片、多個系統晶片以及一基板管理控制器。其中複雜可程式邏輯元件耦接該中央處理器模組。基本輸入/輸出系統晶片耦接該複雜可程式邏輯元件。基板管理控制器,透過一串列資料傳輸介面匯流排耦接該複雜可程式邏輯元件及該些系統晶片。當該基板管理控制器接收到一韌體更新指令時,在該伺服器處於待開機狀態下,發送一指示信號至該複雜可程式邏輯元件,該複雜可程式邏輯元件隨後發出一第一切換信號,將該基板管理控制器切換為該串列資料傳輸介面匯流排之主設備,將該複雜可程式邏輯元件以及該些系統晶片切換為該串列資料傳輸介面匯流排之從設備,然後由該基板管理控制器對該些系統晶片進行韌體更新動作,並透過該複雜可程式邏輯元件對該基本輸入/輸出系統進行韌體更新動作,在開機工作時,該複雜可程式邏輯元件切換該基本輸入輸出系統晶片耦接該至少一中央處理器模組以進行系統的啟動。
在一實施例中,當該基板管理控制器接收到該 韌體更新指令時,首先判斷該伺服器系統的工作狀態,如該伺服器系統處於工作狀態,該基板管理控制器發送一関機指令,使該伺服器系統関機並進入待開機狀態後,才發送該指示信號至該複雜可程式邏輯元件。
在一實施例中,基板管理控制器完成韌體更新動作後,發送一開機指令至該伺服器系統,使該伺服器系統開機。
在一實施例中,基板管理控制器具有一第一切換信號埠,該第一切換信號埠與該複雜可程式邏輯元件及該些系統晶片電性連接,用於傳輸該第一切換信號。
在一實施例中,系統晶片包括:一存儲匯集器;以及至少一網路卡。
在一實施例中,伺服器系統,更包括至少一第一唯讀記憶體耦接該儲存匯集器,至少一第二唯讀記憶體耦接該至少一網路卡,一第三唯讀記憶體耦接該基板管理控制器。一切換器,設置在該至少一網路卡和該至少一第二唯讀記憶體間,該基板管理控制器控制該切換器切換該至少一第二唯讀記憶體與該至少一網路卡耦接,或切換該至少一第二唯讀記憶體與該串列資料傳輸介面匯流排耦接。
在一實施例中,基板管理控制器更包括一第二切換信號埠,並傳送一第二切換信號至該第三唯讀記憶體,將該基板管理控制器自身的韌體更新至該第三唯讀記憶體。
綜上所述,本發明藉由讓唯讀記憶體和基板管理控制器共同耦接到串列資料傳輸介面匯流排,並藉由基板管理控制器選擇欲進行更新之唯讀記憶體。此時基板管理控制器即可經由串列資料傳輸介面匯流排對選擇之唯讀記憶體進行韌體更新操作,不需藉由特定之更新裝置來進行更新,在使用上相當方便。
100‧‧‧伺服器系統
101‧‧‧複雜可程式邏輯元件
102‧‧‧中央處理器模組
103‧‧‧儲存匯集器
104‧‧‧網路卡
105‧‧‧切換器
106‧‧‧基板管理控制器
107‧‧‧串列資料傳輸介面匯流排
1011‧‧‧基本輸入/輸出系統晶片
1031‧‧‧第一唯讀記憶體
1041‧‧‧第二唯讀記憶體
1064‧‧‧第三唯讀記憶體
1061‧‧‧第一切換信號埠
1062‧‧‧第二切換信號埠
1063‧‧‧串列資料傳輸介面埠
第1圖所示為根據本發明一實施例的使用串列資料傳輸介面匯流排進行韌體更新之伺服器系統。
以下為本發明較佳具體實施例以所附圖示加以詳細說明,下列之說明及圖示使用相同之參考數字以表示相同或類似元件,並且在重複描述相同或類似元件時則予省略。
第1圖所示為根據本發明一實施例使用串列資料傳輸介面匯流排進行韌體更新之伺服器系統。此伺服器系統100包括至少一中央處理器模組102、複雜可程式邏輯元件(Complex Programmable Logic Device,CPLD)101、一基本輸入/輸出系統晶片(Basic Input/Output System.BIOS)1011、多個系統晶片以及一基板管理控制器(Baseboard Management Controller,BMC)106。在一實施例 中,此些個系統晶片更包括一儲存匯集器(Storage Aggregator)103和至少一網路卡(Network Interface Card)104,然在其他之實施例中,系統晶片不以上述為限。其中,複雜可程式邏輯元件101耦接此中央處理器模組102。而基本輸入/輸出系統晶片101則耦接複雜可程式邏輯元件101。基板管理控制器106之串列資料傳輸介面(Serial Peripheral Interface,SPI)埠1063,透過一串列資料傳輸介面匯流排107耦接此複雜可程式邏輯元件101、儲存匯集器103和網路卡104連接。中央處理器模組102透過複雜可程式邏輯元件101來分別管理控制對應之網路卡104以及儲存匯集器103,藉以連通網路以及存取儲存裝置。
其中,中央處理器模組102透過複雜可程式邏輯元件101存取基本輸入/輸出系統晶片1011儲存之BIOS韌體藉以進行開機與關機。儲存匯集器103具有一第一唯讀記憶體1031,用以儲存存取儲存裝置所需之韌體,當中央處理器模組102欲透過儲存匯集器103存取儲存裝置時,儲存匯集器103會進行第一唯讀記憶體1031之讀取藉以完成資料之存取操作。網路卡104具有一第二唯讀記憶體1041,用以儲存連線網路所需之韌體,當中央處理器模組102欲透過對應之網路卡104進行網路連線時,網路卡104會存取第二唯讀記憶體1041藉以取出所需之韌體以進行連線。而基板管理控制器106則具有一第三唯讀記憶體1064。另一方面,伺服器系統100更具有一切換器105,設置在網路卡104和第二唯讀記憶體1041間。其中,基板管 理控制器106可控制切換器105進行切換來使得第二唯讀記憶體1041與網路卡104耦接,或是使得第二唯讀記憶體1041與串列資料傳輸介面匯流排107耦接,以進行韌體更新。值得注意的是,圖示中均僅繪出單一之中央處理器模組102以及網路卡104和儲存匯集器103,然其數目不一個為限。例如可有四個中央處理器102搭配四個網路卡104,此時將具四個第二唯讀記憶體1041。再者,儲存匯集器103之第一唯讀記憶體1031之數目亦不僅限於一個,亦可具有多個第一唯讀記憶體1031。
當基板管理控制器106接收到一韌體更新指令時,基板管理控制器106會先判斷伺服器系統100的工作狀態。其中,韌體更新指令為對基本輸入/輸出系統晶片1011、第一唯讀記憶體1031、第二唯讀記憶體1041及第三唯讀記憶體1064進行更新之指令。假如伺服器系統100是處於工作狀態下時,基板管理控制器106會先發送一関機指令,讓伺服器系統100関機並進入待開機狀態後,再發送一指示信號給複雜可程式邏輯元件101進行後續之韌體更新操作。也就是說,伺服器系統100是處於待開機狀態下時,才進行韌體更新操作。而在伺服器100處於待開機狀態時,基板管理控制器106、複雜可程式邏輯元件101和至少一網路卡104是處於工作狀態,而存儲彙集器103則是處於未工作狀態。
當複雜可程式邏輯元件101收到基板管理控制器106發送之指示信號後,複雜可程式邏輯元件101會發 出一第一切換信號CS1,藉以將基板管理控制器106切換為串列資料傳輸介面匯流排107之主設備,並將複雜可程式邏輯元件101、儲存匯集器103和網路卡104切換為串列資料傳輸介面匯流排107之從設備,然後由基板管理控制器106對儲存匯集器103和網路卡104之進行韌體更新動作,亦即對第一唯讀記憶體1031和第二唯讀記憶體1041儲存之韌體進行更新。此外,基板管理控制器106亦透過複雜可程式邏輯元件101對基本輸入/輸出系統晶片1011中之韌體進行更新動作。而當基板管理控制器106完成韌體更新動作後,會發送一開機指令給伺服器系統100,使該伺服器100進行開機。而在伺服器100進行開機時,複雜可程式邏輯元件101會切換基本輸入輸出系統晶片101和中央處理器模組102耦接以進行伺服器系統100的啟動。
此外,基板管理控制器106更具有一第一切換信號埠1061和一第二切換信號埠1062。其中第一切換信號埠1061和複雜可程式邏輯元件101、儲存匯集器103和網路卡104電性連接,用於傳輸第一切換信號CS1,將基板管理控制器106切換為串列資料傳輸介面匯流排107之主設備,並將複雜可程式邏輯元件101、儲存匯集器103和網路卡104切換為串列資料傳輸介面匯流排107之從設備。而第二切換信號埠1062用於傳送一第二切換信號CS2至基板管理控制器106之第三唯讀記憶體1064,將基板管理控制器106自身的韌體更新至第三唯讀記憶體1064。
依此,本發明藉由基板管理控制器透過串列資 料傳輸介面匯流排對選擇之唯讀記憶體進行韌體更新操作,由於不須利用額外之特定更新裝置來進行,因此在使用上相當方便。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧伺服器系統
101‧‧‧複雜可程式邏輯元件
102‧‧‧中央處理器模組
103‧‧‧儲存匯集器
104‧‧‧網路卡
105‧‧‧切換器
106‧‧‧基板管理控制器
107‧‧‧串列資料傳輸介面匯流排
1011‧‧‧基本輸入/輸出系統晶片
1031‧‧‧第一唯讀記憶體
1041‧‧‧第二唯讀記憶體
1064‧‧‧第三唯讀記憶體
1061‧‧‧第一切換信號埠
1062‧‧‧第二切換信號埠
1063‧‧‧串列資料傳輸介面埠

Claims (10)

  1. 一種伺服器系統,至少包括:至少一中央處理器模組;一複雜可程式邏輯元件,耦接該中央處理器模組;一基本輸入/輸出系統晶片,耦接該複雜可程式邏輯元件;多個系統晶片;以及一基板管理控制器,透過一串列資料傳輸介面匯流排耦接該複雜可程式邏輯元件及該些系統晶片;其中,當該基板管理控制器接收到一韌體更新指令時,在該伺服器處於待開機狀態下,發送一指示信號至該複雜可程式邏輯元件,該複雜可程式邏輯元件隨後發出一第一切換信號,將該基板管理控制器切換為該串列資料傳輸介面匯流排之主設備,將該複雜可程式邏輯元件以及該些系統晶片切換為該串列資料傳輸介面匯流排之從設備,然後由該基板管理控制器對該些系統晶片進行韌體更新動作,並透過該複雜可程式邏輯元件對該基本輸入/輸出系統進行韌體更新動作,在開機工作時,該複雜可程式邏輯元件切換該基本輸入輸出系統晶片耦接該至少一中央處理器模組以進行系統的啟動。
  2. 如申請專利範圍第1項所述之伺服器系統,其中,當該基板管理控制器接收到該韌體更新指令時,首先判斷該伺服器系統的工作狀態,如該伺服器系統處於工作狀態,該基板管理控制器發送一関機指令,使該伺服器系 統関機並進入待開機狀態後,才發送該指示信號至該複雜可程式邏輯元件。
  3. 如申請專利範圍第1項所述之伺服器系統,其中,該基板管理控制器完成韌體更新動作後,發送一開機指令至該伺服器系統,使該伺服器系統開機。
  4. 如申請專利範圍第1項所述之伺服器系統,其中,該基板管理控制器具有一第一切換信號埠,該第一切換信號埠與該複雜可程式邏輯元件及該些系統晶片電性連接,用於傳輸該第一切換信號。
  5. 如申請專利範圍第4項所述之伺服器系統,其中,該些系統晶片包括:一存儲匯集器;以及至少一網路卡。
  6. 如申請專利範圍第5項所述之伺服器系統,其中,該伺服器處於待開機狀態時,該基板管理控制器、該複雜可程式邏輯元件和該至少一網路卡處於工作狀態,該一存儲彙集器處於未工作狀態。
  7. 如申請專利範圍第5項所述之伺服器系統,更包括至少一第一唯讀記憶體耦接該儲存匯集器,至少一第二唯讀記憶體耦接該至少一網路卡,一第三唯讀記憶體耦接該基板管理控制器。
  8. 如申請專利範圍第7項所述之伺服器系統,更包括一切換器,設置在該至少一網路卡和該至少一第二唯讀記憶體間,該基板管理控制器控制該切換器切換該至少一第二唯讀記憶體與該至少一網路卡耦接,或切換該至少一第二唯讀記憶體與該串列資料傳輸介面匯流排耦接。
  9. 如申請專利範圍第8項所述之伺服器系統,其中,該基板管理控制器更包括一第二切換信號埠,並傳送一第二切換信號至該第三唯讀記憶體,將該基板管理控制器自身的韌體更新至該第三唯讀記憶體。
  10. 如申請專利範圍第7項所述之伺服器系統,其中,該韌體更新指令包括對該基本輸入/輸出系統晶片、該至少一第一唯讀記憶體、該至少一第二唯讀記憶體及該第三唯讀記憶體之更新指令。
TW102136798A 2013-10-11 2013-10-11 伺服器系統 TWI506453B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW102136798A TWI506453B (zh) 2013-10-11 2013-10-11 伺服器系統

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102136798A TWI506453B (zh) 2013-10-11 2013-10-11 伺服器系統

Publications (2)

Publication Number Publication Date
TW201514720A TW201514720A (zh) 2015-04-16
TWI506453B true TWI506453B (zh) 2015-11-01

Family

ID=53437626

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102136798A TWI506453B (zh) 2013-10-11 2013-10-11 伺服器系統

Country Status (1)

Country Link
TW (1) TWI506453B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI738825B (zh) * 2017-07-21 2021-09-11 英業達股份有限公司 伺服器系統
TWI721520B (zh) * 2019-08-07 2021-03-11 新唐科技股份有限公司 操作裝置
CN112783536A (zh) * 2021-03-15 2021-05-11 英业达科技有限公司 利用基板管理控制器进行固件更新动作的伺服器系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200820010A (en) * 2006-10-16 2008-05-01 Mitac Int Corp Remote firmware updating system and the method thereof
TW200842709A (en) * 2007-04-23 2008-11-01 Inventec Corp System and method for updating firmware
US20100228960A1 (en) * 2009-03-06 2010-09-09 Shih-Yuan Huang Virtual memory over baseboard management controller
US20130007430A1 (en) * 2011-06-30 2013-01-03 Hon Hai Precision Industry Co., Ltd. Server and firmware updating method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200820010A (en) * 2006-10-16 2008-05-01 Mitac Int Corp Remote firmware updating system and the method thereof
TW200842709A (en) * 2007-04-23 2008-11-01 Inventec Corp System and method for updating firmware
US20100228960A1 (en) * 2009-03-06 2010-09-09 Shih-Yuan Huang Virtual memory over baseboard management controller
US20130007430A1 (en) * 2011-06-30 2013-01-03 Hon Hai Precision Industry Co., Ltd. Server and firmware updating method

Also Published As

Publication number Publication date
TW201514720A (zh) 2015-04-16

Similar Documents

Publication Publication Date Title
TWI399647B (zh) 回復電腦系統之基本輸出入系統之方法及相關電腦系統
US10126954B1 (en) Chipset and server system using the same
TWI506559B (zh) 可動態和選擇性停用核心以及重新設定之多核心微處理器及其方法
US8909910B2 (en) Computer system for selectively accessing bios by a baseboard management controller
US9430305B2 (en) Server system
WO2018064885A1 (zh) 一种对可编程逻辑器件进行配置或更新的装置和方法
US20190286590A1 (en) Cpld cache application in a multi-master topology system
CN105404525A (zh) 管理计算机系统中的基本输入输出系统配置的方法及装置
CN104516751A (zh) 服务器系统
US20150365781A1 (en) Server systems
TWI739127B (zh) 提供系統資料之方法、系統及伺服器
TWI506453B (zh) 伺服器系統
TWI447670B (zh) 具有高速傳輸功能之基板管理控制器及其傳輸方法
WO2024103829A1 (zh) 一种端口配置方法、组件及硬盘扩展装置
JP6604427B1 (ja) 情報処理システム
JP5422611B2 (ja) 計算機システム、ホストバスアダプタ制御方法及びそのプログラム
TW201942755A (zh) 電子裝置及其操作方法
TW201546611A (zh) Bios恢復電路
CN109725940A (zh) 用于计算系统启动的方法和计算系统
CN109684153B (zh) 具有双韧体储存空间的服务器及其韧体更新方法
JP5353889B2 (ja) 情報処理装置、及びその制御方法
JP4791792B2 (ja) デジタルシグナルプロセッサシステムおよびそのブート方法。
TW201430702A (zh) 韌體更新方法及系統
TW201823980A (zh) 電腦系統
TW202238373A (zh) 利用基板管理控制器進行韌體更新動作的伺服器系統

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees