TWI487380B - A data processing device, a video coding / decoding device and a data processing system - Google Patents

A data processing device, a video coding / decoding device and a data processing system Download PDF

Info

Publication number
TWI487380B
TWI487380B TW098109160A TW98109160A TWI487380B TW I487380 B TWI487380 B TW I487380B TW 098109160 A TW098109160 A TW 098109160A TW 98109160 A TW98109160 A TW 98109160A TW I487380 B TWI487380 B TW I487380B
Authority
TW
Taiwan
Prior art keywords
information
initial setting
data
circuit
decoding
Prior art date
Application number
TW098109160A
Other languages
English (en)
Other versions
TW200942041A (en
Inventor
Hiroshi Ueda
Kenichi Iwata
Seiji Mochizuki
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Publication of TW200942041A publication Critical patent/TW200942041A/zh
Application granted granted Critical
Publication of TWI487380B publication Critical patent/TWI487380B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/12Selection from among a plurality of transforms or standards, e.g. selection between discrete cosine transform [DCT] and sub-band transform or selection between H.263 and H.264
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/436Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation using parallelised computational arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Discrete Mathematics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Description

資料處理裝置、影像編碼/解碼裝置及資料處理系統
本發明涉及一種資料處理裝置、影像編碼/解碼裝置及適用於前述裝置之資料處理系統,例如對於影像壓縮與解壓縮之硬體之DVD/HDD錄影機、數位攝像機、數位照相機、行動電話、導航系統、數位電視等動態影像之再生及所有記錄裝置等有效之技術。
近年來,影像編碼/解碼裝置可對應進行MPEG2和MPEG4等多種影像之編碼/解碼演算法之多功能解碼處理等,功能越來越複雜且進行初始設定之暫存器數量和程式檔之容量等都在增加。在先前之技術中,係從CPU開始利用匯流排之副存取(slave access)對影像編碼/解碼裝置內之大量暫存器逐個進行設定的,所以在初始設定動作時很費時。另外,隨著暫存器等的增多,所設定之資料量也變大,造成了CPU負荷增大的問題。
專利文獻1中記載了藉由將暫存器設定為2個面,其中1個面用於當前之動作,另一個面用於進行下一次之動作設定及保持暫存器之初始值等方式來隱蔽設定時間之技術。專利文獻2中記載了藉由傳送壓縮後之資料,並在內部電路解壓縮後再設定到暫存器之方式來縮短設定量和設定時間之技術。
《專利文獻1》
日本公開特許公報特開2005-56033號公報
《專利文獻2》
日本公開特許公報特開2006-178689號公報
但是,本案發明人發現,在進行影像編碼或解碼時,具有使用按畫格轉換進行編碼和解碼處理和按畫格轉換解碼類型(演算法類型)兩種情況,在這兩種情況下,需要特別注意的是,必須以畫格為單位進行暫存器之設定或進行程式檔之替換。綜上所述,僅靠上述專利文獻1及專利文獻2中所記載之技術無法很好解決。另外,如果採用DMA傳送,雖然確實可減少CPU負荷,但是如果頻繁對數量大之資料進行初始設定時,僅靠DMA傳送來減少CPU負荷之作用非常有限。上述情況在具有對基於已被初始設定之程式和資料平行地進行資料處理之複數個處理器單元之資料處理裝置中也同樣存在。
本發明之目的係:在影像編碼/解碼裝置之代表性之資料處理裝置頻繁地對大量資料進行初始化設定時,減少外部CPU之處理負擔。
本發明之前述內容及前述內容以外之目的和新特徵在本說明書之描述及圖式說明中寫明。
下面簡要說明關於本專利說明書中所公開之發明中具有代表性內容之概要。
即:影像編碼/解碼裝置(資料處理裝置)具有為了對複數個影像處理模組(處理器單元)進行初始設定之第一電路和第二電路,不直接從外部CPU接受被初始設定在複數個影像處理模組中之資訊,而是在第一電路中設定有來自CPU之用於初始設定之控制資訊,第二電路則利用已被設定至前述第一電路之控制資訊,而從外部讀取初始設定資訊及該初始設定資訊之設定目標資訊,並根據讀取之設定目標資訊,而向影像處理模組傳送初始設定資訊。
由此,CPU無需將被初始設定至複數個影像處理模組之所有資訊直接設置於影像編碼/解碼裝置,而且,與利用DMA傳送時一樣,也無需由CPU設定傳送來源位址和傳送目標位址。另外,在使用CPU和DMA傳送時,由於被初始設定之儲存電路必須映射到CPU之位址空間而佔有較多CPU之位址空間,如果採用上述之方式則無需映射到CPU之位址空間,只需將各個影像處理模組初始設定之儲存電路映射到本地位址便可。
下面簡要說明關於本專利申請書中所公開之發明中根據具有代表性內容所得到之效果。
即:即使影像編碼/解碼裝置在頻繁對大量資料進行初始設定時也可以減輕外部CPU之處理負擔。
下面首先對本專利申請書中所公開發明之具體實施方式之概要進行說明。在本代表性實施方式之概要說明中,括弧中所附之參照圖中之參照符號僅為所附之構成要素之一例而已。
本發明中之資料處理裝置包括:複數個處理器單元,平行地進行基於已初始設定之程式和資料之處理;第一電路,係被從外部設定用於初始設定所需之控制資訊;第二電路,使用已被設定至第一電路之控制資訊,從外部讀取初始設定資訊及該初始設定資訊之設定目標資訊,並根據所讀取之設定目標資訊而向前述處理器單元傳送初始設定資訊。
本發明中之影像編碼/解碼裝置包括:複數個影像處理模組,可根據初始設定之內容,對影像資料進行編碼及解碼處理;第一電路,係被從外部設定用於初始設定所需之控制資訊;第二電路,使用已被設定至第一電路之控制資訊,以從外部讀取初始設定資訊及該初始設定資訊之設定目標資訊,並根據所讀取之設定目標資訊向前述影像處理模組傳送初始設定資訊。
如申請專利範圍第2項所記載之影像編碼/解碼裝置中,前述控制資訊包括位址資訊,該位址資訊表示初始設定資訊及設定目標資訊之儲存場所。
如申請專利範圍第3項所記載之影像編碼/解碼裝置中,前述控制資訊包括位址資訊,該位址資訊表示初始設定資訊及設定目標資訊之儲存場所之起始位址,且前述第二電路將表示前述起始位址之位址資訊依次遞增並依次生成初始設定資訊及設定目標資訊之讀取地點。
如申請專利範圍第2項所記載之影像編碼/解碼裝置中,前述設定目標資訊係為表示哪一個影像處理模組之資訊以及表示影像模組內記憶區域之位址之資訊。
如申請專利範圍第4項所記載之影像編碼/解碼裝置中,前述初始設定資訊和設定目標資訊對每個設定目標資訊構成固定長度之資料封包,且各個資料封包包括旗標,前述旗標之第一狀態表示該旗標後續有初始設定資訊,前述旗標之第二狀態表示該資料封包為末端資料封包。
如申請專利範圍第6項所記載之影像編碼/解碼裝置中,前述第二電路回應於前述末端資料封包之前述旗標,結束前述初始設定資訊和設定目標資訊之讀取及結束根據讀取後之資訊而進行初始設定資訊之傳送處理。
如申請專利範圍第6項所記載之影像編碼/解碼裝置中,前述第二電路根據後續於前述末端資料封包之前述旗標之位址資訊將代碼資訊傳送給第一電路,第一電路回應於已被傳送來之前述代碼,指示前述複數個影像處理模組開始進行影像編碼及解碼處理。
如申請專利範圍第2項所記載之影像編碼/解碼裝置中,作為前述複數個影像處理模組,具備有:複數個處理器單元,係用以平行地進行編碼處理所需之複數個演算處理;及複數個處理器單元,係用以平行地進行解碼處理所需之複數個演算處理。
如申請專利範圍第9項所記載之影像編碼/解碼裝置中,前述處理器單元之動作程式和資料儲存時所利用之RAM是被分別設置於每個處理器單元,且在前述RAM中被初始設定有前述初始設定資訊。
與本發明有關之資料處理系統,具備有:如申請專利範圍第7項所記載之影像編碼/解碼裝置;和CPU,將控制資訊設定至前述影像編碼/解碼裝置之第一電路;以及記憶裝置,係被儲存有,前述影像編碼/解碼裝置之第二電路所讀取之前述初始設定資訊和設定目標資訊。
如申請專利範圍第11項所述之資料處理系統中,前述CPU為了從複數個不同之編碼/解碼處理演算法中選擇一個所需要之控制資訊設定至前述影像編碼/解碼裝置之第一電路。
如申請專利範圍第11項所述之資料處理系統被安裝於行動電話。
下面對具體實施方式進行更詳細地敍述。以下將參照圖面對本實施方式之具體內容進行詳細說明。另外,為了說明實施方式之所有圖中,對具有同一功能之構件採用同一符號,並省略掉重複之說明。
圖1係與本發明相關之影像編碼/解碼裝置之一例。影像編碼/解碼裝置101被作為設置於資料處理裝置之加速器或週邊電路模組,該資料處理裝置具有共同連接於匯流排108之CPU(中央處理裝置)106及記憶裝置107。雖然對於前述匯流排108無特別限制,但是是由分離傳輸(split transaction)匯流排和路由器所構成,並藉由資料傳輸協定進行匯流排控制,前述資料傳輸協議是指將來自啟動器之請求資料封包向目標傳輸,而目標根據需要將回應資料封包傳送回傳送來源之啟動器。這裏的CPU106和控制裝置103可為啟動器,即匯流排主控。
影像編碼/解碼裝置101包括共同與內部匯流排105連接之複數個影像處理模組104、控制裝置103及信號處理裝置102。信號處理裝置102在影像處理模組104之暫存器或記憶裝置進行資料或程式之初始設定。控制裝置103根據來自CPU106之指示對影像編碼/解碼裝置進行整體控制。例如,從CPU106取得由信號處理裝置102進行前述初始設定所必需的資訊並使信號處理裝置102進行前述初始設定動作,另外,還對初始設定結束後之影像處理模組104進行啟動控制等。
記憶裝置107用於保存初始設定資料、影像資料及編碼資料等。複數個影像處理模組104為分別進行為了將影像資料進行編碼之正交轉換(DCT)處理、量化處理及可變長度編碼處理等之複數個電路模組和分別進行為了將編碼資料進行解碼之可變長度解碼、逆量化及逆DCT等處理之複數個電路模組。另外,這些影像處理模組根據已被初始設定之程式或控制資料,可選擇按照MPEG2,MPEG4 H.264等規格進行之處理。因此,可分別選擇對應數位相機之處理、對應數位攝像機之處理以及對應可視電話之影像處理等。例如,假設用於行動電話時,預計將對複數個影像處理模組104較頻繁地進行設定資料量較多之初始設定。同時也考慮到了影像編碼/解碼裝置101中影像處理模組104之初始設定之效率。下面將對此進行詳細說明。
圖2係使用了影像編碼/解碼裝置101進行影像之編碼或解碼時啟動處理(初始設定及進行初始設定後影像處理模組之啟動)之流程圖。首先,在步驟S201中,藉由CPU106將用來特定出初始設定所必需之資料或程式等之所在處所用的初始設定值起始位址以及位元組次序(endian)模式的初始設定值等、在初始設定值讀取時所需之初始值資料,設置至控制裝置103,設置後,在信號處理裝置102中,依照所被設置的初始設定資料而對影像處理模組104的資料讀取之動作,就會被啟動。由此,在步驟S202中,信號處理裝置102所作的從記憶裝置107之初始值資料讀取動作,就會被進行。例如,初始值資料是如圖3所示,是被構成為具有:內部模組ID(影像處理模組的ID)、旗標E、內部模組內位址及資料之資料封包。如果旗標E為“0”,則意味著資料就是初始設定資料,而還有後續之資料封包;如果旗標E為“1”,則意味著其為末端資料封包,在該資料部中保存有控制裝置內之末端代碼接受位址等。反復進行步驟S202之讀取動作直到檢測到末端資料封包(E=1)為止,一檢測到末端資料封包則藉由步驟S204來停止初始設定值資料之讀取動作。所被讀取到之初始設定值資料係藉由信號處理裝置102之控制,被內部傳輸到以資料封包之內部模組ID和模組內位址所表示之影像處理模組104之暫存器及記憶裝置並被初始設定。在步驟S205中,由控制裝置103進一步判定是否需要從其他保存位址進行初始設定值資料的讀取,需要繼續進行時,控制裝置103將使信號處理裝置102重複進行步驟S201到步驟S205之處理。在結束所有初始設定值資料之讀取動作後,步驟S206中,藉由控制裝置103對影像處理模組104發出開始進行影像處理之指示。另外,位元組次序(endian)模式係指出匯流排108中傳輸方式是大位元組次序(large endian)模式還是小位元組次序(little endian)模式。
圖4及圖5係信號處理裝置102和控制裝置103之具體例,圖4表示控制裝置103之詳細內容,圖5表示信號處理裝置102之詳細內容。
圖4所示之控制裝置103包括暫存器電路310、外部匯流排介面(EXBIF)311、末端代碼接受模組312,控制模組313以及內部匯流排介面(INBIF)314等。暫存器電路310包括啟動設定、位元組次序(endian)模式、複數個初始設定值起始位址之各暫存器310A,310B,310C…等等。
圖4所示之信號處理裝置102具有請求產生裝置301、暫存器電路302、回應處理裝置308、外部匯流排介面(EXBIF)305以及內部匯流排介面(INBIF)309等。暫存器電路302包括啟動暫存器、位元組次序(endian)模式暫存器、初始設定值起始位址暫存器302A,302B,302C等。請求產生裝置301包括位址產生電路304和資料封包產生電路303。
參照圖4對初始設定值資料讀取功能進行詳細說明。進行初始設定值讀取之信號處理裝置102是藉由控制裝置103而啟動讀取動作。進行初始設定值讀取動作時,首先從CPU106經由外部匯流排108、外部匯流排介面311,來對控制裝置103內之暫存器電路310進行資料設定。CPU106對暫存器電路310設定之資料,係為初始設定值資料在所被保存之記憶裝置107上之初始設定值起始位址、外部匯流排108之位元組次序(endian)模式以及啟動設定。啟動設定,是在完成初始設定值起始位址位址及位元組次序(endian)模式等之設定後,才被設定。控制裝置103根據該啟動設定來啟動初始設定值之讀取動作。在初始設定值讀取動作完成後,由控制模組313接著啟動影像處理模組104。或著可選擇啟動單位來啟動,如在已經完成初始設定值讀取的狀態下,僅啟動影像處理模組104。
根據啟動設定而指示了啟動初始設定值讀取動作時,控制裝置103就經由內部匯流排105將設定資料向進行初始設定值資料讀取動作之信號處理裝置102內之暫存器電路302傳送。所傳送之設定資料包括藉由CPU106設置於暫存器電路310之位元組次序(endian)模式和一個初始設定值起始位址。在向信號處理裝置102內之暫存器電路302傳送完初始設定值起始位址、位元組次序(endian)模式等之初始設定值讀取所必需之暫存器資料後,控制裝置103向啟動暫存器設置啟動資料(enable data)以使信號處理裝置102啟動初始設定值之讀取動作。如果指示了啟動初始設定值讀取動作,請求產生裝置301就從暫存器讀取初始設定值起始位址,並藉由位址產生電路304對該初始設定值起始位址所對應之外部匯流排108上之位址進行位址計算。資料封包產生電路303生成匯流排命令。由位址產生電路304生成之位址和由資料封包產生電路303生成之匯流排命令等,係藉由外部匯流排介面電路305轉換為外部匯流排協定並向外部匯流排108輸出。根據該匯流排命令而從記憶裝置107讀取初始設定值資料,並將所讀取到的初始設定值資料作為回應資料從外部匯流排介面電路305提供給回應處理裝置308。請求產生電路301在從回應處理裝置308輸入停止信號306之前繼續生成請求資料封包,在輸入停止信號306後停止產生請求並等待下一次啟動。停止產生請求如圖2之步驟S204所示。由圖3之前述E=1所示之末端代碼而檢測到停止產生請求。
下面參照圖3,以保存於外部記憶裝置107之初始設定資料為例進行更詳細之說明。保存於外部記憶裝置107之初始設定資料,係可藉由所處理之資料量或資料種類、內部模組數(內部模組之ID之位數)或內部模組位址之位數等,自由選擇1個資料封包由多少位元構成。這裏是將128位元之資料視為1個資料封包來進行說明。最初的32位元為保存表示內部模組(影像處理模組104)之ID和末端資料封包之位元E。緊接著的32位是用於保存內部模組內位址之位元列。緊接著的64位用以保存向內部模組傳送之資料之位元列。將此128位元視為1個資料封包。關於末端資料封包,表示末端資料封包之位元E係被設成啟動(E=1)、內部模組ID為控制裝置103之ID、內部模組內之位址係用來保存,將控制裝置103內的末端代碼予以接受之專用位址(末端代碼接受模組312之內部)。從初始設定資料最初之資料封包開始到末端資料封包為止之資料,係被保存在從初始設定起始位址開始連續之區域中。
接下來參照圖5說明藉由回應處理裝置進行初始設定值資料之內部傳送功能。對於從請求產生裝置301向外部匯流排108輸出之請求之回應信號,是經由外部匯流排介面305而被輸入至回應處理裝置308。回應處理裝置308對於所被輸入之回應,首先藉由位元組次序(endian)轉換裝置501根據暫存器302B中所被設定之位元組次序(endian)模式進行位元組次序(endian)轉換。接著判斷回應資料是資訊部分(圖3所示之設定資料例中表示內部模組ID、末端資料封包之位元E和內部模組內位址部分)還是資料部分(圖3所示設定資料例中之資料部分),若為資訊部分時則將資料傳送到資訊處理部503、若為資料部分時則將資料傳送到資料處理部504。在資訊處理部503中分析內部模組ID和內部模組內之位址,且生成內部匯流排105之位址信號或模組ID信號等,並將各信號向內部匯流排資料封包產生部505傳送。在資料處理部504中產生內部匯流排之資料信號並向內部匯流排資料封包產生部505傳送。另外,在末端代碼檢測處理部502中監視資訊部分資料之末端資料封包代碼E,檢測到末端代碼(E=1)時向請求產生裝置301輸出請求停止信號306並停止產生請求。在內部匯流排資料封包產生部505中,根據自資訊處理部503及資料處理部504輸入之信號來生成內部匯流排資料封包,並經由內部匯流排介面309向內部匯流排105傳送資料封包。影像處理模組104在接受發給自己之資料封包時,根據內部模組內之位址而將初始設定資料保存於內部之暫存器或記憶裝置。末端資料封包是向控制裝置103之末端代碼接受模組312傳送。末端代碼接受模組312係一旦經由內部匯流排介面314接受末端資料封包時,就判斷為初始設定值是已藉由一連串資料封包傳送而被設定至所要之影像處理模組104。末端代碼接受模組312一接受末端資料封包,就向影像處理模組104發送啟動信號315,並開始進行影像處理。圖2所示之步驟S205中,在有必要繼續進行初始設定值資料讀取時,要在所有初始設定值資料讀取結束後才啟動影像處理。是否有必要繼續進行初始設定值資料之讀取動作,係可根據以CPU106設定於暫存器310C之所有初始設定值起始位址為基礎的初始設定動作是否完成來判定。例如,根據CPU106所進行之暫存器310C之寫入個數、和控制裝置103所進行之暫存器310C之讀取個數是否一致來進行判定即可。
藉由區分為控制裝置之初始設定資料讀取啟動之暫存器310A和影像處理啟動之暫存器(末端代碼接受模組312內),就亦可使得初始設定資料讀取的起始和影像處理的起始是被分別啟動。另外,藉由刷新初始設定起始位址並重新啟動初始資料讀取,就亦可將初始設定資料配置於外部記憶裝置之複數個位址。
若依據前述之信號處理裝置102和控制裝置103,則CPU106只需要進行對控制裝置103設定初始設定起始位址、位元組次序(endian)模式等最低程度之設定,信號處理裝置102就可基於該設定,自動從外部記憶裝置107讀取初始設定值資料,對內部之影像處理模組104進行資料或程式等之初始設定,並開始進行影像處理。如此一來,相較於CPU對所有初始設定值資料設置並進行初始設定時的情形,就無需進行大量之暫存器設定。因此可大幅度降低CPU負荷。例如,如圖7所示,CPU對所有暫存器直接進行設定時,根據所被設定側之狀態或匯流排的狀態,CPU必須等到對匯流排存取之請求之確認返回為止(Ack之低電位期間),設定資料量大時,不僅是CPU之動作時間變長,等待時間也變長,從而大幅增加CPU負荷。相對於此,如本實施方式所述,在CPU106只需對暫存器電路310A進行設定即可的情況下,如圖8所示,雖然會產生確認返回之前的等待時間(Ack之低電位期間),但由於設定資料量非常的少,所以與圖7所示的相比,大幅度減少了CPU106之負荷。
由於可以只啟動初始設定資料,所以可以在匯流排之負荷小之期間事先傳送初始設定資料,從而減小匯流排負荷。
另外,控制裝置103之外部匯流排介面電路311側係為從埠(slave port),而信號處理裝置102之外部匯流排介面305側係為主埠(master port)。根據外部匯流排之規格,用前述主埠(master port)來進行初始設定,比從從埠(slave port)對暫存器進行設定時速度更快。例如,如圖9所示,可藉由突發傳輸等而連續對資料進行讀入。
圖6係與本發明相關之其他影像編碼/解碼裝置101mdf之圖示。與圖4,5之影像編碼/解碼裝置101不同之處在於,信號處理裝置102mdf中之資料讀取之停止控制形態不同。例如,信號處理裝置102mdf不檢測末端代碼,而請求產生裝置301mdf中設置有資料讀取停止控制電路601,暫存器電路302mdf中追加了停止設定暫存器302D。停止設定暫存器302D是藉由來自CPU106之指示值而被控制裝置103所設置。停止設定暫存器302D中設定有請求產生次數、讀取數據量、外部記憶裝置的讀取結束位址等用來停止發行請求之條件。請求產生裝置301mdf是從暫存器302D接受停止設定,並在達到停止條件時向資料封包生成電路303發出停止發行請求之指示。
圖4,5所示之影像編碼/解碼裝置101對來自外部匯流排108之回應進行確認,並在為末端資料封包時進行請求停止處理。因此,在讀取末端資料封包之前所發行過的請求指令係為無效讀取。圖6所示例子中,由於預先設定有定停止條件,所以可避免無效讀取。
圖10係將影像編碼/解碼裝置用於行動電話系統的例子。基帶部608經由圖示中省略之類比前端與高頻部連接而使行動電話可接發資訊。610為應用處理器。應用處理器610具有與本發明相關之影像編碼/解碼裝置600以及作為可改寫之非揮發性記憶體之快閃記憶體(FLASH)611、CPU106、記憶體控制器601、影像處理裝置602、影像輸出介面603、相機輸入介面604、資料串流之輸入輸出電路605並且共同連接於匯流排108。資料串流之輸入輸出電路605與基帶部608和調諧器607連接,可輸入從行動電話網路上下載之資料串流和調諧器607所接收到之資料串流。影像編碼/解碼裝置600具有圖4,5及圖6所述之電路構成。對於快閃記憶體611並無特別限制,但有CPU106之動作程式連同被初始設定至影像編碼/解碼裝置600之影像處理模組104中之程式或資料,係被初始保在其中。前述初始設定用之程式或資料藉由應用處理器610之電源開啟重置(power-on reset)處理而被傳送到記憶體107指定之區域,或者經由合適之網路下載並被保存到記憶體107的指定區域。如上所述,預先儲存於記憶體107之初始設定用之程式及資料為實現MPEG2、MPEG4、或H.264之編碼/解碼處理演算法之程式及資料。CPU106係依照動作程式,而將用以從MPEG2、MPEG4、或H.264的編碼/解碼處理演算法中選擇一個時所必要之控制資訊(初始設定值起始位址、位元組次序(endian)模式),設定至前述影像編碼/解碼裝置之暫存器電路310。由此,影像編碼/解碼裝置101可選擇實行MPEG2、MPEG4、或H.264標準之編碼/解碼處理。
圖11係影像編碼/解碼裝置600中的動態影像之編碼元件620和解碼元件630之基本功能區塊圖。編碼元件620對輸入影像具有運動補償、DCT、量化、可變長度編碼、逆量化、逆DCT等各種功能。解碼元件630對於編碼資料具有可變長度解碼、逆量化、逆DCT、以及運動補償等各種功能。前述編碼元件620及解碼元件630可藉由複數個影像處理模組104實現各自之功能。
圖12係將圖11中編碼元件620和解碼元件630之功能以管線(pipe line)處理時最適合之影像處理模組例。圖12所示例子中採用的是多處理器系統,並設有複數個處理器單元700~709,且處理器單元700~703與RAM800~803連接,處理器單元705~708與RAM805~808連接。各處理器單元之功能分配如下:處理器單元700為運動補償功能、處理器單元701為DCT及逆DCT功能、處理器單元702為量化及逆量化功能、處理器單元703為可變長度編碼/解碼功能,處理器單元704具有處理器單元700~703之控制功能。RAM800~803用於保持為了實現各自對應之處理器單元功能之程式和資料。關於另一組處理器單元705~709及RAM805~808之功能分配也與上述相同。
由於圖12之影像處理模組構成中以複數個處理器單元700~703、705~708進行平行處理,所以對處理器單元之暫存器之初始設定及對RAM之程式和資料之初始設定量只增加該平行處理之數量。因此,採用進行多平行數之編碼/解碼處理的影像處理模組時,如果採用圖4,5及圖6所述之構成,就可減輕CPU之負擔,從而明顯提高初始設定動作速度。
若依據上所述之影像編碼/解碼裝置,則一旦CPU106將保存著設定值和表示設定目標之場所的外部記憶裝置107之起始保存位址資訊,設定至控制裝置103並啟動時,則信號處理裝置102將從自動設定之位址位置中讀出設定值和表示設定目標之位址之資訊,並按照設定目標之位址對複數個影像處理模組104進行初始設定。即:一旦CPU106將初始設定資料保存於外部記憶裝置107,將保存場所之起始位置之位址資訊設定至控制裝置103並啟動時,則信號處理裝置102將自動讀取初始設定資料並對影像處理模組104進行初始設定。
藉由在記憶裝置107所保持之初始設定用資訊中,嵌入用以特定出影像處理模組之資訊,CPU106就無需將影像處理模組的位址設置至控制裝置103。
藉由將表示初始設定資料之末端的資料封包,配置於初始設定資料之最後位置,就可自動停止信號處理裝置對外部記憶裝置107產生讀取請求。在將該停止條件設定至信號處理裝置時,無需分析從外部記憶裝置讀取的回應資料之資料封包旗標(E)就可控制前述讀取請求之停止。
信號處理裝置102可以藉由以1條命令來讀取複數個資料之突發存取等方式,來進行連續存取,與以往己進行了初始設定等之副存取(slave access)相比,可高速進行處理。
以上基於實施方式對本案發明人所做之發明進行了具體說明,但是本發明不僅限於所述之實施方式,在不超過其宗旨之範圍內可進行各種變更。本發明不僅限於影像編碼/解碼裝置,還可廣泛應用於具有平行動作之複數個處理器單元之資料處理裝置。處理器單元係可替代影像處理模組,成為初始設定之對象。
101...影像編碼/解碼裝置
108...匯流排
106...CPU(中央處理裝置)
107...記憶裝置
104...影像處理模組
103...控制裝置
102...信號處理裝置
310...暫存器電路
311...外部匯流排介面(EXBIF)
312...末端代碼接受模組
313...控制模組
314...內部匯流排介面(INBIF)
301...請求產生裝置
302...暫存器電路
308...回應處理裝置
305...外部匯流排介面(EXBIF)
309...內部匯流排介面(INBIF)
101mdf...影像編碼/解碼裝置
102mfd...信號處理裝置
301mfd...請求產生裝置
302mdf...暫存器電路
600...影像編碼/解碼裝置
620...編碼元件
630...解碼元件
700~709...處理器單元
圖1係與本發明相關之影像編碼/解碼裝置一例之區塊圖。
圖2係利用影像編碼/解碼裝置進行影像編碼及解碼時之啟動處理之流程圖。
圖3係由用於初始設定之初始值資料之資料封包構成之資料格式圖。
圖4係控制裝置詳細內容及表示信號處理裝置之具體例之區塊圖。
圖5係信號處理裝置詳細內容及表示控制裝置之具體例之區塊圖。
圖6係與本發明相關之其他影像編碼/解碼裝置例之區塊圖。
圖7係以CPU直接進行所有暫存器設定時之資料傳輸動作為比較例之時序圖。
圖8係CPU經由控制裝置之從埠(slave port)設定內部暫存器之動作與圖7相比之時序圖。
圖9係使用信號處理裝置之主埠(master port)對初始設定值資料之讀取動作例之時序圖。
圖10係將影像編碼/解碼裝置應用于行動電話系統時之區塊圖。
圖11係影像編碼/解碼裝置對動態影像之編碼元件及解碼元件之基本功能區塊圖。
圖12係將圖11之編碼元件和解碼元件之功能進行管線(pipe line)處理時最合適之複數個影像處理模組之區塊圖。
101...影像編碼/解碼裝置
102...信號處理裝置
103...控制裝置
104...影像處理模組
105...內部匯流排
106...CPU(中央處理裝置)
107...記憶裝置
108...匯流排

Claims (13)

  1. 一種資料處理裝置,具備有:複數個處理器單元,係平行地進行基於已初始設定之程式及資料之資料處理;第一電路,係被從外部設定用於初始設定所需之控制資訊;以及第二電路,使用已被設定至前述第一電路之控制資訊,以從外部讀取初始設定資訊及該初始設定資訊之設定目標資訊,並根據讀取之設定目標資訊向前述處理器單元傳送初始設定資訊。
  2. 一種影像編碼/解碼裝置,具備有:複數個影像處理模組,可根據初始設定之內容,對影像資料進行編碼及解碼處理;第一電路,係被從外部設定用於初始設定所需之控制資訊;以及第二電路,使用已被設定至前述第一電路之控制資訊,以從外部讀取初始設定資訊及該初始設定資訊之設定目標資訊,並根據讀取之設定目標資訊向影像處理模組傳送初始設定資訊。
  3. 如申請專利範圍第2項所記載之影像編碼/解碼裝置,其中:前述控制資訊具備有位址資訊,該位址資訊表示初始設定資訊及設定目標資訊之儲存場所。
  4. 如申請專利範圍第3項所記載之影像編碼/解碼裝置,其中:前述控制資訊具備有位址資訊,該位址資訊表示初始設定資訊及設定目標資訊之儲存場所之起始位址,且前述第二電路將表示前述起始位址之位址資訊依次遞增並依次生成初始設定資訊及設定目標資訊之讀取地點。
  5. 如申請專利範圍第2項所記載之影像編碼/解碼裝置,其中:前述設定目標資訊係為表示哪一個影像處理模組之資訊以及表示影像模組內之記憶區域之位址之資訊。
  6. 如申請專利範圍第4項所記載之影像編碼/解碼裝置,其中:前述初始設定資訊和設定目標資訊係按照每個設定目標資訊來構成固定長度之資料封包,且各個資料封包具備有旗標,前述旗標之第一狀態表示該旗標後續有初始設定資訊,前述旗標之第二狀態表示該資料封包為末端資料封包。
  7. 如申請專利範圍第6項所記載之影像編碼/解碼裝置,其中:前述第二電路回應前述末端資料封包之前述旗標,並結束前述初始設定資訊和設定目標資訊之讀取、以及結束依照所讀取之資訊而進行的初始設定資訊之傳送處理。
  8. 如申請專利範圍第6項所記載之影像編碼/解碼裝置,其中:前述第二電路根據後續於前述末端資料封包之前述旗標之位址資訊而將代碼資訊傳送給第一電路,第一電路回應已被傳送來之前述代碼並指示前述複數個影像處理模組開始進行影像編碼及解碼處理。
  9. 如申請專利範圍第2項所記載之影像編碼/解碼裝置,其中:作為前述複數個影像處理模組,具備有:平行地進行編碼處理所需之複數個演算處理的複數個處理器單元;及平行地進行解碼處理所需之複數個演算處理的複數個處理器單元。
  10. 如申請專利範圍第9項所記載之影像編碼/解碼裝置,其中:前述處理器單元之動作程式和資料儲存時所利用之RAM是被分別設置於每個處理器單元,且在前述RAM中被初始設定有前述初始設定資訊。
  11. 一種資料處理系統,具備有:申請專利範圍第8項所記載之影像編碼/解碼裝置;CPU,將控制資訊設定至前述影像編碼/解碼裝置之第一電路;以及記憶裝置,係被儲存有,前述影像編碼/解碼裝置之第二電路所讀取之前述初始設定資訊和設定目標資訊。
  12. 如申請專利範圍第11項所記載之資料處理系統,其中:前述CPU係將為了從複數個不同之編碼/解碼處理演算法中選擇一個時所必要之控制資訊設定至前述影像編碼/解碼裝置之第一電路。
  13. 如申請專利範圍第12項所記載之資料處理系統其中:該資料處理系統係被安裝於行動電話。
TW098109160A 2008-03-27 2009-03-20 A data processing device, a video coding / decoding device and a data processing system TWI487380B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008083112A JP5111191B2 (ja) 2008-03-27 2008-03-27 データ処理装置、画像符号化復号装置、データ処理システム及び画像処理装置

Publications (2)

Publication Number Publication Date
TW200942041A TW200942041A (en) 2009-10-01
TWI487380B true TWI487380B (zh) 2015-06-01

Family

ID=41117323

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098109160A TWI487380B (zh) 2008-03-27 2009-03-20 A data processing device, a video coding / decoding device and a data processing system

Country Status (4)

Country Link
US (2) US8189935B2 (zh)
JP (1) JP5111191B2 (zh)
CN (1) CN101547367B (zh)
TW (1) TWI487380B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8972821B2 (en) * 2010-12-23 2015-03-03 Texas Instruments Incorporated Encode and multiplex, register, and decode and error correction circuitry
JP2014127774A (ja) * 2012-12-25 2014-07-07 Canon Inc 撮像装置
US20140270560A1 (en) * 2013-03-13 2014-09-18 Kadari SubbaRao Sudeendra Thirtha Koushik Method and system for dynamic compression of images
WO2016020981A1 (ja) * 2014-08-05 2016-02-11 株式会社アキブシステムズ 経路制御装置及び経路制御方法並びにコンピュータシステム及びプログラム及びプログラムを格納した記憶媒体
US10542233B2 (en) * 2014-10-22 2020-01-21 Genetec Inc. System to dispatch video decoding to dedicated hardware resources
JP6590565B2 (ja) * 2015-07-15 2019-10-16 ルネサスエレクトロニクス株式会社 データ処理システム
GB2557966B (en) 2016-12-20 2020-02-12 Advanced Risc Mach Ltd Video processing systems
CN111835981B (zh) * 2020-07-01 2021-04-13 上海视界纵横智能科技有限公司 可识别传输速度的工业扫描设备及方法
CN112188034A (zh) * 2020-09-29 2021-01-05 北京小米移动软件有限公司 一种图像处理方法、装置、终端设备及介质
US11934332B2 (en) * 2022-02-01 2024-03-19 Mellanox Technologies, Ltd. Data shuffle offload

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7178069B2 (en) * 2003-08-08 2007-02-13 Mitsubishi Denki Kabushiki Kasiha Electronic control unit
US7286717B2 (en) * 2001-10-31 2007-10-23 Ricoh Company, Ltd. Image data processing device processing a plurality of series of data items simultaneously in parallel

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6330644B1 (en) * 1994-10-27 2001-12-11 Canon Kabushiki Kaisha Signal processor with a plurality of kinds of processors and a shared memory accessed through a versatile control means
JPH09128323A (ja) * 1995-08-31 1997-05-16 Seiko Epson Corp 情報処理装置および情報処理装置の制御方法
JPH11252549A (ja) * 1998-02-27 1999-09-17 Toshiba Corp 画像符号化/復号化装置
CN1251105C (zh) 2001-01-31 2006-04-12 株式会社日立制作所 数据处理系统和数据处理器
JP3880933B2 (ja) * 2003-01-21 2007-02-14 株式会社東芝 耐タンパマイクロプロセッサ及びキャッシュメモリ搭載プロセッサによるデータアクセス制御方法
JP2005056033A (ja) 2003-08-01 2005-03-03 Matsushita Electric Ind Co Ltd レジスタ回路
CN1221940C (zh) * 2004-01-06 2005-10-05 中国人民解放军保密委员会技术安全研究所 电话信道说话人声纹识别系统
JP2006178689A (ja) 2004-12-21 2006-07-06 Sony Corp 半導体集積回路及びそのレジスタ設定方法
JP2008048130A (ja) * 2006-08-15 2008-02-28 Fujitsu Ltd Jpeg画像処理回路
CN200973104Y (zh) * 2006-10-25 2007-11-07 张佳尧 数字会议系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7286717B2 (en) * 2001-10-31 2007-10-23 Ricoh Company, Ltd. Image data processing device processing a plurality of series of data items simultaneously in parallel
US7178069B2 (en) * 2003-08-08 2007-02-13 Mitsubishi Denki Kabushiki Kasiha Electronic control unit

Also Published As

Publication number Publication date
US8189935B2 (en) 2012-05-29
JP5111191B2 (ja) 2012-12-26
US20090245662A1 (en) 2009-10-01
TW200942041A (en) 2009-10-01
US20120275771A1 (en) 2012-11-01
US8467618B2 (en) 2013-06-18
JP2009237888A (ja) 2009-10-15
CN101547367B (zh) 2014-07-16
CN101547367A (zh) 2009-09-30

Similar Documents

Publication Publication Date Title
TWI487380B (zh) A data processing device, a video coding / decoding device and a data processing system
US20060143615A1 (en) Multimedia processing system and multimedia processing method
JPH11136677A (ja) 画像情報処理装置及び符号装置
US10026146B2 (en) Image processing device including a progress notifier which outputs a progress signal
US20140219361A1 (en) Image data encoding for access by raster and by macroblock
JP6679290B2 (ja) 半導体装置
US8531538B2 (en) Image processing apparatus, imaging apparatus, and image processing method
US10304213B2 (en) Near lossless compression scheme and system for processing high dynamic range (HDR) images
JP2019080291A (ja) データ処理装置及びデータ処理方法
US7760198B2 (en) Display controller
CN113573072A (zh) 一种图像处理方法、装置及相关组件
TW201742469A (zh) 影像處理裝置、影視子系統與影視處理電路
US20190095338A1 (en) Semiconductor device, data processing system, and semiconductor device control method
JP2004046499A (ja) データ処理システム
US20140301719A1 (en) Processing cache for multiple bit precisions
TW201811036A (zh) 一種將係數儲存到逆掃描儲存裝置前確定係數的儲存位置的方法和相關裝置及機器可讀介質
JPH09322168A (ja) 2次元逆離散コサイン変換装置
TWI565303B (zh) 影像處理系統及影像處理方法
US20180041612A1 (en) System and method for out-of-stream order compression of multi-media tiles in a system on a chip
JP2008193146A (ja) 復号回路
JP2005223538A (ja) 画像処理回路
JP2005176001A (ja) 半導体装置及び画像処理装置
JP2008059155A (ja) 情報処理装置及び情報処理方法
JP2010103689A (ja) 画像処理装置、集積回路装置、電子機器
JP2005184275A (ja) カラー画像処理装置