TWI479467B - 畫素及其畫素電路 - Google Patents

畫素及其畫素電路 Download PDF

Info

Publication number
TWI479467B
TWI479467B TW102119130A TW102119130A TWI479467B TW I479467 B TWI479467 B TW I479467B TW 102119130 A TW102119130 A TW 102119130A TW 102119130 A TW102119130 A TW 102119130A TW I479467 B TWI479467 B TW I479467B
Authority
TW
Taiwan
Prior art keywords
switch
driving transistor
voltage
pixel
current
Prior art date
Application number
TW102119130A
Other languages
English (en)
Other versions
TW201445538A (zh
Inventor
Liwei Liu
Weichu Hsu
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW102119130A priority Critical patent/TWI479467B/zh
Priority to CN201310363247.5A priority patent/CN103400552B/zh
Priority to US14/160,878 priority patent/US20140354182A1/en
Publication of TW201445538A publication Critical patent/TW201445538A/zh
Application granted granted Critical
Publication of TWI479467B publication Critical patent/TWI479467B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Description

畫素及其畫素電路
本發明係有關於一種基本電子電路,且特別是有關於一種畫素及其畫素電路。
在顯示面板中,為有效控制畫素中的發光二極體,通常會配置一畫素電路,然而,採用畫素電路之顯示面板會面臨諸多問題,例如電晶體變異、電壓降(IR drop)、發光二極體老化等,上述問題將會導致顯示面板亮度不均,使得顯示面板之影像品質下降。
雖可於畫素中配置補償電路以改善上述問題所導致的種種缺失,然而,若於補償電路中配置大量的電晶體,則會衍生出畫素開口率下降及解析度受限等問題。
由此可見,上述現有的方式,顯然仍存在不便與缺陷,而有待改進。為了解決上述問題,相關領域莫不費盡心思來謀求解決之道,但長久以來仍未發展出適當的解決方案。
發明內容旨在提供本揭示內容的簡化摘要,以使閱讀者對本揭示內容具備基本的理解。此發明內容並非本揭示內容的完整概述,且其用意並非在指出本發明實施例的重要/關鍵元件或界定本發明的範圍。
本發明內容之一目的是在提供一種畫素及畫素電路,藉以改善先前技術所存在的問題。
為達上述目的,本發明內容之一技術態樣係關於一種畫素,其包含有機發光二極體、驅動電晶體、第一開關、第三開關及第四開關。於結構上,驅動電晶體電性耦接於有機發光二極體。於操作上,畫素處於資料寫入期間時,藉由第一開關將資料電壓寫入驅動電晶體之控制端。畫素處於補償期間時,第四開關導通驅動電晶體之控制端與第一端,使得驅動電晶體之控制端經由一電流路徑以進行充放電,俾使驅動電晶體之控制端的電壓形成補償電壓,補償電壓於發光期間導通驅動電晶體,且第三開關被開啟,使得驅動電流提供予有機發光二極體。
為達上述目的,本發明內容之另一技術態樣係關於一種畫素電路,用以驅動一發光二極體。前述畫素電路包含第一開關、驅動電晶體、第三開關、第四開關及電容,進一步而言,上述驅動電晶體、第一、第三及第四開關皆具有第一端、第二端及控制端,電容具有第一端及第二端。於結構上,第一開關之第一端電性耦接至一資料電壓,驅動電晶體之控制端電性耦接至第一開關之第二端,第三開 關之第二端電性耦接至驅動電晶體之第一端,第四開關之第一端電性耦接至第一開關之第二端,第四開關之第二端電性耦接至驅動電晶體之第一端,電容之第一端電性耦接至第一開關之第二端,電容之第二端電性耦接至一電源。
因此,根據本發明之技術內容,本發明實施例藉由提供一種畫素及畫素電路,藉以改善電晶體變異、電壓降、發光二極體老化等狀況,所導致顯示面板亮度不均及顯示面板之影像品質下降的問題,更可進一步改善於補償電路中配置大量的電晶體,所衍生出畫素開口率下降及解析度受限等問題。
在參閱下文實施方式後,本發明所屬技術領域中具有通常知識者當可輕易瞭解本發明之基本精神及其他發明目的,以及本發明所採用之技術手段與實施態樣。
100、200、300‧‧‧畫素
110、210、310‧‧‧有機發光二極體
120、220、320‧‧‧電流路徑
T1‧‧‧第一開關
OVDD‧‧‧電源
T2‧‧‧驅動電晶體
OVSS‧‧‧參考電壓端
T3‧‧‧第三開關
G‧‧‧控制端
T4‧‧‧第四開關
D‧‧‧第一端
C‧‧‧電容
S‧‧‧第二端
Data‧‧‧資料電壓
Data in‧‧‧資料寫入期間
Scan‧‧‧掃描信號
Comp.‧‧‧補償期間
DIS‧‧‧放電信號
Emission‧‧‧發光期間
EM‧‧‧發光信號
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:第1A圖係繪示依照本發明一實施例的一種畫素之示意圖;第1B圖係繪示依照本發明一實施例的一種控制波形之示意圖。
第2A圖係繪示依照本發明一實施例的一種畫素之示意圖;第2B圖係繪示依照本發明一實施例的一種控制波形之示意圖。
第3A圖係繪示依照本發明一實施例的一種畫素之示意 圖;第3B圖係繪示依照本發明一實施例的一種控制波形之示意圖。
根據慣常的作業方式,圖中各種特徵與元件並未依比例繪製,其繪製方式是為了以最佳的方式呈現與本發明相關的具體特徵與元件。此外,在不同圖式間,以相同或相似的元件符號來指稱相似的元件/部件。
為了使本揭示內容的敘述更加詳盡與完備,下文針對了本發明的實施態樣與具體實施例提出了說明性的描述;但這並非實施或運用本發明具體實施例的唯一形式。實施方式中涵蓋了多個具體實施例的特徵以及用以建構與操作這些具體實施例的方法步驟與其順序。然而,亦可利用其他具體實施例來達成相同或均等的功能與步驟順序。
除非本說明書另有定義,此處所用的科學與技術詞彙之含義與本發明所屬技術領域中具有通常知識者所理解與慣用的意義相同。此外,在不和上下文衝突的情形下,本說明書所用的單數名詞涵蓋該名詞的複數型;而所用的複數名詞時亦涵蓋該名詞的單數型。
另外,關於本文中所使用之「耦接」可指二或多個元件相互作電性接觸或相互間接作電性接觸,而「連接」,可指二或多個元件相互直接作實體接觸,或是相互間接作實體接觸,上述亦均可指二或多個元件相互操作或動作。
為了解決先前技術所存在的問題,本發明提出一種 畫素結構,並配合三階段的控制模式,而能對畫素內之驅動電晶體之控制端的電壓進行補償,進而改善電晶體變異、電壓降、發光二極體老化等狀況,使顯示面板亮度均,並維持顯示面板之影像品質。上述畫素結構係繪示於第1A、2A及3A圖中,而三階段之控制模式則相應地繪示於第1B、2B及3B圖,後文將配合圖式一併解說上述畫素及其三階段之控制模式。
如第1A圖所示,畫素100包含畫素電路及有機發 光二極體110,此畫素電路包含第一開關T1、驅動電晶體T2、第三開關T3、第四開關T4及電容C,進一步而言,上述驅動電晶體、第一、第三及第四開關T1~T4皆具有第一端、第二端及控制端,電容C具有第一端及第二端。於結構上,第一開關T1之第一端電性耦接至一資料電壓Data,驅動電晶體(或稱為第二開關)T2之控制端直接連接至第一開關T1之第二端,第三開關T3之第二端直接連接至驅動電晶體T2之第一端,第四開關T4之第一端直接連接至第一開關T1之第二端,第四開關T4之第二端直接連接至驅動電晶體T2之第一端,電容C之第一端(或稱為第一電極)直接連接至第一開關T1之第二端,電容C之第二端(或稱為第二電極)電性耦接至一電源OVDD。必需說明的是,第四開關T4之第一端,除了直接連接至驅動電晶體T2之第一端之外,也直接連接至第三開關T3之第二端,即第四開關T4之第一端會直接連接至驅動電晶體T2之第一端與第三開關T3之第二端。電容C之第一端,除了直接 連接至第一開關T1之第二端之外,也直接連接至第四開關T4之第二端以及驅動電晶體T2之控制端,即電容C之第一端會直接連接至第一開關T1之第二端、第四開關T4之第二端以及驅動電晶體T2之控制端。
於操作上,第一開關T1係由一掃描信號Scan所控制,驅動電晶體T2係透過第一開關T1由一資料電壓Data所控制,第三開關(或稱為電源控制開關)T3係由一發光信號EM所控制,而第四開關T4則由一放電信號DIS所控制。
於實現本發明之實施例時,上述驅動電晶體及開關可為但不限於雙接面電晶體(Bipolar Junction Transistor,BJT)、場效應電晶體(Field-Effect Transistor,FET)、絕緣柵雙極電晶體(Insulated Gate Bipolar Transistor,IGBT)等。任何熟習此技藝者在本發明實施例的精神下,當可依照實際需求以選擇性地採用適當之元件來實現本發明。
請繼續參照第1A圖,當上述驅動電晶體及開關為 場效應電晶體,特別是N型薄膜電晶體(Thin-Film Transistor,TFT)時,驅動電晶體T2之第二端直接連接發光二極體110之陽極,發光二極體110之陰極電性連接至一參考電壓端OVSS,第三開關T3之第一端電性連接電源OVDD。
隨後,將介紹畫素100的三階段控制模式。為使整 體控制模式更加易懂,在此,請一併參照第1B圖,其係繪示依照本發明一實施例的一種控制波形之示意圖。
首先,在畫素100處於資料寫入期間(Data in)時, 掃描信號Scan為高位準信號,第一開關T1因而開啟。因此第一開關T1將資料電壓Data寫入驅動電晶體T2之控制端,此時,驅動電晶體T2之控制端的電壓為資料電壓Data。此外,放電信號DIS亦為高位準信號,第四開關T4因而開啟,但發光信號EM為低位準信號,則第三開關T3仍為關閉,在本實施例中,第一開關T1開啟之前,第四開關T4便已先開啟,但不以此為限,即第一開關T1和第四開關T4可以同時開啟。
其次,在畫素100處於一補償期間(Comp.)時,掃描信號Scan為低位準電壓,放電信號DIS仍為高位準信號,第一開關T1因而關閉,第四開關T4則為開啟狀態而導通驅動電晶體T2之控制端G與第一端D。此時,驅動電晶體T2呈現類似二極體型態,因而形成電流路徑120,使得驅動電晶體T2之控制端的資料電壓Data,經由電流路徑120以進行放電,俾使驅動電晶體T2之控制端的資料電壓Data放掉一電壓差△V,而形成一補償電壓(VData -△V)。此時,發光信號EM仍為低位準信號,則第三開關T3仍為關閉。
再者,在畫素100處於發光期間(Emission)時,發光信號EM為高位準信號,放電信號DIS為低位準信號,第三開關T3相應地開啟,而第四開關T4相應地關閉。掃描信號Scan與資料電壓Data皆為低位準信號,第一開關T1因而關閉。此外,補償電壓(VData -△V)導通驅動電晶體T2,因此,驅動電流透過驅動電晶體T2提供予有機發 光二極體110。在本實施例中,第四開關T4關閉之後,第三開關T3才開啟,但不以此為限,即第四開關T4的關閉和第三開關T3的開啟可以同時發生。
在此,將配合薄膜電晶體之電流公式,以說明本發明實施例之畫素特性,薄膜電晶體之電流公式如下所示:
在畫素100處於一補償期間(Comp.)時,驅動電晶 體T2之控制端的資料電壓Data放掉一電壓差△V,而形成一補償電壓(VData -△V),此時,驅動電晶體T2之VGS 等於VData -△V-VOLED -VOVSS 。接著,將驅動電晶體T2之VGS 帶入公式(1),而得到以下公式:
總結而論,在各元件參數產生變異時,補償電壓可自動地調整而使驅動電流IOLED 維持穩定,而IOLED 等於OLED發光電流。因此,無論畫素100產生電晶體變異、電壓降、發光二極體老化等狀況,驅動電流IOLED 均可維持穩定,進而使顯示面板亮度均勻,提升顯示面板之影像品質。再者,由於畫素100僅需配置一個驅動電晶體及三個開關,因此,進一步改善先前技術於補償電路中配置大量的電晶體,所衍生出畫素開口率下降及解析度受限等問題。
舉例而言,上述畫素電路補償方式係為當電路操作於補償期間(Comp.)時,利用放電的電壓差△V大小與電流路徑120的放電電流量大小有關,藉使補償電壓(VData -△ V)相應地自動調整。詳細之調整方式如下,驅動電晶體T2之控制端經由電流路徑120對參考電壓端OVSS進行放電一電壓差△V,而形成補償電壓(VData -△V),由於電壓差△V正比於放電電流量的大小,而電流量的大小與驅動電晶體T2的臨界電壓Vth 、驅動電晶體T2的電子漂移率μ、參考電壓端OVSS的電壓以及OLED的電壓皆有相關。 因此,在第四開關T4之導通時間固定的狀況下,補償電壓(VData -△V)會因各個因素的變異量不同而相應地自動調整。
在一實施例中,請看到公式(2),在驅動電晶體T2的電子漂移率μ上升的狀況下,放電電流因而上升,亦即電壓差△V上升,而使驅動電流IOLED 維持穩定。
在另一實施例中,請看到公式(2),在驅動電晶體T2的臨界電壓Vth 上升的狀況下,放電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
於再一實施例中,請看到公式(2),在有機發光二極體之跨壓VOLED 上升的狀況下,放電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
在又一實施例中,請看到公式(2),在參考電壓端OVSS之參考電壓VOVSS 上升的狀況下,放電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
其次,在畫素電路結構之第二實現方式中,請參照 第2A圖,其與上述第一實現方式之不同在於,上述驅動電晶體及開關為場效應電晶體,特別是P型薄膜電晶體 (Thin-Film Transistor,TFT)。詳細而言,第一開關T1之控制端電性連接於掃描訊號Scan,第一開關T1之第一端電性連接於資料電壓Data,驅動開關(或稱為第二開關)T2之第二端電性連接於電源OVDD,第三開關(或稱為電源控制開關)T3之控制端電性連接發光信號EM,第三開關T3之第一端直接連接發光二極體210之陽極,第四開關T4之控制端電性連接放電信號DIS,第四開關T4之第一端直接連接至驅動開關T2之第一端以及第三開關T3之第二端,電容C之第二端電性連接電源OVDD,電容C之第一端直接連接至第一開關T1之第二端、驅動開關T2之控制端以及第四開關T4之第二端,發光二極體210之陰極電性連接至參考電壓源OVSS。
請參照第2B圖,其係繪示依照本發明一實施例的一種控制波形之示意圖。首先,在畫素200處於資料寫入期間(Data in)時,掃描信號Scan與資料電壓Data皆為低位準信號,第一開關T1因而開啟。因此第一開關T1將資料電壓Data寫入驅動電晶體T2之控制端G,此時,驅動電晶體T2之控制端G的電壓為資料電壓Data。此外,放電信號DIS為低準位信號,第四開關T4因而開啟,但發光信號EM為高準位,則第三開關T3仍為關閉,在本實施例中,第一開關T1開啟之前,第四開關T4便已先開啟,但不以此為限,即第一開關T1和第四開關T4可以同時開啟。
其次,在畫素200處於一補償期間(Comp.)時,掃描信號Scan與資料電壓Data皆為高位準電壓,第一開關 T1因而關閉,放電信號DIS仍為低位準信號,第四開關T4則為開啟狀態而導通驅動電晶體T2之控制端G與第一端D。此外,發光信號EM仍為高準位,則第三開關T3仍為關閉。此時,驅動電晶體T2呈現類似二極體型態,因而形成電流路徑220,使得電源OVDD經由電流路徑220以對驅動電晶體T2之控制端進行充電,俾使驅動電晶體T2之控制端的資料電壓Data加上一電壓差△V,而形成一補償電壓(VData +△V),其中電壓差△V正比於充電電流大小。
再者,當畫素200處於發光期間(Emission),發光 信號EM為低位準信號,放電信號DIS為高位準信號,第三開關T3相應地開啟,而第四開關T4相應地關閉。再者,掃描信號Scan與資料電壓Data皆為高位準電壓,第一開關T1因而,仍為關閉狀態。在本實施例中,第四開關T4關閉之後,第三開關T3才開啟,但不以此為限,即第四開關T4的關閉和第三開關T3的開啟可以同時發生。此時,補償電壓(VData +△V)導通驅動電晶體T2,因此,驅動電流透過驅動電晶體T2提供予有機發光二極體210。
在此,將配合薄膜電晶體之電流公式,以說明本發 明實施例之畫素200的特性,薄膜電晶體之電流公式如下所示:
在畫素200處於一補償期間(Comp.)時,驅動電晶 體T2之控制端G的資料電壓Data加上一電壓差△V,而 形成一補償電壓(VData +△V)。接著,於發光期間(Emission)時,驅動電晶體T2之VSG 等於VOVDD -VData -△V。隨後,將驅動電晶體T2之VSG 帶入公式(3),而得到以下公式:
總結而論,在各元件參數產生變異時,補償電壓可自動地調整而使驅動電流IOLED 維持穩定。
舉例而言,上述畫素電路補償的方式為當電路操作於補償期間(Comp.)時,利用充電的電壓差△V大小與電流路徑220的充電電流量大小有關,,藉使補償電壓(VData +△V)相應地自動調整。詳細之調整方式如下,電源OVDD經由電流路徑220對驅動電晶體T2之控制端進行充電一電壓差△V,而形成補償電壓(VData +△V),由於電壓差△V正比於電流路徑220的充電電流量的大小,而電流量的大小與驅動電晶體T2的臨界電壓Vth 、驅動電晶體T2的電子漂移率μ以及電源OVDD的電壓皆有相關。因此,在第四開關T4之導通時間固定的狀況下,補償電壓(VData +△V)會因各個因素的變異量不同而相應地自動調整。
在一實施例中,請看到公式(4),在驅動電晶體T2的電子漂移率μ上升的狀況下,充電電流因而上升,亦即電壓差△V上升,而使驅動電流IOLED 維持穩定。
在另一實施例中,請看到公式(4),在驅動電晶體T2的臨界電壓Vth 上升的狀況下,充電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
於再一實施例中,請看到公式(4),在電源OVDD所提供之電壓下降的狀況下,充電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
再者,在畫素電路結構之第三實現方式中,請參照第3A圖,其與上述第一實現方式之不同在於,上述驅動電晶體及開關為場效應電晶體,特別是P型薄膜電晶體,且驅動電晶體T2之第二端直接連接發光二極體310之陰極,第三開關T3之第一端電性連接參考電壓端OVSS。詳細而言,第一開關T1之控制端電性連接於掃描訊號Scan,第一開關T1之第一端電性連接於資料電壓Data,驅動開關(或稱為第二開關)T2之第二端直接連接於發光二極體310之陰極,第三開關(或稱為電源控制開關)T3之控制端電性連接發光信號EM,第三開關T3之第一端電性連接參考電壓源OVSS,第四開關T4之控制端電性連接放電信號DIS,第四開關T4之第一端直接連接至驅動開關T2之第一端以及第三開關T3之第二端,電容C之第二端電性連接電源OVDD,電容C之第一端直接連接至第一開關T1之第二端、驅動開關T2之控制端以及第四開關T4之第二端,發光二極體310之陽極電性連接至電源OVDD。
請參照第3B圖,其係繪示依照本發明一實施例的一種控制波形之示意圖。首先,在畫素300處於資料寫入期間(Data in)時,掃描信號Scan與資料電壓Data皆為低位準信號,第一開關T1因而開啟。因此,第一開關T1將資料電壓Data寫入驅動電晶體T2之控制端G,此時,驅動 電晶體T2之控制端G的電壓為資料電壓Data。此外,放電信號DIS為低準位信號,第四開關T4因而開啟,但發光信號EM為高準位,則第三開關T3仍為關閉,在本實施例中,第一開關T1開啟之前,第四開關T4便已先開啟,但不以此為限,即第一開關T1和第四開關T4可以同時開啟。
其次,在畫素300處於一補償期間(Comp.)時,掃描信號Scan與資料電壓Data皆為高位準電壓,第一開關T1因而關閉,放電信號DIS為低位準信號,第四開關T4則為開啟狀態而導通驅動電晶體T2之控制端G與第一端D。此外,發光信號EM仍為高準位,則第三開關T3仍為關閉。此時,驅動電晶體T2呈現類似二極體型態,因而形成電流路徑320,使得電源OVDD經由電流路徑320以對驅動電晶體T2之控制端G進行充電,俾使驅動電晶體T2之控制端G的資料電壓Data加上一電壓差△V,而形成一補償電壓(VData +△V)。
再者,當畫素300處於發光期間(Emission),發光信號EM為低位準信號,第三開關T3相應地開啟,放電信號DIS為高位準信號,而第四開關T4相應地關閉。再者,掃描信號Scan與資料電壓Data皆為高位準電壓,第一開關T1因而,仍為關閉狀態。此時,補償電壓(VData +△V)導通驅動電晶體T2,因此,驅動電流透過驅動電晶體T2提供予有機發光二極體310。在本實施例中,第四開關T4關閉之後,第三開關T3才開啟,但不以此為限,即第四開關T4的關閉和第三開關T3的開啟可以同時發生。
再者,將配合薄膜電晶體之電流公式,以說明本發明實施例之畫素300的特性,此薄膜電晶體之電流公式如上開公式(3)所示,在此不作贅述。
在畫素300處於一補償期間(Comp.)時,驅動電晶體T2之控制端的資料電壓Data加上一電壓差△V,而形成一補償電壓(VData +△V)。接著,於發光期間(Emission)時,驅動電晶體T2之VSG 等於VOVDD -VOLED -VData -△V。接著,將驅動電晶體T2之VSG 帶入公式(3),而得到以下公式:
總結而論,在各元件參數產生變異時,補償電壓可相應地自動調整而使驅動電流IOLED 維持穩定。
舉例而言,上述畫素電路補償的方式為當電路操作於補償期間(Comp.)時,利用充電的電壓差△V大小與電流路徑320的充電電流量大小有關,,藉使補償電壓相應地自動調整。詳細之調整方式如下,電源OVDD經由電流路徑320對驅動電晶體T2之控制端進行充電一電壓差△V,而形成補償電壓(VData +△V),由於電壓差△V正比於充電電流量的大小,而電流量的大小與驅動電晶體的臨界電壓Vth 、驅動電晶體的電子漂移率μ、電源OVDD的電壓以及OLED的電壓皆有相關。因此,在第四開關T4之導通時間固定的狀況下,補償電壓(VData +△V)會因各個因素的變異量不同而相應地自動調整。
在一實施例中,請看到公式(5),在驅動電晶體 T2的電子漂移率μ上升的狀況下,充電電流因而上升,亦即電壓差△V上升,而使驅動電流IOLED 維持穩定。
在另一實施例中,請看到公式(5),在驅動電晶體T2的臨界電壓Vth 上升的狀況下,充電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
於再一實施例中,請看到公式(5),在電源OVDD所提供之電壓下降的狀況下,充電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
在又一實施例中,請看到公式(5),在有機發光二極體之跨壓VOLED 上升的狀況下,充電電流因而下降,亦即電壓差△V下降,而使驅動電流IOLED 維持穩定。
由上述本發明實施方式可知,應用本發明具有下列優點。本發明實施例藉由提供一種畫素及畫素電路,藉以改善電晶體變異、電壓降、發光二極體老化等狀況,所導致顯示面板亮度不均及顯示面板之影像品質下降的問題。再者,由於畫素僅需配置一個驅動電晶體及三個開關,因此,進一步改善於補償電路中配置大量的電晶體,所衍生出畫素開口率下降及解析度受限等問題。
雖然上文實施方式中揭露了本發明的具體實施例,然其並非用以限定本發明,本發明所屬技術領域中具有通常知識者,在不悖離本發明之原理與精神的情形下,當可對其進行各種更動與修飾,因此本發明之保護範圍當以附隨申請專利範圍所界定者為準。
100‧‧‧畫素
110‧‧‧有機發光二極體
120‧‧‧電流路徑
T1‧‧‧第一開關
T2‧‧‧驅動電晶體
T3‧‧‧第三開關
T4‧‧‧第四開關
C‧‧‧電容
Data‧‧‧資料電壓
Scan‧‧‧掃描信號
DIS‧‧‧放電信號
EM‧‧‧發光信號
OVDD‧‧‧電源
OVSS‧‧‧參考電壓端
G‧‧‧控制端
D‧‧‧第一端
S‧‧‧第二端

Claims (9)

  1. 一種畫素,包含:一有機發光二極體;一驅動電晶體,電性耦接於該有機發光二極體;一第一開關,其中於該畫素處於一資料寫入期間時,藉由該第一開關將一資料電壓寫入該驅動電晶體之一控制端;以及一第四開關,其中於該畫素處於一補償期間時,該第四開關導通該驅動電晶體之該控制端與一第一端,使得該驅動電晶體之該控制端經由一電流路徑以進行充放電,俾使該驅動電晶體之該控制端的電壓形成一補償電壓;一第三開關,該補償電壓於一發光期間導通該驅動電晶體,且該第三開關被開啟,使得一驅動電流提供予該有機發光二極體;其中該第一開關、該驅動電晶體、第三開關及第四開關為N型電晶體,且該驅動電晶體之第二端電性連接該發光二極體之陽極,該第三開關之第一端電性連接一電源OVDD。
  2. 如請求項1所述之畫素,其中於該畫素之各元件參數產生變異時,該補償電壓相應地自動調整而使該驅動電流維持穩定。
  3. 如請求項2所述之畫素,於該補償期間之該電流路徑的電流量大小因元件參數變異而不同,藉使該補償電壓相應地自動調整。
  4. 2或3所述之畫素,其中在該驅動電晶體的電子漂移率上升或的狀況下,該補償電壓相應地調降而使該驅動電流維持穩定。
  5. 2或3所述之畫素,其中在該驅動電晶體的臨界電壓上升、該電源OVDD所提供之電壓下降、該參考電壓端OVSS所提供之參考電壓上升或在該有機發光二極體之跨壓上升的狀況下,該補償電壓相應地調升而使該驅動電流維持穩定。
  6. 如請求項1所述之畫素,其中該驅動電晶體之該控制端經由該電流路徑對一參考電壓端OVSS進行放電一電壓差,該電壓差正比於充電電流大小,其中該補償電壓係為該資料電壓扣除該電壓差。
  7. 如請求項1所述之畫素,其中該電源OVDD經由該電流路徑對該驅動電晶體之該控制端進行充電一電壓差,該電壓差正比於充電電流大小,其中該補償電壓係為該資料電壓與該電壓差之和。
  8. 一種畫素電路,用以驅動一發光二極體,該畫素電路包含:一第一開關,具有一第一端、一第二端與一控制端,該第一開關之第一端電性耦接至一資料電壓;一驅動電晶體,具有一第一端、一第二端與一控制端,該驅動電晶體之控制端電性耦接至該第一開關之第二端;一第三開關,具有一第一端、一第二端與一控制端,該第三開關之第二端電性耦接至該驅動電晶體之第一端;一第四開關,具有一第一端、一第二端與一控制端,該第四開關之第一端電性耦接至該第一開關之第二端,該第四開關之第二端電性耦接至該驅動電晶體之第一端;一電容,具有一第一端與一第二端,該電容之第一端電性耦接至該第一開關之第二端,該電容之第二端電性耦接至一電源;其中該第一開關、該驅動電晶體、該第三開關及該第四開關為N型電晶體,且該驅動電晶體之該第二端電性連接該發光二極體之陽極,該第三開關之該第一端電性連接該電源OVDD。
  9. 如請求項8所述之畫素電路,其中該第一開關於一資料寫入期間將一資料電壓寫入該驅動電晶體之該控制端,該第四開關於一補償期間導通該驅動電晶體之該控制端與該第一端,使得該驅動電晶體之該控制端經由一電流 路徑以進行充放電,俾使該驅動電晶體之該控制端的電壓形成一補償電壓,該補償電壓於一發光期間導通該驅動電晶體,使得一驅動電流提供予該有機發光二極體。
TW102119130A 2013-05-30 2013-05-30 畫素及其畫素電路 TWI479467B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW102119130A TWI479467B (zh) 2013-05-30 2013-05-30 畫素及其畫素電路
CN201310363247.5A CN103400552B (zh) 2013-05-30 2013-08-20 像素及其像素电路
US14/160,878 US20140354182A1 (en) 2013-05-30 2014-01-22 Pixel and pixel circuit thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102119130A TWI479467B (zh) 2013-05-30 2013-05-30 畫素及其畫素電路

Publications (2)

Publication Number Publication Date
TW201445538A TW201445538A (zh) 2014-12-01
TWI479467B true TWI479467B (zh) 2015-04-01

Family

ID=49564161

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102119130A TWI479467B (zh) 2013-05-30 2013-05-30 畫素及其畫素電路

Country Status (3)

Country Link
US (1) US20140354182A1 (zh)
CN (1) CN103400552B (zh)
TW (1) TWI479467B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI515712B (zh) * 2014-05-28 2016-01-01 友達光電股份有限公司 畫素補償電路
TWI554997B (zh) * 2015-03-10 2016-10-21 友達光電股份有限公司 畫素結構
CN104658485B (zh) * 2015-03-24 2017-03-29 京东方科技集团股份有限公司 Oled驱动补偿电路及其驱动方法
CN104933993B (zh) 2015-07-17 2017-12-08 合肥鑫晟光电科技有限公司 像素驱动电路及其驱动方法、显示装置
TWI560676B (en) 2015-12-07 2016-12-01 Au Optronics Corp Pixel circuit and driving method thereof
TWI569248B (zh) * 2016-02-18 2017-02-01 友達光電股份有限公司 畫素電路以及驅動方法
TWI569249B (zh) * 2016-07-01 2017-02-01 友達光電股份有限公司 畫素電路
TWI682381B (zh) * 2018-10-17 2020-01-11 友達光電股份有限公司 畫素電路、顯示裝置及畫素電路驅動方法
CN109671398B (zh) 2019-02-28 2020-05-15 厦门天马微电子有限公司 像素驱动电路的驱动方法、显示面板和显示装置
TWI773293B (zh) * 2021-04-30 2022-08-01 友達光電股份有限公司 驅動電路
CN114093319A (zh) * 2021-11-26 2022-02-25 长沙惠科光电有限公司 像素补偿电路、像素驱动方法及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
TW201027492A (en) * 2008-10-29 2010-07-16 Eastman Kodak Co Electroluminescent display with efficiency compensation
US7812796B2 (en) * 2006-06-27 2010-10-12 Lg. Display Co., Ltd. Pixel circuit of organic light emitting display
TW201331916A (zh) * 2013-01-10 2013-08-01 Shanghai Hehui Optoelectronics Ltd 一種oled像素驅動電路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3047869B2 (ja) * 1997-09-26 2000-06-05 日本電気株式会社 出力振幅調整回路
JP4049010B2 (ja) * 2003-04-30 2008-02-20 ソニー株式会社 表示装置
US7196682B2 (en) * 2003-09-29 2007-03-27 Wintek Corporation Driving apparatus and method for active matrix organic light emitting display
KR100637458B1 (ko) * 2004-05-25 2006-10-20 삼성에스디아이 주식회사 유기전계 발광 표시 패널
KR100698697B1 (ko) * 2004-12-09 2007-03-23 삼성에스디아이 주식회사 발광표시장치 및 그의 제조방법
KR100624137B1 (ko) * 2005-08-22 2006-09-13 삼성에스디아이 주식회사 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법
KR100936882B1 (ko) * 2008-06-11 2010-01-14 삼성모바일디스플레이주식회사 유기전계발광 표시장치
US9370075B2 (en) * 2008-12-09 2016-06-14 Ignis Innovation Inc. System and method for fast compensation programming of pixels in a display
KR101113430B1 (ko) * 2009-12-10 2012-03-02 삼성모바일디스플레이주식회사 화소 및 그를 이용한 유기전계발광표시장치
KR101201722B1 (ko) * 2010-02-23 2012-11-15 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
CN102760404B (zh) * 2011-04-28 2015-01-28 瀚宇彩晶股份有限公司 发光二极管显示器像素电路及其驱动方法
TWI441138B (zh) * 2011-12-30 2014-06-11 Au Optronics Corp 發光二極體電路,驅動發光二極體電路之方法及發光二極體顯示器
CN103093724A (zh) * 2013-03-04 2013-05-08 陈鑫 一种新型的amoled像素驱动电路
TWI548112B (zh) * 2013-05-14 2016-09-01 友達光電股份有限公司 發光二極體模組

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
US7812796B2 (en) * 2006-06-27 2010-10-12 Lg. Display Co., Ltd. Pixel circuit of organic light emitting display
TW201027492A (en) * 2008-10-29 2010-07-16 Eastman Kodak Co Electroluminescent display with efficiency compensation
TW201331916A (zh) * 2013-01-10 2013-08-01 Shanghai Hehui Optoelectronics Ltd 一種oled像素驅動電路

Also Published As

Publication number Publication date
CN103400552A (zh) 2013-11-20
CN103400552B (zh) 2016-01-20
TW201445538A (zh) 2014-12-01
US20140354182A1 (en) 2014-12-04

Similar Documents

Publication Publication Date Title
TWI479467B (zh) 畫素及其畫素電路
US9852687B2 (en) Display device and driving method
TWI533278B (zh) 畫素結構及其驅動方法
US11164520B2 (en) Power off method of display device, and display device
JP6117232B2 (ja) 画素ユニット駆動回路と方法、画素ユニット及び表示装置
WO2016161866A1 (zh) 像素电路及其驱动方法、显示装置
US9508287B2 (en) Pixel circuit and driving method thereof, display apparatus
KR101103868B1 (ko) 유기 발광표시장치의 구동회로
JP2004295131A (ja) ディスプレイ用駆動回路
CN108597444B (zh) 一种硅基oled像素电路及其补偿oled电学特性变化的方法
TWI492206B (zh) 電激發光畫素電路
JP2004252036A (ja) アクティブ駆動型発光表示装置およびその駆動制御方法
US10223972B1 (en) OLED pixel driving circuit and OLED display device
TW201314656A (zh) 畫素電路及其驅動方法
CN107424567B (zh) Oled像素驱动电路及oled显示装置
US20160379561A1 (en) Control circuit and control method of amoled partition drive
WO2018166037A1 (zh) 一种像素驱动电路及oled显示装置
US20180342199A1 (en) Pixel circuit, driving method and display device
US20190266950A1 (en) Amoled pixel driving circuit and driving method
TWI441137B (zh) 維持二極體發光亮度之補償電路
US10235935B2 (en) Power off method of display device, and display device
US20180166011A1 (en) Pixel driving circuit, driving method, pixel unit, and display apparatus
US11289022B2 (en) Pixel driving circuit, method, and display apparatus
CN108335666B (zh) 一种补偿驱动管阈值电压漂移的硅基oled像素电路及其方法
TWI389083B (zh) Pixel driver and display device