TWI389083B - Pixel driver and display device - Google Patents
Pixel driver and display device Download PDFInfo
- Publication number
- TWI389083B TWI389083B TW97113774A TW97113774A TWI389083B TW I389083 B TWI389083 B TW I389083B TW 97113774 A TW97113774 A TW 97113774A TW 97113774 A TW97113774 A TW 97113774A TW I389083 B TWI389083 B TW I389083B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- switch
- transistor
- turned
- signal
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
Description
本發明是有關於一種像素驅動器及顯示裝置,特別是指一種有機發光二極體像素驅動器及顯示裝置。
由於有機發光二極體(OLED)顯示裝置具有自發光、亮度高、反應時間快及視角廣等優點,已逐漸地受到重視及被使用。
一OLED顯示裝置是藉由複數呈陣列式排列且可顯現不同色彩的像素電路來達到顯示影像的功能,而且是逐行或逐列循序掃描該等像素電路來決定每一像素電路顯現的色彩。每一像素電路包含一OLED,且產生一驅動該OLED的驅動電流,以使該OLED發出強度與該驅動電流大小相關的光。
參閱圖1,習知的第一種像素電路1包括一第一電晶體11、一第二電晶體12、一電容13及一OLED 14,其中,該第一電晶體11及該第二電晶體12是P型薄膜電晶體(TFT)。該第一電晶體11具有一接收一第一電源電壓VDD
的第一端、一第二端,及一決定該第一端及該第二端是否導通的控制端。該第二電晶體12具有一接收一資料電壓VDATA
的第一端、一電連接到該第一電晶體11之控制端的第二端,及一決定該第一端及該第二端是否導通且接收一掃描信號SCAN的控制端。該電容13具有一電連接到該第一電晶體11之第一端的第一端,及一電連接到該第一電晶體11之
控制端的第二端。該OLED 14具有一電連接到該第一電晶體11之第二端的陽極,及一接收一第二電源電壓VSS
的陰極。該第一電源電壓VDD
大於該第二電源電壓VSS
。
該像素電路1的時序如圖2所示。當該掃描信號SCAN是低電位時,該第二電晶體12導通,此時,該資料電壓VDATA
被傳送到該電容13的第二端,使得該電容13的跨壓為VDD
-VDATA
。當該掃描信號SCAN是高電位時,該第二電晶體12不導通,此時,該電容13保持其跨壓。該第一電晶體11根據該電容13的跨壓,產生一驅動該OLED 14的驅動電流IDRIVE
,如下所示:
其中,W11
/L11
是該第一電晶體11的寬長比,VC,13
是該電容13的跨壓,而VTH,11
是該第一電晶體11的臨界電壓(threshold voltage)。
對於習知第一種像素電路1而言,由於不同的像素電路1的第一電晶體11的臨界電壓會不相同,當接收相同的資料電壓VDATA
時,不同的像素電路1所產生的驅動電流IDRIVE
會不相同,導致所發出的光之強度也會不相同。而且,每一像素電路1的OLED 14會因為長時間操作而材料老化,使得發光效率會逐漸變差,因此,在該驅動電流IDRIVE
不變的情況下,該OLED 14所發出的光之強度仍會逐漸下降。
參閱圖3,為了降低臨界電壓變異及發光效率劣化的影響,中華民國發明公開案第200735019號揭露了習知第二種像素電路2。該像素電路2包括一第一電晶體21、一第二電晶體22、一第三電晶體23、一第四電晶體24、一第五電晶體25、一電容26及一OLED 27,其中,該第一至該第五電晶體21~25是N型TFT。
該第一電晶體21具有一第一端、一第二端,及一決定該第一端及該第二端是否導通的控制端。該第二電晶體22具有一接收一第一電源電壓VDD
的第一端、一電連接到該第一電晶體21之第一端的第二端,及一決定該第一端及該第二端是否導通且接收一第一掃描信號SCAN1的控制端。該第三電晶體23具有一電連接到該第一電晶體21之控制端的第一端、一電連接到該第一電晶體21之第一端的第二端,及一決定該第一端及該第二端是否導通且接收一第二掃描信號SCAN2的控制端。該第四電晶體24具有一接收一資料電壓VDATA
的第一端、一第二端,及一決定該第一端及該第二端是否導通且接收該第二掃描信號SCAN2的控制端。該第五電晶體25具有一電連接到該第四電晶體24之第二端的第一端、一電連接到該第一電晶體21之第二端的第二端,及一決定該第一端及該第二端是否導通且接收該第一掃描信號SCAN1的控制端。該電容26具有一電連接到該第一電晶體21之控制端的第一端,及一電連接到該第四電晶體24之第二端的第二端。該OLED 27具有一電連接到該第一電晶體21之第二端的陽極,及一接收一第二電源
電壓VSS
的陰極。該第一電源電壓VDD
大於該第二電源電壓VSS
。
為了方便說明,以下簡稱該第一電晶體21之控制端、該第三電晶體23之第一端及該電容26之第一端的電連接處為A點,該第四電晶體24之第二端、該第五電晶體25之第一端及該電容26之第二端的電連接處為B點。
該像素電路2的時序如圖4所示,可以分為四個階段:
I.第一階段
該第一掃描信號SCAN1及該第二掃描信號SCAN2皆是高電位,使得該第二至該第五電晶體22~25導通,因此,該第一電源電壓VDD
被傳送到A點,該資料電壓VDATA
被傳送到B點,使得該電容26的跨壓為VDD
-VDATA
。
II.第二階段
該第一掃描信號SCAN1是低電位而該第二掃描信號SCAN2是高電位,使得該第二電晶體22及該第五電晶體25不導通,而該第三電晶體23及該第四電晶體24導通,因此,該電容26透過該第三電晶體23、該第一電晶體21及該OLED 27放電,直到電流幾乎為0,此時,A點的電壓為VSS
+VOLED_0
+VTH,21
,B點的電壓為VDATA
,使得該電容26的跨壓為VSS
+VOLED_0
+VTH,21
-VDATA
,其中,VOLED_0
是該OLED 27的導通電壓,VTH,21
是該第一電晶體21的臨界電壓。
III.第三階段
該第一掃描信號SCAN1及該第二掃描信號SCAN2皆是低電位,使得該第二至該第五電晶體22~25不導通,因此,該電容26保持其跨壓。
IV.第四階段
該第一掃描信號SCAN1是高電位而該第二掃描信號SCAN2是低電位,使得該第二電晶體22及該第五電晶體25導通,而該第三電晶體23及該第四電晶體24不導通,因此,該電容26保持其跨壓,且該第一電晶體21根據該電容26的跨壓,產生一驅動該OLED 27的驅動電流IDRIVE
,如下所示:
其中,W21
/L21
是該第一電晶體21的寬長比,而VC,26
是該電容26的跨壓。
對於習知第二種像素電路2而言,該第一電晶體21的臨界電壓對該驅動電流IDRIVE
的影響會被消除。而且,由於該OLED 27的導通電壓會影響該驅動電流IDRIVE
,當該OLED 27的導通電壓因為材料老化而升高時,該驅動電流IDRIVE
會跟著提高,可以補償該OLED 27因為發光效率劣化所導致的光強度下降。
雖然習知第二種像素電路2可以降低臨界電壓變異及
發光效率劣化的影響,但是卻較習知第一種像素電路1多使用三個電晶體,使得該OLED顯示裝置的開口率(aperture ratio)(即有效發光顯示區域所佔的面積比率)下降,造成光的使用效率變差。
因此,本發明之目的即在提供一種像素驅動器,可以降低臨界電壓變異及發光效率劣化的影響。
於是,本發明像素驅動器包含一像素電路及一補償電路。該像素電路包括一第一電晶體、一第一開關、一第二開關、一第一電容及一發光二極體。該補償電路包括一第三開關、一第四開關、一第五開關、一第二電容及一第三電容。
該第一電晶體具有一接收一電源信號的第一端、一第二端,及一決定該第一端及該第二端是否導通的控制端。該第一開關具有一第一端,及一電連接到該第一電晶體之控制端的第二端,且受一掃描信號控制以決定該第一端及該第二端是否導通。該第二開關具有一第一端,及一電連接到該第一電晶體之第二端的第二端,且受該掃描信號控制以決定該第一端及該第二端是否導通。該第一電容具有分別電連接到該第一電晶體之第一端及控制端的一第一端及一第二端。該發光二極體具有一電連接到該第一電晶體之第二端的陽極,及一接收一第一電源電壓的陰極。
該第三開關具有一電連接到該第一開關之第一端的第一端,及一電連接到該第二開關之第一端的第二端,且受
一第一控制信號控制以決定該第一端及該第二端是否導通。該第四開關具有一接收一參考電壓的第一端,及一第二端,且受一第二控制信號控制以決定該第一端及該第二端是否導通。該第五開關具有一接收一資料信號的第一端,及一電連接到該第三開關之第二端的第二端,且受一第三控制信號控制以決定該第一端及該第二端是否導通。該第二電容具有一電連接到該第三開關之第一端的第一端,及一電連接到該第四開關之第二端的第二端。該第三電容具有一電連接到該第四開關之第二端的第一端,及一電連接到該第三開關之第二端的第二端。
而本發明之另一目的即在提供一種顯示裝置,可以降低臨界電壓變異及發光效率劣化的影響,且提高開口率。
於是,本發明顯示裝置包含一控制電路、複數上述像素電路及一上述補償電路。該控制電路輸出複數電源信號、複數掃描信號、一第一控制信號、一第二控制信號、一第三控制信號及一資料信號。該等像素電路分別接收該等電源信號及該等掃描信號。該補償電路接收該第一至該第三控制信號及該資料信號,且電連接到該等像素電路。
有關本發明之前述及其他技術內容、特點與功效,在以下配合參考圖式之一個較佳實施例的詳細說明中,將可清楚地呈現。
參閱圖5與圖6,本發明像素驅動器之較佳實施例包含一像素電路3及一補償電路4。該像素電路3包括一第一電
晶體31、一第一開關38、一第二開關39、一第一電容34及一OLED 35,其中,該第一開關38包括一第二電晶體32,該第二開關39包括一第三電晶體33,且該第一至該第三電晶體31~33是P型TFT。該補償電路4包括一第三開關47、一第四開關48、一第五開關49、一第二電容44及一第三電容45,其中,該第三開關47包括一第四電晶體41,該第四開關48包括一第五電晶體42,該第五開關49包括一第六電晶體43,且該第四至該第六電晶體41~43是P型TFT。
該第一電晶體31具有一接收一電源信號PVDD的第一端、一第二端,及一決定該第一端及該第二端是否導通的控制端。該第二電晶體32具有一第一端、一電連接到該第一電晶體31之控制端的第二端,及一決定該第一端及該第二端是否導通且接收一掃描信號SCAN的控制端。該第三電晶體33具有一第一端、一電連接到該第一電晶體31之第二端的第二端,及一決定該第一端及該第二端是否導通且接收該掃描信號SCAN的控制端。該第一電容34具有分別電連接到該第一電晶體31之第一端及控制端的一第一端及一第二端。該OLED 35具有一電連接到該第一電晶體31之第二端的陽極,及一接收一第一電源電壓VSS
的陰極。
該第四電晶體41具有一電連接到該第二電晶體32之第一端的第一端,及一電連接到該第三電晶體33之第一端的第二端,及一決定該第一端及該第二端是否導通且接收一第一控制信號CTRL1的控制端。該第五電晶體42具有一
接收一參考電壓VREF
的第一端、一第二端,及一決定該第一端及該第二端是否導通且接收一第二控制信號CTRL2的控制端。該第六電晶體43具有一接收一資料信號DATA的第一端、一電連接到該第四電晶體41之第二端的第二端,及一決定該第一端及該第二端是否導通且接收一第三控制信號CTRL3的控制端。該第二電容44具有一電連接到該第四電晶體41之第一端的第一端,及一電連接到該第五電晶體42之第二端的第二端。該第三電容45具有一電連接到該第五電晶體42之第二端的第一端,及一電連接到該第四電晶體41之第二端的第二端。
為了方便說明,以下簡稱該第一電晶體31之控制端、該第二電晶體32之第二端及該第一電容34之第二端的電連接處為D點,該第一電晶體31之第二端、該第三電晶體33之第二端及該OLED 35之陽極的電連接處為E點,該第二電晶體32之第一端、該第四電晶體41之第一端及該第二電容44之第一端的電連接處為F點,該第三電晶體33之第一端、該第四電晶體41之第二端、該第六電晶體43之第二端及該第三電容45之第二端的電連接處為G點,該第五電晶體42之第二端、該第二電容44之第二端及該第三電容45之第一端的電連接處為H點。
本實施例的時序如圖6所示,可以分為四個階段:
I.第一補償階段
該電源信號PVDD在一第二電源電壓VDDL
,該第二電源電壓VDDL
大於該第一電源電壓VSS
,且與該第一電源電
壓VSS
的差異小於該OLED 35的導通電壓,因此,不會有電流從該電源信號PVDD經由該第一電晶體31及該OLED 35流到該第一電源電壓VSS
。該資料信號DATA在一重置電壓VRESET
。該掃描信號SCAN及該第一至該第三控制信號CTRL1、CTRL2、CTRL3皆為低電位,使得該第二至該第六電晶體32、33、41~43皆導通,因此,該重置電壓VRESET
被傳送到D~G點,該參考電壓VREF
被傳送到H點,使得該第一電容34的跨壓為VDDL
-VRESET
,該第二電容44的跨壓為VRESET
-VREF
,該第三電容45的跨壓為VREF
-VRESET
。
接著,該第三控制信號CTRL3轉為高電位,使得該第六電晶體43不導通,因此,該第一電容34透過該第一至該第四電晶體31~33、41充電,直到電流幾乎為0,此時,D~G點的電壓皆為VDDL
-∣VTH,31
∣,使得該第一電容34的跨壓為∣VTH,31
∣,該第二電容44的跨壓為VDDL
-∣VTH,31
∣-VREF
,該第三電容45的跨壓為VREF
-VDDL
+∣VTH,31
∣,其中,VTH,31
是該第一電晶體31的臨界電壓。
II.第二補償階段
該電源信號PVDD在該第二電源電壓VDDL
,因此,不會有電流從該電源信號PVDD經由該第一電晶體31及該OLED 35流到該第一電源電壓VSS
。該資料信號DATA在一補償電壓VCOMP
,該補償電壓VCOMP
大於該重置電壓VRESET
。該掃描信號SCAN、該第二控制信號CTRL2及該第三控制信號CTRL3皆為低電位,而該第一控制信號CTRL1為高
電位,使得該第二電晶體32、該第三電晶體33、該第五電晶體42及該第六電晶體43皆導通,而該第四電晶體41不導通,因此,該補償電壓VCOMP
被傳送到E點及G點,該參考電壓VREF
被傳送到H點,使得該第三電容45的跨壓為VREF
-VCOMP
。
接著,該第三控制信號CTRL3轉為高電位,使得該第六電晶體43不導通,因此,該第三電容45透過該第三電晶體33及該OLED 35放電,直到電流幾乎為0,此時,E點及G點的電壓皆為VSS
+VOLED_0
,使得該第三電容45的跨壓為VREF
-VSS
-VOLED_0
,其中,VOLED_0
是該OLED 35的導通電壓。
接著,該資料信號DATA轉為在一資料電壓VDATA
,該資料電壓小於該補償電壓VCOMP
,並大於該重置電壓VRESET
。
在此階段中,該第一電容34維持其跨壓,該第二電容44也維持其跨壓。
III.輸入階段
該電源信號PVDD在該第二電源電壓VDDL
,因此,不會有電流從該電源信號PVDD經由該第一電晶體31及該OLED 35流到該第一電源電壓VSS
。該資料信號DATA在該資料電壓VDATA
。該掃描信號SCAN及該第三控制信號CTRL3皆為低電位,而該第一控制信號CTRL1及該第二控制信號CTRL2皆為高電位,使得該第二電晶體32、該第三電晶體33及該第六電晶體43皆導通,而該第四電晶體41
及該第五電晶體42皆不導通,因此,該資料電壓VDATA
被傳送到E點及G點,且D點、F點的電壓及該第一電容34的跨壓調整為:
其中,VD
是D點的電壓,VF
是F點的電壓,VC,34
是該第一電容34的跨壓,C34
是該第一電容34的電容值,C44
是該第二電容44的電容值,而C45
是該第三電容45的電容值。
接著,該掃描信號SCAN轉為高電位,使得該第二電晶體32及該第三電晶體33不導通,因此,該第一電容34保持其跨壓。
IV.發光階段
該電源信號PVDD在一第三電源電壓VDDH
,該第三電源電壓VDDH
大於該第二電源電壓VDDL
,且與該第一電源電壓VSS
的差異大於該OLED 35的導通電壓,因此,可以有電流從該電源信號PVDD經由該第一電晶體31及該OLED 35流到該第一電源電壓VSS
。該掃描信號SCAN為高電位,使得該第二電晶體32及該第三電晶體33不導通,因此,該第一電容34保持其跨壓。該第一電晶體31根據該第一電容34的跨壓,產生一驅動該OLED 35的驅動電流
IDRIVE
,如下所示:
其中,W31
/L31
是該第一電晶體31的寬長比。
由上式可知,該第一電晶體31的臨界電壓對該驅動電流IDRIVE
的影響會被消除。而且,由於該OLED 35的導通電壓會影響該驅動電流IDRIVE
,當該OLED 35的導通電壓因為材料老化而升高時,該驅動電流IDRIVE
會跟著提高,可以補償該OLED 35因為發光效率劣化所導致的光強度下降。
當該第一電源電壓VSS
為-6V,該第二電源電壓VDDL
為0V,該第三電源電壓VDDH
為9V,該掃描信號SCAN及該第一至該第三控制信號CTRL1、CTRL2、CTRL3的高電位皆為12V,該掃描信號SCAN及該第一至該第三控制信號CTRL1、CTRL2、CTRL3的低電位皆為-12V,該參考電壓VREF
為3V,該重置電壓VRESET
為-6V,該補償電壓VCOMP
為3V,該資料電壓VDATA
為-1V~2V,該第一電容34的電容值為0.3pF,該第二電容44及該第三電容45的電容值皆為2.1pF,該第一電晶體31的寬長比為6μm/14μm,該第二至該第六電晶體32、33、41~43的寬長比皆為5μm/5μm,
且該等電晶體31~33、41~43的臨界電壓偏移為0V、-0.3V及+0.3V時,該驅動電流IDRIVE
的模擬結果如圖7所示。由圖7可知,本實施例確實可以降低臨界電壓變異對該驅動電流IDRIVE
的影響。
值得注意的是,本實施例除了用於驅動該OLED 35之外,也可以用於驅動其它種類的發光二極體(LED),且該等電晶體31~33、41~43除了是P型TFT之外,也可以是P型金屬氧化物半導體(PMOS)。
參閱圖8,本發明顯示裝置之較佳實施例包含一控制電路5、M×N個上述像素電路3,及M個上述補償電路4。該控制電路5輸出N個電源信號PVDD(1)~PVDD(N)、N個掃描信號SCAN(1)~SCAN(N)、一第一控制信號CTRL1、一第二控制信號CTRL2、一第三控制信號CTRL3及M個資料信號DATA(1)~DATA(M)。該等像素電路3排列成一具有M行N列的陣列,且位於第m行的像素電路3分別接收不同的電源信號PVDD(1)~PVDD(N)及不同的掃描信號SCAN(1)~SCAN(N),而位於第n列的像素電路3接收相同的電源信號PVDD(n)及相同的掃描信號SCAN(n)。該等補償電路4排列成一列,第m個補償電路4接收該第一控制信號CTRL1、該第二控制信號CTRL2、該第三控制信號CTRL3及該資料信號DATA(m),且一次與位於第m行的像素電路3中的一者配合,以在該第一補償階段、該第二補償階段、該輸入階段及該發光階段下操作。
藉由複數像素電路3共用一補償電路4,每一像素電路
3較習知第二種像素電路2少使用二個電晶體,可以提高開口率,同時仍可以降低臨界電壓變異及發光效率劣化的影響。
惟以上所述者,僅為本發明之較佳實施例而已,當不能以此限定本發明實施之範圍,即大凡依本發明申請專利範圍及發明說明內容所作之簡單的等效變化與修飾,皆仍屬本發明專利涵蓋之範圍內。
3‧‧‧像素電路
31~33‧‧‧電晶體
34‧‧‧電容
35‧‧‧OLED
38、39‧‧‧開關
4‧‧‧補償電路
41~43‧‧‧電晶體
44、45‧‧‧電容
47~49‧‧‧開關
5‧‧‧控制電路
圖1是習知第一種像素電路之電路圖;圖2是圖1所示像素電路之時序圖;圖3是習知第二種像素電路之電路圖;圖4是圖3所示像素電路之時序圖;圖5是本發明像素驅動器的較佳實施例之電路圖;圖6是圖5所示較佳實施例之時序圖;圖7是圖5所示較佳實施例之模擬圖;及圖8是本發明顯示裝置的較佳實施例之電路圖。
3‧‧‧像素電路
31~33‧‧‧電晶體
34‧‧‧電容
35‧‧‧OLED
38、39‧‧‧開關
4‧‧‧補償電路
41~43‧‧‧電晶體
44、45‧‧‧電容
47~49‧‧‧開關
Claims (21)
- 一種像素驅動器,包含:一像素電路,包括:一第一電晶體,具有一接收一電源信號的第一端、一第二端,及一決定該第一端及該第二端是否導通的控制端;一第一開關,具有一第一端,及一電連接到該第一電晶體之控制端的第二端,且受一掃描信號控制以決定該第一端及該第二端是否導通;一第二開關,具有一第一端,及一電連接到該第一電晶體之第二端的第二端,且受該掃描信號控制以決定該第一端及該第二端是否導通;一第一電容,具有分別電連接到該第一電晶體之第一端及控制端的一第一端及一第二端;及一發光二極體,具有一電連接到該第一電晶體之第二端的陽極,及一接收一第一電源電壓的陰極;及一補償電路,包括:一第三開關,具有一電連接到該第一開關之第一端的第一端,及一電連接到該第二開關之第一端的第二端,且受一第一控制信號控制以決定該第一端及該第二端是否導通;一第四開關,具有一接收一參考電壓的第一端,及一第二端,且受一第二控制信號控制以決定該 第一端及該第二端是否導通;一第五開關,具有一接收一資料信號的第一端,及一電連接到該第三開關之第二端的第二端,且受一第三控制信號控制以決定該第一端及該第二端是否導通;一第二電容,具有一電連接到該第三開關之第一端的第一端,及一電連接到該第四開關之第二端的第二端;及一第三電容,具有一電連接到該第四開關之第二端的第一端,及一電連接到該第三開關之第二端的第二端。
- 依據申請專利範圍第1項所述之像素驅動器,在一第一補償階段、一第二補償階段、一輸入階段及一發光階段下操作,其中:當在該第一補償階段下操作時,該第一至該第四開關皆導通,該第五開關先導通後不導通,該電源信號在一第二電源電壓,該資料信號在一重置電壓;當在該第二補償階段下操作時,該第一、該第二及該第四開關皆導通,該第三開關不導通,該第五開關先導通後不導通,該電源信號在該第二電源電壓,該資料信號在一補償電壓;當在該輸入階段下操作時,該第一、該第二及該第五開關皆導通,該第三及該第四開關皆不導通,該電源信號在該第二電源電壓,該資料信號在一資料電壓; 當在該發光階段下操作時,該第一及該第二開關皆不導通,該電源信號在一第三電源電壓。
- 依據申請專利範圍第2項所述之像素驅動器,其中,當在該第二補償階段下操作時,該資料信號在該第五開關不導通後轉為在該資料電壓。
- 依據申請專利範圍第2項所述之像素驅動器,其中,當在該輸入階段下操作時,該第一及該第二開關接著皆轉為不導通。
- 依據申請專利範圍第2項所述之像素驅動器,其中,該第二電源電壓小於該第三電源電壓,並大於該第一電源電壓。
- 依據申請專利範圍第5項所述之像素驅動器,其中,該第二電源電壓與該第一電源電壓的差異小於該發光二極體的導通電壓。
- 依據申請專利範圍第5項所述之像素驅動器,其中,該第三電源電壓與該第一電源電壓的差異大於該發光二極體的導通電壓。
- 依據申請專利範圍第2項所述之像素驅動器,其中,該資料電壓小於該補償電壓,並大於該重置電壓。
- 依據申請專利範圍第1項所述之像素驅動器,其中,該第一電晶體是一P型電晶體。
- 依據申請專利範圍第1項所述之像素驅動器,其中,該發光二極體是一有機發光二極體。
- 一種顯示裝置,包含: 一控制電路,輸出複數電源信號、複數掃描信號、一第一控制信號、一第二控制信號、一第三控制信號及一資料信號;複數像素電路,分別接收該等電源信號及該等掃描信號,每一像素電路包括:一第一電晶體,具有一接收該相對應之電源信號的第一端、一第二端,及一決定該第一端及該第二端是否導通的控制端;一第一開關,具有一第一端,及一電連接到該第一電晶體之控制端的第二端,且受該相對應之掃描信號控制以決定該第一端及該第二端是否導通;一第二開關,具有一第一端,及一電連接到該第一電晶體之第二端的第二端,且受該相對應之掃描信號控制以決定該第一端及該第二端是否導通;一第一電容,具有分別電連接到該第一電晶體之第一端及控制端的一第一端及一第二端;及一發光二極體,具有一電連接到該第一電晶體之第二端的陽極,及一接收一第一電源電壓的陰極;及一補償電路,接收該第一至該第三控制信號及該資料信號,且包括:一第三開關,具有一電連接到該等像素電路之第一開關之第一端的第一端,及一電連接到該等像素電路之第二開關之第一端的第二端,且受該第一
- 控制信號控制以決定該第一端及該第二端是否導通;一第四開關,具有一接收一參考電壓的第一端,及一第二端,且受該第二控制信號控制以決定該第一端及該第二端是否導通;一第五開關,具有一接收該資料信號的第一端,及一電連接到該第三開關之第二端的第二端,且受該第三控制信號控制以決定該第一端及該第二端是否導通;一第二電容,具有一電連接到該第三開關之第一端的第一端,及一電連接到該第四開關之第二端的第二端;及一第三電容,具有一電連接到該第四開關之第二端的第一端,及一電連接到該第三開關之第二端的第二端。
- 依據申請專利範圍第11項所述之顯示裝置,其中,該補償電路一次與該等像素電路中的一者配合,以在一第一補償階段、一第二補償階段、一輸入階段及一發光階段下操作,其中:當在該第一補償階段下操作時,該像素電路的第一及第二開關皆導通,該相對應的電源信號在一第二電源電壓,該補償電路的第三及第四開關皆導通,該補償電路的第五開關先導通後不導通,該資料信號在一重置電壓; 當在該第二補償階段下操作時,該像素電路的第一及第二開關皆導通,該相對應的電源信號在該第二電源電壓,該補償電路的第三開關不導通,該補償電路的第四開關導通,該補償電路的第五開關先導通後不導通,該資料信號在一補償電壓;當在該輸入階段下操作時,該像素電路的第一及第二開關導通,該相對應的電源信號在該第二電源電壓,該補償電路的第三及第四開關皆不導通,該補償電路的第五開關導通,該資料信號在一資料電壓;當在該發光階段下操作時,該像素電路的第一及第二開關皆不導通,該相對應的電源信號在一第三電源電壓。
- 依據申請專利範圍第12項所述之顯示裝置,其中,當在該第二補償階段下操作時,該資料信號在該補償電路的第五開關不導通後轉為在該資料電壓。
- 依據申請專利範圍第12項所述之顯示裝置,其中,當在該輸入階段下操作時,該像素電路的第一及第二開關接著皆轉為不導通。
- 依據申請專利範圍第12項所述之顯示裝置,其中,該第二電源電壓小於該第三電源電壓,並大於該第一電源電壓。
- 依據申請專利範圍第15項所述之顯示裝置,其中,該第二電源電壓與該第一電源電壓的差異小於該發光二極體的導通電壓。
- 依據申請專利範圍第15項所述之顯示裝置,其中,該第三電源電壓與該第一電源電壓的差異大於該發光二極體的導通電壓。
- 依據申請專利範圍第12項所述之顯示裝置,其中,該資料電壓小於該補償電壓,並大於該重置電壓。
- 依據申請專利範圍第11項所述之顯示裝置,其中,每一像素電路的第一電晶體是一P型電晶體。
- 依據申請專利範圍第11項所述之顯示裝置,其中,每一像素電路的發光二極體是一有機發光二極體。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW97113774A TWI389083B (zh) | 2008-04-16 | 2008-04-16 | Pixel driver and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW97113774A TWI389083B (zh) | 2008-04-16 | 2008-04-16 | Pixel driver and display device |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200945295A TW200945295A (en) | 2009-11-01 |
TWI389083B true TWI389083B (zh) | 2013-03-11 |
Family
ID=44869704
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW97113774A TWI389083B (zh) | 2008-04-16 | 2008-04-16 | Pixel driver and display device |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI389083B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI649741B (zh) * | 2018-01-30 | 2019-02-01 | 友達光電股份有限公司 | 臨界電壓補償電路以及顯示面板 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI415076B (zh) * | 2010-11-11 | 2013-11-11 | Au Optronics Corp | 有機發光二極體之像素驅動電路 |
TWI427597B (zh) * | 2011-08-11 | 2014-02-21 | Innolux Corp | 顯示器及其驅動方法 |
TWI714317B (zh) * | 2019-10-23 | 2020-12-21 | 友達光電股份有限公司 | 畫素電路與相關的顯示裝置 |
-
2008
- 2008-04-16 TW TW97113774A patent/TWI389083B/zh not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI649741B (zh) * | 2018-01-30 | 2019-02-01 | 友達光電股份有限公司 | 臨界電壓補償電路以及顯示面板 |
Also Published As
Publication number | Publication date |
---|---|
TW200945295A (en) | 2009-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106531075B (zh) | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 | |
US9084331B2 (en) | Active matrix organic light emitting diode circuit and operating method of the same | |
WO2019196758A1 (zh) | 像素电路、显示面板及其驱动方法 | |
WO2019148559A1 (zh) | Oled显示装置 | |
TWI412003B (zh) | 顯示裝置及顯示裝置驅動方法 | |
KR102122179B1 (ko) | 표시 장치 및 구동 방법 | |
CN110097848B (zh) | 显示装置、用于显示装置的驱动方法和电子设备 | |
CN101572055B (zh) | 显示装置和显示装置驱动方法 | |
CN107481662B (zh) | 显示面板及其像素的驱动方法 | |
TWI460704B (zh) | 顯示器及其驅動方法 | |
WO2016123855A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
US8648848B2 (en) | Display device and displaying method thereof, and driving circuit for current-driven device | |
TWI479467B (zh) | 畫素及其畫素電路 | |
WO2018123280A1 (ja) | 光源装置、発光装置、および表示装置 | |
CN112767874B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
TW201314656A (zh) | 畫素電路及其驅動方法 | |
US10223972B1 (en) | OLED pixel driving circuit and OLED display device | |
US8199076B2 (en) | Pixel circuit | |
US8279243B2 (en) | Driving circuit and a pixel circuit incorporating the same | |
KR20140022345A (ko) | 표시 장치, 전자 기기, 구동 방법 및 구동 회로 | |
TWI389083B (zh) | Pixel driver and display device | |
WO2019080256A1 (zh) | Oled像素驱动电路及其驱动方法 | |
KR101954782B1 (ko) | 유기발광 표시장치 | |
CN114333688B (zh) | 具有像素驱动电路的电致发光显示面板 | |
CN116092415B (zh) | 具有像素驱动电路的电致发光显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |