TWI446141B - 時脈校正方法與裝置以及電子裝置 - Google Patents

時脈校正方法與裝置以及電子裝置 Download PDF

Info

Publication number
TWI446141B
TWI446141B TW099138458A TW99138458A TWI446141B TW I446141 B TWI446141 B TW I446141B TW 099138458 A TW099138458 A TW 099138458A TW 99138458 A TW99138458 A TW 99138458A TW I446141 B TWI446141 B TW I446141B
Authority
TW
Taiwan
Prior art keywords
count value
signal
internal clock
clock signal
counting
Prior art date
Application number
TW099138458A
Other languages
English (en)
Other versions
TW201220016A (en
Inventor
Kuofeng Li
Wen Pin Chu
Yueh Yao Nain
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Priority to TW099138458A priority Critical patent/TWI446141B/zh
Priority to US13/282,358 priority patent/US8766646B2/en
Publication of TW201220016A publication Critical patent/TW201220016A/zh
Application granted granted Critical
Publication of TWI446141B publication Critical patent/TWI446141B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation

Landscapes

  • Electric Clocks (AREA)

Description

時脈校正方法與裝置以及電子裝置
本發明係有關一種校正方法及裝置,特別是一種時脈校正的方法與裝置。
電腦在使用時,若使用者閒置一段時間後,或是使用者下達進入睡眠模式的指令,此時電腦內大部分的元件會暫時地停止運作。電腦內部通常會有兩個時脈源,一個是外部時脈源,提供精確的時脈信號,一個是內部時脈源,提供較不精確的時脈信號,因此電腦在睡眠模式時,會暫停接收外部時脈信號,而使用內部時脈源產生的時脈信號。因為內部時脈源產生的時脈信號較不精確,電腦此時以此時脈信號來計算時間,則會有產生誤差。
本發明實施例所述之發明,可利用外部時脈源所產生的時脈信號,對電腦內部時脈進行校正的方法與裝置。
本發明的一實施例提供一種時脈校正方法,用以校正一電子裝置內一內部時脈信號,該方法包括:自一外部時脈信號源接收一外部時脈信號;根據該外部時脈信號產生具有一第一時間長度的一脈衝信號;根據該脈衝信號對該內部時脈計數,並求得一第一計數值,使得該內部時脈信號的一週期與該第一計數值的乘積相等於該第一時間長度;以及利用該第一計數值對該內部時脈信號進行校正。
本發明的另一實施例提供一種時脈校正裝置,用以校正一電子裝置內一內部時脈信號,該時脈校正裝置包括一脈衝信號產生器、一時脈校正模組以及一控制器。該脈衝信號產生器,接收一外部時脈信號以產生對應於一時間長度的一脈衝信號。該時脈校正模組,接收該脈衝信號與該內部時脈信號,用以產生對應於該內部時脈信號的一第一計數值。該控制器,利用該第一計數值對該內部時脈信號進行校正。
本發明的另一實施例提供一種電子裝置,具有一時脈校正裝置,接收一外部時脈信號與一內部時脈信號。該時脈校正裝置,包括一時脈校正模組、一計數裝置以及一致能信號產生單元。該時脈校正模組,接收一脈衝信號與該內部時脈信號,用以產生對應於該內部時脈信號的一第一計數值。該計數裝置,接收該第一計數值與該內部時脈信號,對該內部時脈信號計數以產生一第二計數值,並根據該第一計數值與該第二計數值輸出一觸發信號。該致能信號產生單元,根據該觸發信號產生一致能信號以啟動該電子裝置的一特定功能。
為了讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉數實施例,並配合所附圖示,作詳細說明如下。
有關本發明之前述及其他技術內容、特點與功效,在以下配合參考圖式之一實施例的詳細說明中,將可清楚的呈現。以下實施例中所提到的方向用語,例如:上、下、左、右、前或後等,僅是參考附加圖式的方向。因此,使用的方向用語是用來說明並非用來限制本發明。
第1圖為根據本發明之一時脈校正裝置的一實施例的示意圖。本發明之時脈校正裝置位於一電子裝置內,如電腦、筆記型電腦、智慧型手機等等。脈衝信號產生器11接收一外部時脈信號,並產生具有一時間長度的一脈衝信號。在本實施例中,外部時脈信號由一外部時脈源產生,其精確度高於內部時脈源的內部時脈信號。當電子裝置進入睡眠模式或節能模式時,會將大部分的內部元件關閉,此時的外部時脈源也會因此停止運作,或是電子裝置因為內部元件暫時停止運作而無法接收外部時脈源精確的外部時脈信號,因此電子裝置只能使用精確度較低的內部時脈信號。為了使得電子裝置運作正常,因此使用本實施例的時脈校正裝置來對內部時脈信號校正。電子裝置可以在周期性的對內部時脈信號進行校正,也可以在電子裝置進入睡眠模式前才進行校正。在本實施例中,控制器13會在對內部時脈信號進行校正前先送出一個校正請求信號給時脈校正模組12,時脈校正模組12在接收到後才對內部時脈信號進行校正。
時脈校正模組12接收脈衝信號產生器11產生的脈衝信號與內部時脈信號,並計算在該時間長度內,該內部時脈信號的數量。時脈校正模組12可能是一個計數器,用以計數該時間長度內,該內部時脈信號的數量。時脈校正模組12可能根據該內部時脈信號的週期與該該時間長度直接計算出該時間長度內,該內部時脈信號的數量。時脈校正模組12會根據該內部時脈信號的數量產生一第一計數值傳送給計數裝置14。舉例來說,該脈衝信號的時間長度可能為200毫秒,而時脈校正模組12計算出在200毫秒內,該內部時脈信號的數量為7000個,因此時脈校正模組12會將計數值7000傳送給計數裝置14。
在時脈校正模組12校正完畢後,會傳送一校正完成信號給控制器13。在本實施例中,電子裝置在進入睡眠模式後一預定時間後會進行下一個動作,或是電子裝置本身有一鬧鈴功能,在一預定時間候會啟動。因此控制器會根據該預定時間產生一暫存值,儲存在暫存器15中,並傳送給比較器16。當電子裝置進入睡眠模式時,計數裝置14接收到時間計數重置信號,先重置計數裝置14的一計數值為0。接著,計數裝置14計數內部時脈信號,並產生一第二計數值傳送給比較器16。當該第二計數值相等於該暫存值時,比較器16會送出一致能信號,以啟動預定的功能。在本實施例中,比較器16、暫存器15以及計數裝置14可視為一致能信號產生單元,用以產生用以啟動預定的功能的該致能信號。
為更清楚說明,請參考第2圖。第2圖為根據本發明之一時脈校正裝置的實施例的另一實施例的示意圖。本實施例說明的是電子裝置在一特定時間時,電子裝置會啟動一特定功能,如鬧鐘。控制器23會根據該特定時間產生對應的四個暫存值。第2圖中包含了四個暫存器,第一暫存器25a、第二暫存器25b第三暫存器25c與第四暫存器25d,分別儲存一預定時間的日、時、分與秒的對應暫存器值。
因為在電子裝置無法使用精確的外部時脈信號來作為即時時間(real time)信號所需的時脈信號,因此只能使用使用內部的時脈信號作為時間信號所需的時脈信號的時脈信號。為避免內部時脈的誤差,控制器23會在電子裝置尚有接收到外部時脈信號時,送出一個校正請求信號給時脈校正模組22,時脈校正模組22在接收到後才對內部時脈信號進行校正。控制器23可以在周期性地發出校正請求信號給時脈校正模組22,對內部時脈信號進行校正,也可以在電子裝置進入睡眠模式或是一特定模式前才送出校正請求信號給時脈校正模組22,對內部時脈信號進行校正。
脈衝信號產生器21接收一外部時脈信號,並產生具有一時間長度的一脈衝信號。時脈校正模組22接收脈衝信號產生器21產生的脈衝信號與內部時脈信號,並計算在該時間長度內,該內部時脈信號的數量。時脈校正模組22可能是一個計數器,用以計數該時間長度內,該內部時脈信號的數量。時脈校正模組22可能根據該內部時脈信號的週期與該該時間長度直接計算出該時間長度內,該內部時脈信號的數量。時脈校正模組22會根據該內部時脈信號的數量產生一第一計數值並傳送給計數裝置24。舉例來說,該脈衝信號的時間長度可能為200毫秒,而時脈校正模組22計算出在200毫秒內,該內部時脈信號的數量為7000個,因此時脈校正模組22會將第一計數值7000傳送給計數裝置24。時間計數重置信號是用以將計數裝置24、第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a的計數值重置。
第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a分別用以產生對應秒、分、時與日的資訊。舉例來說,計數裝置24每對內部時脈信號計數7000次時會送出一個觸發信號給第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a。換言之計數裝置24每200毫秒送出一個觸發信號給第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a。當第四計數裝置24a計算到已經接收到5次的觸發信號時,就會將其計數值加1。第三計數裝置24c在接收到300次的觸發信號時,就會將其計數值加1。同理,第二計數裝置24b與第一計數裝置24a的運作亦相同。第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a會持續地將其計數值分別傳送給第四比較器26d、第三比較器26c、第二比較器26b與第一比較器26a,或是只有當第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a的計數值有更新時才將更新的計數值傳送給對應的比較器。
在本發明的另一實施例中,計數裝置24可能包括了一比較器與一暫存器。暫存器分別用以儲存一對應的暫存值或計數值,且該比較器用以比較該計數裝置24的計數值是否相等於該對應的暫存值,若相等的話,輸出一觸發信號。在本實施例中,計數裝置24內的暫存器儲存的值為7000,比較器會比較計數裝置24的計數值與暫存器的值,若計數值為7000時,就會輸出一觸發信號。此外,本實施例中的第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a亦可具有對應的暫存器與比較器,其運作方式大抵上相似於計數裝置24。
舉例來說,如果電子裝置設定在1天12個小時32分又10秒後要啟某一個功能,因此第一暫存器25a的暫存值為1、第二暫存器25b的暫存值為12、第三暫存器25c的暫存值為32且第四暫存器25d的暫存值為10。第一比較器26a、第二比較器26b、第三比較器26c以及第四比較器26d會在比對到對應的暫存器所輸出的暫存值與對應的計數器的計數值相同時,輸出邏輯準位1的信號給及閘27。當四個比較器都輸出邏輯準位1的信號,及閘27就可以輸出邏輯準位1的致能信號,以啟動電子裝置對應的功能。
在另一實施例中,計數裝置24為一24位元的計數器。計數裝置24可在每計數到35000個內部時脈信號時,送出一觸發信號給第四計數裝置24d,使得第四計數裝置24d對其計數值加1。計數裝置24可在每計數到2100000個內部時脈信號時,送出一觸發信號給第三計數裝置24c,使得第三計數裝置24c對其計數值加1。同理,第一計數裝置24a與第二計數裝置24b的運作也是相同。利用這樣的方式,可以簡化第四計數裝置24d、第三計數裝置24c、第二計數裝置24b與第一計數裝置24a的設計。
第3圖為根據本發明之一時脈校正裝置的實施例的另一實施例的示意圖。在本實施例中,外部時脈信號由一外部時脈源產生,其精確度高於內部時脈源的內部時脈信號。當電子裝置進入睡眠模式或節能模式時,會將大部分的內部元件關閉,此時的外部時脈源也會因此停止運作,或是電子裝置因為內部元件暫時停止運作而無法接收外部時脈源精確的外部時脈信號,因此電子裝置只能使用精確度較低的內部時脈信號。為了使得電子裝置運作正常,因此使用本實施例的時脈校正裝置來對內部時脈信號校正。電子裝置可以在周期性的對內部時脈信號進行校正,也可以在電子裝置進入睡眠模式前才進行校正。在本實施例中,控制器33會在對內部時脈信號進行校正前先送出一個校正請求信號給時脈校正模組32,時脈校正模組32在接收到後才對內部時脈信號進行校正。
時脈校正模組32接收脈衝信號產生器31產生的脈衝信號與內部時脈信號,並計算在該時間長度內,該內部時脈信號的數量。時脈校正模組32可能是一個計數器,用以計數該時間長度內,該內部時脈信號的數量。時脈校正模組32可能根據該內部時脈信號的週期與該該時間長度直接計算出該時間長度內,該內部時脈信號的數量。時脈校正模組32會根據該內部時脈信號的數量產生一計數值傳送給控制器33。舉例來說,該脈衝信號的時間長度可能為200毫秒,而時脈校正模組32計算出在200毫秒內,該內部時脈信號的數量為7000個,因此時脈校正模組32會將計數值7000傳送給控制器33。控制器33接著會將計數值傳送給計數裝置34。在本實施例中,計數裝置34原先可能被設定接收並計數外部時脈信號,而且設定為每200毫秒就會計數一次。而原先計數裝置34是設定為每計數每8000個外部時脈信號的上緣,就會計數一次。因為切換為內部信號後,如果仍維持每計數每8000個內部時脈信號的上緣,才計數一次,將造成時間上的誤差。因此透過上述的修正,可能讓計數裝置34能正確運作。使用者亦可透過控制器33,對計數裝置34進行修改,使得計數裝置34每一秒鐘計數一次或是每隔一預定時間計數一次。
在時脈校正模組32校正完畢後,會傳送一校正完成信號給控制器33。在本實施例中,電子裝置在進入睡眠模式後一預定時間後會進行下一個動作,或是電子裝置本身有一鬧鈴功能,在一預定時間候會啟動。因此控制器會根據該預定時間產生一暫存值,儲存在暫存器35中,並傳送給比較器36。當電子裝置進入睡眠模式時,計數裝置34接收到時間計數重置信號,先重置計數裝置34的一計數值。接著,計數裝置34計數內部時脈信號,並產生一計數值傳送給比較器36。當該計數值相等於該暫存值時,比較器36會送出一致能信號,以啟動電子裝置預定的功能。
為更清楚說明,請參考第4圖。第4圖為根據本發明之一時脈校正裝置的實施例的另一實施例的示意圖。本實施例說明的是電子裝置在一預定時間時,電子裝置會啟動一特定功能,如鬧鐘。控制器43會根據該預定時間產生對應的四個暫存值。第4圖中包含了四個暫存器,第一暫存器45a、第二暫存器45b第三暫存器45c與第四暫存器45d,分別儲存預定時間的日、時、分與秒的對應暫存器值。這邊的預定時間可能指的是實際上的時間,也可能指的是一個倒數計時的時間。
當電子裝置無法使用精確的外部時脈信號來作為即時時間(real time)信號所需的時脈信號時,只能使用使用內部的時脈信號作為時間信號所需的時脈信號的時脈信號,而電子裝置內部的時脈信號的精準度通常較差。為避免因為內部時脈的誤差導致電子裝置顯示的時間與實際的時間有誤差,控制器43會在電子裝置尚有接收到外部時脈信號時,送出一個校正請求信號給時脈校正模組42,以對內部時脈信號進行校正。在本實施例中,時脈校正模組42在接收到後才對內部時脈信號進行校正,而在另一個實施例中,時脈校正模組42可以被設定為周期性的對內部時脈信號進行校正。換言之,控制器43可以在周期性地發出校正請求信號給時脈校正模組42,對內部時脈信號進行校正。而另外一個實施例中,控制器43可以在電子裝置進入睡眠模式或是一特定模式前才送出校正請求信號給時脈校正模組42,並在電子裝置還接收到外部時脈信號時,利用該外部時脈信號對對內部時脈信號進行校正。
在對內部時脈信號進行校正時,可先利用外部時脈信號來決定一固定時間長度的一脈衝信號,以及利用該脈衝信號來對內部時脈信號進行校正。脈衝信號產生器41接收一外部時脈信號,並產生具有一固定時間長度的一脈衝信號。時脈校正模組42接收脈衝信號產生器41產生的脈衝信號與內部時脈信號,並計算在該脈衝信號表示的時間長度內,該內部時脈信號的周期數,或是說該內部時脈信號上緣觸發的次數。時脈校正模組42可能包括一個計數器,用以計數該時間長度內,該內部時脈信號所需的周期數量。在計數內部時脈信號的周期數量時,可針對內部時脈信號的上緣部分進行計數。在另一個實施例中,時脈校正模組42可能根據該內部時脈信號的週期與該該固定時間長度直接計算出該時間長度內,所需該內部時脈信號的周期數量。時脈校正模組42會根據該內部時脈信號的數量產生一第一計數值傳送給控制器43。舉例來說,該脈衝信號的時間長度可能為200毫秒,而時脈校正模組42計算出在200毫秒內,該內部時脈信號的數量為7000個,換言之,每7000個該內部時脈信號的周期的總時間長度約為200毫秒。因此時脈校正模組42會將第一計數值7000傳送給控制器43。時間計數重置信號是用以將計數裝置44、第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a的計數值歸零。
計數裝置44原先可能被設定接收並計數外部時脈信號,而且設定為每200毫秒就會計數一次(或輸出一個觸發信號)。而原先計數裝置44是設定為每計數到每8000個外部時脈信號的上緣時,就會計數一次並發出一觸發信號。因為切換為內部信號後,如果仍維持每計數每8000個內部時脈信號的上緣,才計數一次,那造成時間上的誤差。因此透過上述的修正,計數裝置44每計數每7000個內部時脈信號的上緣就會計數一次,使計數裝置44能維持固定的時間就會送出一個觸發信號。如此一來,可以讓計數裝置44能準確地周期性地輸出觸發信號。使用者亦可透過控制器43修改傳送到計數裝置44的第一計數值,使得計數裝置44每一秒鐘計數一次或是每隔一預定時間計數一次。舉例來說,原先控制器43傳送第一計數值7000給計數裝置44,使得計數裝置44每隔200毫秒輸出一次觸發信號。控制器43可將傳送給計數裝置44的第一計數值修改為35000,則計數裝置44變成每隔1秒鐘輸出一個觸發信號。
在另一個實施例中,計數裝置44內可能包括一比較器與一暫存器。暫存器分別用以儲存一對應的暫存值或計數值,且該比較器用以比較該計數裝置44的計數值是否相等於該對應的暫存值,若相等的話,輸出該觸發信號。暫存器用以儲存控制器43傳送的第一計數值,比較器則是用以比較計數裝置44對該內部時脈信號計數的一第二計數值與該第一計數值是否相等,若第一計數值與該第二計數值相等,則輸出該觸發信號。此外,本實施例中的第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a亦可具有對應的暫存器與比較器,其運作方式大抵上相似於計數裝置44。
第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a分別用以產生對應秒、分、時與日的計數值。舉例來說,計數裝置44每對內部時脈信號計數7000次時會送出一個觸發信號給第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a。換言之,計數裝置44每200毫秒送出一個觸發信號給第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a。當第四計數裝置44d計算到已經接收到5次的觸發信號時,就會將其計數值加1,表示經過了一秒鐘的時間長度。當第四計數裝置44d的計數值由58變為59時,若再接收到5次的觸發信號,則第四計數裝置44d的計數值會被歸零,之後再繼續計數。換言之,第四計數裝置44d的計數值的變化範圍由0到59。當第三計數裝置44c在接收到300次的觸發信號時,就會將其計數值加1,表示經過了一分鐘的時間長度。當第三計數裝置44c的計數值由58變為59時,若再接收到5次的觸發信號,則第四計數裝置44c的計數值會被歸零,之後再繼續計數。換言之,第四計數裝置44c的計數值的變化範圍由0到59。同理,第二計數裝置44b與第一計數裝置44a的運作亦相同。第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a會持續地將其目前的計數值分別傳送給第四比較器46d、第三比較器46c、第二比較器46b與第一比較器46a,或是只有當第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a的計數值有更新時才將更新的計數值傳送給對應的比較器。
舉例來說,如果電子裝置設定在1天12個小時32分又10秒後要啟動某一個功能,如鬧鈴。因此控制器將第一暫存器45a的暫存值設定為1、第二暫存器45b的暫存值為設定12、第三暫存器45c的暫存值設定為32且第四暫存器45d的暫存值設定為10。第一比較器46a、第二比較器46b、第三比較器46c以及第四比較器46d會在比對到對應的暫存器所輸出的暫存值與對應的計數器的計數值相同時,輸出邏輯準位1的信號給致能信號產生單元47。當四個比較器都輸出邏輯準位1的信號,致能信號產生單元47就可以輸出邏輯準位1的致能信號,以啟動電子裝置對應的功能。在本實施例中,致能信號產生單元47是以一及閘實現,但非將本發明限制於此,習知技藝者可利用邏輯閘、微處理器、或其他的硬體元件來實現。
以第4圖的實施例說明,致能信號產生單元47亦可與第一比較器46a、第二比較器46b、第三比較器46c、第四比較器46d、第四計數裝置44d、第三計數裝置44c、第二計數裝置44b、第一計數裝置44a、第一暫存器45a、第二暫存器45b第三暫存器45c與第四暫存器45d被整合為一新的致能信號產生單元。
在另一實施例中,計數裝置44為一24位元的計數器,可以在計數到不同的預定計數值時,分別輸出觸發信號給第四計數裝置44d、第三計數裝置44c、第二計數裝置44b或第一計數裝置44a,請參考下文說明。計數裝置44可在每計數到35000個內部時脈信號時,送出一觸發信號給第四計數裝置44d,使得第四計數裝置44d對其計數值加1。計數裝置44可在每計數到2100000個內部時脈信號時,送出一觸發信號給第三計數裝置44c,使得第三計數裝置44c對其計數值加1。同理,第一計數裝置44a與第二計數裝置44b的運作也是相同。利用這樣的方式,可以簡化第四計數裝置44d、第三計數裝置44c、第二計數裝置44b與第一計數裝置44a的設計。
第5圖為根據本發明之一實施例的時脈校正方法的流程圖。在步驟S51中,時脈校正裝置自一外部時脈信號源接收一外部時脈信號,接著在步驟S52中,根據該外部時脈信號產生具有一預定時間長度的一脈衝信號。在步驟S53中,時脈校正裝置利用該內部時脈信號對該脈衝信號計數,並求得一計數值,用以計算在該預定時間長度下所需的內部時脈的數量。在本實施例中是計算內部時脈信號的上緣的數量,但非將本發明限制於此。在其他的實施方式中,亦可針對內部時脈信號的下緣做計數,或是針對內部時脈信號的上緣與下緣同時計數。接著在步驟S54中,時脈校正裝置利用該計數值對該內部時脈信號進行校正。步驟S54中的校正流程可參考第1至第4圖的敘述,在此不贅述。
惟以上所述者,僅為本發明之實施例而已,當不能以此限定本發明實施之範圍,即大凡依本發明申請專利範圍及發明說明內容所作之簡單的等效變化與修飾,皆仍屬本發明專利涵蓋之範圍內。另外本發明的任一實施例或申請專利範圍不須達成本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制本發明之權利範圍。
11、21、31、41‧‧‧脈衝信號產生器
12、22、32、42‧‧‧時脈校正模組
13、23、33、43‧‧‧控制器
14、24、34、44‧‧‧計數裝置
15、35‧‧‧暫存器
16、36‧‧‧比較器
24d、44d‧‧‧第四計數裝置
24c、44c‧‧‧第三計數裝置
24b、44b‧‧‧第二計數裝置
24a、44a‧‧‧第一計數裝置
25a、45a‧‧‧第一暫存器
25b、45b‧‧‧第二暫存器
25c、45c‧‧‧第三暫存器
25d、45d‧‧‧第四暫存器
26a、46a‧‧‧第一比較器
26b、46b‧‧‧第二比較器
26c、46c‧‧‧第三比較器
26d、46d‧‧‧第四比較器
27‧‧‧及閘
47‧‧‧致能信號產生單元
第1圖為根據本發明之一時脈校正裝置的實施例的一實施例的示意圖。
第2圖為根據本發明之一時脈校正裝置的實施例的另一實施例的示意圖。
第3圖為根據本發明之一時脈校正裝置的實施例的另一實施例的示意圖。
第4圖為根據本發明之一時脈校正裝置的實施例的另一實施例的示意圖。
第5圖為根據本發明之一實施例的時脈校正方法的流程圖。
11...脈衝信號產生器
12...時脈校正模組
13...控制器
14...計數裝置
15...暫存器
16...比較器

Claims (13)

  1. 一種時脈校正方法,用以校正一電子裝置內一內部時脈信號,該方法包括:自一外部時脈信號源接收一外部時脈信號;根據該外部時脈信號產生具有一第一時間長度的一脈衝信號;根據該脈衝信號對該內部時脈計數,並求得一第一計數值,使得該內部時脈信號的一週期與該第一計數值的乘積相等於該第一時間長度;利用該第一計數值對該內部時脈信號進行校正;對該內部時脈信號計數並得到一第二計數值;將該第一計數值與該第二計數值直接比較;以及當該第二計數值相等於該第一計數值時,發出一觸發信號。
  2. 如申請專利範圍第1項所述之時脈校正方法,其中該電子裝置根據該觸發信號產生一致能信號,用以啟動該電子裝置的一特定功能。
  3. 如申請專利範圍第1項所述之時脈校正方法,更包括:根據該第一計數值估計對應一第二時間長度的一第三計數值,使得該內部時脈信號的該週期與該第三計數值的乘積相等於該第二時間長度;對該內部時脈信號計數並得到一第四計數值;以及當該第四計數值相等於該第三計數值時,發出一觸發信號。
  4. 如申請專利範圍第3項所述之時脈校正方法,其中該電子裝置更包括一比較器,接收該第三計數值與該第四計數值,當該第三計數值與該第四計數值相等時,該比較器輸出該觸發信號。
  5. 一種時脈校正裝置,用以校正一電子裝置內一內部時脈信號,該時脈校正裝置包括:一脈衝信號產生器,接收一外部時脈信號以產生具有一時間長度 的一脈衝信號;一時脈校正模組,接收該脈衝信號與該內部時脈信號,用以產生一第一計數值,使得該內部時脈信號的一週期與該第一計數值的乘積相等於該時間長度;一控制器,利用該第一計數值對該內部時脈信號進行校正;以及一計數裝置,接收該第一計數值與該內部時脈信號,對該內部時脈信號計數以產生一第二計數值,並根據該第一計數值對該內部時脈信號計數並輸出對應於該時間長度的一觸發信號,其中該計數裝置包括:一比較器,直接比較該第一計數值與該第二計數值,當該第一計數值相等於該第二計數值時,該比較器發出該觸發信號。
  6. 如申請專利範圍5項所述之時脈校正裝置,其中該控制器,輸出一校正請求信號給該時脈校正模組,且當該時脈校正模組接收到該校正請求信號後,該時脈校正模組對該內部時脈信號計數並產生該第一計數值。
  7. 如申請專利範圍第5項所述之時脈校正裝置,該計數裝置更包括:一暫存器,接收並儲存該控制器傳送的該第一計數值。
  8. 如申請專利範圍第5項所述之時脈校正裝置,其中該計數裝置更接收一時間計數重置信號,用以重置該計數裝置。
  9. 如申請專利範圍第5項所述之時脈校正裝置,其中更包括一致能信號產生單元,根據該觸發信號產生一致能信號,用以啟動該電子裝置的一特定功能。
  10. 一種電子裝置,具有一時脈校正裝置,接收一外部時脈信號與一內部時脈信號,包括:該時脈校正裝置,包括:一時脈校正模組,接收具有一時間長度的一脈衝信號與該內 部時脈信號,用以產生對應於該內部時脈信號的一第一計數值,使得該內部時脈信號的一週期與該第一計數值的乘積相等於該時間長度;以及一計數裝置,接收該第一計數值與該內部時脈信號,對該內部時脈信號計數以產生一第二計數值,並根據該第一計數值與該第二計數值輸出一觸發信號,其中上述計數裝置更包括:一比較器,直接比較該第一計數值與該第二計數值,當該第一計數值相等於該第二計數值時,該比較器發出該觸發信號;以及一致能信號產生單元,根據該觸發信號產生一致能信號以啟動該電子裝置的一特定功能。
  11. 如申請專利範圍第10項所述之電子裝置,該時脈校正裝置更包括:一控制器,輸出一校正請求信號給該時脈校正模組,當該時脈校正模組接收到該校正請求信號後,該時脈校正模組對該內部時脈信號計數並產生該第一計數值。
  12. 如申請專利範圍第10項所述之電子裝置,該計數裝置更包括:一暫存器,接收並儲存該控制器傳送的該第一計數值。
  13. 如申請專利範圍第10項所述之電子裝置,更包括:一第一計數裝置,接收並計數該計數裝置傳送來的該觸發信號以產生一第三計數值;一第一暫存器,接收一第一暫存值;以及一第一比較器,接收並比較該第三計數值與該第一暫存值,當該第三計數值相等於該第一暫存值時,輸出一比較結果給該致能信號產生單元,使該致能信號產生單元根據該比較結果產生該致能信號,以啟動該電子裝置的一特定功能。
TW099138458A 2010-11-09 2010-11-09 時脈校正方法與裝置以及電子裝置 TWI446141B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW099138458A TWI446141B (zh) 2010-11-09 2010-11-09 時脈校正方法與裝置以及電子裝置
US13/282,358 US8766646B2 (en) 2010-11-09 2011-10-26 Calibration method and apparatus for clock signal and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099138458A TWI446141B (zh) 2010-11-09 2010-11-09 時脈校正方法與裝置以及電子裝置

Publications (2)

Publication Number Publication Date
TW201220016A TW201220016A (en) 2012-05-16
TWI446141B true TWI446141B (zh) 2014-07-21

Family

ID=46019046

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099138458A TWI446141B (zh) 2010-11-09 2010-11-09 時脈校正方法與裝置以及電子裝置

Country Status (2)

Country Link
US (1) US8766646B2 (zh)
TW (1) TWI446141B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8310285B2 (en) * 2010-11-09 2012-11-13 Stmicroelectronics Asia Pacific Pte Ltd. Process, temperature, part and setting independent reset pulse encoding and decoding scheme
CN103529903A (zh) * 2012-07-02 2014-01-22 世意法(北京)半导体研发有限责任公司 增强具有高精度时钟的电子设备的稳定性的装置和方法
US8805505B1 (en) 2013-01-25 2014-08-12 Medtronic, Inc. Using telemetry downlink for real time clock calibration
US9484940B2 (en) 2013-01-25 2016-11-01 Medtronic, Inc. Using high frequency crystal from external module to trim real time clock
US20180317019A1 (en) 2013-05-23 2018-11-01 Knowles Electronics, Llc Acoustic activity detecting microphone
KR20160010606A (ko) 2013-05-23 2016-01-27 노우레스 일렉트로닉스, 엘엘시 Vad 탐지 마이크로폰 및 그 마이크로폰을 동작시키는 방법
US10028054B2 (en) 2013-10-21 2018-07-17 Knowles Electronics, Llc Apparatus and method for frequency detection
US9711166B2 (en) * 2013-05-23 2017-07-18 Knowles Electronics, Llc Decimation synchronization in a microphone
US10020008B2 (en) 2013-05-23 2018-07-10 Knowles Electronics, Llc Microphone and corresponding digital interface
US10045140B2 (en) 2015-01-07 2018-08-07 Knowles Electronics, Llc Utilizing digital microphones for low power keyword detection and noise suppression
CN107424584A (zh) * 2016-05-24 2017-12-01 富泰华工业(深圳)有限公司 护眼系统及方法
CN108241405B (zh) * 2016-12-26 2020-11-06 深圳比亚迪微电子有限公司 片上时钟电路和片上时钟信号的生成方法
CN107256065B (zh) * 2017-07-14 2023-12-22 广东华芯微特集成电路有限公司 一种实时时钟的处理系统及方法
US10858072B1 (en) 2019-06-27 2020-12-08 Dowco, Inc. Articulated top assist mechanism
CN112073037A (zh) * 2020-08-12 2020-12-11 上海华虹集成电路有限责任公司 一种实时时钟的数字校准方法及电路
CN114553355A (zh) * 2022-01-18 2022-05-27 山东梅格彤天电气有限公司 一种低压智能终端高精对时方法、装置及系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2297854B (en) 1995-02-07 1999-04-07 Nokia Mobile Phones Ltd Real time clock
US5796312A (en) 1996-05-24 1998-08-18 Microchip Technology Incorporated Microcontroller with firmware selectable oscillator trimming
US6304517B1 (en) 1999-06-18 2001-10-16 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for real time clock frequency error correction
US6326825B1 (en) * 2001-01-18 2001-12-04 Agilent Technologies, Inc. Accurate time delay system and method utilizing an inaccurate oscillator
US7446619B2 (en) * 2006-06-14 2008-11-04 Sitime Corporation Temperature measurement system having a plurality of microelectromechanical resonators and method of operating same
JP4630381B2 (ja) * 2007-05-30 2011-02-09 パナソニック株式会社 スペクトラム拡散制御pll回路及びそのスタートアップ方法
US7714626B2 (en) * 2007-06-28 2010-05-11 Microchip Technology Incorporated System, method and apparatus having improved pulse width modulation frequency resolution
JP2009055178A (ja) * 2007-08-24 2009-03-12 Seiko Epson Corp 集積回路装置
KR101635545B1 (ko) * 2009-03-03 2016-07-11 삼성전자주식회사 타이머의 오차 보상 방법
US8212704B2 (en) * 2010-06-14 2012-07-03 Infineon Technologies Ag Floating point timer techniques

Also Published As

Publication number Publication date
US8766646B2 (en) 2014-07-01
TW201220016A (en) 2012-05-16
US20120112804A1 (en) 2012-05-10

Similar Documents

Publication Publication Date Title
TWI446141B (zh) 時脈校正方法與裝置以及電子裝置
JP5965223B2 (ja) クロック補正回路及びクロック補正方法
KR20070016434A (ko) 알티씨 장치 및 알티씨 장치의 현재시각 보정 방법
RU2013157870A (ru) Коррекция тактового генератора низкой точности
TW200839483A (en) Real-time clock correction methods and apparatus
JP6858280B2 (ja) 電子時計の動作周波数を調節する方法
JP2007078405A (ja) ソフトウェア時計の計時プログラム
CN110413042A (zh) 一种时钟服务器、守时频率补偿方法及装置
JP5114218B2 (ja) 周波数補正回路及びこれを用いた時計装置
US9600023B2 (en) Method and data processing unit for providing a timestamp
JP2013167597A (ja) リアルタイムクロック
TW201929609A (zh) 具有可調整發光頻率功能的電子裝置、電腦系統以及方法
CN107015471B (zh) 石英手表的日差率的测试方法
US8917147B2 (en) Method and system to improve power utilization using a calibrated crystal warm-up detection
JP6455247B2 (ja) モータ制御回路および電子時計
US11923863B2 (en) FPGA-based design method and device for equally dividing interval
CN110687773B (zh) 时间统一系统授时精度的测量方法、装置和系统
TWM454558U (zh) 即時時鐘頻率修正裝置
JP2017181055A (ja) 機器内蔵型の電子時計装置
KR20170093356A (ko) Plc에 내장된 rtc 장치의 시각 보정 방법 및 그 plc
JP2015059851A (ja) 時刻補正装置、時刻補正方法、および、コンピュータ・プログラム
JP2003270369A (ja) リアルタイムクロックの時刻補正方法及び時刻補正装置
US9112500B2 (en) Method of outputting positioning pulse by PLC
US11803208B2 (en) Timer calibration method and electronic device
JP2004334577A (ja) タイマ装置