TWI416333B - 於主控/從屬裝置間改變一匯流排擁有權之方法 - Google Patents

於主控/從屬裝置間改變一匯流排擁有權之方法 Download PDF

Info

Publication number
TWI416333B
TWI416333B TW096102713A TW96102713A TWI416333B TW I416333 B TWI416333 B TW I416333B TW 096102713 A TW096102713 A TW 096102713A TW 96102713 A TW96102713 A TW 96102713A TW I416333 B TWI416333 B TW I416333B
Authority
TW
Taiwan
Prior art keywords
bus
ownership
request
response
devices
Prior art date
Application number
TW096102713A
Other languages
English (en)
Other versions
TW200817915A (en
Inventor
Barry L Drexler
Steven J Sipek
Original Assignee
Standard Microsyst Smc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Standard Microsyst Smc filed Critical Standard Microsyst Smc
Publication of TW200817915A publication Critical patent/TW200817915A/zh
Application granted granted Critical
Publication of TWI416333B publication Critical patent/TWI416333B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Description

於主控/從屬裝置間改變一匯流排擁有權之方法
本發明係關於數位介面設計,而更特定言之係關於匯流排介面設計。
在許多電腦系統中,主/從係一廣泛使用的通信協定,據此協定一般將兩個或更多裝置或程序組態成使得該等裝置或程序中指定為一主控裝置或程序之一裝置或程序對其他裝置進行單向控制。一旦已在組態於一系統中的選擇裝置及/或程序之間建立一主/從關係,控制方向便將從該主控裝置轉到該從屬裝置或從該主控裝置轉到多個從屬裝置。因此,在主/從系統中,該主控裝置或主機裝置一般決定該等互連裝置中的哪一裝置可起始匯流排操作。若在系統中所有互連的裝置在起始、維持及終止一匯流排操作方面皆具有相等的責任,則此等系統有時係特徵化為同級間系統。若一系統中之一主控裝置係組態成允許所有其他裝置亦起始任何及/或所有匯流排異動,則該系統在使用者看來將係一同級間系統。此類系統還可稱為一多主/從系統,其中每一互連裝置可作為一主控裝置或一從屬裝置來進行操作。
在一多主/從系統中,在任一時間該等主控/從屬裝置中一般僅一裝置可具有一共同匯流排擁有權。一般地,主控/從屬裝置之間的通信必須以一輔助在該等裝置之間切換匯流排擁有權之方式來組態。因此,多主/從系統一般可依據特定的指定協定來操作,並內建各種可用機制以讓各裝置請求該匯流排擁有權或控制權。此等機制時常可請求用於各裝置之處理管理訊息,或該等裝置之各裝置之間的額外連接。但是,由於裝置尺寸或各裝置上可用I/O接針之數目,許多多主/從系統可能需要限制互連導線。同樣,上述系統中有許多系統可能無法提供處理管理訊息,而在為輔助該等裝置之間的無縫匯流排擁有權轉移而建立該等裝置之間的通信時可能需要此等處理管理訊息。
在將該先前技術與如本文所述之本發明相比較後,熟習此項技術者將會明白此類先前技術之許多其他問題及缺點。
在一組具體實施例中,一電腦系統可包含耦合至一共同匯流排之多個主控/從屬裝置,其中每一主控/從屬裝置可以係組態成具有將匯流排擁有權轉移給其他主控/從屬裝置中任一裝置而不用額外的專屬線或無需來自該等裝置中任何裝置的處理管理資訊之能力。在對由當前作為該主控裝置而操作的裝置發佈之任何操作(例如一讀取及一寫入)所作之一典型回應期間,可藉由當前作為一從屬裝置而操作的任何裝置來發送指示一匯流排擁有權請求的資訊。因此,可將各主控/從屬裝置組態成傳回指示一匯流排擁有權請求的資料,此係作為對一當前作為該主控裝置而操作的主控/從屬裝置所作之一匯流排操作請求之一正常回應之部分。
對於作為該當前主控裝置而操作之一裝置不可起始任何匯流排操作請求之情況,包含於該裝置中的匯流排介面可以係組態成遵循一特別協定進行操作,依據該協定該匯流排介面可以規則間隔來輪詢當前的從屬裝置以確認該等當前的從屬裝置中是否有任何裝置正在請求匯流排擁有權。當前的主控裝置可能並不知道該輪詢活動(其可保持為隱藏),因為該當前主控裝置可能在該輪詢活動期間保持閒置。該輪詢活動可包含向該等當前的從屬裝置發佈特別查詢命令之匯流排介面,對此該等當前從屬裝置可採取與對標準匯流排操作請求的回應類似之一方式作出回應。但是,在此類情況下,該回應可在該當前主控裝置係相對於該匯流排而閒置時發生。因此作為該主控裝置而操作之一裝置可在其係相對於該匯流排而閒置時接收擁有權請求,而無需任何專屬線,亦不必將該等主控/從屬裝置中的任何裝置組態成具有在作為一從屬裝置而操作時對該匯流排作出請求之能力。此外,作為該主控裝置而操作之一裝置還可以接收擁有權請求而不必就擁有權請求來輪詢其他裝置。
在一組具體實施例中,當一作為該主控裝置而操作的裝置接收指示一針對匯流排擁有權的請求之一回應封包時,可依據先前依據任何所需協定而建立的各種規則來轉移或保留該匯流排擁有權。在一具體實施例中,回應一匯流排擁有權請求,可能總令該匯流排轉向。在另一具體實施例中,當前作為該主控裝置而操作之裝置可藉由另一針對一標準匯流排操作(例如讀取或寫入)之請求、藉由嵌入於針對該標準匯流排操作的請求中而指示該匯流排已經或尚未得到授予之資訊來回應該匯流排擁有權請求。在另一具體實施例中,當前作為該主控裝置而操作之裝置可向請求匯流排擁有權之裝置發送一唯一的封包,指示針對匯流排擁有權之請求是否已得到授予或遭到拒絕。
參考圖式及隨後關於該等圖式之詳細說明將會明白本發明之其他方面。
本文所使用的"觸發"信號係定義為用於起始或"觸發"一數位系統中之一事件或一系列事件之一信號。據悉,觸發信號在其起始一所需事件或一系列事件之時處於一"觸發狀態"。一般可將一週期性的觸發信號稱為"時脈"。在一"同步"數位系統中,通常可使用一時脈(一般稱為"系統時脈")來起始大多數事件或事件系列。一觸發狀態之一範例可以係但不限於處於一同步數位系統中之一時脈之一脈衝之一上升邊緣。"判定"一信號表示將該信號之一位準設定為一高邏輯位準,而"消除"一信號表示將該信號之一輸出設定為一低邏輯位準。熟習此項技術者會明白可採取物理方式以一高電壓或一低電壓來表示一高邏輯位準,而同樣可採取物理方式以一低電壓或一高電壓來表示一低邏輯位準。當提及數字時,在一數值序列前面之一起頭的"b"表示後跟一個二進制數字。例如,"b10"可表示一個二位元二進制數字,其MSB(最高有效位元)係"1"。在字母"b"前面而藉由一單引號分離之一數字表示在後面跟隨之二進制數字中的位元數目。例如,"8’b0"可表示一個8位元二進制數字且所有八個位元皆為"0"。同樣,"8’b10xx_xxxx"可表示一二進制數字之上部兩個位元包含"10",而其餘位元中的每一位元皆包含一"1"或一"0"。
圖1顯示一種二主/從系統之一具體實施例,其中主控/從屬裝置102或主控/從屬裝置104皆可控制時脈源並提供時脈信號106而作為主控裝置來操作。圖1之具體實施例可以係一電腦系統、一電腦子系統互連、一控制系統或一控制子系統互連之範例。當主控/從屬裝置102具有雙向匯流排108之擁有權時,主控/從屬裝置104不可起始任何異動。可經由雙向匯流排108發送用於規則性匯流排異動(例如匯流排讀取及匯流排寫入)之資料。熟習此項技術者熟知,替代的具體實施例可能不包括時脈線106,而可以係替代地以一時脈恢復電路予以組態。主控/從屬裝置102可以係與主控/從屬裝置104通信之一電腦,主控/從屬裝置104可以係一次要系統,例如一輸入/輸出裝置或另一電腦或控制器。
當擁有匯流排108之擁有權時,主控/從屬裝置102可起始匯流排操作,例如讀取及寫入。主控/從屬裝置104可藉由傳回主控/從屬裝置102針對一讀取操作而請求的資料或藉由確認一寫入操作來對該些請求作出回應。在回應該些請求時,主控/從屬裝置104可將對應於一匯流排擁有權請求之資料嵌入於該回應中,向主控/從屬裝置102指示主控/從屬裝置104正在請求雙向匯流排108之擁有權。一旦接收包括該匯流排擁有權請求之回應,主控/從屬裝置102便可依據一先前指定的所需協定來以數種可行方式回應該匯流排擁有權請求。
在一組具體實施例中,主控/從屬裝置102可操作以在其每次接收一匯流排擁有權請求時將擁有權轉移給主控/從屬裝置104。在另一組具體實施例中,主控/從屬裝置102可將資料嵌入於其可發送之一後續的標準匯流排操作請求中,而所嵌入資料指示是否已回應主控/從屬裝置102所接收的匯流排擁有權請求來授予或拒絕雙向匯流排108之擁有權。在另一組具體實施例中,主控/從屬裝置102可回應對包括該匯流排擁有權請求的回應之接收而將一唯一的回應發送至資料匯流排108上,該唯一回應包含指示針對匯流排擁有權之請求係得到授予還係遭到拒絕之資料。一旦已將資料匯流排108之擁有權轉移給主控/從屬裝置104,主控/從屬裝置104便開始作為主控裝置對資料匯流排108進行操作。因此,上述關於主控/從屬裝置102之功能性現在將應用於主控/從屬裝置104,反之亦然,直至將資料匯流排108之擁有權轉移給主控/從屬裝置102。例如,一旦主控/從屬裝置104擁有資料匯流排108之擁有權,主控/從屬裝置104便可起始匯流排操作,主控/從屬裝置102可如同主控/從屬裝置104在主控/從屬裝置102擁有資料匯流排108的擁有權時所作之回應一樣對此作出回應。
圖2顯示一種包含兩個以上主控/從屬裝置之多主/從系統之一具體實施例。在所示具體實施例中,一系統包含主控/從屬裝置102、104、110及112。此等四個主控/從屬裝置中的任一裝置可因擁有資料匯流排108之擁有權而成為一指定的主控裝置。因此,主控/從屬裝置102、104、110及112可採取與圖1之具體實施例中的主控/從屬裝置102及104之操作類似之一方式進行操作。例如,主控/從屬裝置110可擁有資料匯流排108之擁有權,而且可以主控/從屬裝置102、104及112中的任一裝置為目標來起始匯流排操作(例如讀取與寫入)。一目標主控/從屬裝置(例如,主控/從屬裝置112)可藉由傳回用於一讀取操作的資料或藉由確認一寫入操作來回應一請求。如先前所述,在回應該些請求時,主控/從屬裝置112可將對應於一匯流排擁有權請求之資料嵌入於該回應中,向主控/從屬裝置110指示主控/從屬裝置112正在請求雙向匯流排108之擁有權。一旦接收包括該匯流排擁有權請求之回應,主控/從屬裝置110便可如同先前針對圖1之具體實施例之說明一樣以數個可行方式回應該匯流排擁有權請求。如上所述,主控/從屬裝置102、104、110及112中的每一裝置可在其擁有資料匯流排108之擁有權時作為該主控裝置來操作,而可在其不擁有資料匯流排108之擁有權時作為一從屬裝置來操作。應注意,儘管圖2顯示四個主控/從屬裝置,但替代的具體實施例可僅包含兩個或三個主控/從屬裝置(例如,如圖1所示)或係全部耦合至資料匯流排108且組態成依據上述原理進行操作之四個以上主控/從屬裝置。
在一組具體實施例中,資料匯流排108可以係一單一導線匯流排,而匯流排異動可以係封包化。下面說明可用封包結構之較佳具體實施例。可依據各種不同的匯流排協定來構造封包。為簡潔及一致起見,下面顯示的所有封包皆係依據一範例性匯流排協定來構造。熟習此項技術者會明白,依據本文所述原理,除下述具體實施例以外還可以有其他具體實施例,而且其他具體實施例可適應本文未說明之各種其他所指定的匯流排協定。圖3顯示可藉由一用作該當前主控裝置的主控/從屬裝置來發送之一讀取請求封包之一具體實施例。該封包可具有一開始位元302與一結束位元310,指示該封包之開始與結束。標頭欄位304可以係組態成保存指示匯流排操作類型之資訊,在此情況下該匯流排操作係一讀取操作,在此操作中該當前主控裝置可能正在請求作為從屬裝置而操作的其他主控/從屬裝置中之任一裝置藉由來自所提供位址306之資料作出回應。
標頭欄位304還可以係組態成指示除可作為所指示匯流排操作的部分之任何資料以外在該封包內是否還包括任何特別資料。在所示範例中,標頭欄位304會指示沒有額外資料,因為在該封包中僅包括與一讀取請求相關之資料。應注意,可依據針對該匯流排上任何所需數目的可能操作以及針對在每一封包內可包括之任何數目類型的額外資訊進行編碼所需要位元之最小數目來指定該標頭欄位之長度以及其他欄位中的任何欄位。一標籤欄位305可提供針對該請求之識別,以使得該當前主控裝置能夠將連續的讀取請求傳送出去而無須在發送一後續讀取請求之前等待對每一讀取請求作出一個別回應。該封包還可包括用於錯誤檢查之一循環冗餘檢查(CRC)碼欄位308。圖4顯示可藉由作為一從屬裝置而操作的目標主控/從屬裝置回應該讀取請求來發送之一回應封包之一範例。該回應封包之開始可以係標示為開始位元402,其後面跟隨指示在該封包內不包括任何特別資料之標頭403以及將該封包與其對應請求匹配之標籤405。所請求的資料404(關於該讀取)後面可跟隨CRC碼406以及封包結束位元408。在一具體實施例中,該等封包及資料傳輸發生於時脈信號106之上升邊緣。圖5顯示用於一讀取請求封包及對應的讀取回應封包(分別如圖3及4所示)之時序之一範例。
同樣,圖6顯示可藉由該當前主控裝置來發送之一寫入請求封包之一具體實施例。對於一寫入請求,開始位元602之後面可跟隨指示一寫入操作以及在該封包內不包括任何特別資料之標頭604。標籤605可提供針對該請求之識別。該當前主控裝置可期望一當前從屬裝置藉由對已寫入所提供位址606的資料608之一確認來作出回應。該封包還可包括一CRC碼610,而結束位元612指示該封包之結束。圖7顯示可藉由該當前從屬裝置回應該寫入請求來發送之一回應封包之一範例。開始位元702之後面可跟隨指示對該寫入操作的確認以及在該封包內不包括任何特別資料之標頭資訊704,在後面跟隨將該封包與其對應請求匹配之標籤705。同樣,為作錯誤檢查,CRC碼706可居於封包結束位元708之前面。同樣,該等封包及資料傳輸可發生於時脈信號106之上升邊緣。圖8顯示用於一寫入請求封包及對應的寫入回應封包(分別如圖6及7所示)之時序之一範例。
在一組具體實施例中,可將每一主控/從屬裝置(圖2中的102、104、110及112)組態成在回應從該當前主控裝置接收之一匯流排操作請求而作為一從屬裝置發送一回應封包時嵌入匯流排擁有權請求資訊/資料。因此,圖4所示讀取回應封包可以係如圖9所示而組態。在圖9所示具體實施例中,標頭資訊403指示特別資料(在此情況下係匯流排擁有權請求資料902)係包括於該封包中而插入讀取資料404與CRC碼406之間。同樣,還可將一當前從屬裝置組態成在發送一寫入回應封包時將匯流排擁有權請求資訊傳達給一當前主控裝置。圖7所示寫入回應封包可以係如圖10所示而組態。在圖10所示具體實施例中,除指示對藉由標籤705來識別的寫入操作之確認外,標頭資訊704還可指示特別資料(在此情況下係擁有權請求資料904)係包括於該封包中而插入於標頭資訊704與CRC碼706之間。
為使得當前作為從屬裝置而操作的主控/從屬裝置即使在一當前主控裝置不發佈任何請求時亦能夠請求匯流排擁有權,可將一組態於主控/從屬裝置102、104、110及112之每一裝置中的個別匯流排介面(圖2中顯示為介面102a、104a、110a及112a)組態為具有一特別協定。依據該特別協定,當一主控/從屬裝置正在作為該當前主控裝置而操作但係相對於資料匯流排108而閒置時,其個別匯流排介面可輪詢作為當前從屬裝置而操作的主控/從屬裝置,以確定該等當前從屬裝置中的任何裝置是否正在請求資料匯流排108之擁有權。換言之,該協定可以係組態成令該當前主控裝置之匯流排介面週期性地發佈擁有權請求查詢命令,以決定在匯流排108上沒有其他匯流排活動時是否存在由該等當前從屬裝置中的任何裝置所作之一匯流排擁有權請求。該當前主控裝置可能不知道此等擁有權請求查詢命令(其可以係隱藏),因為該當前主控裝置可以係相對於資料匯流排108而閒置。圖11顯示可依據在匯流排介面102a、104a、110a及112a中的該協定(其可以係一鏈級協定)來發送之一擁有權請求查詢封包之一具體實施例。開始位元952可指示該封包之開始,而其後面可跟隨指示此係一請求擁有權請求資訊之封包的標頭資訊954。標籤955可識別該請求,而其後面可跟隨居於結束位元958之前的CRC碼956。在匯流排108上沒有其他活動時發佈擁有權請求查詢命令之速率可係可程式化的。在一組具體實施例中,該速率可以係該系統之請求/授予回應所允許之最慢速率。
例如,參考圖2所示具體實施例,主控/從屬裝置110可以係作為匯流排108之當前主控裝置而操作,而留下主控/從屬裝置102、104及112作為該等當前從屬裝置進行操作。依據該特別協定,當裝置110係相對於資料匯流排108而閒置時,匯流排介面110a可向裝置102、104及112中的每一裝置傳送出擁有權請求查詢封包(例如圖11所示封包)。在該事件中,裝置112可能希望獲取資料匯流排108之擁有權,例如,一旦接收該擁有權請求查詢封包,裝置112便可向裝置110發送一匯流排擁有權請求。裝置110可接收該匯流排擁有權請求,而且若沒有懸置的異動,則可藉由發送包含指示該匯流排擁有權請求是否已得到授予或拒絕的資料之一唯一封包來回應該匯流排擁有權請求。圖12顯示此一唯一封包之一具體實施例,其包含一開始位元962,後面跟隨指示該封包係對一匯流排擁有權請求之一回應的標頭資訊963。標籤965可識別該回應封包,而其後面可跟隨擁有權請求回應資料964、一CRC碼966而最後係結束位元968。若回應資料964指示該請求已得到授予,則裝置110可將該匯流排擁有權轉移給裝置112。隨後,裝置112可作為該主控裝置對資料匯流排108進行操作,而現在裝置110連同裝置102及104作為一從屬裝置進行操作。因此,作為該主控裝置而操作之裝置112可發佈匯流排操作請求,該等當前從屬裝置可對此作出回應,如先前之說明。此外,若裝置112變成相對於資料匯流排108而閒置,則匯流排介面112a可開始採取類似於如上所述之一方式向該等從屬裝置發送擁有權請求查詢封包。應注意,當裝置112向裝置110發送一匯流排擁有權請求時,該匯流排擁有權請求可包含組態為圖11所示封包之一封包,而標頭954指示該封包係一匯流排擁有權請求封包,而標籤955識別該請求,將其與所接收的查詢封包匹配。
再來看作為該主控裝置而操作的裝置110之範例,當裝置110當前相對於資料匯流排108係主動時,裝置110可從(例如)裝置102接收一匯流排擁有權請求。例如,裝置110可能已接收作為來自裝置102之一讀取回應之部分的匯流排擁有權請求,其形式為如圖9所示之一封包。若裝置110有額外的待決異動,則其可藉由將回應資料嵌入其所發佈之一後續匯流排操作請求封包(例如一讀取封包或一寫入封包)來回應該匯流排擁有權請求。圖13顯示組態成包括來自裝置110的回應資料978(回應裝置102的匯流排擁有權請求)之一修改的讀取請求封包之一範例。如圖13所示,已將圖3所示之讀取請求封包組態成具有嵌入於位址資訊306與CRC碼308之間的回應資料978,標頭資訊304亦指示在該封包中已包括特別資料。圖14顯示組態成包括來自裝置110的回應資料992(回應裝置102的匯流排擁有權請求)之一修改的讀取請求封包之一範例。如圖14所示,已將圖6所示之寫入請求封包組態成具有嵌入於資料608與CRC碼610之間的回應資料992,標頭資訊604亦指示在該封包中已包括特別資料。回應資料978及992可指示是否已將該匯流排擁有權交出裝置102或係由裝置110保留。
例如,裝置110在接收裝置102之匯流排擁有權請求時可能僅具有一或多個待決匯流排操作,而該匯流排操作係以裝置102為目標。在該情況下,裝置110可傳送出最後的待決匯流排操作請求封包,依據該待決操作之類型,該封包可以係組態為圖13之讀取回應封包或圖14之寫入回應封包,而回應資料978或992分別指示該匯流排得到授予。在一組具體實施例中,裝置102可在擁有匯流排108之擁有權之前作為一從屬裝置傳送對該最後請求(可以係分別由標籤305或標籤605來識別)之回應,或者其可以在已獲取該匯流排擁有權後作為新的主控裝置而傳送出該回應。同樣,若裝置110有多個待決匯流排操作,則藉由裝置110發送的匯流排操作請求封包中之回應資料可指示尚未授予匯流排擁有權。在某些具體實施例中,可能需要當前的主控裝置發送對一匯流排擁有權請求之一回應。替代地,每當該當前主控裝置接收一匯流排擁有權請求,便可將該匯流排擁有權授予給作出請求的從屬裝置。
圖2所示主/從系統還可包括優先權/仲裁邏輯及/或協定(未顯示)以解決兩個當前從屬裝置同時請求匯流排108的擁有權。仲裁協定及/或邏輯已為熟習此項技術者所熟知,而且儘管在此不作說明,但可在本文所述之具體實施例內組態各種此類仲裁方案。同樣,還應注意,圖3、4、6、7及9至14所示封包僅係作為範例而顯示,而可以存在並構思此類封包之許多其他變化及組態。例如,每一欄位之長度可取決於一給定系統之說明書或要求、所需匯流排操作之數目及/或嵌入資料之額外類型數目。同樣,相對於圖示情形,可以在一給定封包內對嵌入資訊(例如請求資料902及回應資料978)作不同定位,並對每一封包作相應處理。
儘管已相當詳細地說明上述具體實施例,但還可以有其他版本。一旦完全瞭解以上揭示內容,熟習此項技術者便會明白會有許多的變異與修改。希望將以下申請專利範圍解釋成包括所有此類變異與修改。
102...主控/從屬裝置
102a...匯流排介面
104...主控/從屬裝置
104a...匯流排介面
106...時脈信號/時脈線
108...雙向資料匯流排
110...主控/從屬裝置
110a...匯流排介面
112...主控/從屬裝置
112a...匯流排介面
302...開始位元
304...標頭欄位
305...標籤欄位
306...位址/位址資訊
308...循環冗餘檢查(CRC)碼欄位
310...結束位元
402...開始位元
403...標頭(資訊)
404...讀取資料
405...標籤
406...CRC碼
408...封包結束位元
602...開始位元
604...標頭
605...標籤
606...位址
608...資料
610...CRC碼
612...結束位元
702...開始位元
704...標頭資訊
705...標籤
706...CRC碼
708...封包結束位元
902...匯流排擁有權請求資料
904...擁有權請求資料
952...開始位元
954...標頭(資訊)
955...標籤
956...CRC碼
958...結束位元
962...開始位元
963...標頭資訊
964...回應資料
965...標籤
966...CRC碼
968...結束位元
978...回應資料
992...回應資料
參考以下詳細說明並同時結合附圖來閱讀,可更全面地瞭解本發明之前述以及其他目的、特徵及優點,其中:圖1顯示一個二主/從系統組態之一具體實施例;圖2顯示一個多主/從系統組態之一具體實施例;圖3顯示一讀取請求封包之一具體實施例;圖4顯示一讀取請求封包之一具體實施例;圖5顯示依據一具體實施例用於一讀取操作之時序;圖6顯示一寫入請求封包之一具體實施例;圖7顯示一寫入回應封包之一具體實施例;圖8顯示依據一具體實施例用於一寫入操作之時序;圖9顯示包括匯流排擁有權請求資料之一讀取回應封包之一具體實施例;圖10顯示包括匯流排擁有權請求資料之一寫入回應封包之一具體實施例;圖11顯示作為組態於一主控/從屬裝置的匯流排介面中之一鏈級協定之部分而發佈之一匯流排擁有權查詢封包之一具體實施例;圖12顯示回應一匯流排擁有權請求而發送之一唯一的回應封包之一具體實施例;圖13顯示包括對擁有權請求的回應資料之一讀取請求封包之一具體實施例;以及圖14顯示包括對擁有權請求的回應資料之一寫入請求封包之一具體實施例。
儘管本發明允許有各種修改及替代形式,然而其特定具體實施例係藉由圖式中的範例顯示,並在此處加以詳細說明。然而,應瞭解,本發明無意受限於附圖及其詳細說明所揭示的特定形式,相反地,本發明欲涵蓋隨附申請專利範圍所定義之本發明精神及範圍內的全部修改、等同物與替代方法。應注意,標題僅係用於組織目的,而無意於用來限制或解釋說明內容或申請專利範圍。此外,應注意本申請案中凡使用"可能"一詞之處皆表示一許可意義(即,有可能、能夠),而無命令意義(即,必須)。術語"包括"及其衍生詞表示"包括但不限於"。術語"連接"表示"直接或間接連接",而術語"耦合"表示"直接或間接耦合"。
102...主控/從屬裝置
104...主控/從屬裝置
106...時脈信號/時脈線
108...雙向資料匯流排

Claims (32)

  1. 一種用以改變一匯流排擁有權之方法,該方法包含:複數個裝置之一第一裝置,其具有一串列匯流排擁有權及藉由透過該串列匯流排發送一請求資料封包以在該串列匯流排上起始一匯流排操作;該複數個裝置之一第二裝置,其在該串列匯流排上接收該請求資料封包並辨識該串列匯流排上之經起始之該匯流排操作以回應接收該請求資料封包;該第二裝置在該串列匯流排上發送一回應資料封包至該第一裝置以回應辨識經起始之該匯流排操作,其中該回應資料封包包含:特定地回應該請求資料封包之資訊;及指示該第二裝置正請求該串列匯流排擁有權之擁有權資訊的請求;該第一裝置在該串列匯流排上接收該回應資料封包;及該第一裝置在該串列匯流排上回應至擁有權資訊之該請求。
  2. 如請求項1之方法,其進一步包含耦合至該第一裝置的一匯流排介面發佈針對擁有權查詢狀態之一請求。
  3. 如請求項2之方法,其進一步包含:該第二裝置接收針對擁有權查詢狀態之該請求;以及該第二裝置回應對針對擁有權查詢狀態的該請求之該接收而發送一擁有權請求狀態回應。
  4. 如請求項3之方法,其中該擁有權請求狀態回應包含對指示該第二裝置正在請求該串列匯流排擁有權之擁有權資訊之請求。
  5. 如請求項3之方法,其中針對中斷狀態之一請求之該發佈包含發送一請求封包,其中該請求封包包含指示該請求封包係針對擁有權查詢狀態的該請求之擁有權查詢資料。
  6. 如請求項5之方法,其中對該擁有權請求狀態回應之該發送包含發送一擁有權請求狀態封包,其中該擁有權請求狀態封包包含對指示該第二裝置正在請求該串列匯流排擁有權的擁有權資訊之請求。
  7. 如請求項1之方法,其中該請求資料封包係以下請求之一:一讀取請求封包;以及一寫入請求封包。
  8. 如請求項1之方法,其中該對擁有權資訊的該請求之該第一裝置回應包含以下一或多者:該第一裝置將該串列匯流排擁有權讓給該第二裝置;該第一裝置發送針對一額外匯流排操作之一請求,其中針對該額外匯流排操作之該請求包含對應於對擁有權資訊的該請求之回應資訊;或該第一裝置發送指示該第二裝置對該匯流排擁有權的請求是否得到授予或遭到拒絕之一唯一回應。
  9. 一種改變一匯流排擁有權之系統,其包含: 一雙向資料串列匯流排;一第一裝置,其係經組態以在擁有該雙向串列匯流排擁有權時在該雙向資料串列匯流排上傳送多個匯流排操作請求而透過該雙向串列匯流排起始多個匯流排操作;以及一第二裝置,其經組態以在該雙向串列匯流排上接收該等匯流排操作請求,及辨識該等匯流排操作以回應在該雙向串列匯流排上接收該等匯流排操作請求,其中該第二裝置進一步經組態以針對由該第二裝置所辨識之該等匯流排操作之一或多者而在該雙向串列匯流排上發佈一個別匯流排操作回應,其中該第二裝置係經組態以在該第二裝置所發佈之該等個別匯流排操作回應中之一或多者中包含:特定地回應該匯流排操作之資訊;及指示該第二裝置正請求該雙向串列匯流排擁有權之擁有權請求資訊。
  10. 如請求項9之系統,其進一步包含耦合於該第一裝置與該第二裝置之間的一時脈線,其中該第一裝置係經組態以產生一時脈信號並透過該時脈線發送該時脈信號。
  11. 如請求項9之系統,其中該雙向串列匯流排係一單一導線匯流排。
  12. 如請求項9之系統,其進一步包含耦合於該第一裝置與該雙向串列匯流排之間的一匯流排介面,其中該匯流排介面包含一經組態以發佈一或多個擁有權請求查詢命令 來確認該第二裝置是否正在請求該雙向串列匯流排擁有權之協定。
  13. 如請求項12之系統,其中該系統係經組態以可程式控制地指定在該雙向串列匯流排上沒有任何活動時發佈該一或多個擁有權請求查詢命令之一速率。
  14. 如請求項13之系統,其中在該雙向串列匯流排上沒有任何活動時發佈該一或多個擁有權請求查詢命令之該速率包含該系統之請求/授予回應所允許之一最慢速率。
  15. 如請求項9之系統,其中該等匯流排操作請求之每一請求包含一請求資料封包,其中該第二裝置發佈之每一個別匯流排操作回應包含一回應資料封包,其中當該第二裝置所發佈之該個別匯流排操作回應包含擁有權請求資訊時該擁有權請求資訊係包含於該回應資料封包中。
  16. 如請求項9之系統,其中該等匯流排操作請求之每一請求包含以下兩個請求之一:一讀取請求;以及一寫入請求。
  17. 一種改變一匯流排擁有權之系統,其包含:一雙向串列匯流排;以及複數個裝置,該複數個裝置中的每一裝置係耦合至該雙向資料匯流排,其中該複數個裝置中的每一裝置係:經組態以在擁有該雙向資料匯流排擁有權時在該雙向資料匯流排上起始多個匯流排操作請求;經組態以在該雙向資料匯流排上辨識該等匯流排操 作;經組態以針對經辨識之該等匯流排操作在該雙向資料匯流排上來發佈多個個別匯流排操作回應;經組態以在該等個別匯流排操作回應中包含:特定地回應該匯流排操作之資訊;及指示該雙向資料匯流排之擁有權之多個個別請求之擁有權請求資訊;及經組態以在該雙向資料匯流排上接收該等個別匯流排操作回應。
  18. 如請求項17之系統,其中該複數個裝置中的每一裝置係經組態以在擁有該雙向串列匯流排擁有權時對針對該雙向串列匯流排擁有權之該等個別請求作出回應。
  19. 如請求項18之系統,其中在回應針對該雙向串列匯流排擁有權之該等個別請求中的任一請求時,該複數個裝置中的每一裝置係經組態以執行以下操作之一或多者:依據該擁有權請求資訊交出該雙向串列匯流排擁有權;發送針對一額外匯流排操作之一請求,其中針對該額外匯流排操作之該請求包含對應於針對該雙向串列匯流排擁有權的該個別請求之回應資訊;以及發送指示針對該雙向串列匯流排擁有權的該個別請求是否得到授予或遭到拒絕之一唯一回應。
  20. 如請求項19之系統,其進一步包含耦合於該複數個裝置的各裝置之間的一時脈線,其中該複數個裝置的各裝置 係經組態以產生一個別時脈信號並透過該時脈線發送該個別時脈信號。
  21. 如請求項17之系統,其中該複數個裝置的各裝置包含複數個匯流排介面之一個別介面,該複數個匯流排介面之各介面係組態成依據一指定協定進行操作;其中將該複數個裝置中當前係該雙向串列匯流排的主控裝置之一裝置指定為一主控裝置;其中依據該指定協定,包含於該主控裝置中的該匯流排介面係經組態以發佈一或多個擁有權請求查詢命令來確認該複數個裝置中除該主控裝置以外的任何裝置是否正在請求該雙向串列匯流排擁有權。
  22. 如請求項21之系統,其中包含於該主控裝置中的該匯流排介面係經組態以在該主控裝置係閒置時發佈該一或多個擁有權請求查詢命令。
  23. 如請求項21之系統,其中該複數個裝置中並非該主控裝置的任何裝置係經組態以接收該一或多個擁有權請求查詢命令。
  24. 如請求項23之系統,其中該複數個裝置中接收該一或多個擁有權請求查詢命令中至少一擁有權請求查詢命令的任一裝置係經組態以回應該所接收的至少一擁有權請求查詢命令。
  25. 如請求項24之系統,其中在回應該所接收的至少一擁有權請求查詢命令時,該複數個裝置中的該任一裝置係經 組態以向該主控裝置發送一匯流排擁有權請求。
  26. 如請求項25之系統,其中該主控裝置係經組態以接收該匯流排擁有權請求,其中該主控裝置回應對該匯流排擁有權請求之該接收而經組態以執行以下操作之一:依據該匯流排擁有權請求交出該雙向串列匯流排擁有權;或保留該雙向串列匯流排擁有權。
  27. 如請求項26之系統,其中該複數個裝置中的任一裝置係經組態以向該主控裝置多次發送該匯流排擁有權請求直至該主控裝置交出該雙向串列匯流排擁有權。
  28. 如請求項25之系統,其中該匯流排擁有權請求包含一匯流排擁有權請求封包。
  29. 如請求項21之系統,其中該一或多個擁有權請求查詢命令包含擁有權請求查詢封包。
  30. 如請求項17之系統,其中該等匯流排操作請求包含以下請求中的一或多個請求:讀取請求;以及寫入請求。
  31. 如請求項17之系統,其中該等匯流排操作請求包含匯流排操作請求封包。
  32. 如請求項17之系統,其中該複數個裝置包含主控/從屬裝置。
TW096102713A 2006-02-06 2007-01-24 於主控/從屬裝置間改變一匯流排擁有權之方法 TWI416333B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/348,219 US8185680B2 (en) 2006-02-06 2006-02-06 Method for changing ownership of a bus between master/slave devices

Publications (2)

Publication Number Publication Date
TW200817915A TW200817915A (en) 2008-04-16
TWI416333B true TWI416333B (zh) 2013-11-21

Family

ID=38335324

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096102713A TWI416333B (zh) 2006-02-06 2007-01-24 於主控/從屬裝置間改變一匯流排擁有權之方法

Country Status (2)

Country Link
US (1) US8185680B2 (zh)
TW (1) TWI416333B (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090268727A1 (en) * 2008-04-24 2009-10-29 Allison Brian D Early header CRC in data response packets with variable gap count
US20090268736A1 (en) * 2008-04-24 2009-10-29 Allison Brian D Early header CRC in data response packets with variable gap count
US20090271532A1 (en) * 2008-04-24 2009-10-29 Allison Brian D Early header CRC in data response packets with variable gap count
US8832345B2 (en) * 2010-08-24 2014-09-09 Belkin International, Inc. System for communicating between two electrical devices and method therefore
DE102011007437A1 (de) * 2010-11-15 2012-05-16 Continental Teves Ag & Co. Ohg Verfahren und Schaltungsanrodnung zur Datenübertragung zwischen Prozessorbausteinen
KR101206231B1 (ko) 2010-12-22 2012-11-28 삼성중공업 주식회사 반이중 방식의 네트워크 시스템 및 데이터 전송 방법
US8359557B1 (en) * 2011-05-03 2013-01-22 Xilinx, Inc. Method and apparatus for generating data bus interface circuitry
US10649948B2 (en) * 2011-10-05 2020-05-12 Analog Devices, Inc. Two-wire communication systems and applications
EP4180981A1 (en) 2011-10-05 2023-05-17 Analog Devices, Inc. Two-wire communication system for high-speed data and power distribution
US9524638B2 (en) 2012-02-08 2016-12-20 Qualcomm Incorporated Controlling mobile device based on sound identification
WO2013124915A1 (ja) 2012-02-24 2013-08-29 パナソニック株式会社 スレーブ装置、マスタ装置、通信システム、及び通信方法
US9772665B2 (en) 2012-10-05 2017-09-26 Analog Devices, Inc. Power switching in a two-wire conductor system
US9946680B2 (en) 2012-10-05 2018-04-17 Analog Devices, Inc. Peripheral device diagnostics and control over a two-wire communication bus
US8989328B2 (en) * 2013-03-14 2015-03-24 Qualcomm Incorporated Systems and methods for serial communication
US20150254198A1 (en) * 2013-03-15 2015-09-10 Google Inc. Methods and apparatus related to bus arbitration within a multi-master system
KR101581510B1 (ko) * 2013-06-17 2015-12-31 주식회사 케이티 다중 제어장치를 구비한 환경에서 제어장치의 제어 권한 변경 방법
US10126719B2 (en) 2013-06-17 2018-11-13 Kt Corporation Methods for changing an authority of control for a controller in environment having multiple controllers
US9519603B2 (en) * 2013-09-09 2016-12-13 Qualcomm Incorporated Method and apparatus to enable multiple masters to operate in a single master bus architecture
KR102187781B1 (ko) * 2013-12-09 2020-12-08 삼성디스플레이 주식회사 I2c 라우터 시스템
US11301406B2 (en) * 2016-08-16 2022-04-12 Intel Corporation Method, apparatus and system for role transfer functionality for a bus master
US20190171611A1 (en) * 2017-12-05 2019-06-06 Qualcomm Incorporated Protocol-framed clock line driving for device communication over master-originated clock line
BR102021015852A2 (pt) 2021-08-11 2023-02-14 Petróleo Brasileiro S.A. - Petrobras Processo para produção integrada de h2 e querosene de aviação a partir de matéria-prima renovável

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491787A (en) * 1994-08-25 1996-02-13 Unisys Corporation Fault tolerant digital computer system having two processors which periodically alternate as master and slave
US20020120795A1 (en) * 2001-02-28 2002-08-29 Alcatel Serial peripheral interface master device, a serial peripheral interface slave device and a serial peripheral interface
US6463072B1 (en) * 1999-12-28 2002-10-08 Intel Corporation Method and apparatus for sharing access to a bus
TW569098B (en) * 2002-09-24 2004-01-01 Ind Tech Res Inst An exchanging bus apparatus with recombination and its arbitrating method

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4807109A (en) * 1983-11-25 1989-02-21 Intel Corporation High speed synchronous/asynchronous local bus and data transfer method
US5210846B1 (en) * 1989-05-15 1999-06-29 Dallas Semiconductor One-wire bus architecture
EP0489944B1 (de) * 1990-12-08 1995-09-20 Deutsche ITT Industries GmbH Master-Slave-Datenübertragungsverfahren mit flexiblem Eindraht-Bus
DE59305660D1 (de) * 1992-11-04 1997-04-10 Siemens Ag Anordnung mit mehreren aktiven und passiven busteilnehmern
JP3904244B2 (ja) * 1993-09-17 2007-04-11 株式会社ルネサステクノロジ シングル・チップ・データ処理装置
US5473762A (en) * 1994-01-25 1995-12-05 Apple Computer Inc. Method and system for pipelining bus requests
US5671421A (en) * 1994-12-07 1997-09-23 Intel Corporation Serial interrupt bus protocol
US5699516A (en) * 1994-12-22 1997-12-16 Motorola, Inc. Method and apparatus for implementing a in-order termination bus protocol within a data processing system
US5703867A (en) * 1995-07-21 1997-12-30 Hitachi, Ltd. Optical recording medium having a dummy area at leading and/or trailing positions of recording area
US5943483A (en) * 1995-12-11 1999-08-24 Lsi Logic Corporation Method and apparatus for controlling access to a bus in a data processing system
US5754799A (en) * 1996-02-28 1998-05-19 Paradyne Corporation System and method for bus contention resolution
US5894562A (en) * 1996-10-28 1999-04-13 Motorola, Inc. Method and apparatus for controlling bus arbitration in a data processing system
US6141765A (en) * 1997-05-19 2000-10-31 Gigabus, Inc. Low power, high speed communications bus
KR100224965B1 (ko) * 1997-07-10 1999-10-15 윤종용 다층 구조의 아이2씨 버스를 이용한 진단/제어 시스템
US6532506B1 (en) * 1998-08-12 2003-03-11 Intel Corporation Communicating with devices over a bus and negotiating the transfer rate over the same
US6463494B1 (en) * 1998-12-30 2002-10-08 Intel Corporation Method and system for implementing control signals on a low pin count bus
US6327670B1 (en) * 1999-01-22 2001-12-04 Lucent Technologies Inc. Duplex processor with an update bus and method for operating the update bus
EP1050998B1 (en) * 1999-05-05 2008-02-06 Freescale Semiconductor, Inc. Method and system for communicating data on a serial bus
US6363464B1 (en) * 1999-10-08 2002-03-26 Lucent Technologies Inc. Redundant processor controlled system
US6697897B1 (en) * 1999-10-28 2004-02-24 Microchip Technology Incorporated Data communication interface between host and slave processors
TW448365B (en) * 1999-11-15 2001-08-01 Via Tech Inc Bus arbitration method providing preemption function between control chip sets
JP2001184323A (ja) * 1999-12-27 2001-07-06 Mitsubishi Electric Corp 符号化装置
US6704819B1 (en) * 2000-04-19 2004-03-09 Microsoft Corporation Method and apparatus for device sharing and arbitration
JP3792103B2 (ja) * 2000-05-24 2006-07-05 パイオニア株式会社 多層光学式記録媒体、及びその記録方法並びに記録装置
US6618628B1 (en) * 2000-10-05 2003-09-09 Karl A. Davlin Distributed input/output control systems and methods
US6735653B2 (en) * 2001-02-16 2004-05-11 Koninklijke Philips Electronics N.V. Bus bandwidth consumption profiler
US6834318B2 (en) * 2001-02-16 2004-12-21 Agere Systems Inc. Bidirectional bus repeater for communications on a chip
KR20030005361A (ko) * 2001-03-19 2003-01-17 코닌클리케 필립스 일렉트로닉스 엔.브이. 레코딩을 위해 레코딩 시작과 종료 위치가 시프트된 다층기록매체
US6904481B1 (en) * 2001-04-12 2005-06-07 Lsi Logic Corporation Bus sequence operation with automatic linking from current I/O information to subsequent I/O information
US6952789B1 (en) * 2001-05-11 2005-10-04 Lsi Logic Corporation System and method for synchronizing a selected master circuit with a slave circuit by receiving and forwarding a control signal between the circuits and operating the circuits based on their received control signal
US7225281B2 (en) * 2001-08-27 2007-05-29 Intel Corporation Multiprocessor infrastructure for providing flexible bandwidth allocation via multiple instantiations of separate data buses, control buses and support mechanisms
FR2830152B1 (fr) * 2001-09-27 2004-08-20 Airbus France Bus de terrain deterministe et procede de gestion d'un tel bus
US6801494B2 (en) * 2001-10-31 2004-10-05 Koninklijke Philips Electronics N.V. Multiple sections for dual-layer optical recording medium
US6807593B1 (en) * 2001-11-01 2004-10-19 Lsi Logic Corporation Enhanced bus architecture for posted read operation between masters and slaves
JP3791005B2 (ja) * 2001-11-20 2006-06-28 日本電気株式会社 バスアクセス調停装置及びバスアクセス調停方法
US7107365B1 (en) * 2002-06-25 2006-09-12 Cypress Semiconductor Corp. Early detection and grant, an arbitration scheme for single transfers on AMBA advanced high-performance bus
KR100475735B1 (ko) * 2002-07-12 2005-03-10 삼성전자주식회사 긴급채널을 이용한 공유버스 중재방법 및 그 장치
TWI236264B (en) * 2002-09-05 2005-07-11 Winbond Electronics Corp Single wire serial communication protocol method and circuit
US7039734B2 (en) * 2002-09-24 2006-05-02 Hewlett-Packard Development Company, L.P. System and method of mastering a serial bus
US7406100B2 (en) * 2003-05-21 2008-07-29 Atmel Corporation Bi-directional single wire interface
US7181557B1 (en) * 2003-09-15 2007-02-20 National Semiconductor Corporation Single wire bus for connecting devices and methods of operating the same
JP2005141532A (ja) * 2003-11-07 2005-06-02 Kawasaki Microelectronics Kk システムデバッグ装置
US7395362B2 (en) * 2006-02-03 2008-07-01 Standard Microsystems Corporation Method for a slave device to convey an interrupt and interrupt source information to a master device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491787A (en) * 1994-08-25 1996-02-13 Unisys Corporation Fault tolerant digital computer system having two processors which periodically alternate as master and slave
US6463072B1 (en) * 1999-12-28 2002-10-08 Intel Corporation Method and apparatus for sharing access to a bus
US20020120795A1 (en) * 2001-02-28 2002-08-29 Alcatel Serial peripheral interface master device, a serial peripheral interface slave device and a serial peripheral interface
TW569098B (en) * 2002-09-24 2004-01-01 Ind Tech Res Inst An exchanging bus apparatus with recombination and its arbitrating method

Also Published As

Publication number Publication date
US20070186020A1 (en) 2007-08-09
TW200817915A (en) 2008-04-16
US8185680B2 (en) 2012-05-22

Similar Documents

Publication Publication Date Title
TWI416333B (zh) 於主控/從屬裝置間改變一匯流排擁有權之方法
TWI403909B (zh) 主從式系統、主從式電腦系統以及用於在一主從式系統內傳達一中斷之方法
KR100611268B1 (ko) 가상 채널 설정을 위한 강화된 일반 입출력 아키텍처 및관련 방법
US7099318B2 (en) Communicating message request transaction types between agents in a computer system using multiple message groups
JP6629215B2 (ja) マルチマスターバスプロトコルのための方法および装置
US20100017654A1 (en) Device-to-Device Communication Bus for Distributed Power Management
EP0380856A2 (en) Method and apparatus for interfacing a system control unit for a multi-processor
US6763402B2 (en) Data storage subsystem
US20030126281A1 (en) Communicating transaction types between agents in a computer system using packet headers including an extended type/extended length field
US4622630A (en) Data processing system having unique bus control protocol
JPH0246974B2 (zh)
KR20020009823A (ko) 버스 시스템 및 그 버스 중재방법
US6931468B2 (en) Method and apparatus for addressing multiple devices simultaneously over a data bus
JP2007529815A (ja) 信号送信装置及び信号送信のための方法
US20020099892A1 (en) Adaptive bus arbiter
KR910001788B1 (ko) 다중 프로세서 시스템용 메세지 전송 인터럽팅 장치 및 이의 실행방법
US6732212B2 (en) Launch raw packet on remote interrupt
WO2003058460A2 (en) Method for handling unexpected completion packets and completion packets with a non-successful completion status
JP3576647B2 (ja) コンピュータシステム
US6912607B2 (en) Method and apparatus for ascertaining the status of multiple devices simultaneously over a data bus
KR20160147373A (ko) 광 신호를 이용한 sata 호스트 버스 어댑터 및 sata 저장소 연결 방법
US7346714B2 (en) Notification of completion of communication with a plurality of data storage areas
US8135923B2 (en) Method for protocol enhancement of PCI express using a continue bit
US7581026B2 (en) Communicating transaction types between agents in a computer system using packet headers including format and type fields
US20030126535A1 (en) Method and apparatus for signaling an error condition to an agent not expecting a completion