TWI411298B - Frequency conversion device and conversion method and filter thereof - Google Patents

Frequency conversion device and conversion method and filter thereof Download PDF

Info

Publication number
TWI411298B
TWI411298B TW098107153A TW98107153A TWI411298B TW I411298 B TWI411298 B TW I411298B TW 098107153 A TW098107153 A TW 098107153A TW 98107153 A TW98107153 A TW 98107153A TW I411298 B TWI411298 B TW I411298B
Authority
TW
Taiwan
Prior art keywords
signal
frequency
input
input signal
frequency conversion
Prior art date
Application number
TW098107153A
Other languages
English (en)
Other versions
TW201034458A (en
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW098107153A priority Critical patent/TWI411298B/zh
Priority to US12/718,125 priority patent/US8253447B2/en
Publication of TW201034458A publication Critical patent/TW201034458A/zh
Application granted granted Critical
Publication of TWI411298B publication Critical patent/TWI411298B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Superheterodyne Receivers (AREA)
  • Analogue/Digital Conversion (AREA)

Description

頻率轉換裝置與轉換方法及其濾波器
本發明係有關於一種轉換裝置及其轉換方法,其係尤指一種頻率轉換裝置及其轉換方法。
對於無線通訊產品,其主要元件通常包括傳送器與接收器二部分,而本發明則是針對接收器部分予以創新。以目前的電視系統為例,電視系統中的調諧器主要有兩大類,一為傳統鐵殼調諧器(CAN tuner)的中頻訊號輸出架構,另一種為普遍使用於矽晶片調諧器(silicon tuner)的零中頻(Zero IF)架構,所以調諧器後端的解調處理電路中之一頻率轉換裝置必須同時支援這兩種輸入訊號,即中頻輸入訊號與基頻輸入訊號,請參閱第一圖,係為習知技術之具中頻訊號輸入之頻率轉換裝置的方塊圖。如圖所示,習知技術之頻率轉換裝置10’包含一類比數位轉換器12’、一第一乘法器14’、一第二乘法器16’、一振盪器18’、一第一濾波器24’與一第二濾波器26’。類比數位轉換器12’接收調諧器1’所輸出之中頻訊號,並依據一取樣頻率fs轉換中頻訊號,產生一數位訊號,並傳送至第一乘法器14’與第二乘法器16’,第一乘法器14’與第二乘法器16係分別將數位訊號乘上一餘弦訊號與一正旋訊號後,而將中頻訊號降為基頻訊號,並傳送至第一濾波器24’與第二濾波器26’,而產生I訊號與Q訊號,供後續電路使用。
由於解調處理電路必須同時支援調諧器1’輸出的中頻訊號與基頻訊號,所以解調處理電路如非採用第一圖之頻率轉換裝置10’,即是採用能接收基頻輸入訊號之頻率轉換器。不管採用上述中的何種頻率轉換裝置,皆須有二個濾波器,而這都使得解調處理電路的面積居高不下,且都會反應在成本上。
本發明之目的之一,在於提供一種頻率轉換裝置及其轉換方法,其減少濾波器的使用,而減少電路的面積,進而節省成本。
本發明之目的之一,在於提供一種頻率轉換裝置及其轉換方法,其減少類比數位轉換器的使用,而減少電路的複雜度及面積,進而節省成本。
本發明之目的之一,在於提供一種頻率轉換裝置及其轉換方法,其不使用混波器,而降低電路的複雜度及面積,進而節省成本。
本發明之目的之一,在於提供一種頻率轉換裝置及其轉換方法,其可同時支援調諧器輸出之中頻訊號與基頻訊號,而減少電路的面積,進而節省成本,並提昇效能。
本發明之頻率轉換裝置包含一類比數位轉換器、一符號轉換電路、一第一開關模組、一濾波器與一第二開關模組。類比數位轉換器依據一取樣頻率接收並取樣一輸入訊號,以產生一第一數位訊號,其中,取樣頻率與輸入訊號之頻率間有一對應關係,符號轉換電路接收第一數位訊號,並對第一數位訊號進行一符號轉換,而產生一第二數位訊號,第一開關模組用以依據取樣頻率來選擇第一數位訊號與第二數位訊號之其中之一作為一輸出訊號,濾波器接收並濾波輸出訊號,而產生一濾波訊號,第二開關模組用以依據取樣頻率,而將輸出訊號交替輸出至一第一輸出路徑或一第二輸出路徑。如此,可減少一個濾波器與類比數位轉換器的使用,而減少電路的面積,進而節省成本。
再者,本發明之頻率轉換裝置更包含一第三開關模組與一切換控制模組。第三開關模組耦接於類比數位轉換器,並依據取樣頻率與一切換控制訊號於一第一輸入路徑與一第二輸入路徑間進行切換,而接收輸入訊號,並將由第一輸入路徑或第二輸入路徑接收到之輸入訊號傳送至類比數位轉換器,其中,第三開關模組亦可依據切換控制訊號來停止切換,而僅傳送由第一輸入路徑所收到之訊號,切換控制模組用以產生切換控制訊號於第一開關模組及第三開關模組,以控制第一開關模組及第三開關模組之切換。如此,本發明之頻率轉換裝置可同時支援調諧器輸出之中頻訊號與基頻訊號,而減少電路的面積,進而節省成本,並提昇效能。
請參閱第二圖,係為本發明之一較佳實施例之方塊圖。如圖所示,本發明之頻率轉換裝置10包含一類比數位轉換器12、一符號轉換電路14、一開關16、一濾波器18與一開關模組20。類比數位轉換器12接收一輸入訊號,並依據一取樣訊號之一取樣頻率fs來取樣輸入訊號,而產生一第一數位訊號。其中,輸入訊號為一調諧器1之一輸出訊號,且輸入訊號可為一中頻訊號,類比數位轉換器12輸出第一數位訊號至開關16與符號轉換電路14。符號轉換電路14接收第一數位訊號,並對第一數位訊號進行一符號轉換,而產生一第二數位訊號,即於第一實施例,符號轉換電路14係對第一數位訊號進行正負號轉換;於第二實施例,符號轉換電路14可為一1’s補數(1’s complement)電路;於第三實施例,乘法器14可為一2’s補數(2’s complement)電路。此外,符號轉換電路14亦可為一乘法器,其用以將第一數位訊號乘以一負數,而產生第二數位訊號。
開關16依據二分之一的取樣頻率(fs/2)的速度來進行切換,來選擇第一數位訊號與第二數位訊號的其中之一作為一輸出訊號,即將第一數位訊號或第二數位訊號傳送至濾波器18以進行濾波處理,如:低通濾波,而分別產生一第一濾波訊號與一第二濾波訊號。開關模組20耦接於濾波器18,開關模組20用以依據取樣頻率,將濾波訊號交替輸出至一第一輸出路徑或一第二輸出路徑,即開關模組20依據取樣頻率fs來進行開關切換,以便將第一濾波訊號與第二濾波訊號作為頻率轉換器10之一輸出訊號而予以輸出,其中,第一輸出路徑與第二輸出路徑分別為一同相(I)輸出路徑或一正交(Q)輸出路徑。開關模組20包含一第一開關22與一第二開關24。第一開關22用以從濾波器18切換第一濾波訊號或第二濾波訊號為I訊號,第二輸出切換開關24用以從濾波器18切換第一濾波訊號或第二濾波訊號作為Q訊號。
承上所知,類比數位轉換器12之取樣頻率fs需符合下列方程式;
n取樣頻率 (f s 中頻訊號 (f if )=取樣頻率 (fs )/4
其中n為任一整數,若n=-1時,則取樣頻率fs=4x(fIF/5),其中n的選擇可以根據類比數位轉換器10的規範與後續資料處理電路(圖中未示)處理時需要的資料量來選定適當的數值,而得知類比數位轉換器12的取樣頻率fs。於一較佳實施例中,n的數值一般皆採用-1、0及1。於一實施例中,選定輸入訊號之頻率等於四分之一的取樣訊號的取樣頻率,即數位中頻的頻率為fDIF =fs/4,所以振盪器18’(如第一圖所示)所產生的餘弦和正弦序列可簡化為0,1,0,-1….的序列,因此,本發明可將第一圖之習知技術的乘法器14’及16’略去,並使用濾波器18來取代第一圖之習知技術的第一濾波器24’與第二濾波器26’。當然,於另一實施例中,如此,即可減少電路的面積,進而節省成本。再者,由於序列(0,1,0,-1…)與序列(1,0,-1,0…)分別表示正旋與餘弦序列,故可將兩序列合併為一序列(1,1,-1,-1…),因此,第一開關16的切換頻率依據二分之一的取樣頻率(fs/2)來切換以取得第一數位訊號或第二數位訊號,並傳送至濾波器18,以便同時濾波I訊號與Q訊號。上述之施行方式,僅需一個乘法器與一個濾波器,即可實現,故於成本上也相對地節省許多。
於一實施例中,濾波器18可為一有限脈衝響應(Finite Impulse Response,FIR)濾波器,以濾波第一數位訊號或第二數位訊號,此外,由於濾波器18具有對稱性,所以濾波器18使用一具對稱係數之有限脈衝響應濾波器。
請參閱第三圖,係為本發明之一較佳實施例之有限脈衝響應濾波器的方塊圖。如圖所示,本發明之濾波器18包含一第一延遲模組180、一第二延遲模組181、一第一加法模組183、一第一乘法模組184、一第二乘法模組185、一第二加法模組186與一第三加法模組187。其中,第一延遲模組180、第二延遲模組181與第一加法模組183分別包含複數個第一延遲單元1800、複數個第二延遲單元1810與複數個第三加法單元1830。
第一延遲模組180依序延遲第一數位訊號或第二數位訊號,並依序產生複數個第一延遲訊號;第二延遲模組181依序延遲源自第一延遲單元1800之該些第一延遲訊號,並依序產生複數個第二延遲訊號;第一加法模組183分別對應該些第一延遲訊號與該些第二延遲訊號,且該些加法單元1830相加對應的第一延遲訊號與第二延遲訊號,並依序產生複數個第一總和訊號。該些第一延遲單元1800相串聯,用以延遲第一數位訊號或該第二數位訊號,並產生該些第一延遲訊號。該些第二延遲單元1810相串聯,用以延遲源自由該些第一延遲單元1800所形成之串聯列中的最後一個所輸出之該第一延遲訊號,並產生複數個第二延遲訊號。該些第一加法單元1830分別對應該些第一延遲單元1800與該些第二延遲單元1810,並分別相加對應於第一延遲單元1800與第二延遲單元1810的第一延遲訊號與第二延遲訊號。
第一乘法模組184分別將該些第一總和訊號之第奇數個第一總和訊號與複數個第一係數中相對應之第一係數進行相乘,並產生複數個第一乘積訊號。第二乘法模組185分別將該些第一總和訊號之第偶數個第一總和訊號與複數個第二係數中相對應之第二係數進行相乘,並產生複數個第二乘積訊號。第二加法模組186相加該些第一乘積訊號,並產生第一濾波訊號。第三加法模組187相加該些第二乘積訊號,並產生第二濾波訊號。如此,本發明之濾波器18藉由第一延遲模組180與第二延遲模組181共用第一加法模組183,而減少一半的運算量,進而達到減少電路的面積及成本。
請參閱第四圖,係為本發明之另一較佳實施例之方塊圖。如圖所示,本實施例之頻率轉換裝置30與第二圖之實施例不同之處,在於本實施係應用於接收基頻訊號而進行頻率轉換。本實施例包含一開關32、一類比數位轉換器34、一濾波器36與一開關模組38。開關32依據取樣頻率fs 於一第一輸入路徑與一第二輸入路徑間進行切換,而接收分別對應第一輸入路徑與第二輸入路徑接收一第一輸入訊號或一第二輸入訊號,並傳送第一輸入訊號與第二輸入訊號至類比數位轉換器34,類比數位轉換器34接收到第一輸入訊號或第二輸入訊號時,則依據取樣頻率fs 取樣第一輸入訊號或第二輸入訊號,以產生一第一數位訊號,其中,取樣頻率與第一輸入訊號即第二輸入訊號之頻率間有一對應關係,即取樣頻率為第一輸入訊號或第二輸入訊號之頻率的四分之一。
濾波器36耦接於類比數位轉換器34,以接收並濾波類比數位轉換器34之第一數位訊號,並產生一濾波訊號,開關模組38耦接於濾波器36,而依據取樣頻率fs ,將濾波訊號交替輸出至一第一輸出路徑與一第二輸出路徑。其中,第一輸出路徑與第二輸出路徑分別為一同相(I)輸出路徑或一正交(Q)輸出路徑,即濾波器36所產生之濾波訊號包含第一濾波訊號與第二濾波訊號,並透過開關模組38而分別輸出至第一輸出路徑與第二輸出路徑。上述之類比數位轉換器34、濾波器36與開關模組38於第二圖之實施例中已詳加贊述,故此不再多加描述。
同第二圖之實施例,由於取樣頻率為第一輸入訊號或第二輸入訊號之頻率的四分之一,因此,本發明藉由開關32依據取樣頻率切換第一輸入訊號與第二輸入訊號,以達到節省一個類比數位轉換器與一個濾波器的使用,而減少電路的複雜度及面積,進而節省成本。
請參閱第五圖,係為本發明之另一較佳實施例之方塊圖。如圖所示,本實施例之頻率轉換裝置40與第二圖以及第四圖之實施例不同之處,在與本實施例可同時應用於接收中頻訊號與基頻訊號而進行轉換。本實施例之頻率轉換裝置40包含一第一開關42、一類比數位轉換器44、一濾波器46與一開關模組47、一乘法器48、一第二開關49、一第一邏輯閘50、一第二邏輯閘52及一反相器54。
由於本實施例之頻率轉換器40較頻率轉換裝置10多了一切換開關模組來控制第一開關42與第二開關49,其中,切換開關模組包含第一邏輯閘50及第二邏輯閘52來控制開關42、49,故可同時應用於頻率轉換中頻訊號或基頻訊號。於一實施例中,第一邏輯閘50可為一及閘,而第二邏輯閘52可為輸入端中之至少其一具有一反相輸入之一及閘。第一邏輯閘50依據一控制訊號而產生一切換訊號,以控制第一開關42,即當第一邏輯閘50接收之控制訊號為高準位訊號時,表示頻率轉換裝置40應用於基頻訊號,也就是第一邏輯閘50依據取樣訊號之取樣頻率fs而依序切換第一輸入訊號與第二輸入訊號,供類比數位轉換器44進行取樣與轉換,同時,第二開關49則是停止切換,僅是將類比數位轉換器44產生之第一數位訊號傳送至濾波器46進行濾波處理後,予以輸出;當控制訊號為低準位訊號時,表示頻率轉換裝置40係應用於中頻訊號,第一開關42停止切換,此時,頻率轉換裝置40的運作方式與頻率轉換裝置10相同,因此,類比數位轉換器44則透過上述第一輸入訊號或第二輸入訊號的傳輸管道來接收一第三輸入訊號,並產生一第三數位訊號於符號轉換電路48及第二開關49,其中,第三輸入訊號(圖未示)為一調諧器之輸出訊號,為一中頻訊號;符號轉換電路48將第三數位訊號進行正負號轉換,即將第三數位訊號進行負號轉換而產生一第四數位訊號。同上,於另一實施例,符號轉換電路48可為一乘法器,而將第三數位訊號乘以一負數而產生一第四數位訊號,並傳送至開關49。於一較佳實施例中,該負數可為-1;於第二實施例,符號轉換電路48可為一1’s補數(1’s complement)電路;於第三實施例,符號轉換電路48可為一2’s補數(2’s complement)電路。同時,第二開關49則是依據二分之一的取樣頻率(fs/2)來依序切換第三數位訊號與第四數位訊號,並傳送至濾波器46以進行濾波處理,並分別產生一第三濾波訊號與一第四濾波訊號。
綜上所述,本發明之頻率轉換裝置係以其所包含之類比數位轉換器的取樣頻率fs,符合下列之方程式:
nf s ±f if =fs /4
亦即,類比數位轉換器的取樣頻率fs為輸入訊號頻率的4倍、8倍等。由此,故可節省振盪器的使用,並藉由開關的切換,而減少類比數位轉換器與濾波器的使用,相對地減少電路的面積,進而節省成本,並且,本發明之頻率轉換器可同時應用於基頻訊號或中頻訊號的使用,更進一步節省了成本。
惟以上所述者,僅為本發明之一較佳實施例而已,並非用來限定本發明實施之範圍,舉凡依本發明申請專利範圍所述之形狀、構造、特徵及精神所為之均等變化與修飾,均應包括於本發明之申請專利範圍內。
習知技術:
10’...頻率轉換裝置
12’...類比數位轉換器
14’...第一乘法器
16’...第二乘法器
18’...振盪器
24’...第一濾波器
26’...第二濾波器
本發明:
10...頻率轉換裝置
12...類比數位轉換器
14...乘法器
16...開關
18...濾波器
180...第一延遲模組
1800...第一延遲單元
181...第二延遲模組
1810...第二延遲單元
183...第一加法模組
1830‧‧‧第一加法單元
184‧‧‧第一乘法模組
185‧‧‧第二乘法模組
186‧‧‧第二加法模組
187‧‧‧第三加法模組
20‧‧‧開關模組
22‧‧‧第一開關
24‧‧‧第二開關
30‧‧‧頻率轉換裝置
32‧‧‧開關
34‧‧‧類比數位轉換器
36‧‧‧濾波器
38‧‧‧開關模組
40‧‧‧頻率轉換裝置
42‧‧‧第一開關
44‧‧‧類比數位轉換器
46‧‧‧濾波器
47‧‧‧開關模組
48‧‧‧乘法器
49‧‧‧第二開關
50‧‧‧第一邏輯閘
52‧‧‧第二邏輯閘
54‧‧‧反相器
第一圖係為習知技術之具中頻訊號輸入的頻率轉換裝置的方塊圖;
第二圖係為本發明之一較佳實施例之方塊圖;
第三圖係為本發明之一較佳實施例之有限脈衝響應濾波器的方塊圖;
第四圖係為本發明之另一較佳實施例之方塊圖;以及
第五圖係為本發明之另一較佳實施例之方塊圖。
10...頻率轉換裝置
12...類比數位轉換器
14...乘法器
16...開關
18...濾波器
20...開關模組

Claims (42)

  1. 一種頻率轉換裝置,其包含:一類比數位轉換器,依據一取樣頻率接收並取樣一輸入訊號,以產生一第一數位訊號,其中,該取樣頻率與該輸入訊號之頻率間有一對應關係;一符號轉換電路,用以接收該第一數位訊號,並對該第一數位訊號進行一符號轉換,而產生一第二數位訊號;一第一開關模組,用以依據該取樣頻率,來選擇該第一數位訊號與該第二數位訊號的其中之一作為一輸出訊號;一濾波器,耦接於該第一開關模組,用以濾波來自該第一開關模組之該輸出訊號,並產生一濾波訊號;以及一第二開關模組,耦接於該濾波器,用以依據該取樣頻率,將該濾波訊號交替輸出至一第一輸出路徑或一第二輸出路徑。
  2. 如請求項1所述之頻率轉換裝置,其中該對應關係係該取樣頻率為該輸入訊號之頻率的四分之一。
  3. 如請求項1所述之頻率轉換裝置,其中該符號轉換為訊號之正負號轉換。
  4. 如請求項1所述之頻率轉換裝置,其中該第一開關模組依據該取樣頻率之二分之一的頻率大小,來交替傳送該第一數位訊號與該第二數位訊號。
  5. 如請求項1所述之頻率轉換裝置,其中該符號轉換電路包含有一乘法器,用以將該第一數位訊號乘以一負數,而產生該第二數位訊號。
  6. 如請求項1所述之頻率轉換裝置,其中該濾波器包含:一第一延遲模組,用以接收並依序延遲該輸入訊號,並產生複數個第一延遲訊號;一第二延遲模組,用以接收並依序延遲該些第一延遲訊號中之其一,以產生複數個第二延遲訊號;一第一加法模組,用以接收該輸入訊號、該些第一延遲訊號與該些第二延遲訊號,並將該輸入訊號、該些第一延遲訊號與該些第二延遲訊號 中彼此對應的部分予以相加,以對應產生複數個第一總和訊號;一第一乘法模組,用以接收該些第一總和訊號與複數個第一係數,並將該些第一總和訊號與該些第一係數中彼此對應的部分予以相乘,以對應產生複數個第一乘積訊號;一第二乘法模組,用以接收該些第一總和訊號與複數個第二係數,並將該些第一總和訊號與該些第二係數中彼此對應的部分予以相乘,以對應產生複數個第二乘積訊號;一第二加法模組,用以分別接收並加總該些第一乘積訊號,以產生一第一濾波訊號;以及一第三加法模組,用以分別接收並加總該些第二乘積訊號,以產生一第二濾波訊號。
  7. 如請求項6所述之頻率轉換裝置,其中該濾波器為一有限脈衝響應(FIR)濾波器。
  8. 如請求項7所述之頻率轉換裝置,其中該有限脈衝響應濾波器為一具對稱係數之有限脈衝響應濾波器。
  9. 如請求項1所述之頻率轉換裝置,其中該第一輸出路徑與該第二輸出路徑分別為一同相(I)輸出路徑或一正交(Q)輸出路徑。
  10. 如請求項1所述之頻率轉換裝置,其中該輸入訊號為一中頻訊號。
  11. 如請求項1所述之頻率轉換裝置,其中該輸入訊號為一調諧器之一輸出訊號。
  12. 如請求項1所述之頻率轉換裝置,更包含:一第三開關模組,耦接於該類比數位轉換器,依據該取樣頻率與一切換控制訊號於一第一輸入路徑與一第二輸入路徑間進行切換,而接收該輸入訊號,並將由該第一輸入路徑或該第二輸入路徑接收到之該輸入訊號傳送至該類比數位轉換器,其中,該第三開關模組亦可依據該切換控制訊號來停止切換,而僅傳送由該第一輸入路徑所收到之訊號;以及一切換控制模組,用以產生該切換控制訊號於該第一開關模組及該第三 開關模組,以控制該第一開關模組及該第三開關模組之切換。
  13. 如請求項12所述之頻率轉換裝置,其中當該第三開關模組固定接收該第一輸入路徑所傳送之訊號時,則該第一開關模組依據該取樣頻率交替傳送該第一數位訊號與該第二數位訊號至該濾波器。
  14. 如請求項12所述之頻率轉換裝置,其中當該第三開關模組時於該第一輸入路徑與該第二輸入路徑間切換以接收該輸入訊號時,則該第一開關模組停止切換而僅傳送該第一數位訊號。
  15. 如請求項12所述之頻率轉換裝置,其中該第三開關模組所接收之該輸入訊號可為一中頻訊號。
  16. 如請求項14所述之頻率轉換裝置,其中該第三開關模組所接收之該輸入訊號可為一I訊號及一Q訊號。
  17. 一種頻率轉換方法,其步驟包含:提供一第一輸入路徑,依據一第一取樣頻率,而接收並取樣來自該第一輸入路徑之一第一輸入訊號,以產生一第一數位訊號,其中,該第一取樣頻率與該第一輸入訊號的頻率有一對應關係;對該第一數位訊號進行一符號轉換,並產生一第二數位訊號;濾波該第一數位訊號與該第二數位訊號中之至少其一,而產生一第一濾波訊號與一第二濾波訊號;以及將該第一濾波訊號與該第二濾波訊號分別輸出至一第一輸出路徑與一第二輸出路徑。
  18. 如請求項17所述之頻率轉換方法,其中該對應關係係該第一取樣頻率為該第一輸入訊號之頻率的四分之一。
  19. 如請求項17所述之頻率轉換方法,其中產生該第一濾波訊號與該第二濾波訊號之該步驟更包括:依據一第二取樣頻率,用以於該第一數位訊號與該第二數位訊號間切換,並交替濾波該第一數位訊號與該第二數位訊號。
  20. 如請求項19所述之頻率轉換方法,其中該第二取樣頻率為該第一取樣頻率的二分之一。
  21. 如請求項19所述之頻率轉換方法,其中該第一輸入訊號為該一中頻訊號。
  22. 如請求項17所述之頻率轉換方法,其中產生該第一數位訊號之該步驟更包括:提供一第二輸入路徑,依據該第一取樣頻率與一切換控制訊號,於該第一輸入路徑與該第二輸入路徑間切換,並交替傳送該第一輸入訊號與源自該第二輸入路徑之一第二輸入訊號,以產生該第一數位訊號。
  23. 如請求項22所述之頻率轉換方法,其中產生該第一濾波訊號與該第二濾波訊號之該步驟更包括:濾波該第一數位訊號,並產生該第一濾波訊號與該第二濾波訊號。
  24. 如請求項22所述之頻率轉換方法,其中該第一輸入訊號與該第二輸入訊號分別為I訊號與Q訊號。
  25. 如請求項22所述之頻率轉換方法,其中該第一輸入訊號與該第二輸入訊號為一基頻訊號。
  26. 如請求項17所述之頻率轉換方法,其中該符號轉換係為一正負號轉換。
  27. 一種濾波器,其包含:一第一延遲模組,用以接收並依序延遲一第一輸入訊號,並產生複數個第一延遲訊號;一第二延遲模組,用以接收並依序延遲該些第一延遲訊號中之其一,以產生複數個第二延遲訊號;一第一加法模組,用以接收該第一輸入訊號、該些第一延遲訊號與該些第二延遲訊號,並將該第一輸入訊號、該些第一延遲訊號與該些第二延遲訊號中彼此對應的部分予以相加,以對應產生複數個第一總和訊號;一第一乘法模組,用以接收該些第一總和訊號與複數個第一係數,並將該些第一總和訊號與該些第一係數中彼此對應的部分予以相乘,以對應產生複數個第一乘積訊號;一第二乘法模組,用以接收該些第一總和訊號與複數個第二係數,並將 該些第一總和訊號與該些第二係數中彼此對應的部分予以相乘,以對應產生複數個第二乘積訊號;一第二加法模組,用以分別接收並加總該些第一乘積訊號,以產生一第一濾波訊號;以及一第三加法模組,用以分別接收並加總該些第二乘積訊號,以產生一第二濾波訊號。
  28. 如請求項27所述之濾波器,其中該濾波器為一有限脈衝響應(FIR)濾波器。
  29. 如請求項28所述之濾波器,其中該有限脈衝響應濾波器為一具對稱係數之有限脈衝響應濾波器。
  30. 一種頻率轉換裝置,其包含:一第一開關模組,依據一取樣頻率於一第一輸入路徑與一第二輸入路徑間進行切換,而接收一第一輸入訊號或一第二輸入訊號,並傳送該第一輸入訊號與該第二輸入訊號;一類比數位轉換器,依據該取樣頻率接收並取樣該第一輸入訊號或該第二輸入訊號,以產生一第一數位訊號,其中,該取樣頻率與該第一輸入訊號與該第二輸入訊號之頻率間有一對應關係;一濾波器,耦接於該類比數位轉換器,用以接收並濾波來自該類比數位轉換器之該第一數位訊號,並產生一濾波訊號;以及一第二開關模組,耦接於該濾波器,依據該取樣頻率,將該濾波訊號交替輸出至一第一輸出路徑與一第二輸出路徑。
  31. 如請求項30所述之頻率轉換裝置,其中該對應關係係該取樣頻率為該第一輸入訊號或該第二輸入訊號之頻率的四分之一。
  32. 如請求項30所述之頻率轉換裝置,其中該濾波器包含:一第一延遲模組,用以接收並依序延遲該第一輸入訊號或該第二輸入訊號,並產生複數個第一延遲訊號;一第二延遲模組,用以接收並依序延遲該些第一延遲訊號中之其一,以產生複數個第二延遲訊號; 一第一加法模組,用以接收該第一輸入訊號、該些第一延遲訊號與該些第二延遲訊號,並將該第一輸入訊號或該第二輸入訊號、該些第一延遲訊號與該些第二延遲訊號中彼此對應的部分予以相加,以對應產生複數個第一總和訊號;一第一乘法模組,用以接收該些第一總和訊號與複數個第一係數,並將該些第一總和訊號與該些第一係數中彼此對應的部分予以相乘,以對應產生複數個第一乘積訊號;一第二乘法模組,用以接收該些第一總和訊號與複數個第二係數,並將該些第一總和訊號與該些第二係數中彼此對應的部分予以相乘,以對應產生複數個第二乘積訊號;一第二加法模組,用以分別接收並加總該些第一乘積訊號,以產生一第一濾波訊號;以及一第三加法模組,用以分別接收並加總該些第二乘積訊號,以產生一第二濾波訊號。
  33. 如請求項32所述之頻率轉換裝置,其中該濾波器為一有限脈衝響應(FIR)濾波器。
  34. 如請求項33所述之頻率轉換裝置,其中該有限脈衝響應濾波器為一具對稱係數之有限脈衝響應濾波器。
  35. 如請求項30所述之頻率轉換裝置,其中該第一輸出路徑與該第二輸出路徑分別為一同相(I)輸出路徑或一正交(Q)輸出路徑。
  36. 如請求項30所述之頻率轉換裝置,其中該第一輸入訊號與該第二輸入訊號為一基頻訊號。
  37. 如請求項30所述之頻率轉換裝置,其中該第一輸入訊號與該第二輸入訊號為一調諧器之一輸出訊號。
  38. 如請求項30所述之頻率轉換裝置,其中該第一輸入訊號與該第二輸入訊號分別為一I訊號或一Q訊號。
  39. 一種頻率轉換方法,其步驟包含:提供一第一輸入路徑與一第二輸入路徑,依據一取樣頻率,而切換並接 收該第一輸入路徑或該第二輸入路徑所傳送之一第一輸入訊號與一第二輸入訊號;依據該取樣頻率,而接收並取樣該第一輸入訊號與該第二輸入訊號,以產生一第一數位訊號,其中,該取樣頻率與該第一輸入訊號與該第二輸入訊號的頻率有一對應關係;濾波該第一數位訊號,而產生一第一濾波訊號與一第二濾波訊號;以及將該第一濾波訊號與該第二濾波訊號分別輸出至一第一輸出路徑與一第二輸出路徑。
  40. 如請求項39所述之頻率轉換方法,其中該對應關係係該取樣頻率為該第一輸入訊號與該第二輸入訊號之頻率的四分之一。
  41. 如請求項39所述之頻率轉換方法,其中該第一輸入訊號與該第二輸入訊號為一基頻訊號。
  42. 如請求項39所述之頻率轉換方法,其中該第一輸入訊號與該第二輸入訊號分別為I訊號與Q訊號。
TW098107153A 2009-03-05 2009-03-05 Frequency conversion device and conversion method and filter thereof TWI411298B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098107153A TWI411298B (zh) 2009-03-05 2009-03-05 Frequency conversion device and conversion method and filter thereof
US12/718,125 US8253447B2 (en) 2009-03-05 2010-03-05 Apparatus and method for frequency conversion and filter thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098107153A TWI411298B (zh) 2009-03-05 2009-03-05 Frequency conversion device and conversion method and filter thereof

Publications (2)

Publication Number Publication Date
TW201034458A TW201034458A (en) 2010-09-16
TWI411298B true TWI411298B (zh) 2013-10-01

Family

ID=42677683

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098107153A TWI411298B (zh) 2009-03-05 2009-03-05 Frequency conversion device and conversion method and filter thereof

Country Status (2)

Country Link
US (1) US8253447B2 (zh)
TW (1) TWI411298B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5648987A (en) * 1994-03-24 1997-07-15 Samsung Electronics Co., Ltd. Rapid-update adaptive channel-equalization filtering for digital radio receivers, such as HDTV receivers
US5907295A (en) * 1997-08-04 1999-05-25 Neomagic Corp. Audio sample-rate conversion using a linear-interpolation stage with a multi-tap low-pass filter requiring reduced coefficient storage
EA001872B1 (ru) * 1997-04-08 2001-10-22 Моторола Инк. Система и способ для формирования спектра передаваемых сигналов данных
US20020152251A1 (en) * 2001-02-13 2002-10-17 Samsung Electronics Co., Ltd. Low power CSD linear phase FIR filter architecture using virtual common subexpression and filter design method therefor
US20060055579A1 (en) * 2004-08-20 2006-03-16 Texas Instruments Incorporated Digital detection of blockers for wireless receiver
DE102005060284A1 (de) * 2005-12-15 2007-06-28 Technisat Digital Gmbh Vorrichtung und Verfahren zum Umschalten zwischen auf verschiedene Weise übertragene HF-A/V-Signale
US7254598B2 (en) * 2002-03-14 2007-08-07 Matsushita Electric Industrial Co., Ltd. Finite impulse response filter and digital signal receiving apparatus

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5648987A (en) * 1994-03-24 1997-07-15 Samsung Electronics Co., Ltd. Rapid-update adaptive channel-equalization filtering for digital radio receivers, such as HDTV receivers
EA001872B1 (ru) * 1997-04-08 2001-10-22 Моторола Инк. Система и способ для формирования спектра передаваемых сигналов данных
US5907295A (en) * 1997-08-04 1999-05-25 Neomagic Corp. Audio sample-rate conversion using a linear-interpolation stage with a multi-tap low-pass filter requiring reduced coefficient storage
US20020152251A1 (en) * 2001-02-13 2002-10-17 Samsung Electronics Co., Ltd. Low power CSD linear phase FIR filter architecture using virtual common subexpression and filter design method therefor
US7254598B2 (en) * 2002-03-14 2007-08-07 Matsushita Electric Industrial Co., Ltd. Finite impulse response filter and digital signal receiving apparatus
US20060055579A1 (en) * 2004-08-20 2006-03-16 Texas Instruments Incorporated Digital detection of blockers for wireless receiver
DE102005060284A1 (de) * 2005-12-15 2007-06-28 Technisat Digital Gmbh Vorrichtung und Verfahren zum Umschalten zwischen auf verschiedene Weise übertragene HF-A/V-Signale

Also Published As

Publication number Publication date
US8253447B2 (en) 2012-08-28
US20100225360A1 (en) 2010-09-09
TW201034458A (en) 2010-09-16

Similar Documents

Publication Publication Date Title
US20170070952A1 (en) Re-sampling with reduced power consumption and complexity
JP2926615B2 (ja) Ssb信号発生器
US8514979B2 (en) Integrated demodulator, filter and decimator (DFD) for a radio receiver
JP2000031790A (ja) 効率的な量子化回路を備えるディジタルフィルタ
US7514993B2 (en) IQ demodulator
JPH0828649B2 (ja) ディジタルフィルタ
JPH06104949A (ja) Firフィルタ
JP2000040942A (ja) デジタルフィルタ
JPH02190033A (ja) 並列処理形トランスバーサル等化器
US6647075B1 (en) Digital tuner with optimized clock frequency and integrated parallel CIC filter and local oscillator
JPH06133273A (ja) Qam信号処理装置
JPH0427723B2 (zh)
TWI411298B (zh) Frequency conversion device and conversion method and filter thereof
US20020002572A1 (en) Fir filter,method of operating the same, semiconductor integrated circuit including fir filter, and communication system for transmiting data filtered by fir filter
US20080224750A1 (en) Digital delay architecture
JPH08242141A (ja) ディジタルフィルタ
JP3191895B2 (ja) Ssb変調器
CN102064767B (zh) 频率转换装置与转换方法及其滤波器
JP2002271431A (ja) 低域通過フィルタ
Tammali et al. FPGA Implementation of Polyphase Mixing and Area efficient Polyphase FIR Decimation algorithm for High speed Direct RF sampling ADCs
JP2005094541A (ja) デジタルフィルタ
JP3643109B2 (ja) データ受信装置
JPS61194905A (ja) デジタル集積周波数復調回路
US20090072870A1 (en) Digital signal processing circuit
Azizi FPGA Implementation of a Multimode Transmultiplexer