TWI355149B - Digital high pass filter compensation (hpfc) modul - Google Patents

Digital high pass filter compensation (hpfc) modul Download PDF

Info

Publication number
TWI355149B
TWI355149B TW093136644A TW93136644A TWI355149B TW I355149 B TWI355149 B TW I355149B TW 093136644 A TW093136644 A TW 093136644A TW 93136644 A TW93136644 A TW 93136644A TW I355149 B TWI355149 B TW I355149B
Authority
TW
Taiwan
Prior art keywords
input
output
adder
signal
multiplier
Prior art date
Application number
TW093136644A
Other languages
English (en)
Other versions
TW200531457A (en
Inventor
Demir Alpaslan
Kazakevich Leonid
Haque Tanbir
Original Assignee
Interdigital Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Interdigital Tech Corp filed Critical Interdigital Tech Corp
Publication of TW200531457A publication Critical patent/TW200531457A/zh
Application granted granted Critical
Publication of TWI355149B publication Critical patent/TWI355149B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • H03D3/009Compensating quadrature phase or amplitude imbalances

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)

Description

1355149 五、發明說明(1) 【發明所屬之技術領域】 本發明係關於無線通訊系統之接收器設計。尤其是, 本發明係關於用以補償類比無線接收器中產生之群組延遲 變異用之數位訊號處理(DSP)技術。 【先前技術】 現存的無線系統架構設計給於設計者在接收通訊訊號 方面嚴格的限制。此外’此種架構通常提供低的通訊鏈 結’高的操作成本’以及不為人所希望的與其它系統元件 之低水準的整合。 如第1圖所示’習知的射頻(RF)接收器1〇〇包括一類比 無線接收器1 05 ’至少一類比數位轉換器(ADCH 1〇,一控 制器115以及一調變解調器120。類比無線接收器1〇5係一 直接接收器’其包括一天線125用以接收無線通訊訊號, 一帶通濾波器130 ’ 一低雜訊放大器(LNA)135,一選擇性 的第二濾波器(如帶通濾波器)14〇,一解調器145具有二輸 出150,155 ’ 一相位鎖定迴路(PLL)16〇,一類比實部訊號 路徑低通濾波器(LPF)165A,一類比虚部訊號路徑lpf 16 5B,第一級實部訊號路徑放大器17〇A,第一及虛部訊號 路徑放大器1 70B,第一級類比實部訊號路徑高通濾波器 (HPF)175A,第一級類比虛部訊號路徑HpF 175B,第二級 實部訊號路徑放大器1 80A,第二級虛部訊號路徑放大器
第6頁 1355149 五、發明說明(2) ' · 18 0B,第二級類比實部訊號路徑HPF ι85Α,以及第二級類 比虛部訊號路徑HPF 185B。放大器17 0A,17〇B,180A, 18 OB每一者包括rf接收器100之類比域内之一高增益級。 調變解調器120控制LNA 135的切換。PLL 160產生區 域振盪(L0)訊號以控制解調器145之二輸出150, 155。輸出 150係解調器145之同相(in-phase(I))輸出,用以輸出無 線通訊訊號之一實部訊號成份。輸出155係解調器145之四 分之一相差(quadra ture(Q))輸出,用以輸出無線通訊系 統之一虛部訊號。類比LPFs 165A,165B分別控制I與q輸 出150與155之頻寬選擇性。類比LPFs 165A,165B隨後分 ^ 別由第一與第二級放大器170A,170B,180A,180B放大。 由於高增益需求,第一及第二級類比HPFs 175A, 175B,185A,185B被包含於類比無線接收器105内以分別 於第一與第二級放大器170A,170B,180A,180B之後提供 電容,藉此第一及第二增益級被AC耦合且其它殘餘的直流 (DC)被移除以防止DC偏移。類比HPFs 175A,175B,
185A,185B的每一者具有—一訊號輸入,一訊號輸出,至少 一電容(C)連接訊號輸入至訊號輸出,以及至少一電阻(R) 連接電容的輸出至地,因此形成R-C濾波器。類比HPFs 17 5A,175B,185A,185B改變與實部及虛部訊號成份相關 之頻域響應之較低的部份(例如低於50kHz之光譜形狀(亦 即降低能量)。
在第1圖習知的RF接收器1〇〇中’ADC 110連接至第二 級類比HPFs 185A,185B之輸出。ADC 110輸出數位的I及Q
第7頁 1355149 五、發明說明(3) ·
輸出190,195。控制器115維持類比無線接收器i〇5及ADC 110之所有主動元件。 在類比無線接收器105中,類比hpFs 175A,175B, 18 5A ’ 185B被用以保證在ADC 110取樣之前經由天線125接 收之無線通訊訊號之光譜形狀。通常,類比HPFs 1 75A, 175B,185A,18 5B的規格十分嚴格因此在實施時需要高階 滤波器。尤其是’有一種規格為誤差向量大小(err〇r vector magnitude),其為正規化(normaHzed)的均方值 誤差(means square error)測量。實施類比HPFs 175A, 175B,185A,185B之高階濾波器設計可能是複雜且昂貴 的。因此,類比HPFs 175A,175B,185A,185B上的誤差 可能導致無法接受的生產量◊類比HPFs 175A,175b, 18 5A,18 5B之設計複雜度的降低可以藉由使用具有較不嚴 格規格之較低階渡波器設計而達成β但是,在類比HPfs 175A ’175B ’185A ’185B中使用此種濾波器設計將產生群 組延遲變異失真的發生,如果沒有在類比HPFS IMA , 175B ’185A ’185B之後導入補償的話,因此降低rf接收器 1 0 0之性能。
因為處理RF類比訊號之HPFs之成本比使用dsp高,希 望提供一種數位基帶(digital baseband,DBB)系統,其 包括具有低雜訊及最小功率需求之低成本接收器,並使'用 DSP技術以補償類比HPFs所導致的群組延遲變異失真。 【發明内容】
1355149 五、發明說明(4) 本發明係一種DBB接收器用以調整無線通訊訊號之實 部及虛部訊號成份之至少一者之頻域響應以抑制因接收器 t所使用之低成本類比HPFs所導致之群組延遲變異失真。 此接收器包括一解調器,一數位高通濾波器補償(HPFC)模 組’至少一類比實部訊號路徑HPF,以及至少一類比虛部 HPF。此數位HPFC模組藉由提供具有一第一預定值(Κι)之一 第一補償訊號降低實部及虛部訊號成份頻域響應用之類比 HPFs所建立之截止頻率(亦即轉角頻率(c〇rner frequency))。此數位HPFC模組藉由提供具有一第二預定 丨· 值(K2)訊號之一第二補償訊號調整實部及虛部訊號成份頻 域高通響應之增益。 本發明可被合併至一DBB接收器,一無線傳輸/接收單 疋(WTRU),一積體電路(IC),一無線通訊系統及方法,或 任何想要的通訊機構。 此解調器具有實部及虛部訊號輸出。此解調器接收通 ,訊號並於實部與虛部訊號輸出端輸出通訊訊號之實部及 ,部訊號成份。數位HFPC模組具有實部及虛部訊號路徑。 類^部HPF與調變器之實部訊號輸出以及數位隨模組 之實部訊唬路徑通訊.數位HpFC模組抑制由至少一類比實 =及虛部HPFs所造成之群組延遲變異失真。此數位模组可 有選擇性地被致能或禁能。 ' 數位HPFC可包括—眘 ^括實部訊號輸入用以接收一實部訊號 刀 邛補償訊號輸出用以輸出一實部補償輸出 1355149 五、發明說明(5) 訊號。此數位HPFC模組可更包括第一及第二乘法器’第 一,第二及第三加法器以及一第一取樣延遲單元。第一乘 法器可具有第一及第二輸入以及一輸出β第一乘法器可接 枚具一第一預定值(Kl)之一第一補償訊號。第一加法器可 具有第一及第二輸入及一輸出。第一加法器的第一輸入可 連接至數位HPFC模組之實部訊號輸入,而第一加法器之輸 出可連接至第一乘法器之第二輸入。第二加法器可具有第 一及第二輸入及一輸出。第二加法器之第一輪入可以連接 至第—乘法器之輸出。第一取樣延遲單元可具有一輸入及 一輪出》第一取樣延遲單元之輸入可連接至第二加法器之 輸出。第二乘法器可具有第一及第二輸入及一輸出。第二 乘法器之第一輸入可接收具有第二預定值(Κ2)之第二補償 訊號。第二乘法器之第二輸入可被連接至第—取樣延遲單 元之輸出,第二加法器之第二輸入,以及第一加法器之第 二輸入。第三加法器之第一輸入可連接至第一加法器之第 一輸入。第三加法器可具有第一及第二輸入及一輸出。第 三加法器之第二輸入可連接至第二乘法器之輸出。第三加 法器之輸出可連接至數位HPFC模組之實部補償訊號輸出。 第二乘法器之輸出可經由第三加法器從實部訊號成份 中被減去。第一取樣延遲單元可經由第一加法器從實部訊 號成份被減去。 =位HPFC模組可更包括一虛部訊號輸入用以接收虛 二=成A,以及-虛部補償訊號輪出用 部補 償輸出訊號。此數位HPFC模組可更句乜坌-Ώ ▲ 尺匕祜第二及第四乘法
1355149 說明(6) ' ' 器,第四,第五及第六加法器,以及一第二取樣延遲單 元。第二乘法器可具有第一及第二輸入及一輸出。第三乘 法器之第一輸入可接收具有第一預定值(Κι)之第一補償訊 琥。第四加法器可具有第一及第二輸入及一輸出。第四加 法器之第一輸入可連接至數位HPFC模組之虛部訊號輸入, 而第四加法器之輪出可連接至第三乘法器之第二輸入。第 玉加法器可具有第一及第二輸入及一輸出。第五加法器之 笫,輸入可連接至第三乘法器之輸出。第二取樣延遲單元 之输入可具有一輸入及一輪出。第二取樣延遲單元之輸入 玎連接至第五加法器之輸出。第四乘法器可具有第一及第 二輸入及一輸出。第四乘法器之第一輸入可接收具有第二 補償值(Κζ)之第二補償訊號。第四乘法器之第二輸入可連 接至第二取樣延遲單元之輸出,第五加法器之第二輸入, 以及第四加法器之第二輸入。第六加法器可具有第一及第 二輸入及一輸出。第六加法器之第二輸入可連接至第四乘 法器之輸出》第六加法器之輸出可連接至數位HpFC模組之 虛部補償訊號輸出。 .第四乘法器之輸出可經由第六加法器從虛部訊號成份 中被減除。第二取樣延遲單元之輸出可經由第四加法器從 虛部訊號成份被減除。 【實施方式】 第2圖係依據本發明較佳實施例RF接收器2〇〇之 方塊圖。雖然本發明係關於接收器2〇〇上之實施,熟悉本
第11頁 1355149 五、發明說明(7) 技藝之人士應了解本發明適合於傳接器(transceiver)。 較佳者’此處所揭露之方法及系統係合併於一無線傳 接收單元(WTRU)内。以下,WTRU包括但不限於使用者 設備,行動站,固定或行動用戶單元,呼叫器,或其它任 何型態之能在無線環境中操作的裝置。本發明之特徵可被 合併於一積體電路(1C)中或被設計為包含大量互相連接元 件之電路中。 本發明適用於使用分時雙工(TDD),分時多重存取
(TDMA),分頻雙工(FDD),分碼多重存取(CDMA),CDMA
2000 ’分時同步CDMA(TDSCDMA),以及正交分頻多工 (OFDM)通訊系統。然而,本發明被預設為也可適用於其它 型態的通訊系統。 如第2圖所示,DBB RF接收器2 0 0包括一數位高通濃波 器補償(HPFC)模組205,具有實部(I)及虛部(q)訊號路徑 連接至數位I及Q訊號輸出190, 195。數位模組2〇5更包括補 償的輸出280,290且可控制器115控制。
第3圖表示DBB RF接收器200中之數位HPFC模組205之 例示結構。數位Η P F C模組2 0 5包括一數位電路,用以擴展 低頻成份(例如在5與50kHz之間)並降低由類比hpfs 175A,175B ’185A ’185B所建立的截止頻率(亦即轉角頻 率),因此復原類比HPFs 175A,175B,185A,185B所改變 的頻域響應之光譜形狀。因此’由類比HPFs 1 75A, 17 5B,185A,185B所產生的失真獲得抑制。一或更多HPFC 模組205可與數位HPFC模組205串連以提供由類比HPFs
第12頁 1355149
175A,175B,185A,185B所造成之失真的額外補償。 此數位HPFC模組205包括實部U )及虛部(Q)訊號路 徑,於其上分別通過來自0(: 11〇之數位輸出之實部及虛 訊號成伤數位ΗPF C模組2 0 5係一數位壚波.器具有選擇 過的特性,因此數位HPFC模組205之頻域響應將^復由類 比無線接收器105内之類比HPFs 175Α,175Β,185Α,185Β 所失真之頻率特性》當數位HPFC模組2〇5之頻率響應以類 比HPFs 175Α,175Β,185Α,185Β之頻律與響應繞旋 (convolve)時,由類比HPFs 175A,175B,185A,18冗所 造成的失真受到抑制。此外,由類比HPFs Π5Α,175B, 185A ’ 185B過濾出的低頻成份藉由提供被加至類比jjpFs 175A,175B,185A,185B之高通頻率響應之具有低通頻率 響應之數位濾波器而被重新建構。數位HPFC模組2〇5之實 部及虛部訊號路徑具有移除在每一 I與Q訊號路徑上由類比 HPFs 175A,175B,185A,185B所致之群組延遲變異所產 生之失真的頻率特性用之相同的頻率特性。因此,由數位 HPFC模組20 5之實部及虚部補償輸出280,290所輸出之實 部及虛部補償訊號不包括失真。數位HPFC模組可有選擇性 地被致能或禁能,由控制器115所決定。 如第3圖所示,數位HPFC模組205包括加法器210 A, 210B ’ 230A ’ 230B,累加器電路215A,215B以及乘法器 220A,220B,225A,225B。加法器 23 0A,230B 分別從實部 與虛部訊號成份減去實部與虛部HPF補償訊號245A, 24 5B ’以便提供具有擴展的高通頻率響應之實部及虛部補
第13頁 1355149 五、發明說明(9) 償輸出280,290。 累加器215A包括一取樣延遲早元235A及一加法5| 240A。加法器240A之一輸出連接至取樣延遲單元235A之一 輸入。取樣延遲單元23 5A之一輸出連接至加法器24〇A之一 第一輸入。累加器電路215A輸出經由加法器2i〇A從實部訊 號成份被減除之一累加器輸出訊號250A,以產生一累加号 回饋訊號255A。具有第一值且於乘法器220A之一輸入 260A被接收之第一補償訊號被乘上累加器回饋訊號25 5A以 產生被輸入加法器240A之第二輸入之補償的累加器回饋訊 號265A。因此’加法器240A提供一取樣訊號270A至取樣延 遲單元23 5A之輸入。訊號樣本2 70A由補償的累加器回讀訊 號265A與累加器輸出訊號250A組成。具有數值Κ2且由乘法 器22 5Α之輸入27 5Α接收之第二補償訊號被乘上累加器輸出 訊號250Α以產生實部HPF補償訊號245Α。 依然參照第3圖,累加器電路2 15Β包括一取樣延遲單 元235Β以及一加法器240Β。加法器240Β之一輸出連接至取 樣延遲單元235Β之一輸入。取樣延遲單元235Β之一輸出連 接至加法器240Β之第一輸入。累加器電路21 5Β輸出經由加 法器21 0Β從虛部訊號成份被減除之一累加器輸出訊號 25 0Β,以產生一累加器回饋訊號2 5 5Β。具有第一值Κ,且於 乘法器22 0Β之一輸入2 6 0Β被接收之第一補償訊號被乘上累 加器回饋訊號255Β以產生被輸入加法器240Β之第二輸入之 補償的累加器回饋訊號265Β。因此,加法器240Β提供一取 樣訊號270Β至取樣延遲單元235Β之輸入。訊號樣本270Β由
第14頁 1355149 五、發明說明(10) 補償的累加器回饋訊號265B與累加器輸出訊號250B組成。 具有數值1(2且由乘法器22 5B之輸入2 7 5B接收之第二補償訊 號被乘上累加器輸出訊號25 0B以產生虛部HPF補償訊號 245B。 綜言之’數位HPFC模組205包括一實部輸入UDC 110 之輪出190)用以接收實部訊號成份(I),以及一實部補償 訊號輸出280用以輸出一實部補償輸出訊號。數位HPFC模 組2 05更包括第一及第二乘法器22(^,22 5丸,第一,第二 及第三加法器210A,240A,230A,以及一第一取樣延遲單 元23 5A。第一乘法器22 0A具有第一及第二輸入以及一輸 出。第一乘法器220A具有第一及第二輸入以及一輸出。第 一乘法器22 0A接收具一第一預定值之一第一補償訊 號。第一加法器210A具有第一及第二輸入及一輸出。第一 加法器210A的第一輸入連接至數位HPFC模組205之實部訊 號輸入(ADC 110之輸出190),而第一加法器210A之輸出可 連接至第一乘法器220A之第二輸入。第二加法器240A具有 第一及第二輸入及一輸出。第二加法器240A之第一輸入連 接至第一乘法器之輸出。第一取樣延遲單元2 35A具有一輪 入及一輸出。第一取樣延遲單元23 5A之輸入連接至第二加 法器240 A之輸出。第二乘法器22 5A具有第一及第二輸入及 一輸出。第二乘法器225A之第一輸入2 7 5A接收具有第二預 定值(K2)之第二補償訊號。第二乘法器225A之第二輸入連 接至第一取樣延遲單元235Α之輸出,第二加法器240Α之第 二輸入,以及第一加法器210Α之第二輸入。第三加法器
1355149 五、發明說明(11) 230A具有第一及第二輸入及一輸出。第三加法器230A之第 一輸入可連接至第一加法器210A之第一輸入。第三加法器 230A之第二輸入可連接至第二乘法器22 5A之輸出。第三加 法器230A之輸出可連接至數位HPFC模組205之實部補償訊 號輸出2 8 0。 第二乘法器22 5A之輸出經由第三加法器23 0A從實部訊 號成份中被減去。第一取樣延遲單元235A可經由第一加法 器21 0 A從實部訊號成份被減去。
此外,此數位HPFC模組205包括一虛部訊號輸入(ADC 110之輸出195)用以接收虛部訊號成份(Q),以及一虛部補 償訊號輸出290用以輸出一虛部補償輸出訊號。此數位 HPFC模組205更包括第三及第四乘法器220B,225B,第 四’第五及第六加法器’210B,240B,230B以及一第二取 樣延遲單元235B。第三乘法器220B具有第一及第二輪入及 一輸出。第三乘法器220B之第一輸入260B可接收具有第一 預定值(Μ之第一補償訊號。第四加法器21 〇B具有第一及 第二輸入及一輸出。第四加法器21 0B之第一輸入連接至數 位HPFC模組205之虛部訊號輸入(ADC 110之輸出195),而 第四加法器210B之輸出連接至第三乘法器220B之第二輸 入。第五加法器240B具有第一及第二輸入及一輸出。第五 加法器24 0B之第一輸入連接至第三乘法器220B之輸出。第 二取樣延遲皁元235B之輸入具有一輸入及一輸出。第二取 樣延遲單元235B之輸入連接至第五加法器240B之輸出。第 四乘法器225B具有第一及第二輸入及一輸出。第四乘法器
第16頁 1355149 五、發明說明(12) 22 5B之第一輸入275B接收具有第二補償值(K2)之第二補償 訊號。第四乘法器225Β之第二輸入連接至第二取樣延遲單 元235Β之輸出,第五加法器240Β之第二輸入,以及第四加 法器21 0Β之第二輸入》第六加法器230Β具有第一及第二輸 入及一輸出。第六加法器230Β之第一輸入連接至第四加法 器210Β之第一輸入。第六加法器230Β之第二輸入可連接至 第四乘法器22 5Β之輸出。第六加法器230Β之輸出可連接至 數位HPFC模組20 5之虚部補償訊號輸出290。 第四乘法器225Β之輸出可經由第六加法器230Β從虛部 訊號成份中被減除。第二取樣延遲單元235Β之輸出可經由 第四加法器210Β從虛部訊號成份被減除。 實部及虛部訊號成份頻域響應的截止頻率係回應分別 在第一與第三乘法器220Α,220Β之第一輸入2 60Α,260Β接 收之第一補償訊號之第一預定值之調整而被降低。實 部及虛部成份頻域之高通響應的增益回應分別於第二與第 四乘法器22 5Α,225Β之第一輸入2 75Α,275Β之第二補償訊 號之第二預定值(Κ2)之接收而被調整。 數位HPFC模組205之性能係以數值1及1(2為基礎。第4 圖表示數值I及心如何影響實部及虛部訊號成份之頻域響 應之光譜形狀。心值的調整改變I及Q之截止頻率從Fcl至 Fc2。數值K2的調整改變數位HPFC模組205提供之頻域的高 通響應之增益藉由以卜k2除累加器輸出訊號250Α,250Β。 要了解的是I及Q訊號成份之補償應該由HPFC模組20 5 在實質上比晶片速率高之取樣速率(如10倍的取樣速率)中
第17頁 1355149 五、發明說明(13) 實施。 雖然本發明特別參照較佳實施例而被顯示及描述,熟 悉本技藝之人士應了解在不脫離以上所述之本發明範圍的 情況下可有形式及細節上的各種改變。
第18頁 1355149 圓式簡單說明 第1圖係習知包括類比無線接收器之RF接收器之方塊 圓; 第2圖係具有本發明較佳實施例之數位高通濾波補償 模組之DBB RF接收器之方塊圖; 第3圖表示第2圖DBB RF接收器中之數位高通濾波器補 償模組之例示結構;以及 第4圖係第2圖之DBB RF接收器之高通濾波器補償模組 内所使用的補償值K1及K2如何影響實部及虛部訊號成份之 頻域響應。 元件符號說明: 100, 200接收器105類比無線接收器11〇類比數位轉換器 115控制器 120調變解調器 125天線 130帶通渡波器 135低雜訊放大器 140第二滤波器 160相位鎖定迴路 190,195 輸出 2 0 5數位模組 145解調器 150,155輸出 245A,245B補償訊號 2 6 0A,260B 輸入 270A,27QB取樣訊號 275A,275B 輸入 165A,165B低通濾波器 170A,170B,180A,180B 放大器 175A, 175B,185A,185B 高通濾波器 280,290 輸出 210A,210B,230A,230B,240A,24 0B 加法器 215A,215B累加器電路 220A,220B,225A,225B 乘法器 235A,235B取樣延遲單元 250A,250B累加器輸出訊號 255A,255B,265A,265B累加器回饋訊號 280,290 輸出
第19頁

Claims (1)

  1. 六、申請專利範圍 卜年 卿修正替換1 ^扯種數位高通濾波器補償(HPFC)模組,用於調整一通訊 訊就的實 興虛部訊號成份的頻率域反應,該數位HPFC模 組包含: |a) 一實部訊號輸入,用以接收該實部訊號成份; b) 一實部補償訊號輸出’用以輪出一實部補償輸出訊 號; ^ (C)第—乘法器’具有第一及第二輸入以及一輸出, °亥第乘法器之該第一輸入用以接收具有一第一預定值 (Κι)之一第一補償訊號; (d) y第一加法器,具有第一及第二輸入及一輸出,該 第一加法器之該第一輸入連接至該數位HpFC模組之該實部 訊號輸入,而該第一加法器之該輸出連接至該第一乘法器 之該第二輸入; (e) —第二加法器’具有第一及第二輸入及一輸出該 第二加法器之該帛一輸入連接至該H法器之該輸出; (f) 一取樣延遲皁兀,具有一輪入及—輪出,該取樣延 遲早元之該輸入連接至該第一加法器之該輪出. (g) —第二乘法器,具有第一及第二輸入及一輸出,該 以 第二乘法器之該第一輸入用以接從具有—第二預定值(K2) 之一第二補償訊號,該第二乘法器之該第二輸入連接至該丨 取樣延遲單元之該輸出、該第二加法器之該第二輸入、 及該第一加法器之該第二輸入;以及 Α 一刖 (h) —第三加法器,具有第一及第二輸入以及一輸出 該第三加法器之該第一輸入連接至該第一加法器之該第 第20頁 1355149 六、申請專利範圍 ~ ί =,該第二加法器之第二輸入連接至該第二乘法器之該 ’以及該第三加法器之該輸出連接至該數位肿以模組 之該實部補償訊號輸出。 2· t申請專利範圍第1項的數位HPFC模組,其中該第二乘 法器之該輪出經由該第三加法器從該實部訊號成份被減 3.如申請專利範圍第1項的數位肝^模組,其中該取樣延 遲單兀之該輸出經由該第一加法器從該實部訊號成份被減 除0
    4·如申請專利範圍第1項的數位肝!^模組,其中該數位 HPFC模組是選擇性地被致能或禁能。 5. —種數位向通濾波器補償(HPFC)模組,用於調整一通訊 訊號的實部與虛部訊號成份的頻率域反應,該數位HPFC模 組包含: (a) —虛部訊號輸入,用以接收該虛部訊號成份; (b) —虛部補償訊號輸出’用以輸出一虛部補償輸出訊 號; (c) 一第一乘法器,具有第一及第二輸入以及一輸出, 該第一乘法器之該第一輸入用以接收具有一第一預定值 (Κι)之一第一補償訊號; (d) 一第一加法器’具有第一及第二輸入及一輸出,該 第一加法器之該第一輸入連接至該數位HPFC模組之該虛部 訊號輸入,而該第一加法器之該輸出連接至該第一乘法器 之該第一輸入,
    第21頁 1355149
    (e) —第二加法器 第二加法器之該第一 有第一 連接至 (f) 一取樣延 遲單元之該輸入(g) —第二乘 第二乘法器之該 之一第二補償訊 遲單元之 遲單 連接 法器 ,具 輸入 元, 至該第二加 ,具有第一 具有一 及第二 該第一 取樣延 及該第(h) 該第三 輸入,輸出’ 之該虛 一加法器 一第三加 加法器之 該第三加 以及該第 部補償訊 號’該第 該輪出、 之該第二 法器 該第一輸入連接 法器之第 三加法器 號輸出^ 輸入及 法器之 及第二 用以接收具有 二乘法器之該 該第二加法器 輸入;以及 具有第一及第二 至該第 二輸入連接至 之該輸出連接 輪入及一輪出,該 乘法器之該輪出; 一輸出’該取樣延 該輸出; 輸入及一輸出,該 —第二預定值(K2) 第一輸入連接至該 之該第二輪入、以 輸入以及一輸出, 一加法器之該第一 該第二乘法器之該 至該數位HPFC模組 6. 如申請專利範圍第5項的數位HPFC模組,其中該第二乘 法器之該輸出經由該第三加法器從該虛部訊號成份被減 除。 7. 如申請專利範圍第5項的數位HPFC模組,其中該取樣延 遲單元之該輸出經由該第一加法器從該虛部訊號成份被減 除。 8. 如申請專利範圍第5項的數位HPFC模組,其中該數位 HPFC模組是選擇性地被致能或禁能。 9. 〆種無線傳送/接收單元(WTRU),用於調整一通訊訊號 的實部與虛部訊號成份的頻率域反應,該無線傳送/接收
    第22頁 1355149
    單元(wtru)包含: (a) —實部訊號輸入,用 (b) —實部補償訊號輸出 號; (c) 一第一乘法器,具有 該第一乘法器之該第一輸入 (K,)之一第一補償訊號; (d) —第一加法器,具有 第一加法器之該第一輸入連 (WTRU)之該實部訊號輸入, 至該第一乘法器之該第二輪 (e) —第二加法器,具有 第二加法器之該第一輸入連 (f) 一取樣延遲單元,具 遲單元之該輸入連接至該第 (g) —第二乘法器’具有 第二乘法器之該第一輸入用 之一第二補償訊號,該第二 取樣延遲單元之該輸出、該 及該第一加法器之該第二輸 (h) —第三加法器,具有 該第三加法器之該第一輸入 輸入,該第三加法器之第二 輸出,以及該第三加法器之 以接收該實部訊號成份; ’用以輸出一實部補償輸出訊 第一及第二輸入以及一輸出, 用以接收具有一第一預定值 第一及第二輸入及一輸出,該 接至該無線傳送/接收單元 而該第一加法器之該輸出連接 入; 第 及第一輸入及一輸出,該 接至該第一乘法器之該輸出; 有一輸入及一輸出,該取樣延 二加法器之該輸出; 第一及第二輸入及一輸出,該 以接收具有一第二預定值(K2) 乘法器之該第二輸入連接至該 第二加法器之該第二輸入、以 入;以及 第一及第二輸入以及一輸出, 連接至該第一加法器之該第一 輸入連接至該第二乘法器之該 該輸出連接至該無線傳送/接
    1355149 六、申請專利範圍 收單元(WTRU)之該實部補償訊號輸出。 ^ 利範圍第9項的無線傳送/接收單元(ffTRU), 號成份被減除。出…第三加法器從該實部訊 送/接收單元(WTRU), 該第一加法器從該實部 11.如申請專利範圍第9項的無線傳 其中該取樣延遲單元之該輸出經由 訊號成份被減除。 用於調整一通訊訊號 ,該無線傳送/接收 12· —種無線傳送/接收單元(WTRU),
    的實部與虚部訊號成份的頻率域反應 單元(WTRU)包含: 心 (a) —虛部訊號輸入,用以接收該虛部訊號成份; (b) —虚部補償訊號輸出,用以輸出一虛部補償輸出訊 號; (c) 一第一乘法器,具有第一及第二輸入以及一輸出, 該第一乘法器之該第一輸入用以接收具有一第一預定值 (KJ之一第一補償訊號; (d) —第一加法器’具有第一及第二輸入及一輸出,該 第一加法器之該第一輸入連接至該無線傳送/接收單元 (WTRU)之該虛部訊號輸入’而該第一加法器之該輸出連接 至該第一乘法器之該第二輸入; / (e) —第二加法器’具有第一及第二輸入及一輸出,該 第二加法器之該第一輸入連接至該第一乘法器之該輸出; (〇 —取樣延遲單元,具有一輸入及一輪出,該取樣延 遲單元之該輸入連接至該第二加法器之該輸出;
    第24頁 1355149 六、 申請專利範圍 (g) —第二乘法器,具有第一及第二輸入及一輸出該 第二乘法器之該第一輪入用以接收具有一第二預定值(h) 之一第二補償訊號’該第二乘法器之該第二輪入連接至該 取樣延遲單元之該輪出、該第二加法器之該第二輸入、以 及該第一加法器之該第二輸入;以及 (h) —第二加法器’具有第一及第二輸入以及一輸出, 該第二加法器之該第一輸入連接至該第一加法器之該第一 輸入’該第二加法器之第一輸入連接至該第二乘法器之該 輸出’以及該笫二加法器之該輸出連接至該無線傳送/接 收單元(WTRU)之該虛部補償訊號輸出β 13. 如申凊專利範圍第12項的無線傳送/接收單元(wtru), 其中該第二乘法器之該輸出經由該第三加法器從該虛部訊 號成份被減除。 14. 如申請專利範園第12項的無線傳送/接收單元(WTRU), 其中該取樣延遲單元之該輸出經由該第一加法器從該虛部 訊號成份被減除。 H 一種積體電路(IC),用於調整一通訊訊號的實部與虛 部訊號成份的頻率域反應,該積體電路(IC)包含: (a) —實部訊號輸入’用以接收該實部訊號成份; (b) —實部補償訊號輸出,用以輸出一實部補償輸出訊 號; (c) 一第一乘法器,具有第一尽第二輸入以及一輸出, 該第一乘法器之該第一輸入用以接收具有一第一預定值 (I )之一第一補償訊號;
    第25頁 1355149 六、 申請專利範圍 (d) —第一加法器,具有第一及第二輸入及一輪出,該 第一加法器之該第一輸入連接至該積體電路(ic)之該實部 訊號輸入’而該第一加法器之該輸出連接至該第一乘法器 之該第二輸入; (e) —第二加法器,具有第一及第二輪入及一輪出,該 第二加法器之該第一輸入連接至該第一乘法器之該輸出; (f) 一取樣延遲單元,具有一輸入及一輸出,該取樣延 遲單元之該輸入連接至該第二加法器之該輸出; (g) —第二乘法器,具有第一及第二輸/及一輸出該 第1 一輸入用以接收具有一第二預定值A) 延;該第二乘法器之該第二輸入連接至該 以及 第二加法器之該第二輸入 該第加法器之該第二輸入;以及 該第三加法器之該第一輸入連輪入以&輸出 輸入’該第三加法器之第二輸入連=一 輸出’以及該第三加法5|之兮替山、由 之該實部補償㈣輸出連接至該積體電路(IC) 公法專圍第15項的積體電路其中該第二 J法器之該輸出經由該第三加法器從該實部訊號成份被減
    (h) —第三加法器,具有第 法器之該第一 該第二乘法器之該 二遲如單申二專二範圍第15項的積體電路⑽,其中該取樣 之該輸出經由該第-加法器從該實部訊號成份被
    1355149 六、申請專利範圍 18· —。種積體電路(IC),用於調整一通訊訊號的實部與虛 部訊號成份的頻率域反應,該積體電路(iC)包含: •(a) —虛部訊號輸入,用以接收該虛部訊號成份; (b) —虛部補償訊號輸出,用以輸出一虛部補償輸出訊 sj^ · m» » (C) 一第 該第一乘法 (M之一第 ⑷一第 第一加法器 訊號輸入, 之該第二輸 (e) — 第 第二加法器 (f) 一取 遲單元之該 (g) -第 第二乘法器 之一第二補 取樣延遲單 —乘法器,具 器之該第一輸 '補償訊號; 一加法器,具 之該第一輸入 而該第一加法 有第一及第二輸入以及一輸出, 入用以接收具有一第一預定值 有第一及第二輸入及一輸出,該 連接至該積體電路(1C)之該虛部 器之該輸出連接至該第一乘法器 入; 二加法器’具有第一及第二輸入及一輸出,該 之該第一輸入連接至該第一乘法器之該輸出; 樣延遲單元, 輸入連接至該 —乘法器,具 之該第一輸入 償訊號,該第 元之該輸出 及該第一加法器之該第二 (h)-第 該第三加法 三加法器,具 器之該第一輸 具有一輸入 第二加法器 有第一及第 用以接收具 二乘法器之 該第二加法 輸入;以及 有第一及第 入連接至該 二輸入連接 及一輸出,該取樣延 之該輸出; 二輸入及一輸出,該 有一第二預定值(K2) 該第二輸入連接至該 器之該第二輸入、以 二輸入以及一輸出, 第一加法器之該第一 至該第二乘法器之該 輸入,該第三加法器之第
    六、申請專利範圍 __ 輸出,以及該第三加法器之 之該虛部補償訊號輸出。輪出連接至該積體電路(1C) 19.如申請專利範圍 乘法器之該輸出經由該第積體電路(IC),其中該第二 除。 x弟一加法器從該虛部訊號成份被減 20·如申請專利範, __ 固第18項的積體電路(1C),其中該取樣 延遲早兀之該輸出經由該第一加法器從該虛部訊號成份被 減除。
    第28頁
TW093136644A 2003-06-25 2004-05-21 Digital high pass filter compensation (hpfc) modul TWI355149B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US48283403P 2003-06-25 2003-06-25
US10/747,644 US7280618B2 (en) 2003-06-25 2003-12-29 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies

Publications (2)

Publication Number Publication Date
TW200531457A TW200531457A (en) 2005-09-16
TWI355149B true TWI355149B (en) 2011-12-21

Family

ID=33544593

Family Applications (3)

Application Number Title Priority Date Filing Date
TW096118080A TWI347756B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies
TW093114571A TWI240497B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies
TW093136644A TWI355149B (en) 2003-06-25 2004-05-21 Digital high pass filter compensation (hpfc) modul

Family Applications Before (2)

Application Number Title Priority Date Filing Date
TW096118080A TWI347756B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies
TW093114571A TWI240497B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies

Country Status (8)

Country Link
US (1) US7280618B2 (zh)
EP (1) EP1642392B9 (zh)
AR (1) AR044873A1 (zh)
AT (1) ATE376280T1 (zh)
DE (1) DE602004009579T2 (zh)
ES (1) ES2294517T3 (zh)
TW (3) TWI347756B (zh)
WO (1) WO2005006567A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI448132B (zh) * 2012-06-22 2014-08-01 Univ Nat Taiwan Science Tech 分時雙工控制與保護裝置及其方法

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7660841B2 (en) * 2004-02-20 2010-02-09 Altera Corporation Flexible accumulator in digital signal processing circuitry
US8204466B2 (en) * 2004-05-21 2012-06-19 Realtek Semiconductor Corp. Dynamic AC-coupled DC offset correction
KR101085775B1 (ko) * 2004-12-07 2011-11-21 삼성전자주식회사 이동 단말 수신기 다이버시티 구조에서 잡음 제거 장치
US7551694B2 (en) 2005-01-20 2009-06-23 Marvell World Trade Ltd. Limiter based analog demodulator
KR20060091970A (ko) * 2005-02-16 2006-08-22 엘지전자 주식회사 이동통신단말기에서의 신호 대 잡음비 개선 방법 및 그 이동통신단말기
KR100726785B1 (ko) * 2005-08-17 2007-06-11 인티그런트 테크놀로지즈(주) 지상파 디지털 멀티미디어/디지털 오디오 방송용Low-IF 수신기.
US7697614B2 (en) * 2005-09-30 2010-04-13 Freescale Semiconductor, Inc. System and method for calibrating an analog signal path during operation in an ultra wideband receiver
WO2007099413A1 (en) 2006-03-01 2007-09-07 Nokia Corporation Controlling a receiver to reduce influence by a predetermined interference
US7831648B2 (en) * 2006-03-30 2010-11-09 L3 Communications Integrated Systems, L.P. Method and computer program for group delay and magnitude equalization with relaxed phase slope constraint
FR2907543B1 (fr) 2006-10-18 2008-12-26 Siemens Vdo Automotive Sas Dispositif de determination d'une erreur induite par un filtre passe-haut eet methode de correction d'erreur associee
US7693237B2 (en) * 2007-02-14 2010-04-06 Wilinx Corporation Systems and methods for synchronizing wireless communication systems
US8279955B1 (en) 2008-01-15 2012-10-02 Marvell International Ltd. Systems and methods for calibrating digital baseband DC offset in an OFDM receiver
JP5492902B2 (ja) 2008-10-22 2014-05-14 ジェイ. ショー,トーマス 引込み可能な針を具えるユニバーサルシリンジ
US20110007845A1 (en) * 2009-07-07 2011-01-13 Yen-Horng Chen Communication receiver having three filters connected in series
GB201518240D0 (en) * 2015-10-15 2015-12-02 Rolls Royce Plc A method of performing real time decomposition of a signal into components
EP3244584B1 (en) * 2016-05-11 2019-07-03 Stichting IMEC Nederland Receiver for frequency offset correction

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5937341A (en) 1996-09-13 1999-08-10 University Of Washington Simplified high frequency tuner and tuning method
JP4066446B2 (ja) * 1999-05-11 2008-03-26 ソニー株式会社 受信装置および方法
WO2000072441A1 (en) 1999-05-24 2000-11-30 Level One Communications, Inc. Automatic gain control and offset correction
GB2366460A (en) 2000-08-24 2002-03-06 Nokia Mobile Phones Ltd DC compensation for a direct conversion radio receiver
DE10060425A1 (de) 2000-12-05 2002-06-13 Infineon Technologies Ag Empfängerschaltung
DE10131676A1 (de) 2001-06-29 2003-01-16 Infineon Technologies Ag Empfängeranordnung mit Wechselstrom-Kopplung
US7139542B2 (en) * 2003-03-03 2006-11-21 Nokia Corporation Method and apparatus for compensating DC level in an adaptive radio receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI448132B (zh) * 2012-06-22 2014-08-01 Univ Nat Taiwan Science Tech 分時雙工控制與保護裝置及其方法

Also Published As

Publication number Publication date
TWI240497B (en) 2005-09-21
TW200818728A (en) 2008-04-16
DE602004009579T2 (de) 2008-07-24
ES2294517T3 (es) 2008-04-01
EP1642392A4 (en) 2006-08-02
WO2005006567A2 (en) 2005-01-20
EP1642392A2 (en) 2006-04-05
TW200501604A (en) 2005-01-01
AR044873A1 (es) 2005-10-05
US20040264601A1 (en) 2004-12-30
WO2005006567A3 (en) 2006-03-30
US7280618B2 (en) 2007-10-09
EP1642392B9 (en) 2008-10-01
TW200531457A (en) 2005-09-16
EP1642392B1 (en) 2007-10-17
DE602004009579D1 (de) 2007-11-29
TWI347756B (en) 2011-08-21
ATE376280T1 (de) 2007-11-15

Similar Documents

Publication Publication Date Title
TWI355149B (en) Digital high pass filter compensation (hpfc) modul
TWI707549B (zh) 低複雜度頻率相關iq不平衡補償的方法與裝置
US8509298B2 (en) Apparatus and method for adaptive I/Q imbalance compensation
US7555263B1 (en) Adaptive radio transceiver
US8363712B2 (en) Apparatus and method for adaptive I/Q imbalance compensation
US7133657B2 (en) Channel calibrator for use with a quadrature mixing receiver and a method of operation thereof
US7532873B2 (en) DC offset cancellation in a zero IF receiver
US7822389B2 (en) Methods and apparatus to provide an auxiliary receive path to support transmitter functions
US20040195917A1 (en) Adaptive radio transceiver with floating MOSFET capacitors
BR9916202B1 (pt) filtro digital programável de baixa potência.
WO2005034336A1 (en) Receiver including an oscillation circuit for generating an image rejection calibration tone
JP2006050673A (ja) 平均dcオフセットをチャンネル・フィルタにプレロードする無線受信機
JP2002534896A (ja) マルチスタンダード通信端末機器用の回路装置
US20100029324A1 (en) Versatile system for multimode, wireless communication receiver with ZIF and near-ZIF operations
TWI269521B (en) Harmonic mixer
JP2005518757A (ja) 3g無線受信機
JP4338526B2 (ja) 3g無線受信機
Kiss et al. One-tap wideband I/Q compensation for zero-IF filters
WO2012094087A1 (en) Apparatus and method for adaptive i/q imbalance compensation
CN100505516C (zh) 包括高通滤波器补偿模块以抑制因模拟高通滤器不足所生群组延迟变异失真的数字基带接收器
US20040264560A1 (en) Digital baseband receiver including a cross-talk compensation module for suppressing interference between real and imaginary signal component paths
CN108702166B (zh) 通信接收器中的iq耦合的数字补偿
TW552787B (en) Bi-directional vector rotator
Choo et al. Joint TX and feedback RX IQ mismatch compensation for integrated direct conversion transmitters
KR100764522B1 (ko) 복소 신호들을 곱하기 위한 곱셈기

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees