TWI344005B - Calibrating signals by time adjustment - Google Patents

Calibrating signals by time adjustment Download PDF

Info

Publication number
TWI344005B
TWI344005B TW096106097A TW96106097A TWI344005B TW I344005 B TWI344005 B TW I344005B TW 096106097 A TW096106097 A TW 096106097A TW 96106097 A TW96106097 A TW 96106097A TW I344005 B TWI344005 B TW I344005B
Authority
TW
Taiwan
Prior art keywords
digital
analog converter
signal
signals
unit
Prior art date
Application number
TW096106097A
Other languages
English (en)
Other versions
TW200739090A (en
Inventor
Jochen Rivoir
Original Assignee
Verigy Pte Ltd Singapore
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Verigy Pte Ltd Singapore filed Critical Verigy Pte Ltd Singapore
Publication of TW200739090A publication Critical patent/TW200739090A/zh
Application granted granted Critical
Publication of TWI344005B publication Critical patent/TWI344005B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R35/00Testing or calibrating of apparatus covered by the other groups of this subclass
    • G01R35/005Calibrating; Standards or reference devices, e.g. voltage or resistance standards, "golden" references
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2839Fault-finding or characterising using signal generators, power supplies or circuit analysers
    • G01R31/2841Signal generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • H03M1/1033Calibration over the full range of the converter, e.g. for correcting differential non-linearity
    • H03M1/1057Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Electric Clocks (AREA)

Description

1344005 九、發明說明: I:發明所屬之技術領域3 發明背景 本發明是關於信號校準的技術。 5 【先前技術】 傳統上,將被一起處理之信號的失配(mismatch)可藉由 校正該等信號的振幅來被校準。尺寸越小,則信號振幅的 精確調整就變得越困難,這是由於電路尤其是積體電路之 元件的失配增加了影響。 10 【發明内容】 發明概要 本發明的一目的是提供一種有效的信號校準技術。該 目的被申請專利範圍的獨立項解決。更多實施例被申請專 利範圍的依附項顯示。 15 依據本發明一示範性實施例,一種信號處理裝置被提 供,該信號處理裝置包含一調整單元和一組合單元,該調 整單元用於個別調整複數個信號之每一個的一持續時間 (例如不同的),且是依據各自信號的幅,從而產生已校 ^該組合單元(尤其是一求和單元)用以組合該等已 20 校準的信號。 依據另一示範性實施例,一測量設備被提供,該測量 設備包含一適用於產生與一由該測量設備實現之測量相關 的複數個信號的信號產生單元,以及一具有上述用於校準 該等信號之特徵的信號處理裝置。 5 仍依據另一示範性實施例,一種信號處理方法被提 供,該信號處理方法包含用於個別調整複數個信號之每一 個的一持續時間,且是依據各自信號的一振幅,從而產生 已才父準的彳§號,以及組合該等已校準的信號(例如依據一預 定的邏輯功能,尤其是一求和功能)。 仍依據另一示範性實施例,一電腦可讀媒體被提供, 信號處理的一電腦程式被儲存在該電腦可讀媒體中,該電 腦程式在被一處理器執行時適用於控制或實現上述方法。 依據本發明又一實施例,信號處理的一程式元件被提 供,該程式元件在被一處理器執行時適用於控制或實現上 述方法。 本發明之實施例可被一個或多個適合的軟體程式部分 或全部體現或支援,該一個或多個適合的軟體程式可被儲 存在任何類型的資料載體中或可被任何類型的資料載體提 供,且該一個或多個適合的軟體程式可在任何適合的資料 處理單元中被執行或可被任何適合的資料處理單元執行。 軟體程式或常式可被較佳地應用在時域中校準或校正信號 的化號處理。依據本發明一實施例之時間相關的校準可被 一電腦程式(即軟體)執行或可藉由利用一個或多個特定的 最佳化電路(即硬體)被執行或可以以混合形式(即由軟體元 件和硬體元件混合的方式)被執行。 依據一示範性貫施例,一個或多個信號被校正_不考慮 或不僅僅考慮作為將被改變以致校正—信號之一調整或配 適參數(fitting parameter)的信號振幅·但藉由調整該時間特 性,特別是該信號或該等信號的持續時間。特別是,該信 號工作時間(on-time)的持續時間或間隔可被調整,從而_ 信號貢獻(contribution) ’例如該信號振幅在工作時間上的— 積分,產生一預定的校準值或是在一可接受的校準值範圍 之内。採取這樣的方法是校正一信號的一種計算上簡單的 方式,在電子元件小型化趨勢在將來持續時(也就是說當電 子元件尺寸被進一步減小時)該方法也有效。此趙勢可能弓丨 起振幅失配且使得一純振幅相關的校正變得越來越困難和 昂貴。 此種信號校正方法可被特別應用於複數個信號被組合 在其中的任何裝置(例如在一數位至類比轉換器中,例如複 相中或可被該等任何裝置執行。在這 樣的裝置中,有利於確保每一個別的相加分支的信號貢獻 在某些限制内,例如對每一個別的相加分支是相同的戈 在每—個別的相加分支之間達到一預定的比率條件。這可 允許當對複數個個別信號相加時所有信號被正確地例如均 勻地加權。 這樣的數位至類比轉換器可被整合進一測試裝置中, 中 任意波形產生1§產生將被施加到一待測裝置 ⑴UT’例如一蜂巢式電話晶片的麥克風輸入)的類比波形信 號。此種類比正弦波形然後可被施加到一DUT的接腳作為 —刺激信號,且該等DUTs的一數位響應信號可被該測試器 的分析單元評估。此種測試器的輸出可以是指示該待測 裝置是否可接受或未通過測試的一結果信號。在此種情景 中’有利於將依據本發明一實施例的信號處理裝置整合進 此種測試裝置中’特別是到此種測試裝置的-數位至類比 轉換器(DAC)内。 在具有可控電流源的轉換器中,每一個別的電流源 之振幅和工作時間二者都影響此電流源到一相加信號的貢 獻,該相加信號藉由對該等可控電流源之貢獻求和被形 成。對於校準此等信號以致補償電流源失配而言,一電流 振幅值難於被修改或被精確控制,根據電子元件失配的一 增長的影響’該電子元件失配是由電子元件尤其是一整體 積體電路的持續小型化所引起的。根據此識別,依據本發 明一示範性實施例’此等信號的時序可被調整。此種策略 是可能的,甚至在存在小的電子元件尺寸時也是可能的。 特別是在CMOS技術中,電子元件日益變快但也日益 變小和日益敏感。因此,失配的問題變得較嚴重,因為電 子元件參數(如一放大器的增益、MOSFET的臨限電壓等等) 的相對偏差變得更大。因此,製造完全一樣的電子元件如 MOSFET變得日益困難,因為較小的結構可能伴隨著用於 切換的較少量電荷且具有較快的資訊複寫。依據本發明— 示範性實施例,一類比資訊可在時域中被編碼或被校正。 對信號校正或信號校準的一時間調整可特別在具有電 流控制的一奈奎斯數位至類比轉換器中被實現。在一個十 位元的奈奎斯DAC中,十個電流源可被實現,該等電流源 可以是二進制加權的。根據每一取樣週期’一電流可在— 個時鐘時間内流動。在此種奈奎斯DAC中’不同電流源之 間的電流比率應該理想地實現高精確性需求,否則在較高 振幅電流路徑中可能發生誤差,使得難於或不可能評估在 較低振幅電流路徑中被編碼的資訊。然而,依據一示範性 實施例,此種奈奎斯DAC的該等個別信號可利用一時間校 準被校正’其對於非常小的電子元件尺寸也有效。 另一示範性實施例是一多位元的西袼瑪_差量 (Sigma-Delta)DAC ’其中一標稱(nominal)電流值對於複數 個電流源而言應該是一致的。對於此種多位元Sigma_Delta DAC而言,η個電流源可能存在,該n個電流源的每一個應 該貢獻一同樣的電流值I。一相關誤差可以是與所有電流源 之和成比例的失配誤差,即電流源越多,對於失配愈不敏 感。藉由依據一示範性實施例由時間校準來精確調整個別 電流源的貢獻,此種問題可被克服或至少被減少。 為了進一步增加此種DAC的精確性,動態元件匹配 (DEM)可在本發明之示範性實施例中被實現。在此種系統 中,一次僅有一部分電流源被導通,而不同的電流源被交 換(permutated)或被混合。因此,可能出現—些類型的平均 效應,該效應可允許消除或減少電子元件失配的問題。然 而,在紐時期時,此種平均可能是困難的,甚至在此種情 景中,仏號處理的精確性可藉由在時域中校正信號被改良。 依據一示範性實施例,在一個時鐘週期内的複數個電 流源之每一個的 致的(或更一般的是一預定的)貢獻可 被設定,其中此種貢獻可被加權,以致平等地(或更一般的 依據一預定的加權方案)貢獻給一輸出,例如在信號已通過 1344005 一重建濾波器之後。在多數情況下,該重建濾波器是一低 通滤波器。然而,一帶通delta-sigma DAC可使用一帶通濾 波器。換句話說,所有電流源的電流振幅貢獻不是絕對必 須是一致的,但在分別的工作時間時個別電流源的電荷貢 5 獻應該是一樣的,或應該相互成一預定的比率。 換句話說,對於該等電流源的每一個而言,在工作時 間時的電流值之積分可被控制,或換句話說,每一電流源 的電荷貢獻可被控制,藉由調整各自的工作時間值。在一 輸出處被提供的一重建濾波器可以是一低通渡波器或是一 10 帶通濾波器。此種低通濾波器可具有大約50至100時鐘週期 的截止頻率。 依據本發明一實施例的時間調整方案,其是根據一積 分的電荷調整,而不是根據一純電流振幅調整,尤其有利 於在一‘‘返回至零”(RZ)處理方案中被實現。然而,另外可 15 取捨的可能是也調整該振幅。作為調整電流信號的另一選 擇,調整電壓信號或更一般的任何類型的電信號也是可能 的。 本發明之實施例應用的示範性領域是數位至類比轉換 器、相乘放大器及很多其他電子元件或其等的組合。本發 20 明之實施例應用的進一步領域是一測試器裝置如Agilent Technologies的93000測試裝置中的一電子接腳。 在依據一示範性實施例的一數位至類比轉換器中,元 件數目可以是,例如在4個到128個之間的範圍中。該等電 流值的振幅可以在微安培範圍中。一時鐘週期的一時間可 10 特別地在微秒和上百個微微秒之間的範圍中。 接下來,本發明進一步的示範性實施例將被解釋。在 下文中’該信號處理裝置的進一步示範性實施例將被解 釋。然而’這些實施例也用於測量裝置'用於信號處理的 方法、用於電腦可讀媒體及用於程式元件。 該裝置可適用於校準一電信號,特別是一電流信號或 電壓k號。然而,任何其他類型的信號,例如以電磁波 形式傳播的光學信號或無線信號也可被及時控制。因此, 光電子的和所有類型的無線信號傳輸系統可以是本發明之 實施例的應用領域。 此外,該裝置可適用於校準一類比信號或一數位信 號。當處理此種信號時,該等信號之個別貢獻被正確加權 疋重要的。當在一數位信號和一類比信號之間轉換時這特 別需要注意。 ' 此外,該裝置可適用於保持該信號的振幅不改變。換 二話說’依據本發明-實施例的校準可㈣該信號的振 二且可基於該信號時間的一個別調整,從而,例如該 信號之每—個的電流貢獻被正確加權。 間,=單元可適用於以-種方式調整該信號的持續時 Μ方切以是振幅在持續時間上的—積分產生一預定 值在將被校準之㈣。更制的是,在一信號 4間不變的情景中’該調整單元可適用於以一種 間二^信號的持續時間,該方式是該振幅和該持續時 π積產生-預线或在值的_預定範圍内。根據一 1。5虎隨著時間過去具有一不變的振幅(例如“】,,或“0,的—值) 此種情景可發生,從而可足夠確保信號曲線(在一振幅-時間 坐標系統幻下的區域是可接受的。這可允許該信號的—快 速調整具有低計算負擔。 5 朗整單^可適用於根據信號之振幅來調整該信號的 持續時間,從而相對於一個或多個更多信號校準該信號。 因此’當複數個個別信號(特別是將被求和的個別成分)必須 被組合時,例如必須被相互相加,根據其等對被組合之信 號的貝獻,該等個別信號之間的關係需要是或有利於是正 10 確的或被校正。 4調整單7〇可適用於以一種方式調整該信號的持續時 間,該方式是該信號之振幅在持續時間上的一積分實質上 等於一個或多個更多信號之振幅在持續時間上的一積分。 因此’每-信號的電荷貢獻可被校準或適用於該等個別的 15 信號之間。 該調整單元可適用於以-種方式調整該信號的持續時 間和將與該信號相加之至少一更多信號的持續時間該方 式是該信號和至少-更多信號之振幅在持續時間上的個別 積分實質上等於一預定比率。此種實施例可在一個二進制 20權重(例如2Π)的DAC中被實現。在此種情形中,不是該DAC 的所有元件都平等地貢獻給一數位信號,但以一有效變化 的方式例如依攄一個2n函數來貢獻。 該裝置可包含-組合單元,該組合單元用於組合該校 準化號與一個或多個更多信號。此種組合單元可以是一相 12 1344005 加單元或任何其他類型的邏輯閘’依據一預定的布林函數 來操作。根據此種邏輯閘,複數個信號之間的任何邏輯組 s疋可能的,例如一邏輯AND組合、一邏輯QR組人、一邏 輯exclusive OR組合、一反相器函數或類似的。 5 該組合單元可適用於將該校準信號與該一個或多個更 多信號相加。在此情景中,該-個或多個更多信號也被校 準是有利的,較佳的是以與該信號相同的方式被校準。這 可被實現,藉由提供複數個類似構造的信號校正單元,每 一信號校正單元對應該等信號的每—個。 10 A外,違裝置可包含—濾、波器單^,該遽波器單元耗 接到該組合單元的一輸出。根據此種濾波器單元,例如一 低通濾波器,濾除不想要的頻率分量是可能的。該濾波器 單元也可以是-帶通慮波器,特別是具有—帶通deltasigma 轉換器的組合。 15 該裝置可適用作任何類型的數位至類比轉換器,用於 將由S玄化號及一個或多個更多信號代表的數位資料轉換為 一類比彳§號。對於此種轉換而言,有利於確保該等將相互 相加之個別信號的信號貢獻被正確加權。 δ玄數位至類比轉換器可包含一動態元件匹配(dem)功 20能,可以是一奈奎斯數位至類比轉換器,可以是一多位元 的Sigma-Delta數位至類比轉換器或可以是任何其他類型的 過度取樣的多位元數位至類比轉換器。以下也是可能的: 此種數位至類比轉換器是一類比至數位轉換器的一部分或 連接到一類比至數位轉換器以作為一反饋數位至類比轉換 13 該數位至類比轉換器可以是一個相乘數位至類比轉換 器,其中該數位至類比轉換器的一類比輸A可被連接到該 調整單元的一開關單元,且其中該開關單元可被該數位至 類比轉換器的一數位輸入控制,以致藉由控制該開關的導 通時間來調整該持續時間。在此種乘法器或相乘DAC中, 該類比輸入可被連接到該開關輸入,且該數位輸入可決定 該開關導通的持續時間。 該調整單元可適用於(數位地)藉由一計數器式調整來 調整該信號的持續時間。可選擇地,該調整單元可適用於 藉由一延遲線式調整來(類比)調整該信號的持續時間。換句 話說,在此種組態中,一信號可沿著一延遲線被引導以致 被及時調整。 該偵測單元可適用於偵測複數個將被求和之信號的振 幅,而該調整單元可適用於依據該複數個信號的該等振幅 來調整邊複數個信號的持續時間,從而校準該複數個信 號。該裝置進-步包含-數位至類比轉換器單元,該數位 至類比轉換H單元勒於將代表__數位信號的複數個信號 轉換為-類比信號’藉由對該複數個信號求和,且(可^捨 地)包含-浦到該數位至類比轉換器單元之—輸出的渡 波器單元。依據—示範性實施例,-包含多個總合信號^ 臟可被提供,該總合信號被遽除’且該等總合信號的— 子集(包括所有的)可被提供具有可調整的脈寬。脈寬可被調 整以改良或最佳化該DAC輸出信號的品質。 1344005 依據一示範性實施例,一DAC被提供,其中多個個別 的元件被組合以貢獻給該DAC輸出。該等個別元件的工作 時間是可調整的。該工作時間可被調整以改良該DAC輸出 的品質。 5 接下來,該測量設備的更多示範性實施例將被解釋。 然而,這些實施例也用於該信號處理裝置、用於該信號處 理方法、用於該電腦可讀媒體及用於該程式元件。 該測量設備可包含以下至少一個:一類比至數位轉換 器、一數位至類比轉換器、一感測器裝置、一用於測試一 10 待測裝置(特別是一蜂巢式電話晶片的一麥克風輸入)或一 物質(如一化學、物理或生物物質)的測試裝置、一放大器、 一相乘放大器、一用於化學、生物及/或藥物分析的裝置、 一適用於分離流體混合物的流體分離系統、一毛細管電泳 裝置、一液體層析裝置、一氣體層析裝置、一電子測量裝 15 置及一質譜裝置。更一般而言,該測量設備可以是任何技 術領域(其中一信號校準是想要的)的一測量設備。因此,該 測量設備可應用於電子和測量應用的很多領域中,例如在 生命科學領域中或在生物感測器領域中,或在類比或數位 電子學的任何領域中。 20 接下來,該信號處理方法的更多示範性實施例將被解 釋。然而,這些實施例也用於該信號處理裝置、用於該測 量裝置、用於該電腦可讀媒體及用於該程式元件。 該方法可包含藉由偵測該複數個信號之已濾除之總和 的一頻譜來偵測該複數個信號的振幅,及調整可包含調整 i 15 1344005 該複數個信號的持續時間以致獲得一預定的頻譜。換句話 說,一動態的、頻譜式校準可被執行。因此,該已濾除之 總和的頻譜可被偵測到,且該持續時間可依據一想要的頻 譜被調整。 5 圖式簡單說明 藉由結合附圖參考實施例之詳細描述,本發明之實施 例的其他目的和很多附加優點可容易明白且變得較好理 解。實質上或功能上等同或類似的特徵可被相同的參考標 號表示。 10 第1A圖顯示依據本發明一示範性實施例的一信號處理 裝置。 第1B圖顯示依據一示範性實施例的一測量設備。 第2圖顯示依據本發明一示範性實施例的一奈奎斯數 位至類比轉換器。 15 第3圖顯示依據本發明一示範性實施例的一個多位元
Sigma-Delta數位至類比轉換器。 第4圖顯示依據本發明一示範性實施例的一信號處理 裝置。 第5圖顯示用於第4圖之信號處理裝置的一時序圖。 20 第6圖顯示依據本發明一示範性實施例的一脈寬調整 一 早7L。 圖式中的說明是示意性的。 t實施方式3 在下文中,參考第1A圖,依據本發明一示範性實施例 16 Λ 的一信號處理裝置100將被描述。 該信號處理裝置100包含信號處理的複數個元件,其中 在下文中一第一元件將被說明。此第一元件包含一調整單 元103,該調.整單元1 〇3用於依據一信號丨〇 1之一振幅來個別 5調整該信號101的一持續時間,從而產生一已校準的信號 104。一組合單元120被提供用於將該已校準的信號104與信 號處理的其他元件之一個或多個更多已校準的信號丨丨1組 % 合。例如,第二元件包含一調整單元103,該調整單元103 用於依據又一信號110之一振幅來個別(且獨立於該信號 10 101的校準)調整該又一信號1]0的一持續時間,從而產生又 已校準的彳έ號111 (在第1A圖的實施例中,該信號1 〇 1等同 於該又一信號110)。一偵測單元(圖未示)可被提供用於偵測 δ亥電流信號101和該又一電流信號1丨〇的振幅。該電流信號 101可被認為是在電流時域中的一方形信號。在該調整單元 5 103之一輸出處被提供的該已校準的信號1 〇4可具有與該輸 % 入信號101相同的振幅,但該已校準的信號104之持續時間 相對於5玄輸入彳§號101之持續時間被增加或減少,根據該輸 入信號101之振幅是否太小或太大。 該調整單元103特別調整該電流信號1 〇丨的持續時間, 2〇因此該電流振幅和該已校正的持續時間的一相乘產生一相 對應的值。該值可被預先儲存在該調整單元103中。換句話 說,該電流信號101可被校正,從而包括在該已校正的電流 信號104中的全部電荷被正規化或標準化。 以一相似的方式,一第二電流信號11〇被校正或被校 17 1344005 準,因此該相對應之第二已校準的信號111實質上攜帶與該 第一已校正之電流信號104相同的電荷。然後信號1 、1 η 二者被一相加單元120(用於將該等信號i〇4*lu相加)一起 處理’以提供代表該等信號104和111之總和的一已處理的 輸出信號121。該信號121可被一低通濾波器平滑或精 確。 因此,該等信號101、110以一種方式被處理,從而該 L说處理裝置100的功能可被表示為一個相乘數位至類比 轉換器,因為該等輸入信號101、Π0被轉換為一個單一的 10 輸出信號121。 ’ 在下文中,參考第1B圖,依據本發明一示範性實施例 的一測量設備150將被描述。 έ亥測量設備150適用作一用於測試一待測裝置 (DUT)153的測試裝置。 丨5 使用者可經由一圖形使用者介面154例如一電腦操 作該測量設備150。經由該電腦154,一使用者可指定一測 試’例如定義一測試常式及/或將關於該DUT 153的參數提 供給該系統150。 依據該使用者定義的測試,該控制電腦154發送一信號 20 101到一信號產生單元151 ’該信號產生單元丨51適用於產生 一與一將被該測量設備15 0實現之測量相關的信號。該信號 可以是例如一數位信號,該數位信號可被一數位至類比轉 換器152轉換為一類比信號,該轉換在該信號產生單元丨51 中被實現。 18 1344005 因此,第1A圖中所示之一系統可被整合進該信號產生 單元151的該數位至類比轉換器152内。對於一刺激信號 155 ’該已轉換的信號是一基礎,該刺激信號155將被施加 到該待測裝置15 3的數個接腳15 6上。該待測裝置15 3可以是 5 例如關於其之功能被測試的一記憶體產品,如一DRAM儲 存裝置。 依據該等刺激信號155,該DUT 153的功能被測試。在 已通過該DUT 153的一電路之後,回應信號157在該待測裝 置153的輸出接腳158處被提供。這些輸出信號157可以指示 10 該待測裝置153的一功能。 一評價單元159評價該等回應信號丨57且根據該等信號 157的值與期望值的一比較來決定該〇υτ 153是否已通過 該測試。依據該測試結果,一通過/未通過指示信號16〇被 提供給該控制電腦154。在該控制電腦154的一顯示器上, 15忒待測裝置153的測試結果可被呈現給一人類使用者以評 價該DUT 153的品質。 在該數位至類比轉換器152内,該等刺激信號丨55可被 扠準,從而信號失配可被減少、被避免或被消除。出於此 目的,該等信號可在時域中被調整或被校正,且如果想要 20的話另外在電流振幅領域中被調整或被校正。 接下來,參考第2圖,依據本發明一示範性實施例的一 電流操縱的奈奎斯(Nyquist)數位至類比轉換器2〇〇將被說 明。 在該DAC 200的一輸入處,數位信號〇叫、Dn_2、、 19 1344005 Οι、D〇被板供在輸入201處。DN·,代表最大有效位元(MsB), 而該輸入信號D。代表最小有效位元(LSB)。此外,複數個電 流源202被k供,母一個對應該數位至類比轉換器2〇〇的每 一個元件。 5 此外,該DAC 200之元件的每一個包括―在1¾冑 入DK 201和一開關控制204之間的時間調整方塊2〇3,該時 間調整方塊203提供一切換信號,用於選擇性導通或不導通 該指定的開關204。該等電流源202的個別信號被提供給一 相加單元120 ’當s玄各自的電晶體開關204被由該各自的時 10間調整方塊203所提供之信號的相對應值導通時。在該等各 自的電晶體開關204之輸出處被提供的該等信號利用該相 加單元120被相加,且然後可被傳送給一重建濾波器13〇, 例如,一低通濾波器。因此,一校準在控制該等開關2〇4的 路徑中被執行。 15 一額外的(共同)時鐘輸入CLK 205可被提供給該等時 間調整方塊203的每一個。 第2圖之實施例允許利用脈寬調整來進行_dAC失配 校準。因此,習知發生在數位至類比轉換期間的失配誤差 可被減少或被消除。 20 在該電流操縱的奈奎斯DAC 200情形中,該二進制加 權的電流源202被求和。然而,在實際應用中,可能發生該 等電流源202沒有正確地二進制加權的情形,而其可能會限 制轉換的線性度。儘管利用高對稱的設計和佈局以最小化 該失配(例如最小化到1 %)是可能的,但該等校準單元203在 i 20 1344005 時域中的校準可大大改良該數位至類比轉換的線性度和精 確性。該等電流源202的每一個在一取樣週期的持續時間時 被切換為導通’其中該切換信號具有一Nrz格式(不返回至 .· 零)。 5 在下文中’參考第3圖,依據本發明一示範性實施例的 —個多位元的Delta-Sigma數位至類比轉換器300將被描述。 一輸入信號被一個多位元的Sigma-Delta-調變器301接 % 收到且被提供給一溫度計碼單元302。該溫度計碼單元302 被耦接到一動態的元件匹配單元303,信號SQ、S!、…、SN.2、 10 被提供在該元件匹配單元303之輸出處。該等信號s0、 S!、…、SN·2、呂…被各自的時間調整方塊203處理,且在該 等時間調整方塊203之輸出處的已處理的信號可用作切換 控制信號以操作電晶體開關204,從而由電流源202提供的 電流可被提供給一求和單元120 ’用以對已校正之信號進行 15 求和’且從該求和單元12 0被提供給一低通濾波器單元丨3 〇。 % 需要注意的是該等校正裝置203的功能也可在第3圖之 信號處理路徑中可選擇的位置上被實現。 在該DAC 300中,N個中的大概相等的n個電流源202 的求和被執行。該切換信號Si具有NRZ格式。實際上,該等 20電流源並不是正好相等的,這限制了線性度且產生元件 失配。根據一高對稱的設計和佈局,該失配可被減少到例 如1%。由該動態元件匹配單元303執行的該動態元件匹配 將失配誤差轉換為雜訊,以致進—步減少該非線性度。另 外,該等校正單元203可在時域中校正該等個別信號,在該 i 21 求和單元120對該等已校正的信號求和之前。 在下文中,關於動態元件匹配(DEM)的進一步方面將 被說明。 動態元件S配可從所有N個電流中隨意選擇n個電流的 5子集。此選擇可獨立於振幅且因此可使誤差獨立於信號。 諧波可被移除°平均而言,所有電流源經常可被均等地選 擇。平均而言,失配誤差可被移除或減少,但僅是平均來 說。該失配誤差沒有被完全移除’但被轉換為寬頻帶雜訊β 被稱作為“失配整形”可對失配誤差的頻譜整形。總之,失 10配誤差的影響可被減少但無法被消除。減少該最初失配誤 差的技術可依據本發明之一示範性實施例被實現,因為將 被求和的該等信號被該等單元203校正或校準,其中一個別 單元203被提供用於該等DAC元件的每一個。 在現代CMOS製程中,位準日益難於控制(由於縮小供 給電壓、增加元件失配等等),但頻率_致地增力〇,從而使 得時序易於控制…適合於一 DAC的重建渡波器可提供低 通慮除’例如採取-些平均。高頻率失真不是問題。因此, 依據本發明-示範性實施例,不是改變該電流本身,而是 藉由改變該切換信號的玉作時間(脈寬),—電流源的貢獻可 20 被校準。 參考第4圖這將被詳細說明。 第4圖顯示依據本發明一示範性實施例的—信號處理 裝置400。-位元流Sk被施加在一輸入姻處。該位元流^ 可被導向經過-脈寬調整單元.一相對應產生的校準信 i 22 1344005
號sk被用於控制一電晶體開關204。僅當該電晶體開關2〇4 導通時,也就疋說在時期Tk期間(在此期間該信號外為 “高”),電流從該電流源200被供給一相加單元12〇,該相加 單元120將該已校正信號7卩加到更多信號4〇3中。該加總信 號被傳送給一低通濾波器130,從而一輪出信號丫被產生。 電流源k到該輸出信號y的貢獻是化的平均值,即區域 ’ __有電流源貢獻外 而言,所有區域IkxTk相等。 此種原理可易於應㈣任何其他_的數位至類比轉 換器中,例如應用到一奈奎斯DAC、 多位元DAC ’且可與動態元件匹配相組合 要的話。 應用到一過度取樣的 ,如果想要或必 15 20 第5圖顯示依據第4圖被執行之校準的結果。第$圖顯示 在兩個條件下的電流耻,這也就是為什麼對上面和下面的 時序圖索引都被表示為‘k’。 第5圖繪出一較小振幅的電流信號 〇0和一較大振幅的 電流信號501之間的時間相依曲線。與讀較 古 501的電流振幅及工作時間相比,該較 、巾曰机仏號 』、振幅的電流信號 500 “工作”相對較長的時間,以補償該 Α β ^ , 、的電流振幅。信 唬校準的功能疋错由調整值T使得對 η . . Λ1 料於較小電流信號500 和較大電流信號501而言,該區域~是同樣的。 第6圖顯示一脈寬調整單元600的一示範性實扩例 一輸入信號sk被輸入到一處理單 。一時錄作膀 CLIC(取樣時鐘)在該單祕丨的另― 時童以 上破提供。一延遲 23 1344005 時間τ被-延遲時間單_2加到該單論】。在該脈寬調整 單元600的一輸出上,已校正的信號&被提供。 第6圖的實施例顯示對於快速取樣率的一類比(延遲線 式)調整。根據此種實施例,在丨OMsa/s&1〇ps的解析度時, 5 〇.〇〇5%的失配可能被獲得。在100 Msa/s及10 ps的解析度 時’ 0.05%的失配可能被獲得。 作為此種類比調整的一可選擇方案,也可能的是對慢 取樣率提供一數位(計數器式)調整。在1 Msa/s及1 GHz時鐘 時這可能產生一個0.05%的失配。 10 依據一示範性實施例,利用對DAC(基於元件之被切換 總和)的返回至零(RZ)脈寬調整,該元件失配校準被提供。 依據一示範性實施例,一奈奎斯DAC或一過度取樣的(例如 Delta-Sigma)多位元DAC(可取捨地與DEM或失配整形相組 合)或在一ADC内的一反饋DAC被提供。依據一實施例,該 15 調整利用一計數器或延遲線或任何其他方案被執行。 需要注意的是措辭“包含”不排除其他元件或特徵’且 “一”或“一個”不排除複數個。此外在相關的不同實施例中 所描述的元件可被組合在一起。 t睏式簡單説明:] 20 第1A圖顯示依據本發明一示範性實施例的一信號處理 裝置。 第1B圖顯示依據一示範性實施例的一測量設備。 第2圖顯示依據本發明一示範性實施例的一奈奎斯數 位至類比轉換器。 24 1344005 第3圖顯示依據本發明一示範性實施例的一個多位元 Sigma-Delta數位至類比轉換器。 第4圖顯示依據本發明一示範性實施例的一信號處理 裝置。 第5圖顯示用於第4圖之信號處理裝置的一時序圖。 第6圖顯示依據本發明一示範性實施例的一脈寬調整 〇0 一 早70 ° 【主要元件符號說明】
100…信號處理裝置 157…回應信號 101···信號 158…輸出接腳 103…調整單元 159…評價單元 104…信號 160…指示信號 110···信號 200…數位至類比轉換器 111.··信號 20卜.輸入 120···組合單元 202…電流源 121…信號 203…時間調整方塊 130…低通濾波器 204…開關控制 150…測量設備 205…時鐘輸入 151···信號產生單元 300…數位至類比轉換器 152···數位至類比轉換器 301…調變器 153···待測裝置 302…溫度計碼單元 154···圖解式使用者介面 303…元件匹配單元 155···刺激信號 400…信號處理裝置 156…接腳 4(M…輸入 25 1344005 402·..脈寬調整單元 600. 403…信號 601. 500、5(M…電流信號 602· •脈寬調整單元 •處理單元 •延遲時間單元 26

Claims (1)

  1. 10 15
    20 第96丨06097號申請案申請專利範圍修正本、申請專利範圍: —種用於將數位資料轉換成為類比信號之數位至類比 轉換器,其包含: 卑?9f,16 日修正替換頁 調王單元,其用於依據各自信號的各自振幅來個 別調整多數個信號之一持續時間,如此使得該各自信號 的振幅在該持續時間之積分產生一個别預定值,或落在 —個別可接受之範圍内,從而產生已校準的信號; 一組合單元,其用於組合該等已校準的信號。 2. 如申請專利範圍第1項之數位至類比轉換器,其中該調 整單元適於校準電信號。 3. 如申請專利範圍第1項之數位至類比轉換器,其中該調 整單元適於校準類比信號或數位信號。 4. 如申請專利範圍第1項之數位至類比轉換器,其令該調 塾單元適於校準電流信號或電壓信號 5. 如申請專利範圍第1項之數位至類比轉換器,其中該調 正單元適於保持該等信號的振幅不被改變。 5·如申請專利範圍第!項之數位至類比轉換器,其中該調 產單元適於調整該等信號的持續時間,如此使得該等已 杈準信號的振幅和持續時間的一乘積產生一預定的臨 限值。 如申請專利朗第1項之數位至類比㈣器,其中該謂 整單7G適於調整將被該組合單元相加的該等信號之持 續時間,如此使得該等已校準信號之該等振幅在持續時 間的個別積分實質上等於一預定比率。 ' 27 1344005
    8. 如申請專利範圍第1項之數位至類比轉換器,其中該組 合單元適於相加該等已校準的信號。 9. 如申請專利範圍第1項之數位至類比轉換器,其包含一 辆接到該組合單元之一輸出的濾波器單元。 10. 如申請專利範圍第9項之數位至類比轉換器,其中該濾 波器單元是一低通濾波器或是一帶通濾波器。 11. 如申請專利範圍第1項之數位至類比轉換器,其更包含 一動態元件匹配單元。 10 15 12. 如申請專利範圍第1項之數位至類比轉換器,其中該數 位至類比轉換器是一奈奎斯數位至類比轉換器。 13. 如申請專利範圍第1項之數位至類比轉換器,其中該數 位至類比轉換器是一西格瑪-差量數位至類比轉換器。 14. 如申請專利範圍第1項之數位至類比轉換器,其中該數 位至類比轉換器是一過度取樣的多位元數位至類比轉 換器。 15. 如申請專利範圍第1項之數位至類比轉換器,其中該數 位至類比轉換器被連接到一類比至數位轉換器,以致作 用為一反饋數位至類比轉換器。 16. 如申請專利範圍第1項之數位至類比轉換器,其中該數 20 位至類比轉換器是一個相乘數位至類比轉換器,該數位 至類比轉換器的一類比輸入經由該調整單元的一開關 單元被連接到該數位至類比轉換器的一類比輸出,該開 關單元被該數位至類比轉換器的一數位輸入控制,以致 藉由控制該開關的一導通時間來調整該持續時間。 28 17·如申請專利範圍第丨項之數位至類比轉換器,其中該調 整單元適用於藉由-計數器式調整來調整該等信號的 持續時間。 18.如申請專利範圍第】項之數位至類比轉換器其中該調 整單元適用於藉由-延遲線式調整來調整該等信號的 持續時間。 19·如申請專利範圍第1項之數位至類比轉換器, 其中該組合單元是一數位至類比轉換器單元該數 位至類比轉換器單元適於藉由對該複數個信號求和來 將代表一數位k號的該複數個信號轉換為一類比信號; 遑數位至類比轉換器更包含一耦接到該數位至類 比轉換器單元之一輸出的濾波器單元。 20 —種測量設備,該測量設備包含: 一信號產生單元,其適於產生與由該測量設備實現 之一測量相關的複數個信號; 如申請專利範圍第1項所述之數位至類比轉換器。 21如申請專利範圍第2〇項之測量設備,包含以下至少一 個:一類比至數位轉換器、一感測器裝置、一用於測試 一待測裝置或一物質的測試裝置、一放大器、一個相乘 放大器、一用於化學、生物學及/或藥學分析的裝置、 一適用於分離一流體混合物的流體分離系統、一毛細管 電泳裝置、一液體層析裝置、一氣體層析裝置、—電子 測量裝置以及一質譜裝置。
TW096106097A 2006-03-02 2007-02-16 Calibrating signals by time adjustment TWI344005B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/EP2006/060411 WO2007098807A1 (en) 2006-03-02 2006-03-02 Calibrating signals by time adjustment

Publications (2)

Publication Number Publication Date
TW200739090A TW200739090A (en) 2007-10-16
TWI344005B true TWI344005B (en) 2011-06-21

Family

ID=37697931

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096106097A TWI344005B (en) 2006-03-02 2007-02-16 Calibrating signals by time adjustment

Country Status (5)

Country Link
US (1) US8169212B2 (zh)
EP (1) EP1979756B1 (zh)
DE (1) DE602006017892D1 (zh)
TW (1) TWI344005B (zh)
WO (1) WO2007098807A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE602006017892D1 (de) 2006-03-02 2010-12-09 Verigy Pte Ltd Singapore Kalibrieren von signalen durch zeitjustierung
JP5471116B2 (ja) * 2009-07-24 2014-04-16 富士通株式会社 光受信器および光受信方法
US8566265B1 (en) * 2011-03-10 2013-10-22 Hrl Laboratories, Llc Combined spike domain and pulse domain signal processing
US9154172B1 (en) 2013-12-31 2015-10-06 Hrl Laboratories, Llc Time encoded circuits and methods and a time encoder based beamformer for use in receiving and transmitting applications
CN106053899B (zh) * 2016-08-15 2018-10-09 北京博电新力电气股份有限公司 一种基准信号发生系统及方法
US9843339B1 (en) 2016-08-26 2017-12-12 Hrl Laboratories, Llc Asynchronous pulse domain to synchronous digital domain converter
DE102021001093B4 (de) * 2021-03-01 2022-09-15 Infineon Technologies Ag Eingebundenes Testinstrument für Hochgeschwindigkeitsschnittstellen

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4541065A (en) 1982-09-14 1985-09-10 John Fluke Mfg. Co., Inc. Direct volts calibrator
US4587477A (en) * 1984-05-18 1986-05-06 Hewlett-Packard Company Binary scaled current array source for digital to analog converters
JP3177636B2 (ja) 1997-02-05 2001-06-18 広島大学長 パルス変調演算回路
EP1461867A2 (en) 2001-12-18 2004-09-29 Koninklijke Philips Electronics N.V. Digital to analogue converter
DE10301125B3 (de) * 2003-01-14 2004-06-24 Eads Deutschland Gmbh Verfahren zur Kalibrierung von Sende- und Empfangspfaden von Antennensystemen
DE10340009B3 (de) * 2003-08-29 2005-06-16 Infineon Technologies Ag Kalibriervorrichtung zum Kalibrieren eines digitalen Ausgangssignals eines Multibit Delta-Sigma-Wandlers
DE602006017892D1 (de) 2006-03-02 2010-12-09 Verigy Pte Ltd Singapore Kalibrieren von signalen durch zeitjustierung

Also Published As

Publication number Publication date
TW200739090A (en) 2007-10-16
US8169212B2 (en) 2012-05-01
WO2007098807A1 (en) 2007-09-07
DE602006017892D1 (de) 2010-12-09
EP1979756A1 (en) 2008-10-15
EP1979756B1 (en) 2010-10-27
US20090219010A1 (en) 2009-09-03

Similar Documents

Publication Publication Date Title
TWI344005B (en) Calibrating signals by time adjustment
US9577657B1 (en) Delta sigma patterns for calibrating a digital-to-analog converter
US7802160B2 (en) Test apparatus and calibration method
KR101407354B1 (ko) 기기 채널 내의 하모닉 왜곡에 대한 보상
US8441379B2 (en) Device and method for digitizing a signal
US6449569B1 (en) Calibration and compensation of delta sigma ADC's and DAC's by correlating noise signals
US9945901B1 (en) Measuring and correcting non-idealities of a system
CN106888020A (zh) Dac开关失配误差的数字测量
US10056914B2 (en) Frequency-domain ADC flash calibration
KR20120047790A (ko) 타임?인터리빙된 아날로그?디지털 컨버터를 위한 로버스트 이득 및 위상 캘리브레이션 방법
US6111529A (en) Accurate gain calibration of analog to digital converters
WO2005026759A1 (ja) キャリブレーション用比較回路
US9831886B2 (en) Background calibration for digital-to-analog converters
JP2011147117A (ja) Ad変換装置および制御方法
Arteaga et al. Blind adaptive estimation of integral nonlinear errors in ADCs using arbitrary input stimulus
TWI431945B (zh) 增量調變資料轉換器裝置以及檢查一增量調變資料轉換器的方法
TW595114B (en) Built-In self test apparatus and method for digital-to-analog converter
JP2011125005A (ja) 信号発生装置および試験装置
Medawar et al. Static integral nonlinearity modeling and calibration of measured and synthetic pipeline analog-to-digital converters
Wang et al. Estimation method for nonlinearity mismatch in time-interleaved analog-to-digital converters
De Vries et al. Decreasing the sensitivity of ADC test parameters by means of wobbling
Kerzerho et al. ADC Production Test Technique Using Low-Resolution Arbitrary Waveform Generator
JP2004320613A (ja) アナログ/デジタル変換器の性能測定システム及び性能測定方法、並びに、デジタル/アナログ変換器の性能測定システム及び性能測定方法
Sahu et al. A review on system level behavioral modeling and post simulation of built-in-self-test of sigma-delta modulator analog-to-digital converter
Kook Low-Cost Testing of High-Precision Analog-to-Digital Converters