TWI336102B - Epitaxial semiconductor deposition methods and structures - Google Patents

Epitaxial semiconductor deposition methods and structures Download PDF

Info

Publication number
TWI336102B
TWI336102B TW093106618A TW93106618A TWI336102B TW I336102 B TWI336102 B TW I336102B TW 093106618 A TW093106618 A TW 093106618A TW 93106618 A TW93106618 A TW 93106618A TW I336102 B TWI336102 B TW I336102B
Authority
TW
Taiwan
Prior art keywords
layer
epitaxial
germanium
temperature
single crystal
Prior art date
Application number
TW093106618A
Other languages
English (en)
Other versions
TW200501237A (en
Inventor
Paul D Brabant
P Joseph Italiano
Chantal J Arena
Pierre Tomasini
Ivo Raaijmakers
Matthias Bauer
Original Assignee
Asm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asm Inc filed Critical Asm Inc
Publication of TW200501237A publication Critical patent/TW200501237A/zh
Application granted granted Critical
Publication of TWI336102B publication Critical patent/TWI336102B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/08Germanium
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/52Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/0245Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02502Layer structure consisting of two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02658Pretreatments
    • H01L21/02661In-situ cleaning

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Recrystallisation Techniques (AREA)
  • Chemical Vapour Deposition (AREA)

Description

玖、發明說明: 發明所屬之技術頜域 本發明是有關於一種在各種製程’比如半導體製程中 沈積矽與鍺的方法,且特別是有關於一種沈積磊晶層的方 法,像是磊晶SixGei.x層,其中X在〇到1之間。 先前技術
SixGeloc層廣泛的應用在各種半導體應用中’在製作 這些材料期間通常會產生的一個問題就是因爲異性磊晶 (hereroepitaxial)沈積造成的晶格扭曲,所謂的”異性晶晶” 沈積層是一種磊晶或是單晶層,此沈積層會沈積在單晶基 底上,其與單晶基底具有不同的組成。當沈積的磊晶層受 到壓迫而產生一種至少兩個方位與其下方的單晶基底相同 的晶格結構,但是與其本來的晶格常數不同時就會被稱爲” 扭曲”,晶格扭曲的發生是因爲當薄膜沈積的方式是讓其 晶格結構會與下層的單晶基底相配時,沈積層內的原子會 離開原來的位置,也就是在單獨大量材料的晶格結構中原 本佔據的位置,舉例來說,在一個單晶矽基底上沈積像是 矽鍺或是鍺本身等含鍺材料的異性磊晶一般會產生壓縮的 晶格扭曲’因爲沈積的含鍺材料其晶格常數比矽基底大, 扭曲的程度跟沈積層的厚度以及沈積材料與下層的積底之 間的晶格不協調的程度有關。 扭曲是一種在主動兀件的結構層中可預期的結果,因 爲其傾向於增加電載子的移動性而因此增加元件的速度。 爲了在習知的砂結構上製作扭曲的結構層,通常會創造— 13318pif.doc/008 6 1336102 個扭曲鬆散中間媒介的異性磊晶層以作爲一個進一步的扭 曲層之緩衝,此進一步的扭曲層一樣會扭曲且是用來作爲 增加載子移動力的主動層,這些中間媒介層通常是在單晶 未扭曲的矽上方的鬆散SixGei.x,’緩衝”層,這係設計以提 供覆蓋層(比如扭曲的矽層)有預定的扭曲狀態。 許多微電子元件會結合像是SiGe的含鍺層,爲了增 加元件的效能,通常會在SiGe層中有較高的鍺含量’當 沈積在一個單晶矽基底或是結構層上時,較高的鍺含量通 常會增加應力的量。一般來說,鍺的含量越高’與下層的 矽晶格錯配的狀況就越明顯,相較於矽,純鍺具有4%大 的晶格常數。當矽鍺層的厚度增加超過一個特定的厚度, 其稱爲臨界厚度時,矽鍺層對於原本的晶格常數會自動變 的鬆散,這需要在薄膜/基底介面處有不當錯位的形成, 臨界厚度與溫度(溫度越高臨界厚度越低)以及因爲鍺含量 遵成的對不準有關(約高的[鍺]臨界厚度越低)。舉例來說, 含有約爲10%鍺的矽鍺對一個平衡(穩定)的緊壓薄膜來 說,在攝氏7〇〇度左右的臨界厚度約爲300埃,而對於一 個在Si<100>上的介穩緊壓薄膜來說約爲2000埃。假如可 以維持預期的緊壓度,厚度會被保持在臨界厚度之下,且 通常會使用一蓋層於緊壓的異性磊晶層上,以在後續的製 程步驟,也就是爲了順利的在結構之間的預定深度下形成 放射底接合(emitter-base junction)中維持(介穩)緊壓的矽鍺 層。 雖然有時候鬆弛是預料中的事,當在形成作爲接下來 13318pif.doc/008 7 1336102 緊密沈積的一緩衝層時,鬆驰狀態應該被控制以避免一些 種類的錯位,像是垂直的擴散或是螺旋的錯位’這樣的錯 位會致使載子的移動率降低、電流洩漏、降低元件效能甚 至於元件失效。 _ 沈積的磊晶層之品質跟被用來沈積的基底之潔淨度與 結晶品質有關,因爲基底表面係用以作爲沈積層的一個範 本,任何基底表面的污染物都會讓沈積層的品質退化,許 多磊晶沈積製程採用一道所謂的”烘烤”步驟,將基底加熱 以在磊晶沈積之前即刻驅走表面污染物,像是氧與碳。 發明內容 因此本發明的目的之一就是在提供一種沈積磊晶含鍺 層,包括: 加熱一單晶矽結構到一第一溫度; 在一冷卻期間冷卻該單晶矽結構到一第二溫度; x在至少該冷卻期間的一部分時間中讓該單晶矽結構與 一表面活化化合物相接觸;以及 在該第二溫度下於該單晶矽結構上沈積一磊晶層^ 本發明的目的再一目的是提供一種在一基底上形成〜 緊壓半導體層的製程,包括: 形成一鬆散的磊晶鍺層於該基底上; 沈積一鬆散的矽鍺合金層於該鬆散的磊晶鍺層上,該 鬆散的矽鍺合金層的矽含量隨著離開該鬆散的磊晶鍺層之 一介面的距離而增加;以及 沈積一緊壓的磊晶半導體層於該鬆散的磊晶矽鍺合金 13318pif.doc/008 8 層上。 本發明的又一目的是提供一種半導體結構,包括: 一單晶矽結構; 一磊晶鍺層’沈積在該單晶矽結構上;以及 一矽鍺合金層,沈積在該磊晶鍺層上。 本發明的另一目的是提供一種磊晶半導體沈積系統, 包括: 一表面活性化合物來源供應容器包括一表面活性化合 物’該表面活性化合物來源供應容器會被連接到該反應 室’以允許該表面活性化合物流入該反應室內; 一鍺源供應容器包括一鍺前驅物,該鍺源供應容器會 被連接到該反應室,以使該鍺前驅物可以流入到該反應室 內; 一加熱器,用以加熱該反應室內的至少一工作片段; 以及 控制裝置,連接並設定來控制表面活性化合物以及鍺 前驅物的流速,並控制該工作片段的溫度以依序進行一高 溫製程步驟、一冷卻步驟以及一低溫含鍺磊晶沈積步驟, 其中在至少該冷卻步驟的較少部分期間該些控制裝置會提 供該表面活性化合物到該至少一工作片段上。 本發明的再再另一目的是提供提出一種沈積一磊晶鍺 層的方法,包括: 提供一基底,具有一單晶半導體表面放置於一反應器 中; 13318pif.doc/008 9 1336102 加熱該基底到一約爲攝氏450度或更高的一第一溫 度; 在一冷卻時間期間冷卻該基底到一第二溫度,在該冷 卻期間該反應器具有一反應器壓力約在約爲0.001 -760 T〇rr之間; 在該冷卻時間期間的至少一部分讓該單晶半導體表面 與選自矽前驅物與鍺前驅物其中之一的一表面活性化合物 接觸;以及 在該第二溫度下沈積一磊晶鍺層在該單晶半導體表面 上。 本發明的再另一目的在於提供一種沈積一磊晶鍺層的 方法,包括: 提供一單晶矽基底,放置在一單一晶圓反應器中; 加熱該單晶矽基底到約爲攝氏600度或更高的一第一 4度; 在一冷卻時間期間冷卻該單晶矽基底到約爲攝氏450 度或更低的一第二溫度,在該冷卻期間該反應器具有一反 應器壓力約在約爲1-100 Torr之間;以及 在該第二溫度下沈積一磊晶鍺層在該單晶半導體表面 上。 本發明的又再一目的在於提供一種多層半導體結構, 包括: 一下層單晶矽結構;以及 一上層磊晶鍺層,直接在該矽結構上,其利用蝕刻坑 13318pif.doc/008 10 1336102 洞裝飾方法偵測,該磊晶鍺層具有一像沈積的螺旋錯位密 度約爲1〇7缺陷/平方公分或更小,而用原子能顯微鏡在至 少10微米X10微米的視窗中量測,該嘉晶鍺層的表面粗糖 度約爲25埃或更低。 爲讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂’下文特舉實施例,並配合所附圖式,作詳細說明 如下·‘ 實施方i : 本發明提供數種沈積SixGe,_x層的方法以及以此沈積 的SixGe^x層,其中X的範圍介於〇與1之間,數種實施 例提供了一種在沈積期間單晶矽表面污染的問題。舉例來 說’各種半導體製作過程包含了將含鍺的材料沈積在一個 含矽的基底上,在此使用的”基底”可以是一塊裸露的晶 圓’或是已經形成結構層的工作片段。通常含矽基底在前 ll程步驟期間會被加熱到一個很高的溫度,比後續要沈積 含鍺材料使用的溫度還高,所以在兩步驟之間會有一道冷 卻步驟,在許多例子中,兩個步驟之間的溫度差異會產生 在用於矽的前驅物的較高溫度被用來沈積一個含矽材料的 前層,或是一個在一起始減少或烘烤步驟期間使用的較高 溫度,以及使用鍺的前驅物(例如鍺烷類)用於沈積含鍺材 料的較低溫度之間。在冷卻期間,幾乎可以預測含矽的基 底表面不會有像是氧或碳等污染物,因此因爲污染物的層 級,習知的低壓化學氣相沈積系統無法在此廣泛的被應 用。極高真空系統可以用來避免污染物與表面接觸,但裹 13318pif.doc/008 1336102 這樣的系統不是一直很方便’且可能會需要額外的成本。 舉例來說,單晶鍺層在很多微電子與光電子應用上很 有用,但是相較於矽,鍺基底相對高的成本會限制到這些 廣泛的應用,利用在單晶的矽基底上沈積一層單晶鍺的方 式可以製作一個相對較低成本的基底,但是在操作上製作 出來的單晶鍺層一般具有比較高的缺陷(特別是薄的鍺 層),這會造成下層矽與上層鍺之間的晶格錯配,純鍺的 晶格常數比純矽大了約4%,另外沈積的鍺表面通常比預 期的粗-〇 ’ 爲了製備用於磊晶鍺沈積的單晶矽基底,矽基底通常 會在攝氏450度或更高的溫度,通常是攝氏900度或更高 下被烘烤加以淸潔,因爲在高溫下沈積的鍺層通常具有高 的表面粗糙度,所以單晶矽基底會被冷卻到低於攝氏600 度的溫度下,更適當的是到攝氏450或更低,爲了使表面 拷染物達到最少,淸潔的矽基底通常會在冷卻期間保存在 真空中,而且接續的鍺沈積通常會用極高真空化學氣相沈 積(UHVCVD)或是分子束磊晶(MBE)來進行。 但是,這樣的低壓沈積在一些製程中會比預期的慢, 並無法應用在製作高價的單晶沈積機台上,且製作出來的 單晶鍺層一般有較多的缺陷。舉例來說,用UHVCVD在 矽基底上沈積的磊晶鍺層之螺旋缺陷密度(TDD)約爲l〇i〇 缺陷/平方公分,透過回火可以將缺陷密度降低到約1〇7缺 陷/平方公分,但是在一些製程中並不適合進行額外的回 火步驟。 1331 8pif.doc/008 在本發明的一實施例中,在冷卻期間透過把含矽的表 面(比如晶晶的矽基底)與一種表面活性化合物,較適當的 是砂或是鍺化合物與高溫含矽表面相接觸,至少是在表面 冷卻I的時間中一部份,在此提到的,,表面活性化合物,,指的 是一種化學化合物,可以保護單晶含矽表面不被污染,但 又不會干擾到接下來結構層的磊晶或是異性磊晶沈積,此 表面活性化合物最好是矽的化合物。 不受理論的限制,透過各種機制表面活性化合物可以 發揮其表面保護效果,一個可能的機制就是表面活性化合 物會在表面上形成一層化學吸附的保護層,這會限制氧與 碳污染表面的能力,在此機制中,表面活性化合物不會在 表面上形成永久的化學鍵,且因此透過用來沈積下一結構 層的矽以及/或鍺的前驅物可以輕易的被取代。在本機制 中活動的表面活性化合物最好是含有矽或鍺,但是這些元 _的存在並不需要因爲表面活性化合物接下來的取代反應 會減少或抑制在表面活性化合物中其他元素的表面污染狀 態。 另一個可能的機制可能是在含矽或鍺的表面活性化合 物中操作就像一個額外的官能基,在冷卻期間’在表面活 性化合物中的矽或鍺會在含矽的表面上形成一個化學鍵 (化學吸附),在冷卻下來期間表面上可能會沈積多層的表 面活性化合物,至少表面活性化合物內的一部份官能基接 著會被用來沈積下一結構層的矽以及/或鍺前驅物給取代 掉,且/或被用來移除一部份或全部的表面活性化合物之 1331 8pif.doc/008 1336102 第三化合物給取代,當只有一部份的表面活性化合物被移 除的時候’一些表面活性化合物中原本的矽或鍺接著會結 接下來用矽以及/或鍺的前驅物沈積的結構層裡面。 也可以運作,因此當在此討論到各種實施例可能 包括參考一種特定的運作機制,將表示這只是一個參考, 在其他特定的狀態下可能會用到其他的機制。 根據運作機制,可以發現這樣的表面活性化合物會降 低或避免污染物,且因此改善後續沈積的含鍺材料(例如 嘉晶鍺與矽鍺)的品質。較適當的是,在含矽的表面被冷 卻的期間以及製程條件下,表面活性化合物呈現些許或是 不會熱分解’所以在這段期間在矽表面上的沈積作用會最 小或是可以避免’此外選定的表面活性化合物在冷卻期間 不會凝結在含矽的表面上。根據此運作機制,表面活性化 合物最好是矽烷類(像是甲矽烷 '乙矽烷或丙矽烷)、鍺烷 _(像是甲鍺烷、乙鍺烷或氯化鍺烷)、有機的矽烷類(像是 烷基矽烷、芳香羥矽烷或烷基芳香羥矽烷)、或是在冷卻 期間於此溫度與條件下不會有明顯的熱分解的鹵化矽烷類 等。根據冷卻的條件,較適當的表面活性化合物包括甲矽 烷、乙矽烷、丙矽烷、氯化甲矽烷、二氯化甲矽烷、三氯 甲矽烷、四氯甲矽烷、甲基甲矽烷、二甲基甲矽烷、三甲 基甲矽烷、四甲基甲矽烷、甲鍺烷、乙鍺烷、氯化鍺烷、 二氯化鍺烷、三氯化鍺烷、四氯化鍺烷等,矽的化合物比 鍺的化合物更適合用來作爲表面活性化合物,因爲在冷卻 過程中的沈積會最少’且在由冷卻到高溫的期間任何沈積 133 1 8pif.doc/〇〇8 1336102 的矽較不會有凝聚作用的傾向(相較於鍺),其中在實驗中 發現二氯化甲矽烷(DCS)是最有效果的,以下將作進一步 詳細的說明。 如上所述,在表面冷卻期間的至少一段時間中,利用 將含矽表面(例如磊晶矽層)與一種表面活性化合物相接 觸,可以在冷卻期間保護高溫的含矽表面不受污染,此實 施例的進行首先會加熱磊晶的矽層或是裸露的晶圓到一第 一較佳溫度,約爲攝氏450度或更高,更適當的是攝氏600 度或更高的,在示範的實施例中爲約攝氏900度或更高。 這樣的加熱步驟可以用矽的前驅物,例如矽烷類沈積磊晶 矽層,或是用烘烤來昇華原生氧化層以及/或驅走表面污 染物來加以取代。在另一個例子中,單晶矽基底接著會在 一冷卻期間被冷卻到一第二溫度,此第二溫度可以是低於 第一溫度的任何溫度,而最好是在一個適合用於接下來的 真性磊晶沈積的範圍內;在一實施例中,接續的沈積會形 成一層含鍺的結構層,例如磊晶鍺層,舉例來說,在高於 攝氏450度的溫度下使用甲鍺烷於單晶矽上沈積磊晶鍺會 造成表面覆蓋不完全(對很薄的膜來說)與粗糙的表面(對較 後的膜來說),沈積的鍺原子可能會形成簇狀或是島狀, 因此使用甲鍺烷的沈積最好在攝氏300至450度之間的溫 度範圍中進行,更恰當的是在攝氏300至350度之間,與 溫度有關的島狀效應比如在SchSllhorn等人於This Solid Films (Vol. 336 (1998),pp.109-111)中發表的”Coalescense of germanium islands on silicon”揭露。 1331 8pif.doc/008 1336102 爲了減少或降低在冷卻期間(比如在烘烤步驟 矽烷類進行磊晶矽沈積以及之後用甲鍺烷沈積鍺或 間)的污染物,最好在冷卻期間的至少一段時間內將嘉晶 矽表面與一種表面活性化合物相接觸,根據冷卻的情丨兄, 基於本目的較適當的表面活性化合物包括矽烷類 矽烷、乙矽烷、以及丙矽烷)、鹵化矽烷類(比如氯丨七 烷、二氯化甲矽烷、三氯甲矽烷、以及四氯甲矽燒)、院 基矽烷類(比如甲基甲矽烷、二甲基甲矽烷、三甲基甲@ 烷、以及四甲基甲矽烷)、鍺烷類(比如甲鍺烷、乙錯院)、 以及氯化鍺烷類(比如氯化鍺烷、二氯化鍺烷、三氯化鍺 烷、四氯化鍺烷)。舉例來說,在一較佳實施例中,嘉晶 矽基底會被冷卻到範圍約爲300度至450度的一溫度下, 在冷卻期間,單晶矽基底最好與在冷卻條件(比如溫度、 壓力、冷卻速度)下只有一點點或不會熱分解的一表面活 Ι'ΐ化合物接觸,在本實施例中二氯矽烷與三氯矽烷是比較 適合的表面活性化合物,在冷卻期間表面活性化合物與含 矽基底接觸的進行係利用將表面活性化合物流過或擴散到 基底的表面上,透過實驗可以選定流速,供應一定量的表 面活性化合物到表面上,可以有效的降低或避免冷卻期間 的污染。 在冷卻到第二溫度以後,含鍺層的沈積係透過將磊晶 矽表面與一種鍺的前驅物相接觸來進行,較適當的鍺前驅 物包括甲鍺烷、乙鍺烷以及丙鍺烷,第二溫度較適當是在 攝氏300度至450度的範圍內,含鍺的結構層較佳是一層 13318pif.doc/008 鍺含量在50至100原子百分比之間的一層晶晶含鍺層, 更適當的鍺含量爲99原子百分比或更高。在一較佳實施 例中,含鍺的結構層是磊晶鍺(摻雜或未摻雜),此含鍺層 可以是一層矽鍺層,其中鍺的前驅物最好進一步包括一種 與表面活性化合物不同的矽前驅物,像是乙矽烷或是丙矽 烷(這些傾向比甲矽烷有較低的分解溫度),一般來說矽的 前驅物在沈積過程,比如在磊晶化學氣相沈積(CVD)中會 分解或反應,在沈積期間鍺前驅物與矽前驅物的相對量會 保持固定,或是變化而形成一層漸層的矽鍺層。 加熱單晶矽結構(假如需要的話還包括沈積)、冷卻、 與表面活性化合物接觸、與鍺前驅物(以及如果有的話, 以及矽前驅物)接觸以及含鍺層接續的沈積都會在一個適 當的反應室中進行,適合的反應室例子包括批次鎔爐跟單 晶圓反應器,一個較佳反應室的範例是單晶圓、水平氣體 減通的反應器,最好可以輻射加熱,這類的反應器已有商 業應用,較適當的機型包括在Phoenix,Arizona的ASM America,Inc.的Epsilon®系歹IJ的單晶圓晶晶反應器。圖1 介紹了一種這樣的反應器,在此提到的製程也可以使用於 其他的反應器中,像是Epsilon®的反應室的水平、單通道、 流線的氣體流動裝置上,有助於增加均勻度與沈積速度的 淋浴頭設計是很有效果的。一種多孔設計可以用來供應砂 前驅物、表面活性化合物以及鍺前驅物到進行沈積的熱化 學氣相沈積反應室,較佳的氣體流速可以透過實驗來決 定,這會與沈積的反應室大小有關。 13318pif.doc/008 H l 了〜種單晶化學氣相沈積(CVD)反應器 10 ’包括一個石英製程或反應室12,其架構係根據—實施 例以及特別關的方法,原來設計可以在_觸_選擇 性的嘉晶沈積砂於〜個單基底上,發明人發現很好的製程 控制可以得到許多不同材料包括矽鍺與鍺層在CVD的應 用,此外介紹的反應器10可以在同一個反應室12中安全 與乾淨的進行多次沈積步驟,這將會在後續作詳細的說 明,此反應器10的基本架構可自Phoenix,
Arizona 的 ASM
America,Inc.的 EpSil011®的產品中購得。 複數個輻射熱源會架在反應室12的外部,以提供熱 能到反應室12內而不需要考慮到被石英反應室12璧吸收 的部分,當實施例敘述到用一種”冷璧”CVD反應器來處理 半導體晶圓時’表示在此提到的製作方法會結合其他加熱 /冷卻系統,像是那些使用電感的或抗熱的。 1提到的輻射熱源包括一個上方加熱裝置,有長的管狀 輻射加熱單元13 ’上方加熱單元13較佳會被分開平行放 置且也會與穿過下方的反應室12的反應氣體流動路徑平 行。有一個下方加熱裝置,包括在反應室12下方有相同 的長的管狀輻射加熱單元14,相對上方加熱單元13橫向 放置,理想上一部分的輻射熱會透過在上方與下方燈泡13, 14上方或下方的粗糙鏡狀反射器平板,擴散反射到反應室 12內,另外複數個聚光燈15會提供集中的熱到基底支架 結構的下面(如下所述),以抵銷冷的支架結構延伸到反應 室12底部產生的吸熱效果。每一個長管狀加熱單元13, 14 13318pif.doc/008 1336102 較佳爲高強度鎢絲燈,會產生輻射熱能穿過反應室12的 璧而不用考慮到吸收作用’熟習半導體製程設備的人均了 解,根據溫度感測器的感應,可以單獨控制或是分區控制 各種燈泡13, 14, 15的電源° 一個工作片段,最好是包括一個砂晶圓16會被支撐 在反應室12內的一個基底支撐結構18上,提到的支撐結 構18包括基底握把20、在其上會放置晶圓16,以及一個 支撐腳架22,腳架22會裝設在一個柄24上自反應室下方 璧往下延伸穿過一個管子26 ’管子26可以連接一個在製 程期間流出排除或淸掃氣體的供應源,避免製程氣體溢洩 到反應室12下方區域’淸掃氣體也會水平的^過^接在 下方的晶圓,以協助來自下方的污染物洩漏達到最小。 複數個溫度感應器會放置在晶圓16附近,這些溫度 感應器可以是各種型式’像是光學高溫計或是熱電偶’在 撻到的實施例中’溫度感應器包括熱電偶’包括—個第一 或中心熱電偶28以適當的方式分散在晶圓握把22的下 方,提到的中心熱電偶28會穿過接近晶圓握把20的腳架 22。反應器10進一步包括複數個第二或週邊熱電偶’也 在接近晶圓16的地方,包括一個前端或前方熱電偶29 ’ 一個尾端或後方熱電偶30,以及一個側邊熱電偶(未顯 示),每一個周圍熱電偶會被包在一個滑動環32內’而進 一步圍繞基底握把20與晶圓16 ’每一個中心與周圍熱電 偶會連接到一個溫度控制器’以回應熱電偶的讀數來設定 每個加熱單元13, 14, 15的電源。 133 1 8pifdoc/008 另外遮蓋周圍熱電偶,在高溫製程期間滑動環32會 吸收與放射輻射熱,這樣可以補償較大熱流失或是被晶圓 邊緣吸收的傾向,這是一種可以預料的現象,因爲表面區 域對那些邊緣區域的體積有很大的比率,利用縮小邊緣的 損耗,滑動環32可以減少晶圓16上輻射溫度不平均的風 險,滑動環32可以用各種適當的元件來懸掛,舉例來說’ 提到的滑動環32會停在關節34上’其會靠在由一個前端 反應室隔離物36與一個後方反應室隔離物38之上’隔離 物36, 38最恰當是用石英做成,在一些設計上,後方的隔 離物38可以省略。 提到的反應室12包括一個注入埠40以注入反應物與 載入氣體,而晶圓16也可以透過這邊來接收;一個出口 埠42會放置在反應室12的另一邊,而晶圓支撐結構18 就放置在入口 40與出口 42之間。 '注入元件50會固定在反應室12上,適合圍繞注入埠 40,並包括一個水平延伸縫隙52,透過它晶圓16可以被 插入,一個一般的垂直注入管54會自氣體源接收氣體, 並跟縫隙52以及注入埠40溝通氣體’在不脫離第1圖的 介紹下,熟習此技藝者可以知道氣體源最好包括氫、矽以 及鍺的前驅物,並會結合控制裝置(例如預組程式可以自 動控制的電腦)以進行在此提到的一連串步驟’包括在含 鍺的沈積之前的冷卻步驟期間,流出表面活性化合物到反 應室中,注入管54可以包括氣體注入器’如Hawkins等 人在美國專利第5,221,556號所揭露的,或是在1996年四 13318pif.doc/008 20 1336102 月25日申請的美國專利申請案第08/637,616號中的第 圖中揭露的 ,這些揭露的內容都可以作爲參考 ,這樣的 注入器可以被設計成使在單晶圓反應器的氣體流動達到最 大量。 一種輸出元件56同樣的裝置在製程反應室12上,這 樣一個排出開口 58會對準出口埠42並導到排出管59,這 些管路59依序會與適當的抽空物件(未顯示)以自反應室12 阿出製程氣體。在一較佳實施例中,製程氣體會被拉過反 應室12與一個下游的刷洗工作(未顯示),一個幫浦或風扇 會用來幫助將製程氣體拉過反應室12,以及抽空反應室用 於減壓處理,也就是說在大氣壓力之下,但是會在UHV-CVD壓力範圍之內,如下所述。 提到的反應器10也包括一個激發片段的供應源60, 較適當是放置在反應室的上游端,實施例中的激發片段供 應源60包括一個移動的電漿產生器,包括一個磁控管電 源產生器以及一個沿著一個氣體線路62的塗抹器,採用 的移動電漿產生器例子如Germany,Munich的Rapid Reactive Radicals Technology (R3T) GmbH 提供的商標 TR-850之商品。在提到的實施例中,來自磁控管的微波能量 會被耦接到氣體管路62的塗抹器中的流動氣體上,一種 前驅物氣體的供應源63會被耦接到氣體線路62上以導入 到激發片段產生器60,一個載入氣體的供應源64會耦接 氣體線路62上,一或多個額外的分支線路65也可以用來 提供額外的反應物。如熟習此技藝者所知’氣體供應源63, 13318pif.doc/008 64可以包括氣體槽、飮水器等,其應用係根據反應物片段 的揮發性而定,每一個氣體線路可以與一個分量流動控制 器(MFC)與閥一起使用,如圖示,好讓選定的相當量載體 與反應物片段可以導入到產生器60中,並由此進入到反 應室12中,激發片段產生器可以用於電漿誘導沈積,但 是在提到的實施例中係在沒有晶圓放置在反應室12中時, 用以激發蝕刻劑以淸除反應室12內過多的沈積。 舉例來說,被設計用來處理200mm晶圓的單晶圓製 程反應室12的總體積容量最好小於30升,更恰當的是少 於20升,更適當的是低於10升,在此提到的反應室12 的容量大槪爲7.5公升,因爲提到的反應室12會被分隔器 32, 38、晶圓握把20、環32、以及自管子26流出的氣體 分割開,讓製程氣體流過的有效體積大槪是總體積的一半 (在提到的實施例中大約是3.77升)。當然,也可以了解根 Μ晶圓的尺寸而設計用來容納的反應室12,此單晶圓製作 反應室12的體積會有不同,舉例來說,用於300mm晶圓 的單晶圓製程反應室12較適當的容量要少於100升,更 適當的要小於60升,最適當的是小於30升,一個300mm 晶圓製作反應室的總體積大約爲24升,有效的製作氣體 容量約爲11.83升。 透過實驗可以用來決定用於任何特定SipXGex層沈積 的條件(比如沈積溫度與沈積壓力),如上所述,根據鍺前 驅物的特性,含鍺層的沈積溫度一般會在攝氏250-600度 之間,較佳是在攝氏300-450度之間,舉例來說,當前驅 133 18pif.doc/008 22 1336102 物的熟穩定度降低時,較低的沈積溫度會更合適,CVD反 應室內的總壓力約在10·5-800 Torr的範圍內’在第1圖的 單晶圓反應室中,壓力範圍最好在200 mTorr至760 Torr ’ 甚至更恰當的是在1-200 Torr之間,最適當的是在1-60 Torr 之間。 第2圖揭露一種半導體結構1〇〇,結構1〇〇包括一個 單晶砂結構105(例如磊晶矽層或是單晶矽晶圓表面)、一 層薄的磊晶含鍺層110,沈積在單晶矽結構105上、以及 一層,沈積在磊晶含鍺層110上,其中X的範 圍在零與一之間。如下所述,磊晶含鍺層Π0較佳具有高 的鍺含量,較適當是在50-100原子百分比之間,最好是 純鍺’而8丨1〇^06)(層115最好包括較佳的鍺含量之矽鍺合 金用來作爲鬆散的緩衝層,這樣的膜可以讓sii xGex層在 給定的厚度與單獨下具有較少的缺陷密度,薄的磊晶鍺層 _ 層組合的最佳運用比如在下層未扭曲的單晶矽 結構105以及上方的緊密矽磊晶層120之間的一層鬆散的 緩衝層’組合的薄磊晶含鍺層Π0與Si,0(〇。層115也可 以用於其他的應用上。 應該注意的是,矽鍺層可以用來作爲在下層未扭曲的 單晶砂結構以及上方的緊密砂嘉晶餍之間的—層鬆散緩衝 層,在這些結構中,矽鍺層(比如漸層的矽鍺層)會沈積在 下層的未緊密之單晶矽結構上’此矽鍺層可以一開始就是 扭曲的,比如因爲其具有比砂大的晶格常數,但是實際結 晶會被迫對準其下層未扭曲的單晶矽結構,最後矽鍺會被 13318pif.doc/008 23 像是加熱或是沈積超過臨界厚度等變的鬆散,所以其採用 原本的晶格常數會比下層未扭曲的單晶矽層來的高,沈積 在鬆散的矽鍺層上的上層的緊密磊晶矽層會是扭曲的,因 爲其被迫對準鬆散的矽鍺緩衝層的較大晶格常數,因此鬆 散矽鍺緩衝層的使用可以提供一個產生上方的扭曲磊晶矽 層的方法。 無論如何,矽鍺的使用通常會有一些問題,舉例來說, 矽鍺的放鬆一般會產生各種缺陷(比如未固定的錯位以及 螺旋的錯位),因爲放鬆會在來自下方樣板的矽結構的較 小晶格常數的結晶結構中產生一種轉換,未固定的錯位是 放鬆所需要的,在矽鍺中螺旋錯位的存在,特別是很靠近 上方矽鍺表面的部分可以引導對應的缺陷進入到沈積在矽 鍺層上的磊晶矽層,如此發現透過使用較厚的漸層矽鍺緩 衝層可以減少缺陷密度。如熟習此技藝者所了解的,這樣 的漸層矽鍺緩衝層一開始會有高的矽含量,而在沈積過 程中逐漸導入較高的鍺含量,直到有預定比例的鍺被留在 上方表面爲止,以設定上方扭曲層的結晶之錯配。臨界的 厚度因此會比目標濃度的均勻組成還要高,且當放鬆狀態 真的發生,螺旋的錯位變成較低的密度,但是因爲製作成 本以及沈積時間的考量,這樣厚的結構層是不樂見的。 現在發現透過在下方未扭曲的幕晶砂層以及SipxGex 緩衝層之間放置一層具有高鍺含量(比如約40原子百分比 或更高,較佳是50原子百分比或更高)的薄磊晶含鍺層, 可以在這樣的應用上使用較薄的8丨1.)(0。層(較佳是SiGe) 13318pif.doc/008 24 1336102 緩衝層’本發明並不受限於理論,但是相信薄的磊晶高鍺 含量層可以作爲一種中間媒介’其中在SiKXGex的錯位的 平順的散佈可以較高的速度進行。當鍺含量高時,錯位” 水平的”或是平順的滑動速度會比較快,所以薄的磊晶含 鍺層(在下方未扭曲的單晶矽結構與Si,_xGex層之間)最好 具有比覆蓋的SibXGex層有更高的鍺含量。較適當的,薄 的晶晶含鍺層是一層嘉晶鍺層,此薄嘉晶含鍺層的厚度可 以隨著上方的Si^Gex層可容忍的缺陷密度與厚度來決 定,但是較佳的範圍在1〇埃到Ιμηι之間,更適當的是在 10-500埃之間,最恰當的是在15-300埃之間。 比如利用多層結構1〇〇(包括薄的磊晶含鍺層)的沈積 比如在矽基底與一種表面活性化合物接觸冷卻的期間,透 過在單晶矽基底105沈積高[鍺]含鍺層11〇(比如磊晶鍺)來 進行,不管如何,下列提到的結構與後續形成緩衝的優點 連冷卻期間可以不需要表面活性化合物,沈積在薄的磊晶 含鍺層110上的Si^Gex層115,比直接沈積在單晶矽結 構105上的相較SVxGex層有較低的錯位密度,Si10iGex 層115較適當是一層磊晶的矽鍺層,其鍺含量範圍約爲1-99原子百分比,更適當的是40-80原子百分比,本實施例 的Si,.xGex層115含有矽跟鍺(一種矽鍺合金),因此沈積 最好是使用如上所述的一種鍺的前驅物以及一種矽的前驅 物(比如甲矽烷、乙矽烷、丙矽烷等),鍺前驅物以及矽前 驅物的相對量在沈積期間會保持一個固定量’或較佳可以 變化以提供一個漸層的矽鍺層。 13318pif.doc/008 根據本發明的揭露熟悉此技藝者可知’利用一開始的 高鍺含量,在緩衝結構與下方的單晶矽之間的晶格錯配在 一開始的高鍺含量(比如純鍺)層π〇中會大幅的提升’且 更容易滑出該結構層,即使在沒有另外回火步驟也可以得 到此效益,雖然也可以進行回火,一開始的鍺含量越高, 效益越顯著,因此,,純”鍺層(有或沒有電子摻雜)會最適合’ 這樣的純鍺有非常低的臨界厚度,可以沈積有最小的錯位 密度的薄、平順的鍺膜,如本發明其他敘述一樣,可以在 沈積時讓很薄的鍺層自然的鬆散,緩衝層的覆.蓋矽鍺部分 115接著會漸層的減少鍺含量,直到預期比例的鍺留在上 方表面以調整上方扭曲層的晶格錯配,漸層的狀態可以透 過漸層的沈積溫度、調整沈積壓力、調整相對的鍺與矽前 驅物的流動、或是透過組合這三種來實現,舉例來說,對 高鍺含量來說,最好使用低溫來避免島狀形成,而一開始 蕾使用高壓(比如100 Ton*)來幫助維持高沈積速度以及高 鍺含量。當預期沈積過程與低鍺含量時,對於一些反應物 的組合(比如DCS與GeH4),溫度最好要增加且壓力也要 增加(比如到20 Torr),在給定的錯位密度嚇,相較於習隻 的緩衝沈積技術,本發明的矽鍺層115可以製作的更薄, 提到的緩衝也可以敘述爲”顛倒的”,因爲鍺的濃度會跟習 知的漸層矽鍺緩衝相反,漸層的狀態可以比習知的矽鍺緩 衝更激烈,因爲在下方矽/鍺內表面的高鍺含量會讓錯位 更容易滑動,因此整個緩衝層的厚度可以減少而不需要較 高的錯位密度。 1 33 1 8pif.doc/008 26 1336102 漸層的矽鍺層115的較適當沈積會留下一個鍺含量在 40-80%之間的頂端表面,較佳是在45-60%,在一種設計 中,最終的鍺濃度約爲50%。較有益處的,50%的鍺可以 讓至少一扭曲的半導體層120像是扭曲的矽以及/或扭曲 的鍺沈積在矽鍺緩衝層115上。 在50%的鍺濃度下,鬆散的緩衝層之晶格常數會對稱 的分別比純矽與純鍺的晶格常數較大與較小,因此在緩衝 層上的扭曲半導體層120可以包括扭曲的矽以及扭曲的鍺 層,根據雙通道CMOS的設計,如同Lee等人在 Massachusetts Institute of Technology 中提到的,比如 Lee 等人在 J. Vac. Sci. Technol. B 22(1) (Jan/Feb 2004)中 的’’Growth of strained Si and strained Ge heterostructures on relaxed Si].xGex by ultrahigh vacuum chemical vapor deposition”提到的一樣,其中的揭露可以用以作爲參考, 祕Lee等人所述,扭曲的鍺下方通道可以提供高的增進電 洞或是正的載子移動力,而扭曲的矽上方通道提供一個高 的增進電子或是負的載子移動力。
Lee等人提到了一個問題,就是產生薄平順的鍺層的 能力,在本發明之前鍺的沈積技術被認爲是很困難的,即 使是用Lee等人提到的UHVCVD技術也是,其上提到的 鍺的沈積技術被發現可以在一般工業製程下,包括壓力在 200 mTorr以上產生絕佳的薄膜品質,因此在一較佳實施 例中,在形成鬆散的矽鍺緩衝層115以後,如上所述,基 底可以再次被冷卻,在冷卻(比如由攝氏600-800度降到鍺 1331 8pif.doc/008 27 沈積的溫度)的至少一段時間內提供表面活性化合物(最好 是矽或鍺的前驅物),而扭曲的鍺層會在較低的溫度下沈 積。 此外,Lee等人發現在接下來的高溫製程中要讓扭曲 的鍺膜(必須保持的很薄以避免鬆散)保持平滑是很困難 的,Lee等人因此用很低的溫度在鍺層上沈積扭曲的矽層, 因此3nm的矽層需要花1.5小時的時間來沈積。根據本發 明的較佳實施例,可以提供作爲此問題的解決方案,在沈 積扭曲的鍺層以後而在進一步的在會讓鍺層凝聚的溫度下 進行時前,在低溫下形成一層矽的蓋層同時覆蓋在鍺層 上。較適當的,丙矽烷會在本沈積中被用來作爲矽的前驅 物,這樣即使是在低溫下也可以得到產業上可以接受的沈 積速度,在矽的沈積期間基底的較適當溫度最好維持在攝 氏325-475之間,更適當的是在攝氏400-450度之間,雖 Μ在低溫下,在壓力最好範圍在1-100 Torr之間,丙矽烷 的質量流速約爲5 -5〇毫克/分鐘使用丙矽烷可以用5-50 埃/分鐘的速度沈積矽。有益的是假如沈積高品質的結晶 度,矽的蓋層可以用來作爲雙通道元件的扭曲磊晶矽層, 且在接下來較高溫的製程中’不管矽是不是磊晶、非晶矽 或多晶矽,都可以提供保護作用避免鍺的凝聚,舉例來說, 在形成足夠厚的矽蓋層以後,溫度可以增加到攝氏400-525 度以增加沈積速度。 總結來說’在此提到的方法可以用來製作高品質的磊 晶半導體層,其簡要的製作流程如下所述。以下所列的變 13318pif.doc/008 28 化或省略還是可以得到本製程的優點,整個順序可以在一 個單一沈積室中同時進行,比如ASM America Inc.的 Epsilon® 3000 的反應器。 ♦高溫製程(比如氫氣烘烤或矽/矽鍺沈積) *冷卻並放出表面活性化合物到基底(比如DCS) *在較低的溫度下磊晶沈積鬆散的鍺層 *由鍺往具有50%鍺的矽鍺逐漸減少的磊晶沈積鬆 散的矽鍺 *選擇的回火以移除缺陷並使組成平順的遞減 *冷卻並放出表面活性化合物到基底(比如DCS) *在低溫下磊晶沈積扭曲的鍺層 鲁用丙矽烷沈積矽蓋層(可以作爲雙通道元件的扭曲 聶晶矽) 選擇的回火可以是一種急速的回火,舉例來說,在 Epsilon®的反應器中,溫度可已用200度/秒的速度快速 的跳升,直到尖峰溫度達到攝氏950-1 150爲止,即使沒 有任何穩定的回火,這樣的急速回火已經足夠移除缺陷’ 特別是在下方界面有高鍺含量處,假如緩衝層薄並明顯的 漸層(比如50nm),即使這樣的快速回火會讓鍺擴散出下方 晶種層進入到上方的矽鍺合金並使鍺的分布變的平順’較 厚的緩衝層(比如500nm)將在這樣的快速回火以後會保留 鍺的晶種層以及明顯的漸層輪廓。 在此提到的方法在批次鎔爐中沈積矽與鍺也具有一些 特定的優點,批次鎔爐通常有長的製程反應室’一般是管 13318pif.doc/008 29 狀並被加熱單元包圍,一般來說,半導體晶圓會被裝載到 鎔爐內,晶圓會面對管子的長軸垂直的方向排列,在鎔爐 內部,晶圓會間隔排列,晶圓之間有限的空間會讓氣體在 晶圓之間擴散並接觸晶圓,一般來說製程氣體會由鎔爐的 一端供應到鎔爐的內部,在一些設計上,氣體流動的方向 會跟長軸平行,且由與氣體進入鎔爐一端相對的另一端排 出,製程氣體會以擴散的方式進入到相鄰的晶圓之間的空 間內,以此方式,大量的晶圓(一般爲50-100片晶圓)可以 在同一時間處理,用批次鎔爐製作是有效且經濟的生產方 式,適當的批次鎔爐市面上有銷售,較適當的型號包括 Netherlands, Bilthoven 的 ASM International N. V.的 Advance® 400以及Advance® 412系列的批次鎔爐。 批次鎔爐較佳會與一個區域的氣體注入器組合在一 起,用以注入前驅物氣體到批次鎔爐反應室中晶放置的各 讀位置,與區域的氣體注入器結合的批次鎔爐市面上有銷 售,較適當的型號包括Advance® 400以及Advance® 412 系列的批次鎔爐,較佳的批次鎔爐會與裝有矽前驅物、與 矽前驅物不同的表面活性化合物、以及鍺前驅物的容器裝 設在一起,較佳的批次鎔爐進一步包括至少一區域的氣體 注入器。 第3圖繪示一種砂與鍺沈積系統200,包括有一反應 室205的批次鎔爐201、裝有矽前驅物215的第一反應物 源或容器210、裝有表面活性化合物225的第二反應物源 或容器220、以及裝有鍺前驅物235的第三反應物源或容 I33l8pif.d〇c/008 30 器230,在提到的實施例,矽前驅物215是甲矽烷,表面 活性化合物225爲三氯化矽烷(TCS),而鍺前驅物235爲 甲鍺烷,但是熟習此技藝者都可以了解各種矽的前驅物、 表面活性化合物以及鍺的前驅物都可以使用,在其他的設 計中,表面活性化合物也可以是矽前驅物或鍺前驅物的兩 倍。 在提到的例子中,批次鎔爐201也可以與一個注入管 240裝配在一起,可連接到第一' 第二與第三容器210, 220, 230,以讓矽前驅物215、表面活性化合物225與鍺前驅物 235通過經過區域的氣體注入器245,進入到反應室205 內部,每單位長度的注入器245開孔之密度可以由供入端 隨著距離增加,如2002年十二月5號申請的美國專利申 請案第10/313,089號中所揭露的,其內容可用以作爲參 考。在此實施例中,單一注入管240會被用來供應矽前驅 杨215、表面活性化合物225以及鍺前驅物235到反應室 205的內部,在另一個實施例中(未繪示於第3圖),會使 用二或多個注入管,比如分開的注入管會連接到每一第 ―、第二與第三容器210, 220, 230,裝有比如載氣、摻質 錢驅物氣體等的另外容器(未顯示)也可以以相似的形式連 接到注入管240,這些第一、第二與第三容器210, 220, 230 可以是裝有個別的壓縮或是未壓縮供應源的槽,且可以包 括飮水器以及/或加熱器,以讓在標準狀態下爲液相的供 應源可以順利的以蒸氣或氣相的型態傳送。 如第3圖中提到的實施例,第一、第二與第三閥247, 13318pif.doc/008 250, 255會被用來分別控制來自個別第一、第二與第三容 器210,220,230的矽前驅物215、表面活性化合物2U以 及鍺前驅物235流動進入到注入管240內,閥247, 250, 255 可以用人工控制,但是最好是用電腦260來控制。批次鎔 爐201也可以裝設上一個加熱器265 ’用以加熱反應室205 的內部,加熱器265就像第3圖中包圍在反應室205周圍 的結構,但是熟習此技藝者均可了解各種加熱器都可能採 用,且可以放置在反應室的內部或外部,此加熱器最 好也是透過電腦260來操作’如第3圖所示。電腦260最 好被程式化以進行在此提到的一連串步驟,包括在含鍺的 沈積之前的冷卻步驟期間放出表面活性化合物225到反應 室內,爲達提到的目的,在批次鎔爐201的內部中有三個 晶圓270,但是批次鎔爐201可以含有更多或更少的晶圓(通 常爲50-100片晶圓),多餘的氣體以及副產物會透過一個 ίΐ空幫浦(未顯示)經過一個排出管275加以移除。 參照第4圖,沈積順序300可以用上述的方式來進行, 利用高溫處理步驟305(比如氫氣烘烤或是使用矽前驅物來 沈積一層含矽層),在冷卻期間供應表面活性化合物以避 免含矽層表面的污染之供應步驟310,以及供應者前驅物 來沈積含鍺層的供應步驟315,製程300將會用特定的實 施例做進一步更詳細的敘述,用一個範例其中包括矽沈積 步驟的高溫處理,且製程300是在第3圖中所示的批次鎔 爐中進行,製程300也可以在像是第1圖所示的單晶圓反 應器中進行。 13318pif.doc/008 32 1336102 在第一步驟305中,於氫氣烘烤以淸除矽表面的步驟 之後,使用矽的前驅物來沈積含矽層,在提到的實施例中’ 使用系統200 ’含矽層爲磊晶矽層’係透過首先加熱基底 270到達約爲攝氏600度的第一沈積溫度來沈積在晶圓270 上,接著打開第一閥247讓矽的前驅物215(在本範例中是 價矽烷)由第一容器210經過注入管240與局部氣體注入 器245,進入到反應室205內部,在沈積預定厚度的磊晶 矽以後,關閉第一閥247並結束沈積的第一階段。在另一 個實施例中(未加以說明),含矽層會形成在沈積系統200 的外面,比如當晶圓270放置到反應室205的時候已經包 括一個單晶矽表面層,在此例子中,第一高溫步驟305僅 包括用來淸除單晶矽表面的烘烤步驟。 在第二步驟310中,第一步驟留下的單晶矽(比如沈 積的磊晶矽層或是烘烤淸潔後的單晶基底)會被冷卻到約 邊攝氏400度的第二溫度,同時讓單晶矽結構與表面活性 化合物225(在本例中爲三氯矽烷)相接觸’冷卻可以透過 控制加熱器的輸出來達成,磊晶矽基底與三氯砂烷的接觸 可以透過打開第二閥250,以及讓三氯矽烷由第二容器220 流經過注入管240以及局部氣體注入器245進入到反應室 2〇5內部來達成,在另一個實施例中,三氯矽院的流動可 以在冷卻一開始之前就啓動,比如在第一步驟305的最後。 在第三步驟315中,透過將磊晶矽層與鍺的前驅物(在 本例中爲甲鍺烷)相接觸,會在單晶矽上沈積含鍺材料, 單晶矽結構與甲鍺烷的接觸係利用打開第三閥255以及讓 13318pif.doc/008 33 1336102 甲鍺烷由第三容器230經過注入管240以及局部的氣體注 入器245進入到反應室205內部來達成,在一實施例中, 含鍺的材料爲矽鍺,其沈積係透過打開將單晶矽結構與甲 鍺烷以及矽的前驅物(在本例中爲甲矽烷)相接觸來達成, 透過打開第一閥245讓甲矽烷可以由第一容器210經過注 入管240以及局部氣體注入器245進入到反應室205內部, 在另一個實施例(未顯示)中,透過首先用第一步驟305來 沈積磊晶矽層105,接著用第二步驟310與三氯矽烷接觸 並冷卻,可以沈積多層膜100 ;在本另一實施例中,根據 第三步驟315沈積薄的磊晶含鍺層110以及Si1〇cGex層 115,首先透過只讓甲鍺烷由第三容器230經過注入管240 與局部氣體注入器245進入到反應室205內部一段足夠的 時間以形成薄的磊晶鍺層11〇(第2圖),然後讓甲鍺烷與 矽烷都可以流入一段時間以足夠形成Sil〇cGex層115(第2 圖)。 批次鎔爐一般包含多個晶圓,且因此通常會比單一晶 圓反應器還要大,他們一般會冷卻的比單一晶圓反應器還 要慢,且可能會遇到更多的污染,一部份與冷卻下來的時 間長度有關,因此如上所述在冷卻期間使用表面活性化合 物對批次鎔爐是有好處的,可以減少或避免磊晶矽基底不 樂見的污染狀況。 第5圖係根據本發明提到一種在單晶矽結構(摻雜或 未摻雜)上沈積一層磊晶鍺層(摻雜或未摻雜)的方法,沈積 可以用上述的方式在批次鎔爐中進行,但是在第5圖中的 13318pif.doc/008 34 實施例係利用單晶圓處理工具來進行與驗證的鍺沈積。在 過去,在範圍在200 mTorr-760 Torr的範圍內之高壓型的 單晶圓工具中,於單晶矽基底上沈積鍺層通常會有較高的 缺陷,比如高的螺旋錯位密度,這些缺陷相信是在高溫沈 積或淸除以後冷卻下來的期間,由單晶矽表面上的污染造 成的,可能是因爲反應室並未完全密封導致的。縮短冷卻 時間以及在較高的溫度下沈積鍺可以減少污染,但是在這 樣高的溫度下進行的鍺沈積通常會產生粗糙的表面,污染 也可能用在非常低的壓力下冷卻下來並進行接續的鍺沈積 來減少,但是在這樣低的壓力下的沈積速度會變的比預期 慢,且通常無法在單晶圓工具的設計下進行。 現在發現透過在冷卻期間的至少一段時間內,讓單晶 矽基底與一種表面活性化合物相接觸,就可以在2〇〇 mTorr 至760 Torr的範圍之間的壓力下在單晶矽基底上沈積高品 貧的磊晶鍺層,根據本實施例沈積的鍺層的螺旋錯位密度 約爲1〇7缺陷/平方公分或更少,更好的是約爲1〇5缺陷/平 方公分或更少,以及/或較好的表面粗糙度約爲25埃或更 低,更好的是約爲20埃或更低,係透過原子力顯微鏡來 量測,缺陷密度與粗糙度量測係在至少10微米x10微米的 視窗中取得,在壓力範圍爲lTorr-760Torr之間的鍺沈積 之沈積速度較佳是在250埃每分鐘或更高’更佳的是在400 埃每分鐘或更高,另外在非常低壓下的鍺的沈積速度一般 約爲1〇〇埃每分鐘或更少。 在壓力範圍約爲O.OOlTorr至760Torr之間的嘉晶鍺 13318pifd〇c/008 35 1336102 沈積最好是在單晶圓、水平的氣體流動反應器中進行,最 好還有輻射加熱,這類適當的反應器可以自市面購得,較 適當的型號包括 Arizona,Phoenix 的 ASM America, Inc.的 Epsilon®系列之單晶圓磊晶反應器,如第1圖中所提到的。 第5圖介紹了相對於第4圖的一般順序的一種更特別 的實施例,其中製程400包括一道氫氣烘烤410、加入表 面活性化合物的冷卻420、”純”鍺沈積430以及選擇的進 一沈積矽鍺合金440。在第一步驟410中,單晶圓反應器 中的單晶矽基底會被加熱到可以在矽的任何氫末端有效的 沈積並移除污染物的第一溫度,比如攝氏900度。如上所 述,在其他的設計中,在第一溫度下的單晶矽表面可以是 由在或接近第一溫度下進行的沈積形成的,爲了進行預計 的沈積或淸潔,第一溫度可以是攝氏450度或更高,或是 攝氏650度或更高,在提到的實施例中,在步驟410期間 卓晶矽基底會被放置在單晶圓反應器中,並在壓力爲 lOTorr流過極純的氫氣的狀態下,被加熱到約攝氏900度 達兩分鐘,以移除表面污染物像是碳或是原生氧化層。 在接下來的步驟420中,單晶矽基底會在一冷卻期間 被冷卻到第二溫度,在提到的實施例中,單晶矽基底會由 烘烤溫度被冷卻到鍺的沈積溫度,因爲大部分一般的前驅 物,甲鍺烷,有於高溫下在到達基底之前就會分解的傾向, 且因爲在氧化物上的鍺有會移動與凝聚導致表面高度粗糙 的傾向,所以鍺的沈積溫度要較低,在實驗中,基底會以 約4度每秒的冷卻速度,由約爲攝氏900度的烘烤溫度被 36 13318pif.doc/〇〇8 1336102 冷卻到約爲攝氏350度,此時反應器的壓力被保持在 lOTorr,熟習此技藝者可以自掲露的內容了解,冷卻期間 反應室中的壓力可以在0.001至760Τ〇Π之間,但是最好 是在1_100Τοιτ之間,而冷卻的速度範圍可以在1度每秒 到10度每秒之間。 在冷卻步驟420的至少一段時間內’單晶矽基底會與 一種表面活性化合物接觸,根據冷卻的情況,較適當的表 面活性化合物包括矽烷類(比如比如甲砂院、乙砂垸、以 及丙矽烷)、鹵化矽烷類(比如氯化甲矽烷、二氯化甲矽烷、 三氯甲矽烷、以及四氯甲矽烷)、烷基矽烷類(比如甲基甲 矽烷、二甲基甲矽烷、三甲基甲矽烷、以及四甲基甲矽烷)、 鍺烷類(比如甲鍺烷、乙鍺烷)、以及鹵化鍺烷類(比如氯化 鍺烷、二氯化鍺烷、三氯化鍺烷、四氯化鍺烷)。在提到 的實施例中,表面活性化合物爲二氯化矽烷(DCS)會在實 祕中以約爲lOsccm的流速,由一個透過供應管路以及適 當的閥連接到反應器的槽,將其導入到反應器中,表面活 性化合物與單晶矽基底之間的接觸可以在冷卻開始的同時 間開始,或在冷卻開始之前,也可以在冷卻開始之後,在 提到的實施例中,二氯化矽烷會被導入到單晶圓反應器, 並在步驟420中與冷卻開始的同時間與單晶矽基底接觸^ 因此,在提到的實施例中,二氯化矽烷會在整個冷卻 期間與單晶矽基底接觸,結果在冷卻期間會於單晶矽表面 上沈積約爲500埃的磊晶矽,較佳的這樣的沈積可以最少, 所以在冷卻期間沈積的材料厚度約爲500埃或更少,更適 13318pif.doc/008 37 1336102 當的是約爲200埃或更少。在此發現在由攝氏900度到350 度的冷卻步驟420期間,當二氯化矽烷只有在冷卻期間的 —部份,比如由中間溫度攝氏700度到350度中與單晶矽 接觸的話會沈積較少的矽,在冷卻期間單晶矽與二氯化矽 烷的接觸較佳是在中間溫度約爲攝氏600-800之間開始, 更適當的是在攝氏650度或更高處,以避免在由中間溫度 降到鍺沈積溫度的降溫期間有污染現象,其中冷卻傾向於 越慢而污染物的分解/減少的效果會越差。 對單晶圓反應器來說,矽前驅物(比如二氯化矽烷或 DCS)是比較恰當的,其流速較佳在l-50sccm之間,而批 次反應器可以在一低壓下使用相似量的二氯化矽烷或是更 適合用三氯化矽烷(TCS),當鍺前驅物也被使用時,矽的 化合物會比較適當,因爲在冷卻期間的沈積將會達到最 小,而在冷卻期間任何沈積的矽將會較不傾向於凝聚。 —在接下來的步驟430中,一層磊晶鍺層會在第二溫度 下被沈積在單晶矽基底上,係透過導入鍺源到單晶圓反應 器上,在提到的實施例中,磊晶鍺層會在約爲攝氏350度 的第二溫度下沈積,沈積的速度約爲每分鐘20-100埃, 而壓力約爲10 Ton·,其形成係以流速約爲2〇SCCm將甲鍺 烷導入到單晶圓反應室內,熟習此技藝者可以了解其他的 鍺源(比如乙鍺烷、丙鍺烷、氯化的鍺源)都可以用來取代 甲鍺烷,調整適當的流速、沈積溫度以及壓力。 沈積可以在此溫度下繼續,或是較適當的接著將沈積 溫度提高以加快沈積速度,舉例來說,在步驟430的第一 13318pif.doc/008 38 階段,可以將甲鍺烷導入到攝氏350度的反應室約兩分鐘’ 以產生厚度約爲600埃的初步平順連續的磊晶鍺層’接著 在步驟430的第二階段將初步平順連續的磊晶鍺層加熱到 約爲攝氏650度,而甲鍺烷持續流動以約爲500-700埃每 分鐘的沈積速度在初步的鍺層上沈積額外的94〇〇埃磊晶 鍺,在此兩階段製程中會完成磊晶鍺層。整體來說’磊晶 鍺層的沈積速度較佳爲300埃每分鐘,更適當的是500埃 每分鐘,在1〇微米xlO微米的視窗中用原子力顯微鏡量 測,利用上述方法沈積的結構層會呈現出約爲1〇7缺陷/平 方公分的螺旋錯位,而其表面粗糙度爲13埃rms。爲了得 到預期的平滑度,比如約爲25埃rms或更低,最好是20 埃rms或更低,鍺的沈積最好在約爲攝氏300-400度的範 圍內之溫度下開始,並持續直到已經沈積出平順連續的鍺 層爲止。 1第6-8圖是利用上述方法沈積的實際結構層,其中第 6圖顯示鍺晶種以及上述兩個階段沈積的區塊,第7圖顯 示在低溫下沈積有極佳均勻度的另一個鍺晶種層,而第8 圖顯示根據本實施例沈積的鍺有低的缺陷密度。 純鍺的沈積已在Epsilon®反應器驗證過,甚至有比上 述還要好的結果,沈積速度的範圍在700-900埃/分鐘之 間,產生的鍺層表面粗糙度爲2.8埃rms,而用蝕刻坑洞 分布(EPD)量測到的缺陷密度爲103缺陷/平方公分,得到 這些結果的特別製程條件包括這裡提到的一般製程步驟, 包括在冷卻期間供應一種表面活性化合物’另外製程條件 13318pif.doc/〇〇8 39 還包括使用一種三步驟的鍺沈積,其中一層鍺的晶種層會 在低溫(比如用甲鍺烷的話是攝氏350度)下沈積,接著將 溫度跳升到一個比較高的溫度(比如接近攝氏600-800 度),此時持續流入甲鍺烷並在此較高的溫度下持續沈積, 另外用高的流速(比如約爲5slm或更高)供應氫氣到反應室 中,其壓力範圍在lO-lOOTorr之間。另外,在2004年二 月27日提出的美國專利暫時申請案,申請案號未知,而 標題爲”GERMANIUM DEPOSITION”,代理人編碼爲 ASMEX.481PR的申請暗中有實際處理條件的詳細敘述, 在此可以引用作爲參考。 第9-14圖介紹了上述製程的結果。在每一個沈積中, 在Epsilon®反應室中的製程條件包括在冷卻的前段供應 17sccm的DCS到反應室中;低溫鍺晶種的沈積、溫度提 昇後繼續的沈積、以及較高溫度的大塊鍺沈積;30 slm的 氨氣;200 seem的GeH4(在氫中佔10%);以及2〇Torr的 反應室壓力,採用這些條件可以形成這些膜。用100倍放 大的掃描表示晶圓表面爲0.93xl.23mm,用200倍放大掃 描表示晶圓表面爲0.46x0.63mm ’而第8圖的1000倍表 示0.093x0.123mm,利用計算表面的黑點,表示缺陷的分 布,或是因爲蝕刻步驟而產生出來(條件標示於第8圖), 單位爲EPD/平方公分的缺陷密度可以計算出來。第9-13 途中全部都以1〇3EPD/平方公分或更低的等級表示密度, 且許多實例顯示更低於1〇2EPD/平方公分。第I4圖也提到 量測到的表面粗糙度爲2.8rms,根據在此介紹的方式沈積 13318pif.doc/0〇8 40 1336102 的幾片晶圓有各種臨場摻雜狀態,均表現出比3埃rins更 號的表面粗糙度。 因此這些方式可以提供一種多層結構’包括一層下層 的單晶矽層以及一層上層的磊晶鍺層’其螺旋錯位密度約 爲1〇7缺陷/平方公分或更少’更好的是約爲1〇5缺陷/平方 公分或更少,而最恰當的是約爲1〇3缺陷/平方公分或更 少,而表面粗糙度約爲20埃rms或更低’較適當的是約 爲10埃rms或更低,而更適當的是約爲3埃rms或更低, 其量測係利用原子力顯微鏡,在10微米x10微米的視窗中 量測。這樣的多層結構較佳是利用在此提到的製程形成’ 最好是上層的磊晶鍺層厚度約爲500埃到2微米之間’而 下方的單晶矽結構最好可以是晶圓。 接著磊晶鍺沈積後面,可以選擇性的進行一道沈積步 驟440來沈積磊晶矽鍺合金,如第2圖中提到的一樣,如 上所述,矽鍺合金跟沈積的磊晶鍺層一起,可以提供接續 扭曲的矽沈積一個鬆散的緩衝,此外,在沈積過程中矽鍺 合金可以反漸層的由純鍺層增加矽濃度,直到達到在沈積 的結構層中有預訂的扭曲度的適當矽鍺組成爲止。 舉例來說,在一較佳實施例中,一個商業利用的單晶 砂晶圓可以在反應器中被加熱到第〜溫度,以驅走污染 物,冷卻到第二溫度,而在冷卻期間的至少一段時間內讓 乾淨的矽表面與一種表面活性化合物接觸,接著在第二溫 度下於單晶砂表面上沈積一層磊晶鍺層,產生的鍺/砂晶 圓包括一層晶晶鍺層於下方的矽晶圓上,其具有取代的利 13318pif.doc/008 用性’就是可以作爲用來製作光電子或微電子元件的基 底’純的鍺晶圓也會是理想的基底,但是相較於矽,鍺的 供應比較匱乏,所以其製作的成本也因此高出許多,所以 具有高品質磊晶鍺覆蓋層的鍺/矽晶圓可以在明顯降低成 本的情況下,提供與鍺晶圓幾乎相同的利用性。磊晶鍺覆 蓋層的厚度與其應用有關,不過較佳的範圍在500埃到2 微米之間,更恰當的是在1000埃到1微米之間。要注意 的是’用蝕刻坑洞分布(EPD)方式量測到的,覆蓋的磊晶 鍺層之螺旋錯位密度最好是在107缺陷/平方公分或更少, 更好的是約爲1〇5缺陷/平方公分或更少,因此適合用來作 爲廣泛的光電子元件製作採用之基底。 熟習此技藝者應該可以了解”矽”、”矽-鍺”、”矽鍺”等 是用來表示含有這些元素的材料,並不用來限制這些元素 的相對比例,也不排除其他元素的存在,因此舉例來說,” 破鍺”層可以包含各種比例的矽與鍺,也可能含有其他的 元素,比如電子活性的摻質像是銻、硼、砷以及磷。熟習 此技藝者將會了解單晶鍺(比如磊晶鍺)是高純度的(>99.9% 的鍺),而單晶矽(比如磊晶矽)也是高純度的(>99.9%的 矽),而兩者都可以是未摻雜或是有電子活性摻質摻雜的》 雖然本發明已以一較佳實施例揭露如上,然其並非用 以限定本發明’任何熟習此技藝者,在不脫離本發明之精 神和範圍內,當可作些許之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者爲準。 13318pif*doc/008 42 B_式簡單說明 第1圖繪示係根據本發明一實施例用於處理晶圓的單 晶圓反應室之剖面圖; 第2圖繪示係爲一較佳多層膜的剖面圖; 第3圖繪示爲根據本發明另一實施例的一種批次沈積 系統之剖面圖; 第4圖爲一較佳沈積過程的流程圖; 第5圖爲一更適當的磊晶鍺沈積過程的流程圖; 第6圖爲爲使用一穿透式電子顯微鏡(TEM)取得的圖 片,係對以本發明提供之方法形成,在覆蓋高溫Ιμιη鍺區 塊薄膜中的一低溫平滑的50nm鍺晶種層檢視而得; 第7圖爲利用本發明提供之方法製作之75-nm鍺晶種 層的TEM圖; 第8圖是根據本發明一實施例沈積的每一坑洞修飾 0PD)鍺層之表面掃描圖,顯示約有107缺陷/平方公分, 此薄膜會被35毫升的乙醇、10毫升的亞胺酸、五毫升的 氟化氫以及8毫克的碘,並且將108χ82μϊη2的表面放大1〇〇〇 倍而得; 第9-13圖繪示爲根據本發明各實施例,用各種程度 跟種類的摻雜之EPD鍺層之表面掃描圖,顯示少於1〇3缺 陷/平方公分;以及 第14圖爲根據本發明各實施例沈積之鍺層的表面粗 糙度分析,顯示約爲2.8埃rms的表面粗糙度。 圖式標示說明: 1331 8pif.doc/008 1336102 10 反應器 12 反應室 13, 14, 15 加熱單元 16 晶圓 18 支撐結構 20 握把 22 腳架 24 柄 26 管子 28, 29, 30 熱電偶 32 滑動環 34 關節 36, 38 隔離物 40 入口 42 出口 50 注入元件 52 縫隙 54 注入管 56 輸出兀件 58 排出開口 59 排出管 60,63,64 供應源 62 氣體線路 65 分支線路 100 半導體結構 105 單晶矽結構 110 晶晶含錯層 115 Sii-xGex 層 120 石夕嘉晶層 200 沈積系統 205 反應室 201 批次鎔爐 215 矽的前驅物 225 表面活性化合物 235 鍺的前驅物 210, 220, 230 容器 240 注入管 245 氣體注入器 247, 250, 255 閥 260 電腦 265 加熱器 270 晶圓 275 排出管 300-315, 400-440 本發明的製程以及步驟流程 13318pif.doc/008 44

Claims (1)

  1. c«·-· , · _13 I—._.J3318pif2 爲93106618號中文專利範圍無劃線修正本 修正日期:99年7月19日 拾、申請專利範圍: 1. 一種沈積嘉晶含鍺層的方法,包括: 加熱一單晶矽結構到一第一溫度; 在一冷卻期間冷卻該單晶矽結構到一第二溫度; 在至少該冷卻期間的一部分時間中讓該單晶矽結構與 一表面活性化合物相接觸,其中該表面活性化合物選自矽 化合物與鍺化合物所組的族群;以及 在該第二溫度下於該單晶矽結構上沈積一磊晶含鍺 層,其中該磊晶含鍺層是使用不同於該表面活性化合物的 Φ 一前驅物或前驅物混合物而進行沈積的。 2. 如申請專利範圍第1項所述之方法,其中該第一溫度 約爲攝氏450度或更高。 3. 如申請專利範圍第1項所述之方法,其中加熱該單晶 矽結構包括移除一原生氧化物。 4. 如申請專利範圍第1項所述之方法,其中加熱該單晶 矽結構包括去除表面污染物^ 5. 如申請專利範圍第4項所述之方法,其中去除表面污 染物包括在約爲攝氏600度或更高下氫氣烘烤。 # 6. 如申請專利範圍第1項所述之方法,其中沈積該磊晶 層包括異性磊晶沈積。 7. 如申請專利範圍第6項所述之方法’其中該晶晶層具 有一鍺含量範圍約爲50至1〇〇原子百分比。 8·如申請專利範圍第6項所述之方法,其中該磊晶層具 有一鍺含量範圍約在99原子百分比或更高。 9·如申請專利範圍第8項所述之方法’進一步包括沈積 45 1336102 修正日期:99年7月19日 爲93106618號中文專利範圍無劃線修正本 一鬆散的矽鍺合金層於該磊晶層上。 10. 如申請專利範圍第9項所述之方法,其中該矽鍺合 金層係由磊晶層介面處的高鍺含量轉變到上表面處的較低 ^ 鍺含量。 · 11. 如申請專利範圍第6項所述之方法,其中沈積該磊 晶層包括將該單晶矽結構與一鍺源相接觸,其中該鍺源矽 選自甲鍺烷、乙鍺烷、以及丙鍺烷所組的族群。 12. 如申請專利範圍第1項所述之方法,其中該磊晶層 爲一SixGe^x層,其中X係在〇〜1的範圍內。 籲 13. 如申請專利範圍第1項所述之方法,其中該第一溫 度約爲攝氏600度或更高。 H.如申請專利範圍第13項所述之方法,其中該第二溫 度在約爲攝氏300度至450度之間的範圍內。 I5·如申請專利範圍第1項所述之方法,其中該表面活 性化合物係選自甲矽烷、乙矽烷、丙矽烷、氯甲矽烷、二 氯甲矽烷、三氯甲矽烷與四氯甲矽烷所組的族群。 I6.如申請專利範圍第1項所述之方法,其中該表面活 性化合物爲二氯甲矽烷。 # Π.如申請專利範圍第丨項所述之方法,其中加熱單晶 砂結構包括磊晶矽沈積。 18.如申請專利範圍第17項所述之方法,其中冷卻該單 晶砂結構會在一單一晶圓反應器中進行。 19·如申請專利範圍第17項所述之方法,其中冷卻該單 晶砂結構會在一批次鎔爐中進行。 20.如申請專利範圍第1項所述之方法,其中接觸包括 46 1336102 13318pif2 爲93106618號中文專利範圍無劃線修正本 修正日期:99年7月19日 以約爲1至50 seem的速度提供該表面活性化合物。 21.如申請專利範圍第1項所述之方法,其中冷卻該單 晶砂結構會在約爲200 mTorr與760 Torr之間的一壓力下 進行。 / 22.如申請專利範圍第1項所述之方法,其中冷卻該單 晶砂結構會在約爲1 mTorr與100 Torr之間的一壓力下進 行。 23.如申請專利範圍第1項所述之方法,其中冷卻包括 自該第一溫度冷卻到一中間溫度,而接觸包括在該中間溫 0 度下將該表面活性化合物導入到該單晶矽結構,並繼續自 該中間溫度冷卻到該第二溫度。 24·如申請專利範圍第23項所述之方法,其中該中間溫 度係介於攝氏600與800度之間。 25. 如申請專利範圍第23項所述之方法,其中該中間溫 度會大於攝氏650度。 26. 如申請專利範圍第1項所述之方法,其中該表面活 性化合物係選自甲矽烷、甲鍺烷、有機甲矽烷與一鹵素甲 矽烷所組的族群。 鲁 27. 如申請專利範圍第1項所述之方法,其中表面活性 化合物係選自甲矽烷、乙矽烷、丙矽烷、甲鍺烷、乙鍺烷、 ' 丙鍺烷、二氯化鍺烷、三氯化鍺烷、四氯化鍺烷、氯甲矽 ^ 烷、二氯甲矽烷、三氯甲矽烷、四氯甲矽烷、甲基甲矽烷、 二甲基甲矽烷、三甲基甲矽烷與四甲基甲矽烷所組的族群。 28. 如申請專利範圍第1項所述之方法,其中接觸包括 在沈積該磊晶層之前的冷卻期間沈積少於500埃。 47 1336102 13318pif2 爲93106618號中文專利範圍無劃線修正本 修正日期:99年7月I9日 29. —種在一基底上形成一緊壓的半導體層之方法,包 括: 形成一鬆散的磊晶鍺層於該基底上; 沈積一鬆散的矽鍺合金層於該鬆散的磊晶鍺層上,該 鬆散的矽鍺合金層的矽含量隨著離開該鬆散的磊晶鍺層之 一介面的距離而增加;以及 沈積一緊壓的磊晶半導體層於該鬆散的磊晶矽鍺合金 層上。 30. 如申請專利範圍第29項所述之方法,其中形成鬆散 的磊晶鍺層的步驟包括自一高溫將該基底冷卻到一鍺沈積 溫度’此時會供應一矽或鍺的前驅物到該基底上。 31. 如申請專利範圍第30項所述之方法,其中沈積該緊 壓的嘉晶半導體層包括沈積一緊壓的鍺層。 32. 如申請專利範圍第31項所述之方法,其中沈積該緊 壓的晶晶半導體層進一步包括沈積一緊壓的嘉晶砍層於該 緊壓的磊晶鍺層上。 33. 如申請專利範圍第3丨項所述之方法,其中沈積該緊 壓的磊晶鍺層包括將該基底自一矽鍺合金沈積溫度冷卻到 一鍺沈積溫度,此時會供應一矽或鍺的前驅物到該基底上。 34. 如申請專利範圍第3丨項所述之方法,進一步包括用 丙矽烷作爲〜矽的前驅物,沈積一矽蓋層於該緊壓的磊晶 鍺層上。 35. —種半導體結構,包括·· 一單晶矽結構; —嘉晶鍺餍,沈積在該單晶砂結構上;以及 48 1336102 , 13318pif2 _ 93106618號中文專利範圍無劃線修正本 修正日期:99年7月19日 一矽鍺合金層,沈積在該磊晶鍺層上。 36. 如申請專利範圍第35項所述之半導體結構,其中該 矽鍺合金層至少部分是鬆散的。 37. 如申請專利範圍第36項所述之半導體結構,進一步 包括1緊壓的磊晶矽層覆蓋在該矽鍺層上。 〜 38·如申請專利範圍第35項所述之半導體結構,其中該 磊晶的鍺層之一厚度約在10埃至1微米的範圍中。 39.如申請專利範圍第38項所述之半導體結構,其中該 磊晶的鍺層之一厚度約在10埃至500埃的範圍中。 φ 4〇·如申請專利範圍第35項所述之半導體結構,其中相 較於直接沈積在該磊晶矽層上的一 SirxGex層,該矽鍺合 金層具有一較低的錯位(dislocation)密度。 41. 如申請專利範圍第35項所述之半導體結構,其中利 用蝕刻坑洞裝飾方法偵測的該矽鍺合金層具有之錯位小於 約1〇7缺陷/平方公分。 42. 如申請專利範圍第35項所述之半導體結構,其中利 用蝕刻坑洞裝飾方法偵測的該矽鍺合金層具有之錯位小於 約1〇5缺陷/平方公分。 修 43. 如申請專利範圍第35項所述之半導體結構,其中矽 鍺合金層具有的鍺含量低於該磊晶鍺層中的鍺含量。 ' 44·如申請專利範圍第35項所述之半導體結構,其中該 矽鍺合金層是漸層的。 45.如申請專利範圍第44項所述之半導體結構,其中該 矽鍺合金層的漸層係由該磊晶鍺層的一介面之高鍺含量往 上表面處的一低鍺含量。 49 1336102 修正日期:99年7月19日 13318pif2 爲9310661S號中文專利範圍無劃線修正本 46. 如申請專利範圍第45項所述之半導體結構,進一步 包括一緊壓的半導體層直接覆蓋在矽鍺合金層上。 47. 如申請專利範圍第45項所述之半導體結構,進一步 包括一緊壓的鍺磊晶層直接覆蓋在該矽鍺磊晶層上,以及 一緊壓的矽磊晶層直接覆蓋在該緊壓的鍺磊晶層上。 48. —種磊晶半導體沈積系統,包括: 一沈積室,用以支撐至少一工作片段; 一表面活性化合物來源供應容器包括一表面活性化合 物,該表面活性化合物來源供應容器會被連接到該反應 室,以允許該表面活性化合物流入該反應室內,其中該表 面活性化合物係選自矽化合物與鍺化合物所組的族群; 一鍺源供應容器包括一鍺前驅物,該鍺源供應容器會 被連接到該反應室,以使該鍺前驅物可以流入到該反應室 內; 一加熱器,用以加熱該反應室內的至少一工作片段; 以及 控制裝置,連接並設定來控制表面活性化合物以及鍺 前驅物的流速,並控制該工作片段的溫度以依序進行一高 溫製程步驟、一冷卻步驟以及一低溫含鍺磊晶沈積步驟, 其中在至少該冷卻步驟的較少部分期間該些控制裝置會提 供該表面活性化合物到該至少一工作片段上。 49·如申請專利範圍第48項所述之磊晶半導體沈積系 統,進一步包括一矽源供應容器,其中的一矽前驅物包括 選自甲矽烷、乙矽烷以及丙矽烷所組的族群的一化合物。 50.如申請專利範圍第49項所述之磊晶半導體沈積系 50 1336102 13318pif2 爲93106618號中文專利範圍無劃線修正本 修正曰期:99年7月19曰 統,其中該些控制裝置會進一歩被連接並設定用以控制該 矽前驅物流入到該反應室內的流速,以在該第一高溫步驟 期間沈積一含矽層。 51. 如申請專利範圍第49項所述之磊晶半導體沈積系 統,其中該些控制裝置會進一歩被連接並設定用以控制該 矽前驅物流入到該反應室內的流速,以在冷卻之後在該工 作片段上沈積一磊晶矽鍺合金層。 52. 如申請專利範圍第51項所述之磊晶半導體沈積系 統,其中該些控制裝置會被設定,用以在冷卻之後於該工 作片段上沈積一磊晶鍺層,並在該磊晶鍺層上沈積該磊晶 砍鍺合金層。 53. 如申請專利範圍第48項所述之磊晶半導體沈積系 統,其中該表面活性化合物係選自氯化鍺烷、二氯化鍺烷、 三氯化鍺烷、四氯化鍺烷、氯甲矽烷、二氯甲矽烷、三氯 甲矽烷、四氯甲矽烷、甲基甲矽烷、二甲基甲矽烷、三甲 基甲矽烷與四甲基甲矽烷所組的族群。 54. 如申請專利範圍第48項所述之磊晶半導體沈積系 統,其中該表面活性化合物爲二氯甲矽烷。 55. 如申請專利範圍第48項所述之磊晶半導體沈積系 統,其中該鍺前驅物係選自甲鍺烷、乙鍺烷、丙鍺烷所組 的族群。 56. 如申請專利範圍第48項所述之磊晶半導體沈積系 統,其中該反應室會用來同時提供一批次的工作片段。 57. 如申請專利範圍第56項所述之磊晶半導體沈積系 統,其中該反應室會用來同時提供50-100片晶圓。 1336102 13318pif2 „ 爲93106618號中文專利範圍無劃線修正本 修正日期:99年7月19曰 58. 如申請專利範圍第56項所述之磊晶半導體沈積系 統,其中該些控制裝置會被維持在約爲0.001-760 Ton·之間 的一沈積壓力下。 59. 如申請專利範圍第48項所述之磊晶半導體沈積系 統,其中在該冷卻步驟的至少較少片段期間將該些控制裝 .. 置設定用以提供1-50 seem的該表面活性化合物。 60. 如申請專利範圍第48項所述之磊晶半導體沈積系 統,其中該反應室係用以一次處理一晶圓。 61. 如申請專利範圍第60項所述之磊晶半導體沈積系 統,其中該些控制裝置會被設定以維持在1_1〇〇 Ton·之間 的一沈積壓力下。 62. —種沈積一磊晶鍺層的方法,包括: 提供一基底,具有一單晶半導體表面放置於一反應器 中; 加熱該基底到一約爲攝氏450度或更高的一第一溫度; 在一冷卻時間期間冷卻該基底到一第二溫度’在該冷 卻期間該反應器具有一反應器壓力約在約爲〇.001 _760 Torr之間; 在該冷卻時間期間的至少一部分讓該單晶半導體表面 與選自矽前驅物與鍺前驅物所組的族群的一表面活性化合 物接觸;以及 在該第二溫度下沈積一磊晶鍺層在該單晶半導體表面 上。 63. 如申請專利範圍第62項所述之方法,其中沈積該磊 晶鍺層的步驟包括讓該單晶矽基底與選自甲鍺烷、乙鍺烷 52 1336102 修正日期:99年7月19日 爲93106618號中文專利範圍無劃線修正本 以及丙鍺烷所組的族群的一鍺源接觸。 64. 如申請專利範圍第62項所述之方法,其中該表面活 性化合物係選自甲矽烷、乙矽烷、丙矽烷、氯化甲矽烷、 二氯甲矽烷、三氯甲矽烷、以及四氯甲矽烷所組的族群。 65. 如申請專利範圍第64項所述之方法,其中該表面活 性化合物爲二氯甲矽烷。 66. 如申請專利範圍第62項所述之方法,其中在該冷卻 期間,該反應器壓力約在MOO Torr的範圍中。 67. 如申請專利範圍第62項所述之方法,其中用原子能 春 顯微鏡量測,該磊晶鍺層的表面粗糙度約爲25埃rms或 更低。 68. 如申請專利範圍第62項所述之方法,其中利用鈾刻 坑洞裝飾方法偵測,該磊晶鍺層具有之錯位約爲107缺陷/ 平方公分或更小。 69. 如申請專利範圍第62項所述之方法,其中該磊晶鍺 層的沈積速度至少爲300埃每分鐘。 7〇·如申請專利範圍第62項所述之方法,其中該磊晶鍺 層的沈積速度至少爲500埃每分鐘。 ® 71. 如申請專利範圍第62項所述之方法,進一步包括加 熱該聶晶鍺層到一第三溫度,並沈積另外的嘉晶鍺到該嘉 晶鍺層上。 72. —種沈積一晶晶鍺層的方法,包括·· 提供一單晶砂基底’放置在一單一晶圓反應器中; 加熱該單晶矽基底到約爲攝氏600度或更高的一第一 溫度; 53 1336102 修正日期:99年7月19曰 13318pif2 爲93106618號中文專利範圍無劃線修正本 在一冷卻時間期間冷卻該單晶矽基底到約爲攝氏450 度或更低的一第二溫度’在該冷卻期間該反應器具有一反 應器壓力約在約爲1-100 Torr之間;以及 在該第二溫度下沈積一嘉晶鍺層在該單晶半導體表面 上。 73. 如申請專利範圍第72項所述之方法,進一步包括在 至少該冷卻時間期間的一部分讓該單晶矽基底與一化合物 相接觸,該化合物係選自矽與鍺前驅物所組的族群。 74. 如申請專利範圍第72項所述之方法,其中進一步包 括沈積一鬆散的矽鍺緩衝層於該磊晶鍺層上,並沈積一緊 壓的半導體層於其上。 75. 如申請專利範圍第74項所述之方法,其中該緊壓的 半導體層包括在一雙通道電晶體元件內的一緊壓的鍺層以 及一緊壓的矽層。 76. —種多層半導體結構,包括: 一下層單晶矽結構;以及 一上層磊晶鍺層,直接在該矽結構上,其利用蝕刻坑 洞裝飾方法偵測,該磊晶鍺層具有一像沈積的羅旋錯位密 度約爲1〇7缺陷/平方公分或更小,而用原子能顯微鏡在至 少10微米Χίο微米的視窗中量測,該磊晶鍺層的表面粗糙 度約爲25埃或更低。 77. 如申請專利範圍第76項所述之多層半導體結構,其 中利用蝕刻坑洞裝飾方法偵測,該上層磊晶鍺層的一螺旋 錯位密度約爲1〇5缺陷/平方公分或更小。 78. 如申請專利範圍第76項所述之多層半導體結構’其 1336102 13318pif2 爲93106618號中文專利範圍無劃線修正本 修正日期.·99年7月19日 中該上層磊晶鍺層之厚度約在1〇埃至1微米之間。 79. 如申請專利範圍第76項所述之多層半導體結構,其 中該下層單晶矽結構爲一晶圓。 80. 如申請專利範圍第76項所述之多層半導體結構,其 中該磊精者層具有一表面粗糙度爲1〇埃或更小。 81. 如申請專利範圍第76項所述之多層半導體結構,其 中該磊晶鍺層的厚度約爲10-500埃。
    55
TW093106618A 2003-03-13 2004-03-12 Epitaxial semiconductor deposition methods and structures TWI336102B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US45522603P 2003-03-13 2003-03-13
US47058403P 2003-05-14 2003-05-14
US54544204P 2004-02-17 2004-02-17

Publications (2)

Publication Number Publication Date
TW200501237A TW200501237A (en) 2005-01-01
TWI336102B true TWI336102B (en) 2011-01-11

Family

ID=33033148

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093106618A TWI336102B (en) 2003-03-13 2004-03-12 Epitaxial semiconductor deposition methods and structures

Country Status (5)

Country Link
EP (1) EP1604395A2 (zh)
JP (1) JP4782670B2 (zh)
KR (1) KR20050107510A (zh)
TW (1) TWI336102B (zh)
WO (1) WO2004084268A2 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060088966A1 (en) * 2004-10-21 2006-04-27 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having a smooth EPI layer and a method for its manufacture
US7247545B2 (en) * 2004-11-10 2007-07-24 Sharp Laboratories Of America, Inc. Fabrication of a low defect germanium film by direct wafer bonding
US20080138955A1 (en) * 2006-12-12 2008-06-12 Zhiyuan Ye Formation of epitaxial layer containing silicon
US7655543B2 (en) * 2007-12-21 2010-02-02 Asm America, Inc. Separate injection of reactive species in selective formation of films
EP2474643B1 (en) * 2011-01-11 2016-01-06 Imec Method for direct deposition of a germanium layer
US10453925B2 (en) 2016-01-29 2019-10-22 Taiwan Semiconductor Manufacturing Co., Ltd. Epitaxial growth methods and structures thereof
US10407310B2 (en) * 2017-01-26 2019-09-10 Rec Silicon Inc System for reducing agglomeration during annealing of flowable, finely divided solids
EP4220686A1 (en) 2022-01-31 2023-08-02 Siltronic AG Method for depositing a strain relaxed graded buffer layer of silicon germanium on a surface of a substrate

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3147338B2 (ja) * 1991-01-30 2001-03-19 住友金属工業株式会社 半導体基板の製造方法
JP3024584B2 (ja) * 1997-03-10 2000-03-21 日本電気株式会社 半導体装置の製造方法
JP3403076B2 (ja) * 1998-06-30 2003-05-06 株式会社東芝 半導体装置及びその製造方法
FR2783254B1 (fr) * 1998-09-10 2000-11-10 France Telecom Procede d'obtention d'une couche de germanium monocristallin sur un substrat de silicium monocristallin,et produits obtenus
MY127672A (en) * 1999-03-12 2006-12-29 Ibm High speed ge channel heterostructures for field effect devices
JP3324573B2 (ja) * 1999-07-19 2002-09-17 日本電気株式会社 半導体装置の製造方法および製造装置
KR101027485B1 (ko) * 2001-02-12 2011-04-06 에이에스엠 아메리카, 인코포레이티드 반도체 박막 증착을 위한 개선된 공정
TWI307912B (en) * 2001-05-30 2009-03-21 Asm Inc Low temperature load and bake
JP3779214B2 (ja) * 2001-06-07 2006-05-24 松下電器産業株式会社 半導体装置
JP3660897B2 (ja) * 2001-09-03 2005-06-15 株式会社ルネサステクノロジ 半導体装置の製造方法
US20030124818A1 (en) * 2001-12-28 2003-07-03 Applied Materials, Inc. Method and apparatus for forming silicon containing films

Also Published As

Publication number Publication date
KR20050107510A (ko) 2005-11-11
JP2006526277A (ja) 2006-11-16
WO2004084268A2 (en) 2004-09-30
JP4782670B2 (ja) 2011-09-28
WO2004084268A3 (en) 2005-06-16
TW200501237A (en) 2005-01-01
EP1604395A2 (en) 2005-12-14

Similar Documents

Publication Publication Date Title
US7479443B2 (en) Germanium deposition
US7238595B2 (en) Epitaxial semiconductor deposition methods and structures
US8530340B2 (en) Epitaxial semiconductor deposition methods and structures
TWI607110B (zh) 形成包括鍺錫之膜的方法及包括膜的結構及裝置
US5298452A (en) Method and apparatus for low temperature, low pressure chemical vapor deposition of epitaxial silicon layers
US5607511A (en) Method and apparatus for low temperature, low pressure chemical vapor deposition of epitaxial silicon layers
US20110177681A1 (en) Method of Producing High Quality Relaxed Silicon Germanium Layers
CN101605930B (zh) n型导电性氮化铝半导体结晶及其制造方法
TWI382456B (zh) 鬆弛矽化鍺層的磊晶成長
KR100777321B1 (ko) 동일 챔버에서의 산화물층 및 실리콘층의 성장
US9218980B2 (en) Surface treatment to improve CCTBA based CVD co nucleation on dielectric substrate
US20120312326A1 (en) Methods for cleaning a surface of a substrate using a hot wire chemical vapor deposition (hwcvd) chamber
TWI336102B (en) Epitaxial semiconductor deposition methods and structures
KR20200024360A (ko) 저-k 막들의 증착을 위한 방법들 및 장치
Olubuyide et al. Impact of seed layer on material quality of epitaxial germanium on silicon deposited by low pressure chemical vapor deposition
Liu et al. Periodical ripening for MOCVD growth of large 2D transition metal dichalcogenide domains
US11031241B2 (en) Method of growing doped group IV materials
Glowacki et al. Single wafer epitaxy of Si and SiGe using UHV-CVD
EP2275591B1 (en) Method for manufacturing a mono-crystalline layer of germanium or aluminium on a substrate
Thwaites et al. Growth of single-crystal Si, Ge and SiGe layers using plasma-assisted CVD
Ohtsuka et al. Low-temperature deposition of Si and SiO2 thin-film layers in an ultrahigh vacuum system

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent