TWI325507B - Electronic device with uniform-resistance fan-out blocks - Google Patents

Electronic device with uniform-resistance fan-out blocks Download PDF

Info

Publication number
TWI325507B
TWI325507B TW095105826A TW95105826A TWI325507B TW I325507 B TWI325507 B TW I325507B TW 095105826 A TW095105826 A TW 095105826A TW 95105826 A TW95105826 A TW 95105826A TW I325507 B TWI325507 B TW I325507B
Authority
TW
Taiwan
Prior art keywords
fan
winding
electronic device
line
out block
Prior art date
Application number
TW095105826A
Other languages
English (en)
Other versions
TW200732738A (en
Inventor
Ming Chin Lee
Ming Sheng Lai
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW095105826A priority Critical patent/TWI325507B/zh
Priority to US11/593,551 priority patent/US7705952B2/en
Publication of TW200732738A publication Critical patent/TW200732738A/zh
Application granted granted Critical
Publication of TWI325507B publication Critical patent/TWI325507B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

1325507 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種具有均勻阻抗值之扇出區塊(fan-out blocks) 的電子裝置’特別是關於一種具有均勻阻抗值之扇出區塊(fan-0Ut blocks)的薄膜電晶體液晶顯示面板(thin film transistor LCD panel 或 TFT LCD panel)。 【先前技術】 第一圖顯示一般主動式矩陣薄膜電晶體液晶顯示面板的下基板1,其主 要包含一主動區域(active area) 10。主動區域10内具有資料線(data lines) 12和閘極線(gate lines) 14,用以控制電晶體開關(未顯示於圖 式)以顯像於各晝素(pixel)中。在本說明書中,資料線12和閘極線14 又通稱為控制線。主動區域1〇之外圍部份稱為外部導線接合區(〇uter_lead bonding area 或 OLB area)16,其上設有多個接合區域(bonding area)20 ; 每個接合區域20内具有一些接合墊(bonding pads),用以接合驅動積體電 路(driver)。外部導線接合區16上還設有多個扇出區塊^❿⑽ blocks)15,其分別連接於控制線(12、14)與接合區域20之間;每一個 扇出區塊15内含有多個連接導線,其一端連接至控制線(12、14),另一 端則電性連接至接合區域2〇的驅動積體電路。 通常驅動積體電路側的連接導線間距(pitch)遠小於控制線(12、14) 側的連接導線間距,因而造成各個連接導線的長度彼此不同;特別是外側 的連接導線長度會遠大於内側的連接導線長度。由於連接導線的阻抗值係
5 1325507 ; J因此扇出區塊15内各連接導線的阻抗值差異頗大。此 種阻抗值的差異會影響來自驅動積體電路之控制信號的時間延遲及品質, 。為了纽此問題,有人提丨—法使得^ 。品鬼内的連接導線間具有較為均勻的阻抗值;例如,美國專利第6,1〇4,舰 號第5, 757,450號、第6, 683, _號、和第6,泌,测號。一般來說, 這些方法可以改善以得到均勻的阻抗值;亦即,使得扇祕塊丨5内相鄰的 連接導線彼此之阻抗值差異不會太大。 雖然上述揭露的方法可以改善扇出區塊内阻抗值差異的問題,然而本發 明人發現外料線接合區16上各個扇祕塊15之_阻抗值仍然具有相 當大的差異;特別是當相鄰扇出區塊15之相鄰外嫩接導線之阻抗值變化 不夠均勻時’例如相差1Q歐姆以上,將會產生不連貫的顯像。第二圖顯示 相鄰的接合區域(20a、20b)及其兩個扇出區塊(A、B),且顯示出相鄰扇 出區塊的父接處5。接合區域(2〇a、2〇b)的驅動積體電路可能為不同規格 的積體電路’或者接合區域2Gb的驅動積體電路僅使用了部分的接腳;在 這些情形下’將使得⑽扇出區塊(Α、β)之外側連接導線的阻抗值差異 相當大。對於各個扇出區塊之間的阻抗值差異問題,上述之專利文獻都未 提及;再者,若使用上述專利文獻所揭露的方法,則相鄰扇出區塊交接處5 的相鄰阻抗值將會具有差異,仍無法解決此問題。鑑於此,有需要提出一 種改良的扇出區塊結構及方法,以改善相鄰扇出區塊間的阻抗值差異問題。 1325507 【發明内容】 鑑於傳統液晶顯示面板中相鄰扇出區塊間的阻抗值差異問題,本發明的 目的在於提出一種液晶顯示面板,其相鄰扇出區塊交接處之連接導線具有 均勻之阻抗值,以確保液晶顯示面板之顯像品質。 本發明的另一目的在於提出一種電子裝置及其產生方法,其相鄰扇出區 塊交接處之連接導線具有均勻之阻抗值,以確保電子裝置之操作品質。 根據上述目的,本發明提出一種具有均勻阻抗值之扇出區塊的電子裝置 及其產生方法❶其中,扇出區塊内的連接導線至少具有第一繞線連接區、 第一繞線連接區、及中繼連接區;再者,相鄰扇出區塊之相鄰外側連接 導線之第二繞線連接區的截距彼此不同。藉此,使得上述扇出區塊之相 鄰外側連接導線之阻抗值大約相同。 【實施方式】 本發明實施例所揭露的液晶顯示面板,除了扇出區塊之外,其餘與第一 圖所顯示的架構相同,因此在此沿用該圖式,並省略各組成要件的描述。 第三圖顯林發明實施例之扇出區塊的㈣結構,其包含有多個連接導線 L ’每-個連接導線l至少包含三個區域,分別為:第一繞線連接區歷, 其連接至接合區域2G (第-圖)的接合墊,因而與驅動積體電路電性連接; 第二繞線連接區臓,其連接至資料線12或閘極線14 ;及中繼連接區 歷’其位於第-繞線連接區_與第二繞魏接區歷之^在本實 例中’苐-繞線連接區R100相對於第二繞線連接區臓具有較小之連接 1325507 導線間隔(pitch)。第二繞線連接區R102與中繼連接區R1〇1之交界點為p, 其位於虛擬交界線X上;第二繞線連接區R1〇2與資料線12、閘極線14的 外接點為Q ’其位於外接點虛擬連接線γ上;交界點p與外接點Q之間的最 短距離Η (亦即虛擬交界線X與外接點虛擬連接線γ之間的距離)則定義為 第二繞線連接區R102的截距。第二繞線連接區R1〇2、或第一繞線連接區 R100、或者第一及第二繞線連接區(R1〇〇及R1〇2)内係使用繞線的方式, 例如採用直線、弓線、鋸齒線、蛇行線、或其組合,以增加該連接區的有 效長度或阻抗值。在本實施例中,中繼連接區R1〇1雖然沒有使用繞線(亦 即為斜直線),然而也可以根據需求而加以繞線。另外,本實施例中各連接 區於轉折點(例如交界點P)處雖然具有明顯角度偏折,然而各連接區之間 也可能不具明顯偏折,或甚至是連續的直線。再者,本實施例中第二繞線 連接區R102與資料線12、閘極線14的外接點虛擬連接線γ係為垂直正交, 然而也可以是斜交方式。 第四A圖顯示相鄰的接合區域、扇出區塊’及相鄰扇出區塊的交接處 4Β»第四B圖顯示採用傳統方法所設計出的相鄰扇出區塊之交接處局部放 大圖。與第二圖本發明實施例之扇出區塊不同的是,此傳統的相鄰二扇出 Εΐ塊’其外側連接導線之第^一繞線連接區的截距h彼此相同。 第五圖顯示根據本發明實施例之一所形成的液晶顯示面板之相鄰扇出 區塊;這裡僅顯示出第二繞線連接區及局部的中繼連接區,而省略了第一 繞線連接區。值得注意的是,在本發明中,兩個相鄰扇出區塊之第二繞線 連接區的載距(Ha、Hb)不相等,特別是相鄰的兩個外側連接導線之截距
8 1325507 不同’使得此柄鄰連接導線的阻抗值能夠大約相等或均勻,一般是指相差 ίο歐姆以下。在本實施例方法中,首先選定一個扇出區塊(例如圖式中的 左扇出區塊)做為參考扇出區塊,再於其相鄰側邊(例如圖式右邊)形成 另一扇出區塊。在形成相鄰扇出區塊過程中,先得出參考扇出區塊外側連 接導線La的阻抗值及其截距此;當相鄰扇出區塊之相鄰連接導線u的阻 抗值小於參考扇出區塊之相鄰連接導線La時,則相鄰扇出區塊的截距肋 就要大於參考扇出區塊之的戴距Ha ;反之,當相鄰扇出區塊之相鄰連接導 線Lb的阻抗值大於參考扇出區塊之相鄰連接導線La時,則相鄰扇出區塊 的截距Hb就要小於參考扇出區塊之截距Ha。於決定出扇出區塊的截距肋 之後,接下來則是進行此扇出區塊内部的繞線設計,使得扇出區塊内相鄰 的連接導線的阻抗值達到均勻或者彼此之阻抗值差異不會太大;通常,扇 出區塊内部最大的阻抗值與最小的阻抗值之比值小於3時可得到一個可接 受的顯像品質。繞線時’可以先於第二繞線連接區進行繞線,當其截距Hb 不敷使用時’再於第一繞線連接區内接續進行繞線。當然,也可以先繞第 一繞線連接區’再繞第二繞線連接區。關於繞線設計,可以採用傳統一般 的作法’例如使用弓線、鋸齒線、或蛇行線,也可以藉由改變繞線寬度、 厚度、或材質以增減其阻抗值。雖然本實施例以液晶顯示面板作為例示, 然而本發明也可以適用於其他的電子產品,用以使得相鄰扇出區塊交接處 之連接導線具有均勻之阻抗值。 第五圖所示的實施例中,其扇出區塊内部每一連接導線之截距彼此都相 等’亦即,(左)參考扇出區塊内所有截距Ha都相等,且(右)相鄰扇出 9 1325507 馳騎械距肋也_等:無,本發明也可輯需求於侧扇出區塊 内-又《十出不同截距的連接導線,如第六圖所示的另—實施例。在此實施例 巾’除了符合參考扇出區塊之外側連接導線Lal的截距配不等於相鄰扇 ώ區塊之外側連接導線Lbl之截距Hbl的規則,個別扇出區塊内部的各個 截距並不相等’其虛擬交界線呈現—曲線形式。同樣的,此實施例也可以 使得相_出區狀連接導線具有贿㈣之阻抗值以確練佳之顯像品 質。 以上所述僅為本發明之較佳實施例而已,並非用以限定本發明之申請專 利範圍,凡其他未脫離發明所揭示之精神下所完成之等效改變或修飾,均 應包含在下述之申請專利範圍内。 【圖式簡單說明】 第一圖顯示一般主動式矩陣薄膜電晶體液晶顯示面板的下基板。 # 第二圖顯示相鄰的接合區域、扇出區塊,及相鄰扇出區塊的交接處。 第三圖顯示本發明實施例之扇出區塊的内部結構。 第四A圖顯示相鄰的接合區域、扇出區塊,及相鄰扇出區塊的交接處。 第四B圖的交接處局部放大圖顯示採用傳統方法所設計出的相鄰扇出 區塊。 第五圖顯示根據本發明實施例之一所形成的液晶顯示面板之相鄰扇出 1325507 區塊。 第六圖顯示根據本發明另一實施例所形成的液晶顯示面板之相鄰扇出 區塊。 【主要元件符號說明】
1 液晶顯示面板之下基板 5 相鄰扇出區塊交接處 10 主動區域 12 資料線 14 閘極線 15 扇出區塊 16 外部導線接合區 20、20a、20b接合區域 A ' B 扇出區塊 R100 第一繞線連接區 R101 中繼連接區 R102 第二繞線連接區 4B 相鄰扇出區塊交接處 L 連接導線 P 交界點 11 1325507 Q 繞線外接點 X 虛擬父界線· Y 外接點虛擬連接線 Η、h 截距
La、Lai 連接導線
Lb ' Lbl 連接導線
Ha La於第二繞線連接區之截距
Hb Lb於第二繞線連接區之戴距
Hal Lai於第二繞線連接區之截距
Hbl Lbl於第二繞線連接區之截距
12

Claims (1)

1325507 十、申請專利範圍: 1. 一種電子裝置,包含: 一基板,其包含: 一主動區域,其上具有複數控制線;及 複數接合區域’其上具有複數接合墊; 至少二扇出區塊’彼此相鄰且分別連接於該控制線與該接合墊之間,每 一該扇出區塊包含複數連接導線,且每一該連接導線包含: 一第一繞線連接區,其連接至該接合墊; 一第二繞線連接區,其連接至該控制線;及 一中繼連接區’其位於該第一繞線連接區與該第二繞線連接區之 間,其中由該中繼連接區和該第二繞線連接區之交界點至該主動區域的距 離為一截距; 上述相鄰扇出區塊之相鄰外側連接導線之第二繞線連接區的截距 彼此不同,藉此,使得上述相鄰扇出區塊之相鄰外側連接導線之阻抗值大 約相同。 2. 如申明專:朗第1項所述之電子裝置,其中上述每—個別扇出區塊内 之複數連接轉的第二繞料接區具有相同截距。 3. 如申請專利範圍第!項所述之電子裝置,其中上述每—個別扇出區塊内 之複數連接導線的第二齡連接區具有不同截距。 13 1325507 4·Μ請專利範圍第丨項所述之電子裝置,其中上述連接_ 連接區的形狀為直線、弓線、麵、蛇行、或其組合^ '· 5.如申請專概圍第丨項所述之電子裝置,其巾上述連接導線之第一繞線 連接區的形狀為直線、弓線、鋸齒、蛇行、或其組合。 其中上述控制鱗、為液晶顯示 6.如申請專利範圍第1項所述之電子裝置, 面板之資料線。
7.如申請專利範圍第1項所述之電子裝置, 面板之閘極線。 其中上述控制線係為液晶顯示 8. 如申請專利細第丨摘狀電子裝置,其中上職_出區塊之相鄰 連接導線之阻抗值差異小於1〇歐姆。 9. 如申請專利範圍第i項所述之電子裝置,其中上述每—個別扇出區塊内 之複數連接導線具有均勻阻抗值。 10. 如申請專利範圍第9項所述之電子裝置,其中上述每—個別扇出區塊内 之複數連接導線的阻抗值,其最大值與最小值之比值小於3。 11_ 一種電子裝置之等阻抗線路產生方法,包含: 提供一基板,其包含: 一主動區域,其上具有複數控制線;及 複數接合區域,其上具有複數接合墊; 14 1325507 形成一第-扇出區塊,連接於該控制線與該接合塾之間,該第一扇出區 塊包含複數連接導線’且每__該連接導線包含: 一第一繞線連接區,其連接至該接合墊; 第一繞線連接區’其連接至該控制線;及 中繼連接區,其位於該第一繞線連接區與該第二繞線連接區之 間其中由該中繼連接區和該第二繞線連接區之交界點至該主動區域的距 離為一截距; 形成一第二扇出區塊,相鄰於該第一扇出區塊,其中,該第二扇出區塊 與該第一扇出區塊之相鄰外側連接導線之第二繞線連接區的截距彼此 不同;及 形成繞線於該第二扇出區塊之第二繞線連接區或第一繞線連接區内。 12.如申請專利範圍第η項所述電子裝置之等阻抗線路產生方法,其中上 述第一扇出區塊或第二扇出區塊之複數連接導線的第二繞線連接區具有相 同截距。 13. 如申請專利範圍第11項所述電子裝置之等阻抗線路產生方法,其中上 述第一扇出區塊或第二扇出區塊之複數連接導線的第二繞線連接區具有不 同截距。 14. 如申請專利範圍第11項所述電子裝置之等阻抗線路產生方法,其中上 述第二繞線連接區的繞線形狀為直線、弓線、鋸齒、蛇行、或其組合。 15 1325507 15. 如申請專利翻第11項所述電子裝置之等阻抗線路產生方法,其中上 述第一繞線連接區的繞線形狀為直線、弓線、鑛齒、蛇行、戍並組人。 16. 如申請專利範圍第11項所述電子裝置之等阻抗線路產生方法,其中上 述之繞線係首先於第二繞線連接區内形成繞線,再於第一繞線連接區内形 成繞線。 17.如申請專利範圍第11項所述電子裝置之等阻抗線路產生方法,其中上 述之繞線係首先於第一繞線連接區内形成繞線,再於第二繞線連接區内形 成繞線。 18. 如申請專利範圍第11項所述電子裝置之等阻抗線路產生方法,當上述 第二扇出區塊之相鄰連接導線的阻抗值小於該第一扇出區塊之相鄰連接導 線時,則該第二扇出區塊之相鄰連接導線的戴距大於該第一扇出區塊之載 距,反之,當上述第二扇出區塊之相鄰連接導線的阻抗值大於該第一扇出 區塊之相鄰連接導線時,則該第二扇出區塊之相鄰連接導線的戴距小於該 第一扇出區塊之截距。 19. 如申請專利範圍第u項所述電子裝置之等阻抗線路產生方法,其中上 述第一扇出區塊與該第二扇出區塊之相鄰連接導線之阻抗值差異小於1〇歐 姆。 20.如申請專利範圍第丨丨項所述電子裝置之等阻抗線路產生方法,其中上 述第一扇出區塊或該第二扇出區塊之個別扇出區塊内的複數連接導線具有 均勻阻抗值。
16 1325507 21.如申請專利範圍第20項所述電子裝置之等阻抗線路產生方法,其中上 述第一扇出區塊或該第二扇出區塊之個別扇出區塊内的連接導線阻抗值, 其最大值與最小值之比值小於3。
17
TW095105826A 2006-02-21 2006-02-21 Electronic device with uniform-resistance fan-out blocks TWI325507B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095105826A TWI325507B (en) 2006-02-21 2006-02-21 Electronic device with uniform-resistance fan-out blocks
US11/593,551 US7705952B2 (en) 2006-02-21 2006-11-07 Electronic device with uniform-resistance fan-out blocks

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095105826A TWI325507B (en) 2006-02-21 2006-02-21 Electronic device with uniform-resistance fan-out blocks

Publications (2)

Publication Number Publication Date
TW200732738A TW200732738A (en) 2007-09-01
TWI325507B true TWI325507B (en) 2010-06-01

Family

ID=38427817

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095105826A TWI325507B (en) 2006-02-21 2006-02-21 Electronic device with uniform-resistance fan-out blocks

Country Status (2)

Country Link
US (1) US7705952B2 (zh)
TW (1) TWI325507B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI579626B (zh) * 2015-12-01 2017-04-21 瑞鼎科技股份有限公司 用於顯示裝置之具有扇出線路補償設計的源極驅動器

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9069418B2 (en) 2008-06-06 2015-06-30 Apple Inc. High resistivity metal fan out
JP5467449B2 (ja) * 2008-09-17 2014-04-09 Nltテクノロジー株式会社 引出線配線装置、画像表示装置及び引出線配線装置の製造方法
KR101514768B1 (ko) * 2008-12-24 2015-04-24 삼성디스플레이 주식회사 팬-아웃부 및 그를 포함하는 박막 트랜지스터 표시판
KR101558216B1 (ko) * 2009-04-01 2015-10-20 삼성디스플레이 주식회사 표시 장치
KR101627245B1 (ko) * 2009-05-11 2016-06-07 삼성디스플레이 주식회사 팬아웃 배선을 포함하는 표시장치
TWI395007B (zh) 2009-09-30 2013-05-01 Au Optronics Corp 扇出線路以及顯示面板
TWI397736B (zh) * 2009-10-13 2013-06-01 Au Optronics Corp 主動元件陣列基板以及顯示裝置
TWI405021B (zh) * 2009-11-13 2013-08-11 Au Optronics Corp 顯示面板
TWI420214B (zh) * 2010-05-06 2013-12-21 Au Optronics Corp 液晶顯示面板
TWI403937B (zh) * 2010-06-03 2013-08-01 Au Optronics Corp 觸控顯示器及其觸控顯示基板
US9491852B2 (en) * 2010-10-15 2016-11-08 Apple Inc. Trace border routing
US20130057460A1 (en) * 2011-09-06 2013-03-07 Dongsheng Guo LCD driving circuit, data-driven chip, liquid crystal panel and liquid crystal display device
KR102060789B1 (ko) 2013-02-13 2019-12-31 삼성디스플레이 주식회사 표시 장치
CN105359073B (zh) * 2013-05-10 2019-03-19 诺基亚技术有限公司 可变形衬底上的蜿蜒互连
JP6106749B2 (ja) 2013-07-19 2017-04-05 堺ディスプレイプロダクト株式会社 表示パネル及び表示装置
US9853062B2 (en) 2013-07-19 2017-12-26 Sakai Display Products Corporation Display panel and display apparatus
TWI537641B (zh) 2014-04-09 2016-06-11 群創光電股份有限公司 扇出導線結構及其顯示面板
US9363889B2 (en) * 2014-08-27 2016-06-07 Sharp Laboratories Of America, Inc. Pixel design for flexible active matrix array
CN104361877B (zh) * 2014-12-09 2016-08-17 京东方科技集团股份有限公司 一种显示面板的驱动方法、其驱动装置及显示装置
CN204440839U (zh) * 2014-12-16 2015-07-01 合肥鑫晟光电科技有限公司 一种显示基板、显示面板及显示装置
CN106297623B (zh) * 2015-06-10 2019-11-01 群创光电股份有限公司 扇出电路及应用其的显示装置
CN106226963B (zh) * 2016-07-27 2021-04-30 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
CN107479275B (zh) * 2017-08-08 2021-04-02 惠科股份有限公司 一种显示面板和显示装置
CN107329313A (zh) 2017-08-17 2017-11-07 惠科股份有限公司 一种显示面板和显示装置
WO2019159325A1 (ja) * 2018-02-16 2019-08-22 堺ディスプレイプロダクト株式会社 液晶表示パネル
US12035587B2 (en) 2020-03-13 2024-07-09 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel and display device
CN114597222A (zh) * 2022-03-07 2022-06-07 武汉华星光电技术有限公司 显示面板和显示装置
CN115862516A (zh) * 2022-12-23 2023-03-28 Tcl华星光电技术有限公司 显示装置及驱动器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100237679B1 (ko) * 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
JPH10153791A (ja) 1996-11-25 1998-06-09 Hitachi Ltd 屈曲配線電極を有する液晶表示装置
TW583446B (en) * 2003-05-28 2004-04-11 Chunghwa Picture Tubes Ltd Conducting line structure of a liquid crystal display
KR20070002278A (ko) * 2005-06-30 2007-01-05 삼성전자주식회사 표시 기판 및 이를 구비한 표시 장치
US7267555B2 (en) * 2005-10-18 2007-09-11 Au Optronics Corporation Electrical connectors between electronic devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI579626B (zh) * 2015-12-01 2017-04-21 瑞鼎科技股份有限公司 用於顯示裝置之具有扇出線路補償設計的源極驅動器

Also Published As

Publication number Publication date
US7705952B2 (en) 2010-04-27
US20070195254A1 (en) 2007-08-23
TW200732738A (en) 2007-09-01

Similar Documents

Publication Publication Date Title
TWI325507B (en) Electronic device with uniform-resistance fan-out blocks
TW201024841A (en) Liquid crystal display panel
TWI461806B (zh) 引線結構以及具有此引線結構之顯示面板
JP2005010737A (ja) Rc遅延のばらつきを抑制する補償キャパシタを有する液晶パネル
WO2018166192A1 (zh) 显示设备及其柔性电路板
US8174471B2 (en) Array substrate for liquid crystal display device
KR102330882B1 (ko) 표시 장치
US9947694B2 (en) Structure of signal lines in the fan-out region of an array substrate
CN109639853B (zh) 一种显示面板
JP2007328346A5 (zh)
WO2016173025A1 (zh) 阵列基板及显示装置
TW200307824A (en) Thin film transistor array panel
TW201250646A (en) Flat display device and method of fabricating the same
CN106297623B (zh) 扇出电路及应用其的显示装置
JP5175433B2 (ja) 画像表示装置
KR101558216B1 (ko) 표시 장치
WO2017166465A1 (zh) 扇出线结构、显示面板及其制造方法
JP2004206055A (ja) ディスプレイ用基板、電気光学装置、及び電子機器
WO2020124913A1 (zh) 一种柔性显示装置
WO2017049706A1 (zh) 扇出结构及电子装置
CN100552516C (zh) 具有均匀阻抗值的扇出区块的电子装置
TW201116921A (en) Display panel
TW200426436A (en) Conducting line structure of a liquid crystal display
WO2020107880A1 (en) Display substrate, display apparatus, and method of fabricating display substrate
JP2009042598A5 (zh)

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees