TWI325164B - Method for manufacturing a resistor random access memory with a self-aligned air gap insulator - Google Patents

Method for manufacturing a resistor random access memory with a self-aligned air gap insulator Download PDF

Info

Publication number
TWI325164B
TWI325164B TW095141217A TW95141217A TWI325164B TW I325164 B TWI325164 B TW I325164B TW 095141217 A TW095141217 A TW 095141217A TW 95141217 A TW95141217 A TW 95141217A TW I325164 B TWI325164 B TW I325164B
Authority
TW
Taiwan
Prior art keywords
memory
programmable
layer
air gap
film
Prior art date
Application number
TW095141217A
Other languages
English (en)
Other versions
TW200822294A (en
Inventor
Erh Kun Lai
Chia Hua Ho
Kuang Yeu Hsieh
Original Assignee
Macronix Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macronix Int Co Ltd filed Critical Macronix Int Co Ltd
Publication of TW200822294A publication Critical patent/TW200822294A/zh
Application granted granted Critical
Publication of TWI325164B publication Critical patent/TWI325164B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides

Description

1325164 九、發明說明: 【發明所屬之技術領域】 本發明係有關於電性可程式可抹除記憶體,特別是關 於具有一小型可程式化電阻記憶材料記憶體,而該記憶體 可降低由該可程式化電阻記憶材料的熱散逸現象。 【先前技術】 ® 以相變化為基礎之記憶材料係被廣泛地運用於讀寫光 碟片中。這些材料包括有至少兩種固態相,包括如一大部 分為非晶態之固態相,以及一大體上為結晶態之固態相。 雷射脈衝係用於讀寫光碟片中,以在二種相中切換,並讀 取此種材料於相變化之後的光學性質。 如硫屬化物及類似材料之此等相變化記憶材料,可藉 由施加其幅度適用於積體電路中之電流,而致使晶相變 化。這種特性則引發使用可程式化電阻材料以形成非揮發 Φ 性記憶體電路等興趣。 在相變化記憶體中,資料係藉由使用電流而致使相變 化材料在非晶態以及結晶態中之變化而儲存。電流會加熱 此材料,並導致在此二態之間的變化。從非晶態轉變至結 晶態一般係為一低電流步驟。從結晶態轉變至非晶態(以下 指稱為重置(reset))—般係為一較高電流步驟。理想狀態 下,致使相變化材料從結晶態轉變至非晶態之重置電流幅 度應越低越好。欲降低重置所需的重置電流幅度,可藉由 減低在記憶體中的相變化材料元件的尺寸而達成。與相變 化記憶元件有關的問題之一在於,用以重置操作之電流幅 5 1325164 .度係取化材料中需要進行相變化部分之體積。因 此,使用心準積體電路製程所製造之細胞,將受限於製程 設備之最小特徵之尺寸。因此,需要一種可提供次微影尺 寸予s己憶細胞之技術,其可提供大規模、高密度記憶元件 所需要之一致性或可靠度。 此領域發展的一種方法係致力於在一積體 電路結構上 形成微小孔洞’並使用微量可程式化之電阻材料填充這些 微小孔洞。致力於此等微小孔洞的專利包括:於1997年 •11月11曰公告之美國專利第5,687 112號,,Multibit Single • Cell Memory Element Having Tapered Contact”、發明人為 Ovshinky;於1998年8月4日公告之美國專利第5,789,277 號”Method of Making Chalogenide [sic] Memory Device”、 發明人為Zahorik等;於2000年11月21日公告之美國專 利第 6,150,253 號 ’’Controllable Ovonic Phase-Change Semiconductor Memory Device and Methods of Fabricating the Same”、發明人為Doan等。 在以非常小的尺度製造這些裝置、以及欲滿足大規模 生產記憶裝置時所需求的嚴格製程變數時,則會遭遇到問 ® 題。由相變化為主記憶材料之熱散逸係另一個考量因素。 因此較佳提供一具有較小巧·程式化電阻記憶材料記憶細胞 來降低熱散逸現象。 【發明内容】 本發明係有關於一種具有自動對準空氣間隙絕緣體之 電阻隨機存取記憶體的製造方法。在一系列的製程中,一 由微影製程所形成之圖案化後之堆疊,其包含一下電極、 一底加熱層於下電極之上、一可程式化電阻記憶薄膜於底 6 1325164 : 加熱層之上、一頂加熱層於可程式化電阻記憶薄膜之上以 、 及一覆蓋層於頂加熱層之上。一高密度電漿沈積於圖案化 後的層次堆疊之上產生一硬式幕罩,其大致位於中央處且 於此圖案化後的層次堆疊的覆蓋層之上。此硬式幕罩可為 不同形狀,包括一具有或不具有一大致地平坦之圓錐形。 在一實施例中,此高密度電漿沈積利用一較小臨界尺寸進 行以在此圖案化後的層次堆疊的覆蓋層之上產生一較小的 圓錐且較佳位於靠近次覆蓋層的中央處。此硬式幕罩可以 防止硬式幕罩基底之下的區域被蝕刻,而此硬式幕罩提供 • 一自對對準技術以蝕刻此圖案化後的層次堆疊以形成鄰近 並圍繞於該可程式化電阻記憶體薄膜之一第一空洞。此圖 案化後的層次堆疊的蝕刻可以利用一單一蝕刻同時對覆蓋 層、頂加熱層、可程式化電阻記憶薄膜以及底加熱層進行 蝕刻,或是一兩階段蝕刻製程,第一階段先使用第一蝕刻 配方對覆蓋層進行蝕刻,而第二階段再使用第二蝕刻配方 對頂加熱層、可程式化電阻記憶薄膜以及底加熱層進行蝕 刻。接著進行一非順形化以及低階包覆的一氧化層沈積以 形成一空氣間隙環繞於此可程式化電阻記憶薄膜,以降低 ® 由此可程式化電阻記憶薄膜的熱散逸。 本發明亦揭露一種記憶元件,.其包含一位元線於一頂 加熱層之上、此頂加熱層於一可程式化電阻記憶薄膜之 上、此可程式化電阻記憶薄膜於一底加熱層之上以及此底 加熱層於一下電極之上。空氣間隙環繞於此可程式化電阻 記憶薄膜,以降低由此可程式化電阻記憶材料的熱散逸。 一電流自此位元線,經過頂加熱層、此可程式化電阻記憶 薄膜、到達此底加熱層。 廣義地說,本發明亦有關於一種製造具有一記憶 7 025164 元件之方法,包含圖案化複數個層次覆蓋於一記憶基板的 一上表面,該複數個層次包含一可程式電阻記憶薄膜覆蓋 於一下電極;利用高密度電漿沈積而得的一介電材料其具 有一臨界尺寸以形成一硬式幕罩於該複數個層次之該上表 面之上,垂直蝕刻該複數個層次超過該硬式幕罩的該幾何 結構直到抵達該下電極層的該上表面,因此形成一鄰近且 環繞於該可程式化電阻記憶薄膜的第一空洞;藉由沈積一 第二介電材料於該硬式幕罩之上,以及部分進入該第一空 洞的一部分,以形成一第一空氣間隙,而該第一空氣間$ 自動對準環繞於該可程式化電阻記憶薄膜,而該空氣間 隙降低由該可程式化電阻記憶薄膜之熱散逸現象。利用沈 積一第二介電材料。 機存ire占為提供一具有空氣間隙之雙穩態電阻隨 減少自該可程式電阻記憶薄臈的熱散 體之一自\=3點穩ΐ電阻隨機存取記憶 與空氣間隙絕緣體i準式m己憶薄膜自動 間隙記憶細胞中使用較小尺寸之可程式電阻記ίίΐ空乳 明章之結構與方法。本=容說 圍=發明係由咖 可透過下列說明中特徵、觀點及優點等將 月判㈣及所附圖式獲得充分瞭解。 【實施方式】 以下詳細說明係參照至圖式。 施例係僅用以說明本發明,I圖^第10圖較佳實 之範圍係以申請專利範 戸=限制其範圍,本發明 ί&圍界疋。熟習該項技藝者應能依據 8 1325164 下列說明而理解本發明之等效變化。在不同實施例中之相 同或類似7L件則使用相同或類似的參考標號來表示。 第1圖係繪示-記憶陣列100,其可利用:文所述之 方式形成。在第1圖中,一共同源極線128、一字元線123、 以及-字元線124係安排為大致上平行於γ車由。位元線 141,142則係安排為大致上平行於乂軸。因此,在方塊145 中之一 Y解碼器與一字元線驅動器,係耦接至字元線 哭在方塊146中之—X解碼器與-組感測放大 接至位元線141,142。共同源極線128係耦接至存 150,151,152,153之源極終端。存取電晶體150之 =係=接至字域123。存取電日⑽151之閘極係搞接 mUi24。存取電晶體152之閘極係耦接至字元線 曰體=體153之閘極_接至字讀124。存取電 之底電極構件132, 接至位f構件 此頂電極構件134係耦 憶細圖所示,共同源極線128係被二列記 ,、中—列係在圖中呈現γ軸方向排列。在其 盘寫入資獅3取電晶體可被二極體或其他用以在讀取 ”寫=貝枓陣列中控制電流至選定裝置之結構所取代。 古地回2圖係根據本發明一實施例之積體電路2〇0之簡化 自動斜進^*積體電路275包括—記憶陣列,其係使用具有 形成於-之雙穩態電阻賴存取城細胞所 牛導體基板上。一列解碼器261係耦接至複數條 解〇62 且係在記憶陣列260中沿著各列排列。一行 ^係耦接至複數條位元線264,其係在記憶陣列 由沿著各行排列並用以讀取以及程式化從記憶陣列 之。己隐、”田胞之側壁所獲得之資料。位址係從匯流排 9 供5解碼11 263以及列解碼器261。在方塊㈣之 器:及資料輸入結構,係經由資料匯流細 拎出埠U态263。資料係從積體電路275上的輸入/ 料電路275之其他内部或外部資料來源, ί戶==ϊ而提供至方塊266之資料輸入結構。 在所述貫施例中,此積體電路275也包括其他電路274, 或特定目的應用電路、或以薄膜保險相 ③化§己憶、讀陣列所支持而可提供系統單晶# 〇n & chip)功能之整合模組。資料從方塊266中的感測放大器經 由資料輸出線272’而傳送至積體電路275之輸入/輸出埠’ 或傳送至積體電路275内部或外部之其他資料目的。 在本實施例中使用偏壓安排狀態機器269之一控制 器’係控制偏壓安排供應電壓268之應用,例如讀取、程 式化、抹除、抹除確認與程式化確認電壓等。此控制器可 使用習知之特定目的邏輯電路。在替代實施例中,此控制 器包括一泛用目的處理器,其可應用於同一積體電路中, 此積體電路係執行一電腦程式而控制此元件之操作。在又 一實施例中’此控制器係使用了特定目的邏輯電路以及一 泛用目的處理器之組合。 第3圖係繪示一雙穩態電阻隨機存取記憶細胞300其 具有一自動對準空氣間隙絕緣體37〇之一簡化的剖面示意 圖。此記憶細胞300包括一可程式化電阻記憶薄膜310被 沈積於一上電極(如位元線)32〇與一下電極33〇之間。一底 加熱層340則被沈積於可程式化電阻記憶薄膜31〇與下電 極330之間頂加熱層35〇則被沈積於可程式化電阻記 憶薄膜310與上電極320之間。一堆疊360包含此頂加熱 層350與可程式化電阻記憶薄膜310及該底加熱層340。 :此可程式化電阻記憶薄膜31G則於底加熱層34〇之上, 二飾:'、:電極33!的一上表面之中央對準。此堆疊360 此可i Li一空氣間隙絕緣體370 ’其係鄰近並環繞於 式化電阻記憶薄m 310。在一較佳實施例中,該空 絕緣體完全環繞於此可程式化電阻記憶薄膜31〇。 在一些實_中’該空氣間隙絕緣體係由環繞於該可程式 化電阻δ己’It薄膜之-圓柱外侧表面或在_環狀内或其他相 似形狀所形成。在替代實施例中,兩個或更多的空氣間隙 絕緣體可以鄰近該可程式化電阻記憶薄臈310形成,而此 空氣間隙絕緣體較佳具有實質地相同的臨界尺寸。此底電 極上表面的尺寸係大於此堆疊360,所以此第一空氣間隙 絕緣體370延伸於下電極330與上電極320。如此實施例 中所示,一電流380自上電極320流入下電極33〇。舉例 而δ,如第1圖所示,假如此電阻隨機存取記憶細胞3⑼ 被應用於此記憶陣100列之中,此電流流動路徑係因存取 電晶體的驅使而產生自上電極320流入下電極330的電流 380方向。在其他的實施例中,此電流可以較佳在此 電阻隨機存取記憶體中雙向流動。即,電流路徑38〇可以 自上電極320流入下電極330,或是自下電極330流入上 電極320。 此可程式電阻記憶材料310的製造係自動對準的,使 得此可程式電阻記憶材料310可以在靠近此下電極330的 上表面中央處自動對準,其詳細製程會在其下更進一步描 述。此底加熱器340、頂加熱器350及此可程式電阻記憶 材料310會在自一態轉變至另一態之此記憶材料31〇的相 變化時產生熱。此空氣間隙絕緣體370環繞於此可程式化 電阻記憶薄膜310可以使降低由可程式電阻記憶材料31〇 1】 1325164 « : 之熱散逸現象。[0030]記憶細胞之實例包括以相料 • 基,之°己憶材料,包括以硫屬化物(chalcogenide)為爲礎 材料以及其他材料如可程式 電阻記憶材料310。坊^儿之 包括下列四元素之任-者:氧⑼、硫⑻、^(屬J;物 以及蹄(Te) ’形成元素週期表上第VI族的部分。妒 物5括爿J —硫屬元素與一更為正電性之元素或自由基結上 而得。f屬化合物合金包括將硫屬化合物與其他物$二二 渡金屬等結合。一硫屬化合物合金通常包括一個以上白 兀=週期表第六欄的元素,例如鍺(Ge)以及錫(%)。 _通常’硫屬化合物合金包括下列元素中一個以上 物續錄(Sb)、鎵(Ga)、銦(In)、以及銀(Ag)。許多以 相變化為基礎之記憶材料已經被描述於技術文件中,包括 下列合金:鎵/銻、銦/銻、銦/硒、銻/碲、鍺/碲、鍺/銻/碲、 銦/綈/碲、鎵/硕/碌、錫/録/碌、銦/錄/錯、銀/銦/錄/碲、錯 =^錄/碲、錯/錦/砸/碌、以及碌/鍺/錄/硫。在鍺/錄/碲合金 豕奴中:可以嘗試大範圍的合金成分。此成分可以下列特 徵式表示.TeaGebSbioo-h+w ’其中a與b係代表在所有構成 元素中之原子百分比。一位研究員描述了最有用的合金係 • 為,在沈積材料中所包含之平均碲濃度係遠低於70❶/。,典 型地係低於60%,並在一般型態合金中的碲含量範圍從最 低23%至最向58%,且最佳係介於48%至58¾之碲含量。 鍺的濃度係約高於5%,且其在材料中的平均範圍係從最低 8%至最高30%,一般係低於50%。最佳地,鍺的濃度範園 係介於8%至40%。在此成分中所剩下的主要成分則為銻。 上述百分比係為原子百分比’其為所有組成元素加總為 100%。( Ovshinky ‘112專利,攔)由另一研究者所 評估的特殊合金包括GezSbzTe5、GeSb2Te4、以及 12 1325164 : GeSb4Te7 〇 ( Noboru Yamada,’’Potential of Ge-Sb-Te Phase-change Optical Disks for High-Data-Rate Recording”, ' M/五v.3川P,pp. 28-37(1997))更一般地,過渡金屬如鉻 (Cr)、鐵(Fe)、鎳(Ni)、鈮(Nb)、鈀(Pd)、鉑(Pt)、以及上述 之混合物或合金,可與鍺/銻/碲結合以形成一相變化合金其 包括有可程式化的電阻性質。可使用的記憶材料的特殊範 例’係如Ovshinsky ‘112專利中欄11-13所述,其範例在 此係列入參考。 相變化合金可於一第一結構態與第二結構態之間切 • 換,其中第一結構態係指此材料大體上為非晶固相,而第 二結構態係指此材料大體上為結晶固相。這些合金係至少 為雙穩定的(bistable)。此詞彙「非晶」係用以指稱一相對 較無次序之結構,其較之一單晶更無次序性,而帶有可偵 測之特徵如比結晶態更高之電阻值。此詞彙r結晶」係用 以指稱一相對較有次序之結構,其較之非晶態更有次序, 因此包括有可偵測的特徵例如比非晶態更低的電阻值。典 型地,相變化材料可電性切換於介於完全結晶態與完全非 晶態之間所有可偵測區域階級的不同狀態。其他受到非晶 •態與結晶態之改變而影響之材料特中包括,原子次序、自 由電子密度、以及活化能。此材料可切換成為不同的固態、 或可切換成為由兩種以上固態所形成之混合物,提供從非 晶態至結晶態之間的灰階部分。此材料中的電性質亦可能 隨之改變。 相變化合金可藉由施加一電脈衝而從一種相態切換至 另-相態。先前觀察指出,-較短、較大幅度的脈衝傾向 於將相變化材料的相態改變成大體為非晶態。一較長、較 低幅度的脈衝傾向於將相變化材料的相態改變成大體為結 13 1325164 : 晶態。在較短、較大幅度脈衝中的能量,夠大因此足以破 壞結晶結構的鍵結,同時夠短因此可以防止原子再次排列 成結晶態。在沒有不適當實驗的情形下,可決定特別適用 於一特定相變化合金的適當脈衝量變曲線。 可用於本發明其他實施例中之其他可程式化之記憶材 料包括,摻雜N2之GST、GexSby、或其他以不同結晶態轉 換來決定電阻之物質;PrxCayMn03、PrSrMn03、ZrOx、TiOx、 NiOx、W0X、經摻雜的SrTi03或其他利用電脈衝以改變電 阻狀態的材料;或其他使用一電脈衝以改變電阻狀態之物 鲁 質;TCNQ(7,7,8,8-tetracyanoquinodimethane)、PCBM (methanofullerene 6,6-phenyl C61-butyric acid methyl ester)、TCNQ-PCBM、Cu-TCNQ、Ag-TCNQ、C60-TCNQ、 以其他物質摻雜之TCNQ、或任何其他聚合物材料其包括 有以一電脈衝而控制之雙穩定或多穩定電阻態。 接著係簡單描述四種電阻記憶材料。第一種係為硫屬 化物材料,例如GexSbyTez,其中x:y:z = 2:2:5,或其他成 分為X: 0〜5; y: 〇~5; z: 0〜10。以氮、石夕、鈦或其他元素捧 雜之GeSbTe亦可被使用。 •一種用以形成硫屬化物材料的例示方法,係利用PVD 濺鍍或磁電管(Magnetron)濺鍍方式,其反應氣體為氬氣、 氮氣、及/或氦氣、壓力為1 mTorr至100 mTorr。此沈積步 驟一般係於室溫下進行。一長寬比為1〜5之準直器 (collimater)可用以改良其填入表現。為了改善其填入表 現,亦可使用數十至數百伏特之直流偏壓。另一方面,同 時合併使用直流偏壓以及準直器亦是可行的。 可以選擇性地在真空中或氮氣環境中進行一沈積後退 火處理,以改良硫屬化物材料之結晶態。此退火處理的溫 1325164 度典型地係介於100°c至40(TC,而退火時間則少於3 鐘。 、分 硫屬化物材料之厚度係隨著細胞結構的設計而定。 為又而s ’硫屬化物之厚度大於8 nm者可以包括有相轉換 性,使得此材料展現至少雙穩定的電阻態。 '特 第二種適合用於本發明實施態樣中的記憶材料係 巨磁阻(CMR)材料,例如prxCayMn03,其中x:y = 〇 5'.〇、5超 或其他成分為x:〇〜l;y:〇〜1。包括有錳氧化物之超巨磁’ 材料亦可被使用。 σ•胃 一用以形成超巨磁阻材料之例示方法,係利用PVD 鍍或磁電管濺鍍方式,其反應氣體為氬氣、氮氣、氧氣'、 及/或氦氣、壓力為1 mTorr至100 mTorr。此沈積步驟的、田 度可介於室溫至600eC,視後處理條件而定。一長寬比= 1〜5之準直器(collimater)可用以改良其填入表現。為了改盖 其填入表現’亦可使用數十至數百伏特之直流偏壓。另二 方面,同時合併使用直流偏壓以及準直器亦是可行的。可 施加數十高斯(Gauss)至1特司拉(tesla,1〇,〇〇〇高斯)之間 的磁場,以改良其磁結晶態。 可以選擇性地在真空中、氮氣環境中、或氧氣/氮氣混 合環境進行一沈積後退火處理’以改良超巨磁阻材料之結 晶態。此退火處理的溫度典型地係介於4〇(TC至6〇(rc,而 退火時間則少於2小時。 超巨磁阻材料之厚度係隨著記憶細胞結構的設計而 定。厚度介於10 nm至200 nm的超巨磁阻材料,可被用作 為核心材料。一 YBCO(YBACu〇3,一種高溫超導體材料) 緩衝層係通常被用以改良超巨磁阻材料的結晶態。此 YBCO的沈積係在沈積超巨磁阻材料之前進行^ ybc〇的 15 1325164 : 厚度係介於30 nm至200 nm。 第三種記憶材料係為雙元素化合物,例如NixOy、 TixOy、AlxOy、WxOy、ZnxOy、ZrxOy、CuxOy 等,其中 x:y= 0.5:0.5,或其他成分為x: 0〜1; y: 0〜1。用以形成此記憶材 料的例示方法,係利用PVD濺鍍或磁電管濺鍍方式,其反 應氣體為氬氣、氮氣、及/或氦氣、壓力為1 mTorr至100 mTorr,其標把金屬氧化物係為如NixOy、TixOy、AlxOy、 WxOy、ZnxOy、ZrxOy、CuxOy等。此沈積步驟一般係於室 溫下進行。一長寬比為1〜5之準直器可用以改良其填入表 • 現。為了改善其填入表現,亦可使用數十至數百伏特之直 流偏壓。若有需要時,同時合併使用直流偏壓以及準直器 亦是可行的。 可以選擇性地在真空中或氮氣環境或氧氣/氮氣混合 環境中進行一沈積後退火處理,以改良金屬氧化物内的氧 原子分佈。此退火處理的溫度典型地係介於400°C至 600°C,而退火時間則少於2小時。 一種替代性的形成方法係利用PVD濺鍍或磁電管濺 鍍方式,其反應氣體為氬氣/氧氣、氬氣/氮氣/氧氣、純氧、 • 氦氣/氧氣、氦氣/氮氣/氧氣等,壓力為1 mTorr至100 mTorr,其標靶金屬氧化物係為如Ni、Ti、A卜W、Zn、 Zr、Cu等。此沈積步驟一般係於室溫下進行。一長寬比為 1〜5之準直器可用以改良其填入表現。為了改善其填入表 現,亦可使用數十至數百伏特之直流偏壓。若有需要時, 同時合併使用直流偏壓以及準直器亦是可行的。 可以選擇性地在真空中或氮氣環境或氧氣/氮氣混合 環境中進行一沈積後退火處理,以改良金屬氧化物内的氧 原子分佈。此退火處理的溫度典型地係介於400°C至 16 1325164 600°C,而退火時間則少於2小時。 另一種形成方法,係使用一高溫氧化系統(例如一高 溫爐管或一快速熱處理(RTP)系統)進行氧化。此溫度係介 於200°C至700°C、以純氧或氮氣/氧氣混合氣體,在壓力 為數mTorr至一大氣壓下進行。進行時間可從數分鐘至數 小時。另一氧化方法係為電漿氧化。一無線射頻或直流電 壓源電漿與純氧或氬氣/氧氣混合氣體、或氬氣/氮氣/氧氣 混合氣體,在壓力為1 mTorr至100 mTorr下進行金屬表面 的氧4匕,^(列如Ni、Ti、Al、W、Zn、Zr、Cu等。丨匕氧4匕日寺 • 間係從數秒鐘至數分鐘。氧化溫度係從室溫至約300°C, 視電漿氧化的程度而定。 第四種記憶材料係為聚合物材料,例如摻雜有銅、碳 六十、銀等的TCNQ,或PCBM-TCNQ混合聚合物。一種 形成方法係利用熱蒸發、電子束蒸發、或原子束磊晶系統 (MBE)進行蒸發。一固態TCNQ以及摻雜物丸係在一單獨 室内進行共蒸發。此固態TCNQ以及摻雜物丸係置於一鎢 船或一組船或一陶究船中。接著施加一大電流或電子束, 以熔化反應物,使得這些材料混合並沈積於晶圓之上。此 • 處並未使用反應性化學物質或氣體。此沈積作用係於壓力 為10_4 Torr至10_1() Torr下進行。晶圓溫度係介於室溫至 200。。。 可以選擇性地在真空中或氮氣環境中進行一沈積後退 火處理,以改良聚合物材料的成分分佈。此退火處理的溫 度典型地係介於室溫至300°C之間,而退火時間則少於1 小時。 另一種用以形成一層以聚合物為基礎之記憶材料的技 術,係使用一旋轉塗佈機與經摻雜之TCNQ溶液,轉速低 17 1325164 ·· 於100〇rpm。在旋轉塗佈之後,此晶圓係靜置(典型地係 在室溫下,或低於200 C之溫度)一足夠時間以利固態的 形成。此靜置時間可介於數分鐘至數天,視溫度以及形成 條件而定。 後續關於製造雙穩態電阻隨機存取記憶體300的方 法,係參照至第4-10圖。第4圖係為製造雙穩態電阻隨機 存取記憶體400第一步驟的剖面圖,其係在一記憶陣列電 晶體結構402圖案化層次後部分完成記憶細胞41〇;42〇的 結果。此記憶陣列電晶體結構402,如一共同源極記憶陣 •列電晶體結構,已為業界所熟知。在此圖案化製程之後, 一第一部分完成之記憶細胞410與一第二部分完成之記憶 細胞420被形成於此記憶陣列電晶體結構4〇2之上。此^ -部分完成之記憶細胞41G與—第二部分完成之記憶細胞 420具有相同的結構。所以其下對於第一部分完成之呓憶 細胞4㈣製程描述均可適用於第二部分完成之記憶細胞 420。此第一部分完成之記憶細胞41〇包含一覆蓋層々Μ於 -頂加熱層4U之上,此頂加熱層4丨3係於—可程式電阻 f己憶薄臈412之上,而此可程式電阻記憶薄膜412係於一 底加熱層411之上,係則位於一下電極33〇之上。 氛化欽可為一合適之頂加熱層413以及底加熱層411 ^的材料因為氣化鈦的製程條件與可程式電阻記憶薄膜 12十分配合。在—些實施例中,此頂加熱層413以及此 -加熱層411層的厚度為係介於約1〇〇埃至約㈧埃但 =:限制在此範圍内。在一實施例中,可程式電阻記憶薄 ^ 412的厚度為係介於約2〇〇埃至約2〇〇〇埃。下電極的材 二則可以使用如銘、氮化欽或是金屬等導電材料。此覆蓋 曰414的例示厚度為係介於、約300埃至約1_埃,可以使 1325164 : 用如氮化石夕的材料。在一些實施例中’此第一部分完成之 記憶細胞410的臨界尺寸係介於約50奈米至約200奈米。 ' 第5A圖係根據本發明繪示一製造一雙穩態電阻隨機 存取記憶體製程之第二步驟的剖面圖,其係一高密度電漿 (HDP)沈積以及濕蝕刻以形成在該第一部份完成記憶細胞 410之上表面之上的幾何形狀之硬式幕罩510。兩個實驗圖 像550和560其顯示一高密度電漿(HDP)沈積以及一高密度 電漿(HDP)沈積之後的濕蝕刻分別顯示於第5B圖和第5C 圖。在第一製程序列中,高密度電漿(HDP)沈積一介電層具 鲁 有一幾何形狀於此覆蓋層414之上,以及一介電層520於 第一部分完成之記憶細胞410側壁的周圍。在第二製程序 列中,一濕式浸潤如一高密度電漿(HDP)浸潤被用來裸露此 覆蓋層414以及形成此幾何結構510。此三角形或的幾何 形狀係藉由使用一濕式浸潤或是一高密度電漿(HDP)浸潤 來控制。在一實施例中,此幾何結構510具有一基底512 以及較小的臨界尺寸。在一實施例中,此基底512的尺寸 大約是63奈米。在一些實施例中,此幾何結構510的尺寸 與所使用的製程相關大約是介於20〜100奈米之間。假如此 • 臨界尺寸很小的話,此高密度電漿(HDP)沈積通常會形成不 具有一實質地平坦上表面之圓錐形狀最終幾何結構510。 假如此臨界尺寸比較大的話,此高密度電漿(HDP)沈積通常 會形成具有一實質地平坦上表面之圓錐形狀最終幾何結構 510,。 ' 此高密度電漿(HDP)沈積所使用的電漿能量亦會影響 此幾何結構510的最終形狀,即使是此臨界尺寸很小的 話。在電漿能量較高的情況下,蝕刻速率也會較高而沈積 速率則會變慢,會造成不具有平坦上表面之一圓錐形狀幾 1325164
何結構510。反之,在電漿能量較低的 也會較低而沈積速率則會變快,會造成且有一地平坦 上表面之一圓錐形狀的幾何結構51〇。 貝
該部分完成記憶細胞410之原本微影特徵尺寸可以較 大一些,例如在100奈米的範圍附近而當高密度電衆内蝕 刻程序被施行於此電阻隨機存取記憶體況尺八⑷的最終臨 界尺寸大約是20奈米,其是較直接圖案化更小的數字。在 一實施例中,高密度電漿(HDP)沈積的氧化材料被用來形成 此幾何結構51 〇,以及氮化石夕被用來作為覆蓋層414,因此 係提供性質相異的不同材質於幾何結構51〇與覆蓋詹414 之間可以做為|虫刻選擇之用。在另一實施例中,高密度電 漿(HDP)沈積的氮化石夕材料被用來形成幾何結構5丨〇,而一 層氧化矽被用來作為覆蓋層414,因此也是提供性質相異 的不同材質於幾何結構510與覆蓋層414之間可以做為蝕 刻選擇之用。 第6A圖係根據本發明繪示一製造一電阻隨機存取記 憶體製程之第三步驟的剖面圖,其係银刻超過該幾何結構 510之金屬層’直到抵達此下電極330之上表面。此幾何 結構510係較佳位於此覆蓋層414、頂加熱層413、可程式 電阻記憶薄膜412、底加熱層411以及下電極330的中央 處。在一實施例中,此幾何結構510具有一基底其尺寸大 約為10奈米。超過此幾何結構510之金屬層被蝕刻直到抵 達此下電極330之上表面以形成一第一空洞61〇鄰近並環 繞於此可程式化電阻記憶薄膜412。在一較佳實施例中, 空洞610完全圍繞於該可程式化電阻記憶薄膜412。在一 替代實施例中,兩個或更多的空洞可以形成在鄰近於此可 矛i式化電阻a己憶'/專膜412,而此等空洞較佳具有相同臨界 20 1325164 - 尺寸,。 此触刻過程可以是單一姓刻通過覆蓋層414、頂加熱 層413、可程式電阻記憶薄膜412以及底加熱層411直到 到達下電極330的上表面為止,或是可以是兩步驟蝕刻, 先利用第一蝕刻化學配方以及蝕刻覆蓋層414,再使用高 密度電漿氧化層和覆蓋層414(如氮化矽)做為蝕刻幕罩來 蝕刻頂加熱層413、可程式電阻記憶薄膜412以及底加熱 層411。在一實施例中,此第一空洞610的臨界尺寸係大 約為20奈米到50奈米之間。 • 第6B圖係根據本發明繪示該高密度電漿沈積簡易參 數以及形成一圓錐硬式幕罩蝕刻之圖示。在第6B圖中所使 用之特定數值係用以說明本發明之一實施例。在第6B圖 中,此幾何結構510包含此基底512具有一尺寸約63奈 米,以及一大約150奈米之深度570。 第7圖係根據本發明繪示一製造一電阻隨機存取記憶 體製程之第四步驟的剖面圖,其係進行一非順形化以及低 階包覆的一介電層720沈積以形成環繞於該可程式化電阻 記憶薄膜412的一第一空氣間隙710。此「非順形化以及 • 低階包覆」名詞係包括進行一非順形化以及低階包覆的一 介電層沈積於空氣間隙之上,以及進行一低順形化以及低 階包覆的一介電層720部分沈積於該第一空洞之一部位以 形成該第一空氣間隙710此第一空氣間隙710係自動對準 並環繞於此可程式化電阻記憶薄膜412。此介電層720的 合適沈積方式係使用一大氣壓化學氣相沈積(APCVD),其 中化學氣相沈積係在大氣壓的環境下進行以形成第一空氣 間隙710。 第8圖係根據本發明繪示一製造一電阻隨機存取記憶 21 1325164 - 體製程之第五步驟的剖面圖,其係進行此介電層720的研 磨。此介電層被研磨至覆蓋層414的上表面,因此除 去此幾何結構510和此介電層720超過覆蓋層414上表= 的一部分。此研磨製程的實施例包括化學機械研磨,接著 進行毛刷清潔、以及液體或氣體清潔程序,如此領域中所 週知。 第9圖根據本發明繪示一製造一電阻隨機存取記憶體 製程之第六步驟的剖面圖’其係移除覆蓋層414的^^。 將此覆蓋層414自第一部分完成之記憶細胞41〇钮刻分 參離’留下一凹洞910於此第一部分完成之記憶細胞41〇t^ 一位元線1010包含一導電材料如金屬被沈積於此第一部 分完成之記憶細胞410的凹洞910之中,如第10圖中所 示,其顯示此位元線1010的沈積以及圖案化。 對於相轉換隨機存取記憶元件的製造、元件材料、使 用、以及操作等額外資訊,請參照美國專利申請案號第 11/155,067 號” Thin Film Phase Change RAM and
Manufacturing Method”,其申請曰為 2005 年 6 月 17 曰, 其申請人係與本案相同’且該案係列為本案參考。 鲁 雖然本發明係已參照較佳實施例來加以描述,將為吾 人所瞭解的是,本發明創作並未受限於其詳細描述内容。 替換方式及修改樣式係已於先前描述中所建議,並且其他 替換方式及修改樣式將為熟習此項技藝之人士所思及。特 別疋,根據本發明之結構與方法,所有包括有實質上相同 於本發明之構件結合而達成與本發明實質上相同結果者皆 不脫離本發明之精神範疇。因此,所有此等替換方式及修 改樣式係意欲落在本發明於隨附申請專利範圍及其均等物 所界定的範疇之中。任何在前文中提及之專利申請案以及 22 1325164 » * 印刷文本,均係列為本案之參考。 ' 【圖式簡單說明】 本發明係由特定之實施例所描述,其並搭配以下的圖 式說明,其中: 第1圖係繪示本發明之雙穩態隨機存取記憶陣列之電 路圖。 第2圖係繪示本發明之一積體電路元件的一簡化方塊 圖。 • 第3圖係繪示本發明之一具有自動對準空氣間隙絕緣 體之雙穩態隨機存取記憶體的一簡化製程剖面圖。 第4圖係繪示本發明之一雙穩態隨機存取記憶體一第 一製程步驟於微影製造一記憶陣列電晶體結構以及圖案化 層次後部分完成記憶細胞的剖面圖。 第5A圖係根據本發明繪示一製造一雙穩態電阻隨機 存取記憶體製程之第二步驟的剖面圖,其係一高密度電漿 (HDP)沈積以及濕蝕刻以形成一幾何形狀硬式幕罩;第5B 圖和第5C圖分別顯示一密度電漿(HDP)沈積以及一浸潤後 春 之例示實驗圖像。 第6A圖係根據本發明繪示一製造一電阻隨機存取記 憶體製程之第三步驟的剖面圖,其係蝕刻超過該硬式幕罩 之金屬層,一直到抵達該下電極之上表面的圖形;以及第 6B圖係根據本發明繪示該高密度電漿沈積簡易參數以及 形成一圓錐硬式幕罩触刻之圖示。 第7圖係根據本發明繪示一製造一電阻隨機存取記憶 體製程之第四步驟的剖面圖,其係進行一非順形化以及低 階包覆的一介電層沈積以形成一空氣間隙。 23 1325164 第8圖係根據本發明繪示一製造一電阻隨機存取記憶 體製程之第五步驟的剖面圖,其係進行此介電層的研磨。 第9圖根據本發明繪示一製造一電阻隨機存取記憶體 製程之第六步驟的剖面圖,其係移除覆蓋層的步驟。 第10圖根據本發明繪示一製造一電阻隨機存取記憶 體製程之第七步驟的剖面圖,其係其顯示一位元線的沈積 以及圖案化。
【主要元件符號說明】 100 記憶陣列 123 、 124 字元線 128 共同源極線 132 底電極構件 134 頂電極構件 135 記憶細胞 141 、 142 位元線 146 X解碼器/感測放大器 145 Y解碼器/字元線驅動器 150 、 151 、 152 、153 存取電晶體 200 積體電路 260 記憶陣列 261 列解碼器 262 字元線 263 行解碼器 264 位元線 265 匯流排 267 貧料匯流排 24 1325164 268 269 271 272 274 275 300 310 320 330 340 、 411 350 > 413 360 370 380 400 402 410 420 412 414 510 512 520 550 > 560 570 610 偏壓安排供應電壓 偏壓安排狀態機器 育料輸入線 資料輸出線 其他電路 積體電路 雙穩態電阻隨機存取記憶體 可程式電阻記憶薄膜 上電極 下電極 底加熱層 頂加熱層 堆疊 空氣間隙絕緣體 電流 雙穩態電阻隨機存取記憶體 記憶陣列電晶體結構 第一部分完成之記憶細胞 第二部分完成之記憶細胞. 可程式電阻記憶薄膜 覆蓋層 幾何形狀之硬式幕罩(幾何結構) 基底 介電層 實驗圖像 深度 第一空洞 25 1325164 710 第一空氣間隙 720 介電層 910 凹洞 1010 位元線
26

Claims (1)

1. 1. b年)月j Ί日修(幻正替換頁 中華民國發明專利申請第095141217號 無劃線之申請專利範圍替換本 中華民國99年2月ΙΖ日送呈 申請專利範圍 一種製造具有—記憶元件之方法,包括: 圖案: 匕複數個層次覆蓋於一記憶基板的 一上表面,該 複 a次包含一可程式電阻記憶薄膜覆蓋於一下電極, 而该下電極具有一上表面; 过、售1用^含一第一介電材料之高密度電衆沈積製程’在 二之:二ii表面之上形成具有-特定臨界尺寸幾何 =該複數個層切過騎絲罩㈣何結構直到抵 if:電極的該上表面,因此形成-鄰近且環繞於該可程 式化電阻記憶薄膜的第一空洞;以及 八藉由沈積-第二介電材料於該硬式幕罩之上,以及部 :p二ΐ第一空洞的一部分’以形成一空氣間隙,而該空 ::門陆動對準且環繞於該可程式化電阻記憶薄臈,而該 工亂間隙降低由該可程式化電阻記憶薄膜之熱散逸現象。 申請專利範圍第1項所述之方法,其中該形成一硬 的步驟包括形成該硬式幕罩大致於該複數個層次的 ΐ阻二 =央處,且因此在該蝕刻步驟時,會使該可程式 電阻#憶溥膜自動對準靠近該中央。 3包入=請專利範圍第1項所述之方法,其中該幾何結構 一圓錐形其具有一基底於該複數個層次的該上表面之 如申凊專利範圍第3項所述之方法,並中哕圓雜π认 構包令一ιμτ * ,、甲及la]錐形結 冉匕3 大致平坦之上表面。 27 修(更)正替換頁 介電 範圍第1項所述之方法,其中該第 專利範圍第1項所述之方法’其中該介電材料 7㈣=專利範圍第1項所述之方法,其中沈積第二介 電材抖包s-麵形以及—低階沈積所得的介電材料。 專:ί圍第1項所述之方法’更包含研磨該第 才料使传3亥硬式幕罩幾何結構被移除。 9欠包範圍第8項所述之方法,其中該複數個層 ^ 3 一頂加熱層於該可程式化電阻記憶薄膜之上。 申=利範圍第9項所述之方法,其中該複數個層 -人匕3 —覆盍層於該頂加熱層之上。 如申^專利範圍第1G項所述之方法,於該研磨步驟之 後’更匕3蝕刻該複數個層次中的該覆蓋層以形成一凹洞。 12戤=請專利範圍第U項所述之方法,於蝕刻該覆蓋層 〆 後,更包含沈積一位元線於該凹洞中。 28 1 九ί申請專利範圍第1項所述之方法,其中該複數個層 2 二人匕3 一底加熱層於該可程式電阻記憶薄臈之下。 丄32:)丄0斗 14·如申請專利範圍S 13項所述 次包含該下電極於職加熱層之下之。以’其中輕數個層 15.如申請專利範圍第1項 200 ^ 阻記憶1項所述之方法,其中該可程式電 -大致、=有至少二固態相’其包括-大致非晶相與 其中該可程式電 17·如申請專利範圍第1項所述之方法, 阻記憶薄臈包括GeSbTe。 18. °明專利範圍第1項所述之方法,1中哕可p1f 膜包括由下列群組之二者以上材料 鍺(e)、銻(Sb)、碲(Te)、硒(Se)
=摩),、銅(Cu),pd)二 ^ 硫(S)、以及金(Au)。 其中該可程式電 其中該可程式電 其中該空氣間隙 19.如申請專利範圍第丨項所述之方法, 阻δ己憶薄膜包括一超巨磁阻材料。 20.如申請專利範圍第!項所述之方法, 阻記憶薄膜包括一雙元素化合物。 21·如申請專利範圍第1項所述之方法, 29 - - ,Ί. - η修(更)正势換頁 上。成於環繞在該可程式化電阻記憶薄膜 圓柱外側表面 22 係形忐專利知ί圍第1項所述之方法’其中該空氣間隙 〜成於環繞在該可程式化電阻記憶薄臈—環狀内。 勺3人如申凊專利範圍第1項所述之方法,其中該第一空洞 匕3在該可程式化電阻記憶薄膜左側之一第二空洞,以及 在b 了程式化電組§己憶薄膜右側之一第三空洞。 24:如申請專利範圍第23項所述之方法,其該第二及第三 空洞具有大致地相同尺寸。 25.如申請專利範圍第1項所述之方法,其中該第一空洞 完全地環繞在該可程式化電阻記憶薄膜。
30
TW095141217A 2006-10-24 2006-11-07 Method for manufacturing a resistor random access memory with a self-aligned air gap insulator TWI325164B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/552,356 US20080096344A1 (en) 2006-10-24 2006-10-24 Method for Manufacturing a Resistor Random Access Memory with a Self-Aligned Air Gap insulator

Publications (2)

Publication Number Publication Date
TW200822294A TW200822294A (en) 2008-05-16
TWI325164B true TWI325164B (en) 2010-05-21

Family

ID=39339756

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095141217A TWI325164B (en) 2006-10-24 2006-11-07 Method for manufacturing a resistor random access memory with a self-aligned air gap insulator

Country Status (3)

Country Link
US (1) US20080096344A1 (zh)
CN (1) CN100563042C (zh)
TW (1) TWI325164B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7425735B2 (en) * 2003-02-24 2008-09-16 Samsung Electronics Co., Ltd. Multi-layer phase-changeable memory devices
US7893420B2 (en) 2007-09-20 2011-02-22 Taiwan Seminconductor Manufacturing Company, Ltd. Phase change memory with various grain sizes
KR101002124B1 (ko) * 2008-11-05 2010-12-16 주식회사 동부하이텍 반도체 소자 및 상기 반도체 소자의 제조 방법
US8026503B2 (en) * 2009-06-23 2011-09-27 Nanya Technology Corp. Phase-change memory and method of making same
TWI416661B (zh) * 2009-12-29 2013-11-21 Ind Tech Res Inst 空隙製造方法、電阻式記憶元件及其製造方法
CN102339740B (zh) * 2010-07-15 2014-06-18 旺宏电子股份有限公司 半导体装置的栅极结构、半导体装置及其制造方法
US10424374B2 (en) 2017-04-28 2019-09-24 Micron Technology, Inc. Programming enhancement in self-selecting memory
US10854813B2 (en) * 2018-02-09 2020-12-01 Micron Technology, Inc. Dopant-modulated etching for memory devices
US10424730B2 (en) 2018-02-09 2019-09-24 Micron Technology, Inc. Tapered memory cell profiles
US10693065B2 (en) 2018-02-09 2020-06-23 Micron Technology, Inc. Tapered cell profile and fabrication
US10559625B1 (en) 2018-08-08 2020-02-11 International Business Machines Corporation RRAM cells in crossbar array architecture
US11335853B2 (en) 2018-10-24 2022-05-17 Ulvac, Inc. Method of manufacturing OTS device, and OTS device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5687112A (en) * 1996-04-19 1997-11-11 Energy Conversion Devices, Inc. Multibit single cell memory element having tapered contact
US6242336B1 (en) * 1997-11-06 2001-06-05 Matsushita Electronics Corporation Semiconductor device having multilevel interconnection structure and method for fabricating the same
US6473332B1 (en) * 2001-04-04 2002-10-29 The University Of Houston System Electrically variable multi-state resistance computing
US6815704B1 (en) * 2003-09-04 2004-11-09 Silicon Storage Technology, Inc. Phase change memory device employing thermally insulating voids
KR100550343B1 (ko) * 2003-11-21 2006-02-08 삼성전자주식회사 다중 채널 모오스 트랜지스터를 포함하는 반도체 장치의제조 방법
KR100557626B1 (ko) * 2003-12-23 2006-03-10 주식회사 하이닉스반도체 반도체 소자의 비트라인 형성 방법
KR100623181B1 (ko) * 2004-08-23 2006-09-19 삼성전자주식회사 상변화 메모리 장치 및 이의 제조 방법

Also Published As

Publication number Publication date
TW200822294A (en) 2008-05-16
US20080096344A1 (en) 2008-04-24
CN100563042C (zh) 2009-11-25
CN101170160A (zh) 2008-04-30

Similar Documents

Publication Publication Date Title
TWI325164B (en) Method for manufacturing a resistor random access memory with a self-aligned air gap insulator
US8106376B2 (en) Method for manufacturing a resistor random access memory with a self-aligned air gap insulator
US9076964B2 (en) Methods for forming resistance random access memory structure
US7569844B2 (en) Memory cell sidewall contacting side electrode
TWI335662B (en) Memory cell with memory material insulation and manufacturing method
TWI385796B (zh) 具有二極體結構之可程式電阻記憶體
US7599217B2 (en) Memory cell device and manufacturing method
US8158963B2 (en) Programmable resistive RAM and manufacturing method
US7910906B2 (en) Memory cell device with circumferentially-extending memory element
CN100563020C (zh) 有金属氧化物的多阶电阻随机存取存储结构及其制造方法
US7397060B2 (en) Pipe shaped phase change memory
TWI309454B (en) Process in the manufacturing of a resistor random access memory and memory device
US7919766B2 (en) Method for making self aligning pillar memory cell device
US20080173931A1 (en) Multilevel-Cell Memory Structures Employing Multi-Memory Layers with Tungsten Oxides and Manufacturing Method
CN101083298B (zh) 具有缩减活性面积及接触面积的电阻式随机存取存储单元
TWI313044B (en) Method for manufacturing a resistor random access memory with reduced active area and reduced contact areas
TW200830535A (en) Resistor random access memory cell device
US7956344B2 (en) Memory cell with memory element contacting ring-shaped upper end of bottom electrode
TWI400798B (zh) 介電層夾置之柱狀記憶裝置