TWI312543B - Process for fabricating a mim capacitor - Google Patents

Process for fabricating a mim capacitor Download PDF

Info

Publication number
TWI312543B
TWI312543B TW092113777A TW92113777A TWI312543B TW I312543 B TWI312543 B TW I312543B TW 092113777 A TW092113777 A TW 092113777A TW 92113777 A TW92113777 A TW 92113777A TW I312543 B TWI312543 B TW I312543B
Authority
TW
Taiwan
Prior art keywords
flow rate
layer
nitrogen
ratio
decane
Prior art date
Application number
TW092113777A
Other languages
English (en)
Other versions
TW200403762A (en
Inventor
Vogt Mirko
Original Assignee
Infineon Technologies A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies A filed Critical Infineon Technologies A
Publication of TW200403762A publication Critical patent/TW200403762A/zh
Application granted granted Critical
Publication of TWI312543B publication Critical patent/TWI312543B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/308Oxynitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/0214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being a silicon oxynitride, e.g. SiON or SiON:H
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02211Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/318Inorganic layers composed of nitrides
    • H01L21/3185Inorganic layers composed of nitrides of siliconnitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Chemical Vapour Deposition (AREA)
  • Formation Of Insulating Films (AREA)

Description

1312543 九、發明說明: 【發明所屬之技術領域】 本發明關於沉積氮化矽或氧氮化矽之電漿加強化學氣 相>儿積方法,以沉積;5夕氧氮化物,及關於一製造一層排列之 方法及層排列。 【先前技術】 金屬絕緣器金屬電容器(MIM電容器)通常由基板上之第 -金屬層,第-金屬層上之介電層及在介電層上之第二金屬 層所組成。MIM電容器之三層係利用料體技術方法加在基 板上。 電谷器在數種技術應用上有用。例如,μιμ電 容器可用於射頻電路(RF電路)’麟類比賴電財或用於 高性能微處理器(贿S)中。此外,利用甚為經濟之MIM電容 器涉及利用此電容器於DRAM(動態隨機存取記憶體)中。此 外,亦可能利用MIM電容器於液晶顯示器(LCD)巾。-MIM 電容器亦可廣泛使用於邏輯電路中。 -職電容n之重㈣求為其電紅_賴高。極板 型電容器之電容可利用以下公式計算: ε A/d ⑴ —了中之6引入電容器極板間相對介電常數,A為極板型 電容器之極板面積,d為電容器二極板間之距離。 1312543 為達到足夠之高電容’電容器面積A可選擇為足夠大。 但在矽微電子中之重要目標為發展較小之結構。因此,MIM 電容器以增加電容器極板間面積而使足夠高之電容,與積體 電路之進一步小型化目標不相容。此外,如公式(1)所示,二 極板間距離,即,在MIM電容器之二金屬層間之介電層之厚 度d ’可選為足夠小。只要MIM電容器之層厚度低於5〇nm, 發生電穩定問題,如電崩潰及漏電流可能增加。 因此,MIM電容器之二金屬層間之介電層之介電常數越 南越佳。 根據習知技藝,用為MIM電容器之介電層之材料常為化 學計量學之氮切(Si 3N4)或化料量之魏⑽(Si〇2)。氮 化矽有賴高介電f數之雜(ε=6_7)。氮财層用作娜^ 電容器之介電層時’有—缺點,即電崩潰場強度甚低,(約 2日K^cm)。對比之下,砍二氧化物之潰強度較氮化石夕之 场朋潰強度大許多(約6MV/em),㈣二氧化物之相對介電常 數(ε =4)較氮化矽低甚多。 根據習知技藝,囊電容器之介電層係利用CVD(化學 氣相沉積)方法以熱生長形成。 、、係塗層技侧以自氣相沉積薄膜於基板 上。CVD方法之原理為傳輸氣體型式之材料,稱為前身在一 基板上,以化學方法將其分裂成其成分,因此,—新層在基 1312543 板表面上生長。該前身由熱裝置加以分解,即基板加熱。實 際之沉積包括化學反應,例如一蒸發氣體成分與其他氣體反 應以組成固態材料沉積在基板上。但,CVD方法有其缺點, 即處理溫度相當高。 電製加強氣相沉積(PECVD)提出一方法以免高處理溫 度。而傳統之CVD方法中,氣相反應係由熱能所啟動,結果 基板被加熱’ PECVD方法係根據轉換氣體為電漿狀態於基板 表面附近。反應產品之一為一固態沉積在表面上,因此形成 一新層。PECVD方法可用以沉積氮化矽巧沉^ ,矽氧化物
(SiOx) ’及氧氮化矽(別〇师)。電漿在基板固定器間之pECVD 反應器中點燃,該固定器作為一陰極,另一電極為一強交流 電場。電場之能量將引入PECVD反應器中之氣體分子間之 鍵擊破’以使氣體分子分解。以選擇性之第二電場,形成之 自由原子®可被移基板,高度反應之自由原子驗沉積及構 成理想層。 習知技藝曾揭示一方法,其中含石夕氧化物,氮化石夕及氧 氮化石夕之介電層係利用PECVD方法產生。但此型層通常不具 有除夠R7之相對介冑常數。此外’ H胃知技藝之此PM仰方 法產生之〃電層通常在機械及電上不夠穩定。根據習知技藝 之方法,财足夠騎容之臟電容II只有在MIM電容器之 金屬層間之距離選為足夠短時才能製造。因此,不理想之二 1312543 金屬層間之電崩潰甚易發生。 【發明内容】 [1] 揭示一供製造一絕緣結構之層排列。 [2] 揭不-方法喊生氮切薄膜,其可傳輸w輕射。 [3] 揭示-氮彳⑽層,其可由舰奶方法產生作為一純 化層。 [4] 揭示一方法以產生矽氧氮化層薄膜。 [5] 揭示一方法以產生一氮化矽層作為閘極介電質。 [6] 揭示一電子裝置之製造,該裝置包括及tfTs。 [7] 揭示氧氮化矽之產生,作為微結構之涵蓋層。 [8] 揭不一方法以產生一硬掩膜及反反射層之組合。 [9] 揭示方法及裝置以利用降低之沉積率施加一薄 犋。 [10] 揭示一方法以構成一矽基之薄膜。 本發明係根據提供—介電層之問題,該層具有相當高之 相對介電常數,同時可保持相同之機械與電穩定性。 -亥問題係由電漿加強化學氣相沉積方法以沉積氮化石夕 2方法’以電漿加触學氣概積方法㈣魏氮化砍,及 方法以製造層排列’及以具有獨立中請專利麵中說明之 特性之層排列等方法解決。 在本發明之電漿加強化學氣相沉積方法以沉積氮化石夕 1312543 於於基板上時,魏,氨,及氮用以作為前驅物,魏與氨 之流速比值設定為1:40及3:5。 在電漿加強化學氣相沉積法以沉積氧氮化石夕於基板上 之中,砍烧,一氧化二氮及氮為前驅物。砍燒與一氧化二氮 之流速比值為1:2及25:4,石夕烧與氮之流速比值為1:1〇〇及 1:10。 所提之"nJt,以標準每分鐘立方公分(s_)論為質量流 速。 此外本發明k供一方法以製造一層排列,其中第一導 電層形成於基板上,其巾之氮切層利闕b強化學氣相 沉積法形成於第-導電層上,以沉積具有上述特性之氣化 矽’或利用電浆加強化學氣相沉積法,在第一導電層上形成 氧氮化補,具有上㈣性之魏切層。此外,第 二導電層形成在氮化矽層上或在氧氮化矽層上。 此外,本發明提供一層排列,其係利用有上述特性之方 法製造。 PECVD方法以產线化石夕層或氧氮化石夕層之前驅物之 流速比值’係由本發明所選擇,與f知技藝不同,因為, 在沉積氮切之情形下,魏(SiH4)魏(nh取流速比值, 或在沉積氧氮化傾形下,魏與—氧化二邮2〇)流速比 值已增加。根據本㈣產生之氮切層(&Νχ)或氧氮化石夕層 1312543 (Sl〇xNz)較佳具有—較高之非化學計量之料量,例如,根 據本發明產生之氮切層可有—較化學計量之氮化石夕(Si 3N4)為高之石夕含量,其中包括石夕之3/7原子部分。因為石夕有一 高介電常數(ε=12) ’因此,本發明產生之氮切或氧氣化石夕 層之介電常數亦增加。 因本發明提供-方法,其可使沉積一石夕氮層或石夕氧氮層 介電層’轉層具有較習知技藝為高之介電常數,此型層適 作ΜΙΜ電容n之介電層。參考公式⑴,當個此此型介電層 時’可產生相同電容c之電容器,而在MIMt容器之二金屬 涵蓋層較小φ積喊生。另—方面,當使財發明之石夕氮層 或石夕氧氮層作為MIM電容g之介電層時’可麵較大厚度之 ;丨電層,因此’二金屬涵蓋層間之較大距離4並可達到相同電 令’故可在MIMf:容器崎成較高之機械及電穩定性 。特別 在較尚介電層厚度之MIM電容n巾,二金屬層間之漏電流問 題可避免,及在高電場下之潰亦可避免。 此外,根據本發明產生之氮化矽及氧氮化矽曾受試驗, 顯示此等有高料量之層具有降低之壓騎力(㈣部機械 應力)及降低之濕綱率。—足夠低之祕刻率為—項優點, 因其可使此型層被清除或在控制方法條件下侧復原。 此外,本發明之方法係基於標準半導體技術方法 PECVD ’其可贿用可購之pEcvD反應器,例如,’偷迎仍 1312543 觀念1 。因此’可能在中度位準經費下,產生本發明之富矽 之氮化矽或氧氮化矽。 較佳之改進可自附屬申請專利範圍出現。 在上述特徵之用以沉積氮化矽之電漿加強化學氣相沉 積分法中’其處理室壓力較佳為設定為約26〇Pa53〇I>a之間。 自引入處理空間之前驅物石夕燒,氨及氮產生電漿’較佳 由具有功率在300W-700W間之高頻電場實施。 一功率在300W-700W間之低頻電場可選擇性加在基板 翁 上,以便積聚電漿在圍繞基板區域。 根據一較佳之改良,矽烷之流動速率設定在每分鐘1〇〇 標準立方公分與每分鐘6〇〇標準立方公分之間。 在此方法中較佳之矽烷與氨之流速比值為1:1〇與3:5之 間’矽烷與氮之之流速比值為1:20與3:20之間,處理室之壓力 應設定為360Pa與430Pa之間,高頻電場之功率與低頻電場之 功率各自獨立設定為400W與600W之間。 馨 此方法中,如矽烷與氨之流速設定為約3:10,矽烷與氮 之流速為約3:16 ’處理之壓力設定為350Pa,高頻功率及低頻 功率設定約為500W,則可達成良好果。 根據此一改良,矽烷之流速可約為每分鐘3〇〇標準立方 公分。 關於以電漿加強化學氣相沉積法以沉積氧氮化矽於基 11 1312543 板時’處理室之壓力較佳設定為26〇pa與53〇Pa之間。 此外,功率在200W與500W間之高頻電場可加上以產生 電漿。 功率在300W以上之低頻電場可以施加以便在基板四 周附近積聚電漿。但,低頻電場並非必需故可選擇性省略。 矽烷之流速較佳設定為每分鐘1〇〇與5〇〇標準公分之間。 根據本發明沉積矽氧化物於基板方法之較佳構型,矽烷 與一氧化二氮之流速設定為1:1與25:8,矽烷與氮之流速設定 為1:50與1:20,處理室之壓力設定為35〇Pa_〇pa之間,高頻 電場之功率設定在300W與400W之間,低頻電場功率設定在 150W。但,低頻電場亦可省略。 如本發明之沉積矽氮氧化物層方法中’矽烷與—氧化二 氮流速設定為約13:12,魏與氮之流速定為13侧處理室 壓力設絲約35GPa,及高健場之功率設定為約3晴,則 有特別良好之結果。 ' 此情形下,魏之錢健設定騎分·鳴準立方 公分。 如矽基板,如矽晶圓或 所用之基板較佳為半導體基板 梦晶片。 關於上述製造具有上述特性之層排列之方法,利用 為第一及/或第二導電材料。 12 1312543 根據本發明方法製造之層排列較佳用為一 MIM電容器。 當—電絕緣層利用本發明方法形成時,由矽氧化物或矽 鼠氧化物形成之一層’因程序中起伏及/或其他不理想效應之 理由,可能有電絕緣特性之危險。此型層可能有剩餘之電傳 導率’此甚不理想。為避免此點,本發明提供下述方法且可 改進一層之電絕緣特性,如根據本發明產生之矽氧化物層或 氧氮化>5夕層。 、根據改進待沉積之電絕緣層之電絕緣特性之第一方 , 法例如,一氧氮化石夕層或石夕氧化物層,沉積方法至少中斷 之後在可預決疋之專待時間後再繼續,俾電絕緣層 由㈣部層形成,n為中斷次數。根據本發明之上述電漿改進 化學氣相沉射法’城魏氮切或魏化物於基板上, 電漿改進沉積方法中斷—或多次,在每—案例中,等待一時 間後再繼續。因為電槳被短暫關閉或沉積方法被中斷,故可 能中斷該層之逐漸形成。此舉明顯導致一包含複數個部分層籲 (實際上為相同材料構成)之層堆疊,方法之中斷之意義為缺 失’即固態異常(位錯)可能優異的發生在二相鄰之部分層之 介面。此等_缺點明射斷可能出現在層中任何連續^電 區域,因此可抑制寄生電流路徑。以此方法獲得之多機種電 絕緣層與無情沉積之層比較,具妓進之崎行為。電崩 潰及漏電亦可避免。 13 1312543 …簡言之,本發賴供—鎌咖積1雜低之麵導 電率之電絕緣層’較佳為根據該方法之秒氧化物層或氧氮化 積,較佳為電 該層至少在二子步驟利用預定沉積方法沉積, 漿加強沉積方法, 每一案例t 在二連續子步财,情―可預先決 定之時間。 、 根據第二方法,其可用作上述方法之備選或額外方法, 將根據本發明產生之電絕緣層之電絕緣特性,例如石夕氧化物 層或氧氮切層,其特歸—事實已改進,即,任何可能出 現在已沉積之層中之導電區域,如在魏化物層中之未飽和 石夕鍵已氧化,因此,已在含氧電漿中飽和。換言之,以下之 私或所有魏化物或氧氮切層找積,可在含氧電裝中 (如氧電漿及/或-氧化二氮電漿)實施表面處理。位於完全層 表面或部分層蚊以絲飽和切鍵_被氧化,結果,形 奴層之剩餘導群已降低,漏電電流之料路徑已被消除 或至少中斷。 間5之’本發明提供一方法,用以沉積一降侧餘導電 率之近似電絕緣層,較佳為錢化物層或概财層,根據 該方法 積方法將一層 利用駭之沉龄法,較佳為電漿加強沉 14 1312543 沉積。 该層暴露在一含氧電漿内,由於與含氧電漿反應之結 果。層之導電區被轉換成電絕緣區。 【實施方式】 以下之本文說明本發明之電漿加強化學氣相沉積方法 之較佳範例實施例,以圖1之PECVD反應器1〇〇用以沉積氮化 矽於基板上。 圖1所示之PECVD反應器100有一處理室101。矽晶片1〇3 裝在處理室101中之保持裝置102上。此外,分為複數個部分 之一電極104有三開口 l〇5a,105b,105c,亦安排在處理室101 中。如第一活門l〇6a開啟,自第一儲槽l〇7a之石夕烧氣體(siH4) 可經第一開口 105a被引入處理室101。此外,如第二活門1〇你 開啟,氨氣體(NH3)可經第二開口 l〇5b引入處理室101。如第 三活門106c開啟,則氮氣體(N2)自第三儲槽i〇7c經第三開口 105c引入處理室101。電極KM耦合至HF電壓源1〇8以在處理 至產生一南頻電場。此外’根據範例實施例所示,保持裝置 102粞合至一低頻電壓源109以產生一低頻電壓信號,並將其 加至保持裝置102晶圓103,此外,PECVD反應器1〇〇有一氣 體出口 110,自該出口如第四活門111開啟時,氣體可自處理 室101排出。此外’圖1顯示一幫浦112,經由此幫浦,不需要 之反應產品經氣體出口 11〇排出處理室101,理想之壓力亦由 15 1312543 其在處理室101設定。 當PECVD反應器100正操作時,一高頻電麗加在Hp電壓 源108,俾形成一強交流電場由電極1〇4在處理室1〇1形成。矽 · 烷自第一儲槽107a以適當流速引入處理室1〇1,流速可由調整 第一活門106a而設定。此外,氨氣體自第二儲槽1〇7以適當流 速引入處理室101 ’其流速可由第二活門l〇6b設定。氣氣體自 第三儲槽107c以適當流速引入處理室1〇1,流速由第三活門 106c所設定。被引入之氣體分子由高頻電場被帶入為電漿狀 馨 態。換言之,氣體分子被轉換為自由原子團,例如,自石夕烧 產生尚度化學反應之石夕自由原子團。結果,電聚113形成。同 時’當南頻電場由HF電壓源108產生時,一低頻電壓經保持 裝置102由低頻電壓源109加在晶圓1〇3上。此低頻電壓保證晶 圓103與正電荷之電漿113成負偏壓。由於電力之結果,電漿 113之自由原子團擴散至碎晶圓1〇3之表面,而被吸收。在碎 晶圓104之熱表面,自由原子團化學反應,故在晶圓1〇3之表 擊 面上形成氮化矽層114。其在矽晶圓103表面之化學反應之反 應公式如下式:
SiH4 + NH3 + N2 SiNx + …·. (2) 根據此一範例實施例,所用之前驅物為矽烷,氨及氮。 根據此例所述,矽烷流速設定為每分鐘300標準立方公分,氨 之流速設定為每分鐘1000標準立方公分,氮之流速設定為每 16 1312543 . 分鐘1600標準立方公分’處理室之壓力設定為約35〇pa,HF 電壓源108(HF為高頻)及LF電壓源1 〇9(lf為低頻)之功率設定 為500W。此一壓力可經調整活門in幫浦112之工作參數而設 定。根據此範例實施例,因此矽烷與氨之流速比值設定約為 3:10 ’而矽烷與氮之流速比值設定為約3:16。應強調的是LF 電壓源109為選擇性,僅實施使正電荷電漿積聚在矽晶圓1〇3 表面之周圍之功能,以增進矽晶圓1〇3表面上之化學反應。 但’ LF電壓源109亦可省略。根舉此範例實施例,HF電壓源 鲁 之頻率選擇為13·56ΜΗζ,LF電壓源之頻率選擇為ιοοκΗζ。 根據此實施例所述’由NovellusTM產生之” Novellus觀念 Γ系統被選作PECVD反應器1〇〇。 應強調的是’作為圖1之PECVD反應器1〇〇之備選,亦可 使用任何適當之PECVD反應器以實施本發明之方法。 PECVD反應器1 〇〇亦可用以實施本發明之電漿加強化學 氣相沉積方法,以沉積氧氮化石夕於基板上。為此,在本發明 籲 方法實施刖’石夕燒氣體被導入第一儲槽l〇7a,一氧化二氮 (N20)被導入第二儲槽1 〇7b及氮(N2)被導入第三儲槽l〇7c。此 時,在矽晶圓103上產生氧氮化矽層根據下一反應公式發生:
SiH4 + N20 + N2 一 SiOyNz........(3) 根據範例實施例,矽烷流速設定為13〇sccm,氮流速設 定為8000sccm,處理室101壓力設定為350Pa,HF電壓源1〇8 17 1312543 之高頻功率奴為3GGW,LF電壓源刪請,即不使用。 本發明之基本觀念可被認為在於提供之氮化石夕層或氧 氮化石夕層,其中之石夕含量利脚CVD方法及適當程序而增 加,結果,因為石夕之高相對介電常數,構成之氮化石夕或氧氮 化紗之相較電常數已增加。改變處理氣體(魏,氮及氨或 -氧化二氮)可使準確化學計量調整形成之氮化♦,或氧氮化 矽層中之矽含量。 本發明之基本觀念亦可認為存在於一事實,即利用 PECVD方法產生氮化料時,根據本發日月,氨之流速降低, 或產生氧氮化石夕層期間,-氧化二氮之流速已降低,因此, 增加石夕含量之理想及可預決定之化學計量可在形成之氮化石夕 或矽氧氮層中獲得。 以下之文中說明,在本發明產生之氮化矽及氧氮化矽層 時施之實驗測試,證明本發明之優異特性。此外,PECVD方 法處理參數之選擇與形成層間之物理化學關係說明如下。 圖2顯示圖形200,其顯示本發明產生之氮化矽層之 FTIR(傅瑞爾轉換紅外線分光鏡)頻譜。 輻射在本發明產生之矽氮化矽層之紅外線輻射之波數 K(cm-l)緣於橫座標2〇1。吸收之紅外輻射強度(以任意單位) 繪於圖形200縱座標202。FTIR頻譜中每一峰值被指定一特 性材料或一特性化學鍵。圖表2〇〇中,三條曲線2〇3,2〇4,2〇5 18 1312543 . 有其峰值,即Ν·Η鍵’ Si_H鍵及㈣鍵之特性。因此,對應峰 值之強度為顺之氮切射之職元件續應化學鍵之化 學計量位準之量度。 第-㈣線2_种·頻譜’其係卿氨流速為每分 鐘漏標準立方公分時’實施之本發明絲加触學氣相沉 積沉積氮化辦所得。帛二條曲線綱_魏速為每分鐘 2000標準終分之賴’帛三脑_5為騎顧速為每分 鐘4000標準立方公分時之頻譜。可自峰值看出,圖形細中之 特徵為標籤,’ Si_H” ’即在所獲得之氮化㈣切_氫鍵增 加,選擇之氨流速越低。換言之,降低氨之流速導致在氮化 石夕層中之石夕含量增加。因此。當實施pECVD方法時,降低氨 机速’及可增加氮化㈣巾氮含量,以此方式,增加該形成 之層之相對介電常數。 圖3顯不圖形3〇〇,其中顯示氧氮化矽層iFTIR頻譜,該 層係根本發贿產生。再次,輻射之紅外_之波數K(cm-1) 繪在橫座標301上。紅外吸收收意單位)齡標3〇2上。 圖形300顯示第一曲線3〇3及第二曲線3〇4。該第一曲線3〇3顯 不本發明產生之氧氮化矽層,在二矽氧化物流速設定為每分 鐘160標準立方公分時之FTIR頻譜。触之下,第二曲線304 而吕,二矽氧化物之流速設定為每分鐘2〇〇標準立方公分。可 以看出’在約100〇cm-1之區域中si-Ο及Si-N之二部分重疊共 19 1312543 · 振,一氧化二氮流速之降低導致在si_0/Si_N中等待Si_N成分 之相對移位。換言之’當二石夕氧化物流速降低時,氮配位基 矽增加。化學計量石夕氧化物發生在構型Si〇2,因此,第三個 二氧化矽由矽組成。對比之下,氮化矽之化學計量成分為
Si3N4 ’其結果為氮化石夕成分為七分之三石夕。在瓜頻譜中, 氮配位基魏分增加,同時,氧配位基魏麵低,因此導 致氧氮化⑦層㈣含量之增加,結果,如—氧化二氮之流速 降低,富於矽之層可獲得。因此,氧氮化矽層之相對介電常擊 數ε可由降低-氧化二氮之流速而增加(即,及根據本發明選 擇流速比)。 圖4顯示圖形4〇〇 ’該圖形係根據(瑞理背向散射分光 鏡)測試實施在根據本發明產生之氧氮化㈣。在舰方法 中,一層之成分由固態本體之散射富能量離子所決定,此係 由於原子核靜f電位之結果。觸查之—層之定量成分可自 散射頻譜決定。 φ 圖钟圖形400顯示在產生本發明之氧氮化石夕層期間,以 _(每分鐘標準立方公分)之各種一氧化二氮流速緣在橫座 標401上。由娜頻譜決定之元素石夕(Si),氧(〇)及氮⑼之比 例繪在縱座標402上。使用不同一氧化二氮流速氮相同之石夕烷 流速以產生相關之氧氮化矽層。第一曲線4〇3顯示在氧氮化矽 層中之較倾不同之H氮流速«。第二曲線404 20 1312543. 顯示在氧氮切層中氧之含量與此等 一含量,二:: PE㈣方:广含量’與-氧化二氣流速以實施 低,相量越I互關係。所選擇之二傾化物之流速越 增r·相對靖數可
氨化顯7^5GG ’其顯示根據本發明產生之氮化石夕或氧 鼠化石夕層之相對介電係數准维),触職波長之光声之 層之相對電常數e繪於縱座標502。 自圖5A可看出’氮化赠—曲線$峨氧氮化石夕(第二 曲線504)之相互關係,在每一案例中單調增加。換言之,折 射係數η之增加導致相對介電係數^之增加。
參考圖犯之_51(),下文娜所產生之氮切層之勿 理參數顧’與本_棚⑽梅⑽之氨錢趟(以 seem為單位)㈣。狀叫分鐘鮮対公分之流速繪於橫 座;^511。折射係數!!(無維),濕侧速率祕(每分鐘㈣及氛 化石夕層之_應力吻1G8pa為單位)抓縱座標512。沉積率 dx/dtGX每分鐘咖為單位)緣在_5丨Q之第二縱座標犯。 第-曲線514顯示根據本發明產生之氮化石夕層之折射係 數11與氨之奴流速有關。如圖爾示,在氨流速dV/dt降低 21 1312-543 折射係數η增加之間有一不明顯之關係。再參考圖5八,氮化 矽層(及曲線503)之增加之折射係數對應該層之相對介電常 數之增加。如將圖形500及圖形510之結論相結合,可決定氨 之流速降低可導致相對電常數之增加。此為本發明依據之重 要效應。 此外’ ffil5B顯不第二曲線515,其顯示濕伽彳軸他(每 刀名snm為單位)與氨流速dv/dt有關。因此,一降低之氨流速 不僅能導致摘介電常數之增加’亦可導致足狀濕侧率| 之降低。一足夠低之濕敍刻率可保證本發明產生之層之濕蝕 刻係可能的。由於本發明之氮化補之高相對介電常數時, 氮化石夕層之健刻率已降低,故可能在限定條件下處理此型 層0 8此外’圖形510顯示第三曲線516,其顯示麗縮應力冲乂 10 Pa為單位)純麵細。目此,姆介電常數因氨流速 降低而增加係與壓縮應力下降有關結果導致氮化石夕層之内部# 應力降低,此乃一優點。 此外,圖形510顯示第四曲線奶,其顯示氮化石夕沉積速 率與氨之流速«。選擇之氨流速舰,航積速率越高。 乂下文中參考圖冗,提供圖形之解釋,圖中顯示 根據本發明產生之氧氡化石夕層’其中各物理參數與石夕氧化物 之流速(seem)有關。 22 1312543, 本發明PECVD方法中之一氧化二氮之流速繪在橫座標 511上。此外,折射係數n(無維财在第一縱座標切上,濕蝕 刻率ds/dt(以每分鐘nm為單位)亦繪在其上。利用本發明所得 之氧氮化石夕之沉積率繪在第二縱座標523上。
圖幵> 520之第一曲線524顯示折射係數!!與一氧化二氮之 速有關。其相互關係,即降低一氧化二氮之流逮可導致相 對介電常數e之增加,可自圖5C之第一曲線524及圖5八之第 一曲線504看出。 I 圖5C之曲線525顯示在PECVD綠期間·刻率_ 與-氧化二氮之流速有關。在氧氮化料亦如此,流速之降 低(以-氧化二氮為例)導致·^彳率之降低,結果降低一氧 化二氮之流速可使本發生之氧氮切層可進—步處理在 限定之條件下實施。 此外’圖形520顯示第三曲線526,顯示氧氮化石夕沉積率 與氧化—氮流速有關。與氮化石夕層情況不同(參考圖形51〇 _ 之曲線5Π),在氧氮切情況下,流速之降低(―氧化二氮情 況下)導致沉積率526之降低。 it之本明產生之氮化梦與氧氮化⑦之物理參數及 等層之物理參數與處理條件有關’顯示以在拖⑶^處理期 ]降低氨與氧化二氮之流速可獲得增加之ε及優異之材 23 1312543 特別是,鱗型式之各型具有所需之電,顺及光學特 性,因而使其適於用於一MIM電容器中之介電層。千' 本文件曾引述下列專利文件: [1] US 6,383,874 B1 [2] US 4,618,541 [3] US 6,316,820 B1 [4] US 6,372,688 B2 [5] US 6,309,932 B1 [6] US 5,446,617 [7] US 5,164,339 [8] US 6,383,874 B1 [9] US 6,324,439 B1 [l〇] EP 0,545,100 A2 【圖式簡單說明】 圖1顯示PECVD反應器,該反應器可實施本發明之較佳 實施例之氮化石夕層或氧氮化石夕層之沉積方法。 圖2顯示係利用紅外線分光鏡方法(FTIR)決定之圖表,其 用圖表說明紅外線吸收[與供氮化矽層之紅外線輻射之波數κ 有關’该層係根據本發明之不同氨流速產生。 圖3顯示利用紅外線分光鏡方法(FTIR)決定之圖表,其利 用圖表說明紅外線吸收丨與供氧氮化矽層之紅外線輻射之波 24 1312543 數κ有關,該層係根據本發明之不同一氧化二氮流速產生。 圖4顯示—圖表說明Rutherford反向散射實驗(RBS)之結 果,該圖表亦顯示矽,氧及氮在氧氮化矽層中之濃度,該等 層係根據本發明產生並與一氧化二氮之流速有關。 圖5A顯示一圖表以說明其中之相對介電常數ε與氮化 石夕層之折射係數η有關’該層係根據本發明產生,及根據本發 明產生之該氧氮化矽層。 圖5Β顯示一圖表’用以說明氮化矽層之各物理參數,該 馨 等層係根據本發明產生及與氨之流速有關。 圖5C顯示一圖表,以說明氧氮化石夕層之各物理參數,該 等層係根據本發明產生並與一氧化二氮流速有關。 【主要元件符號說明】 100PECVD反應器 101處理室 103石夕晶片 裝置 104電極 105a,105b,105c第一活門 l〇6a開啟 l〇7a第一儲槽 105a第一開口 105b第二開口 l〇7c第三儲槽 101處理室 1〇2保持裝置 103晶圓 110氣體出口 112幫浦 104電極 106b第二活門 106c第三活門 105c第三開口 108 HF電壓源 109低頻電壓源 104電極 111第四活門 108 HF電壓源 107a第一儲槽
25 1312543. 106a第一活門 106b第二活門 106c第三活門 109低頻電壓源 113電漿 114氮化矽層 107b第二儲槽 200圖形 202縱座標 203第一條曲線 205第三條曲線 301橫座標 303第一曲線 400圖形 401橫座標 403第一曲線 405第三曲線 501橫座標 510圖形 512縱座標 514第一曲線 510圖形 516第三曲線 520圖形 522第一縱座標 524第一曲線 525曲線 526沉積率 107第二儲槽 107c第三儲槽 113電漿 103晶圓 104碎晶圓 107a第一儲槽 107c第三儲槽 201橫座標 203,204,205三條曲線 204第二條曲線 300圖形 302縱座標 304第二曲線 400圖形 402縱座標 404第二曲線 500圖 502縱座標 511橫座標 513第二縱座標 500圖形 515第二曲線 517第四曲線 511橫座標 523第二縱座標 504第二曲線 526第三曲線
26

Claims (1)

1312543, 十、申請專利範圍: 1. 一種製造一MIM電容器之方法,其中 一第一導電金屬層在一基板上形成; 一氮化矽層在該第一導電金屬層上形成;及 -第二導電金屬層在該氮财層上形成,其巾使用—種電聚 加強化學氣相沉積方法形成該氮化矽層,其中 矽烷,氨及氮用來作為前驅物; 砍燒與氣之流速比值設定為在1:20及6:5之間; 該矽烷與氮之流速比值設定為在1:4〇及3:5之間;及 處理室中之壓力設定為260Pa及530Pa之間。 2. 如申請專利範圍第1項之方法,其中該具有一功率介於3〇〇%至 700W間之一高頻電場被施加以便產生該電漿。 3. 如申請專利範圍第1或2項之方法,其中該具一有功率介於3〇〇w 至700W之一低頻電場被施加以便積聚電漿於該基板四週之—區 域。 4. 如申請專利範圍第1或2項之方法’其中該矽烷之流速設定在每分 鐘100至600標準立方公分之間。 5·如申請專利範圍第4項之方法,其中 該矽烷與氨流速比值設定為1:10與3:5之間; 該矽烷與氮之流速比值設定為1:20與3:10之間; 該處理室之壓力設定為360Pa與430Pa之間;及 該南頻電場與低頻電場之功率各自獨立,設定在400W與 27 1312543, 600W之 Μ 〇 6·如申請專利範圍第4項之方法,其中 該矽燒與氨之流速比值設定在3:1〇 ; 該石夕烧與氮之流速比值設定在3:16 ; 該處理室之壓力設定在35〇pa ;及 該高頻功率與低頻功率各設定為5〇〇w。 7. 如申请專利範圍第6項之方法,其中該矽烷之流速設定在每分鐘 300標準立方公分。 | 8. —種製造一MIM電容器之方法,其中 一第一導電金屬層在一基板上形成; 一氧氮化矽層在該第一導電金屬層上形成;及 -第二導電金屬層在該氧氮切層上形成,其巾使用一種電 漿加強化學氣相沉積方法形成該氧氮化矽,其中 石夕燒’ -氧化二氮及氮用來作為前驅物; 該石夕烧與一氧化二氮流速比值設定在1:2及Μ之間;及籲 «衾石夕烧與氣之流速比值設定在1 : 1 〇〇及1 : 1 〇之間。 士申明專利Iil圍第8項之方法,其中處理室之壓力設定在%卿 與530Pa之間。 10. 如申請專利範圍第8或9項 无具中具有一功率介於200W與 500W間之一高頻電場被施加以產生電漿。 11. 如申請糊調職9項之方法,射具有辨高至丽之一 28 1312543 低頻電場被施加以便積聚電漿於該基板四週之一區域。 1Z如申請專利範圍第8或9項之方法,其中該矽烷之流速設定在每 分鐘100與5〇〇標準立方公分之間。 13. 如申請專利範圍第11項之方法,其中 該矽烷與一氧化二氮流速比值設定為1:1及25:8之間; 該矽烷與氮流速比值設定為1:50及1:20之間; 該處理室壓力設定為350Pa與430Pa之間;及 該高頻電場之功率設定為300W與400W之間,該低頻電場功 學 率設定為高至150W。 14. 如申請專利範圍第11之方法,其中 該石夕烧與該一氧化二氮流速比值設定為13:12 ; 該石夕烧與該氮流速比值設定為13:800 ; 該處理室壓力設定為350Pa ;及 5亥尚頻電場功率設定為300W。 15’如申請專利範圍第14之方法,其中該石夕烧流速為每分鐘謂標準鲁 立方公分。 16. 如申請專利範圍第1或8項之方法,其中所用之該基板為-半導 體基板。 17. 如申請專利範圍第1或8項之方法,其中所用之該基板為-石夕基 板。 18·~種層排列,其包括: 29 1312543· 一第一導電金屬層; 一絕緣層,其包括一氮化矽及一氮氧化矽至少其中之一,而 該絕緣層形成於該第一導電金屬層上; 一第二導電金屬層,形成於該絕緣層上;及 其中該種層排列係利用申請專利範圍第1或8項之方法所製 造。
30
TW092113777A 2002-05-29 2003-05-21 Process for fabricating a mim capacitor TWI312543B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10223954A DE10223954A1 (de) 2002-05-29 2002-05-29 Plasmaangeregtes chemisches Gasphasenabscheide-Verfahren zum Abscheiden von Siliziumnitrid oder Siliziumoxinitrid, Verfahren zum Herstellen einer Schicht-Anordnung und Schicht-Anordnung

Publications (2)

Publication Number Publication Date
TW200403762A TW200403762A (en) 2004-03-01
TWI312543B true TWI312543B (en) 2009-07-21

Family

ID=29432440

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092113777A TWI312543B (en) 2002-05-29 2003-05-21 Process for fabricating a mim capacitor

Country Status (6)

Country Link
US (1) US7294553B2 (zh)
EP (1) EP1507888B1 (zh)
JP (1) JP4825418B2 (zh)
DE (2) DE10223954A1 (zh)
TW (1) TWI312543B (zh)
WO (1) WO2003102264A2 (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050073678A1 (en) * 2003-09-26 2005-04-07 Jamil Tahir-Kheli Detection and reduction of dielectric breakdown in semiconductor devices
DE102004003337A1 (de) * 2004-01-22 2005-08-18 Infineon Technologies Ag Plasmaangeregtes chemisches Gasphasenabscheide-Verfahren, Silizium-Sauerstoff-Stickstoff-haltiges Material und Schicht-Anordnung
US7097779B2 (en) 2004-07-06 2006-08-29 Tokyo Electron Limited Processing system and method for chemically treating a TERA layer
DE102004050391B4 (de) 2004-10-15 2007-02-08 Infineon Technologies Ag Verfahren zum Herstellen einer Schicht-Anordnung und Schicht-Anordnung
US7268038B2 (en) * 2004-11-23 2007-09-11 Newport Fab, Llc Method for fabricating a MIM capacitor having increased capacitance density and related structure
JP5186776B2 (ja) 2007-02-22 2013-04-24 富士通株式会社 半導体装置及びその製造方法
US7606021B2 (en) * 2007-02-26 2009-10-20 United Microelectronics Corp. Metal-insulator-metal capacitor and method for fabricating the same
US20090071371A1 (en) * 2007-09-18 2009-03-19 College Of William And Mary Silicon Oxynitride Coating Compositions
US7678715B2 (en) * 2007-12-21 2010-03-16 Applied Materials, Inc. Low wet etch rate silicon nitride film
US7943527B2 (en) * 2008-05-30 2011-05-17 The Board Of Trustees Of The University Of Illinois Surface preparation for thin film growth by enhanced nucleation
KR101017763B1 (ko) * 2008-10-16 2011-02-28 주식회사 동부하이텍 Mim 커패시터 및 그 제조 방법
US8563095B2 (en) * 2010-03-15 2013-10-22 Applied Materials, Inc. Silicon nitride passivation layer for covering high aspect ratio features
JP5922352B2 (ja) * 2011-08-11 2016-05-24 Sppテクノロジーズ株式会社 窒化膜の製造装置及びその製造方法、並びにその製造プログラム
CN103094076B (zh) * 2011-11-02 2015-12-16 无锡华润上华半导体有限公司 用于提高0.18μm工艺MIM电容性能的方法
CN103060778B (zh) * 2013-01-23 2015-03-11 深圳市劲拓自动化设备股份有限公司 平板式pecvd装置
US9018108B2 (en) 2013-01-25 2015-04-28 Applied Materials, Inc. Low shrinkage dielectric films
JP2015149404A (ja) * 2014-02-06 2015-08-20 富士フイルム株式会社 シリコンオキシナイトライド膜およびその製造方法、トランジスタ
US10693062B2 (en) * 2015-12-08 2020-06-23 Crossbar, Inc. Regulating interface layer formation for two-terminal memory
GB201813467D0 (en) * 2018-08-17 2018-10-03 Spts Technologies Ltd Method of depositing silicon nitride
US11710631B2 (en) * 2020-10-23 2023-07-25 Applied Materials, Inc. Tensile nitride deposition systems and methods
WO2023017780A1 (ja) * 2021-08-11 2023-02-16 株式会社村田製作所 弾性波装置
KR102438504B1 (ko) * 2021-11-24 2022-08-31 주식회사 아이에스티이 SiCN 박막 형성 방법
CN115955913A (zh) * 2023-02-13 2023-04-11 广州粤芯半导体技术有限公司 电容结构及其制备方法、半导体结构

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4618541A (en) * 1984-12-21 1986-10-21 Advanced Micro Devices, Inc. Method of forming a silicon nitride film transparent to ultraviolet radiation and resulting article
US4786612A (en) * 1986-02-03 1988-11-22 Intel Corporation Plasma enhanced chemical vapor deposited vertical silicon nitride resistor
GB2186116B (en) * 1986-02-03 1989-11-22 Intel Corp Plasma enhanced chemical vapor deposited vertical resistor
US5164339A (en) * 1988-09-30 1992-11-17 Siemens-Bendix Automotive Electronics L.P. Fabrication of oxynitride frontside microstructures
GB2231200A (en) * 1989-04-28 1990-11-07 Philips Electronic Associated Mim devices, their method of fabrication and display devices incorporating such devices
US5284789A (en) * 1990-04-25 1994-02-08 Casio Computer Co., Ltd. Method of forming silicon-based thin film and method of manufacturing thin film transistor using silicon-based thin film
GB9206086D0 (en) * 1992-03-20 1992-05-06 Philips Electronics Uk Ltd Manufacturing electronic devices comprising,e.g.tfts and mims
US6083852A (en) * 1997-05-07 2000-07-04 Applied Materials, Inc. Method for applying films using reduced deposition rates
US6316820B1 (en) * 1997-07-25 2001-11-13 Hughes Electronics Corporation Passivation layer and process for semiconductor devices
US6287951B1 (en) * 1998-12-07 2001-09-11 Motorola Inc. Process for forming a combination hardmask and antireflective layer
US6221794B1 (en) * 1998-12-08 2001-04-24 Advanced Micro Devices, Inc. Method of reducing incidence of stress-induced voiding in semiconductor interconnect lines
JP3575307B2 (ja) * 1998-12-28 2004-10-13 トヨタ自動車株式会社 排ガス浄化用触媒及びその製造方法
US6309932B1 (en) * 1999-01-14 2001-10-30 Agere Systems Guardian Corp Process for forming a plasma nitride film suitable for gate dielectric application in sub-0.25 μm technologies
US6171978B1 (en) * 1999-05-27 2001-01-09 Taiwan Semiconductor Manufacturing Company Method of manufacturing capacitor dielectric
US6242367B1 (en) * 1999-07-13 2001-06-05 Advanced Micro Devices, Inc. Method of forming silicon nitride films
TW478158B (en) * 1999-12-13 2002-03-01 Lg Philips Lcd Co Ltd Silicon oxide film forming method and manufacturing method of thin-film transistor
US6372668B2 (en) * 2000-01-18 2002-04-16 Advanced Micro Devices, Inc. Method of forming silicon oxynitride films
US6383874B1 (en) * 2001-03-07 2002-05-07 Advanced Micro Devices, Inc. In-situ stack for high volume production of isolation regions

Also Published As

Publication number Publication date
WO2003102264A2 (de) 2003-12-11
WO2003102264A3 (de) 2004-04-08
JP4825418B2 (ja) 2011-11-30
TW200403762A (en) 2004-03-01
US20060084236A1 (en) 2006-04-20
US7294553B2 (en) 2007-11-13
DE50313348D1 (de) 2011-02-03
JP2005530924A (ja) 2005-10-13
EP1507888A2 (de) 2005-02-23
DE10223954A1 (de) 2003-12-11
EP1507888B1 (de) 2010-12-22

Similar Documents

Publication Publication Date Title
TWI312543B (en) Process for fabricating a mim capacitor
TW546820B (en) Single transistor ferroelectric transistor structure with high-k insulator and method of fabricating same
TWI312542B (en) Atomic layer deposited titanium aluminum oxide films
US8158488B2 (en) Method of increasing deposition rate of silicon dioxide on a catalyst
JP3476801B2 (ja) トリスジメチルアミノシランを用いた原子層蒸着によるシリコン含有固体薄膜の製造方法
US6303481B2 (en) Method for forming a gate insulating film for semiconductor devices
TW454260B (en) Thin film transistor and manufacturing method thereof
TW589660B (en) Semiconductor device and method of manufacturing semiconductor device
Park et al. Bulk and interface properties of low-temperature silicon nitride films deposited by remote plasma enhanced chemical vapor deposition
JP2002343790A (ja) 金属化合物薄膜の気相堆積方法及び半導体装置の製造方法
TW200538579A (en) Method of controlling the uniformity of PECVD-deposited thin films
TW200941551A (en) Method of manufacturing semiconductor device and substrate processing apparatus
JP2000208508A (ja) 珪酸塩高誘電率材料の真空蒸着
KR20090071503A (ko) 절연막의 형성방법
TW200539341A (en) Thin film transistor and method for manufacturing same, display device, method for modifying oxidized film, method for forming oxidized film, semiconductor device and method for manufacturing same, and apparatus for manufacturing semiconductor device
TW201201278A (en) Chemical vapor deposition of ruthenium films containing oxygen or carbon
Yu et al. UV annealing of ultrathin tantalum oxide films
TWI324364B (zh)
TW200908156A (en) Method of manufacturing semiconductor device
JP2004311782A (ja) 成膜方法及び成膜装置
Papadatos et al. Characterization of ruthenium and ruthenium oxide thin films deposited by chemical vapor deposition for CMOS gate electrode applications
KR100882090B1 (ko) 반도체소자의 캐패시터 제조방법
US7927933B2 (en) Method to enhance the initiation of film growth
KR100580771B1 (ko) 플래쉬 메모리소자의 형성방법
EP1693888A1 (en) Method to enhance the initiation of film growth

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees