TWI289912B - Method of manufacturing a non-volatile memory device - Google Patents
Method of manufacturing a non-volatile memory device Download PDFInfo
- Publication number
- TWI289912B TWI289912B TW094128116A TW94128116A TWI289912B TW I289912 B TWI289912 B TW I289912B TW 094128116 A TW094128116 A TW 094128116A TW 94128116 A TW94128116 A TW 94128116A TW I289912 B TWI289912 B TW I289912B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- gate
- sub
- charge trapping
- substrate
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 12
- 239000004065 semiconductor Substances 0.000 claims abstract description 39
- 229910052751 metal Inorganic materials 0.000 claims abstract description 18
- 239000002184 metal Substances 0.000 claims abstract description 18
- 230000001052 transient effect Effects 0.000 claims abstract description 7
- 238000000034 method Methods 0.000 claims description 47
- 239000000758 substrate Substances 0.000 claims description 42
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 26
- 229920005591 polysilicon Polymers 0.000 claims description 26
- 238000000059 patterning Methods 0.000 claims description 20
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 19
- VGRFVJMYCCLWPQ-UHFFFAOYSA-N germanium Chemical compound [Ge].[Ge] VGRFVJMYCCLWPQ-UHFFFAOYSA-N 0.000 claims description 17
- 229910052732 germanium Inorganic materials 0.000 claims description 13
- 229910001925 ruthenium oxide Inorganic materials 0.000 claims description 12
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 claims description 12
- 239000000463 material Substances 0.000 claims description 10
- 239000004575 stone Substances 0.000 claims description 10
- XSOKHXFFCGXDJZ-UHFFFAOYSA-N telluride(2-) Chemical compound [Te-2] XSOKHXFFCGXDJZ-UHFFFAOYSA-N 0.000 claims description 9
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 claims description 7
- 229910001936 tantalum oxide Inorganic materials 0.000 claims description 7
- 150000004767 nitrides Chemical class 0.000 claims description 5
- 239000013078 crystal Substances 0.000 claims description 3
- 229910000449 hafnium oxide Inorganic materials 0.000 claims description 3
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 claims description 3
- 229910000420 cerium oxide Inorganic materials 0.000 claims description 2
- 150000001875 compounds Chemical class 0.000 claims description 2
- 229910001507 metal halide Inorganic materials 0.000 claims description 2
- 150000005309 metal halides Chemical class 0.000 claims description 2
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 claims description 2
- 238000005253 cladding Methods 0.000 claims 4
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 claims 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 claims 1
- MRPWWVMHWSDJEH-UHFFFAOYSA-N antimony telluride Chemical compound [SbH3+3].[SbH3+3].[TeH2-2].[TeH2-2].[TeH2-2] MRPWWVMHWSDJEH-UHFFFAOYSA-N 0.000 claims 1
- 238000000151 deposition Methods 0.000 claims 1
- 238000002309 gasification Methods 0.000 claims 1
- 238000002513 implantation Methods 0.000 abstract description 2
- 229910021332 silicide Inorganic materials 0.000 abstract 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 abstract 1
- 239000003989 dielectric material Substances 0.000 description 7
- 238000009792 diffusion process Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 238000001465 metallisation Methods 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- SCCCLDWUZODEKG-UHFFFAOYSA-N germanide Chemical compound [GeH3-] SCCCLDWUZODEKG-UHFFFAOYSA-N 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- WHXSMMKQMYFTQS-UHFFFAOYSA-N Lithium Chemical compound [Li] WHXSMMKQMYFTQS-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 229910052744 lithium Inorganic materials 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 210000001747 pupil Anatomy 0.000 description 1
- 239000000376 reactant Substances 0.000 description 1
- 239000010454 slate Substances 0.000 description 1
- 229910052712 strontium Inorganic materials 0.000 description 1
- CIOAGBVUUVVLOB-UHFFFAOYSA-N strontium atom Chemical compound [Sr] CIOAGBVUUVVLOB-UHFFFAOYSA-N 0.000 description 1
- RUDFQVOCFDJEEF-UHFFFAOYSA-N yttrium(III) oxide Inorganic materials [O-2].[O-2].[O-2].[Y+3].[Y+3] RUDFQVOCFDJEEF-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
1289912 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種記憶體元件的製造方法,且特 別是有關於一種非揮發記憶元件的創新製造方法。 【先前技術】 非揮發記憶元件現在已廣泛地應用於資料儲存之 用。不像傳統的揮發記憶元件,非揮發記憶元件可以在 沒有電源供應的情況下,仍保有所儲存的資料。例如: 唯讀記憶體(ROM)、可程式唯讀記憶體(PROM)、可抹除 可程式唯讀記憶體(EPROM)、電性抹除可程式唯讀記憶 體(EEPROM)、以及通稱為快閃記憶體的快閃電性抹除可 程式唯讀記憶體(flash EEPROM)皆是非揮發記憶元件的 一種0 記憶體元件通常由記憶細胞的陣列所構成。一個快 閃記憶細胞的優點是可以一次同時抹除一個區塊内的資 料而不必像傳統的一次一個位元組。每一個記憶細胞包 括一個基板上有著一源極與一分隔之汲極,兩著之間為 一通道。閘極相對應於一字元線,而源極或汲極則相對 應於此記憶陣列的一位元線。一個傳統的快閃記憶細胞 通常包括一電荷捕捉層於通道與閘極之間。 此快閃記憶細胞可藉由施加偏壓於閘極、源極與汲 極來進行程式化,此時帶電載子(電子或電洞)會被強迫 穿入或注入此電荷捕捉層,而有效地捕捉這些載子。可 藉由施加不同的偏壓於閘極、源極與汲極來進行讀取或 5 Chinese Spec.-MacronixP930136_claims 54 1289912 抹除。 =有著儲存更多資料的需求,也就需要製 細胞於每—個元件中。當嘗試保持同樣的元件大 = ί = =憶細胞就需要增加尺寸的可調整 時,源極纽極之間的通道長度也 ^ ’可能會造成源極與汲極擴散而導致的短路。
所皆知的「短通道效應」,它也會限制在製程昇 =杜中,所能移轉至晶圓的熱能以及其所能承受的時 U、所謂ΐ「熱預算」。為了防止短通道效應,因此必 二熱預算。習知非揮發記憶元件的製造方法因為此 短通道效應,因此很少f試於縮小記憶細胞的尺寸。 圖1顯示-傳統可構成—記憶細胞陣列的非揮發記 憶,讀記憶體(NROM)刚細胞的方塊示意圖。一介電声 =璺包括一第一氧化石夕層1〇8、—氣化石夕層11〇以及一 ^二氧化梦層112形成於—p型半導體基板呢上。此 Γ化=層11 〇係作為電荷捕捉層,且這些氧化層可以防 ^電荷自電荷捕捉層在沒有合適偏壓時逃走。Ν型擴散 區域104利用傳統的離子植入技術形成於半導體基板 102上 個η型金氧電晶體的記憶元件1 〇〇有著擴散 區域J04, 106分別作為源極和沒極。一主閘極ιΐ4、形 成;^第一氧化層之上作為字元線的一部份。施加適當的 偏壓於气閘極114、源極104和汲極1〇6,電子可以穿隧 進入/出氮化矽層112,造成記憶細胞1〇〇可以被程式 化、讀取或抹除。 此種傳統的製造方法會造成位元線的高阻值’此外, 也會因為當縮小記憶細胞的尺寸時。熱預算所導致的此 短通道效應,因此無法比較難以微縮記憶細胞的尺寸。 6 Chinese Spec.-MacronixP930136_claims 54 1289912 【發明内容】 ,發明在此所描述—種製造—轉發記憶元件的方法。此方 ®匕二提供—基板,其上有著―電荷捕捉堆疊以及—第—複晶石夕 擇性賴案化該電荷捕捉堆#以及該第—複晶補以裸露 出該基板與形成-閘極結構,形成—絕緣層以及—第二複晶石夕層 =露出的基板上’選擇性的圖案化該第二複晶㈣以形成一子 ,結構’形成-第三複晶梦層於該閉極結構和該子閘極結構
士’形成-金屬雜物層於該第三複_層上,以及選擇性的圖 案化該金屬雜物層、該第—複晶發層和該第三複晶㈣以形成 一主閘極, ,發明之:欠-目的係提供-種製造—非揮發記憶元件的方 /。必方法包含提供一基板,形成〜電荷捕捉堆疊於該基板 上,形成-第-閘極層於該電荷捕捉堆疊上,形成一氮 化石:層於該第-閘極層上,選擇性的圖案化該電荷捕捉 堆豐、該第一複晶矽層和該氮化矽層以在第一方向形成 閘極結構,所以裸露出一部份的該基板,形成一絕緣層 圍繞於該閘極結構以及於裸露出的基板上,形成一第二 閘極層於該絕緣層上,選擇性的圖案化該第二閘極層: 形成一子閘極結構,形成一硬幕罩於該子閘極結構上, 選擇性的移除化該該閘極結構上的該氮化矽層,以裸露 出該第一閘極層,形成一第三閘極層於該第一閘極層和 该硬幕罩上,形成一金屬石夕化物層於該第三閘極層上, 以及選擇性在垂直於該第-方向的-第二方向上圖案化該金屬 矽化物層和該第三閘極層。 本發明之另一目的係提供一種製造一非揮發記憶元件的方 法。此方法包含提供一基板,其上有著一電荷捕捉堆疊以及 7
Chinese Spec.-MacronixP930136_claims 54
1289912 一,一複晶矽層,選擇性的圖案化該電荷捕捉堆疊以及 該第一複晶矽層以裸露出該基板與形成一閘極結構,形 成一絕緣層以及一第二複晶矽層於裸露出的基板上,選σ擇性的" 圖案化該弟二複晶梦層以形成一子閘極結構,形成一硬 幕罩於該子閘極結構上,形成一第三複晶矽層於該閘極结 和該硬幕罩上,使得當施加一電壓於該子閘極結構時,合'"一 短暫的反轉層於該基板上。 ㈢^ 一 本發明之又一目的係提供一種非揮發半導體元件,包含一 導體基板,一電荷捕捉堆疊覆蓋於該半導體基板上的至少一第一 區域,一子閘極覆蓋於該半導體基板上的至少一第二區域,一: 閘極於該電荷捕捉堆疊上,其中所述主閘極包含—金屬石夕化物層。 同時,也應該了解以下一般及詳細的解釋,僅是為了說曰 發明所欲保護的範圍之用,而非限制本發明。 、本發明之特徵及優點能更明顯雜,下文特舉較佳實 並配合所附圖式,作詳細說明如下。 【實施方式】 參考標號將會在符合本發_實_巾騎,制會在附 代表:’烟的參考標齡在时所使用以 圖2Α_ΖΓ顯林發明—製造—非揮發纖元件的方 拓二圖2Α中顯不,一記憶元件2〇〇包括一電荷捕捉堆疊,盆包 2〇4 ^ 务功® w 土板201上。第一和第二絕緣層202、206可為氧 “ 5,到15奈米之間。電荷捕捉層2〇4可為氮化 電之^電荷捕捉層204也可為高介 馮回"電㊉數材料,其介電常數大於4,厚度 8 Chinese Spec.-MacronixP930136__claims 54 1289912 約為2到8奈米之間。合適的高介電常數材料層可為氧化鋁或氧 化銓。電荷捕捉層204的另一種替代可能氧化石夕/氮化石夕/氧化石夕的 三層結構,其中三層結構中的每一層厚度約為2到8奈米之間。 • 一第一複晶矽層208藉由合適的技術形成於第二絕緣層2〇6上。 此弟一複晶石夕層208的厚度約為30到1〇〇奈来之間,也可以有著 至少η型攙雜、p型攙雜或未攙雜。一氮化矽層21〇形成於第一複 晶矽層208上。其厚度約為50到200奈米之間。 如圖2Β中顯示,氮化石夕層210、第一複晶矽層208、第一絕 ⑩緣層202、一電荷捕捉層204以及一第二絕緣層206藉由合適的技 術,包含如,傳統的乾蝕刻技術,選擇性的圖案化於一第一方向, 如在一 Υ方向(垂直於圖2Β的平面),以形成一系列的第一圖線。 在一符合本發明的實施例中,第一絕緣層2〇2、一電荷捕捉層2〇4 以及一第二絕緣層206包含氧化矽/氮化矽/氧化矽(〇Ν〇)的堆疊, 、 同時蚀刻ΟΝΟ堆疊202、204、206,並停止於半導體基板。 不像傳統的方法,此圖案化時不需要高的選擇性以停在電荷捕捉 •層204,而是停在半導體基板2〇1,造成此製程較省錢且較不困難。 第-複晶石讀2G8亦圖案化以形成字元線的底閘極2術。 •、如圖2C中顯示,一薄絕緣層212形成於氮化矽層210和半 導體基板上201 ’同時形成於第一複晶矽層2〇8、第一絕緣層' 一電荷捕捉層204以及-第二絕緣層施的侧壁,藉由合適的技 術,包含如,低壓化學氣相沈積(LPCVD)技術。在一符合本發明 的實關中,輕緣層212是低壓化學氣相沈^LpcvD)技術所 生成的氧切,侧外郎邱)和聽在到冒c之間形成 f約為5到4G奈米之間。在另—符合本發_實施例中,薄絕 、、、曰212疋係利用乾式氧化、濕式氧化或於到^⑻。c 之間的快速熱氧化(RTP)方式生成所生成的氧化石夕。 如圖2D中顯示,—第二複晶石夕層214形成於薄絕緣層 9 Chinese Spec.-MacronixP930136 claims 54 1289912 之上。此第二複晶矽層214填充於第一複晶矽圖線之間,且於字 • 元線的底閑極2〇8a之間。此第二複晶石夕層214的厚度從薄絕緣 上方算起約為80到300奈米之間,也可以有著至少n型挽雜 '曰p • 型攙雜或未攙雜。如® 2E中顯示,第二複晶韻214接著被餘刻 • 以形成包含複晶矽的子閘極216結構填充於字元線的底閘極208a 之間。此第二複晶矽層214被過度蝕刻以形成子閘極,此子閘極 的厚度約為50到200奈米之間。在蚀刻過程中,薄絕緣層212也 一起自氮化矽層210上方移除。 修 在另一符合本發明的實施例中,子閘極210可以用化學機械 研磨(CMP)技術所形成,使其停止於,如一薄絕緣層212或是氮化 矽層210。必須使用一過度研磨步驟以使完全移除掉於氮化矽 上方的第二複晶矽層214。 、,如圖2F中顯示,在一符合本發明的實施例中,一電漿介電 材料*217填充於子閘極216之上。此電漿介電材料217進一步形 成於薄絕緣層212之上以形成-包含有電聚介電材料217和薄絕 緣層212的一絕緣層於子閘極216和字元線的底閘極2〇8a之間。 此電漿介電材料217可以是高密度電漿(HDp)技術所形成的氧化 _夕同時不,、疋提供額外絕緣於子閘極216和字元線的底閘極2〇8a ^間,也可以被用在,如-硬幕罩於子閘極加上來作為後 案化之用。 、 “如圖2G中顯示,在另一符合本發明的實施例中,此電漿介 ,材料2Π可以利用另一替代方式形成,氧化也可以用來在子閑 極jl6之上生成一氧化矽層219,其厚度約為1〇到%奈米之間。 ^氧化㈣219也可以被當作—硬幕罩於子酿216上 續圖案化之用。 如圖2H中顯示,氮化石夕層21〇使用合適的技術選擇性地移 除。在-符合本發_實_巾,氮切層21()可以藉由使用熱 10
Chinese Spec.-MacronixP930136—claims 54 1289912 硫式化學餘刻技術來移除。電漿介電材料218可以被當作 一幕罩來防止子閘極加被移除。 伋田作 开綠H參關21,—第三複㈣層22G使用合適的技術形成於字 的㈣極施和電聚介電材料218之上。此第三複晶石夕層220 攙!30到则奈米之間’也可以有著至少㈣攙雜^型 、,曰j攙雜。-金屬魏物層222使用合適的技術形成於第三 阳9 220之上。此金屬矽化物層222的厚度約為50到200奈 二以疋梦化欽、石夕化鎮、石夕化絡、或是石夕化鎳極其類似 胞第三複晶矽層220和金屬矽化物層222構成記憶細 ,2J為圖21沿著2Α-2Α’線的剖面圖,圖2Κ則為圖21沿著 一=線的σ彳面圖。如圖2j和2Κ中顯示,金屬石夕化物層222、第 二複晶發層220和字元線的底閘極施選擇性的圖案化於一垂直 於第一圖案化方向的方向,如垂直於圖2B中的-系列的第一圖線 方向此圖案化係利用,如具有對複晶石夕和氧化石夕有著高選 擇t匕的乾餘刻達成。在一符合本發明的實施例中,漠化氣和氧被 用來作為乾侧的反應物,以達成對複晶科有著高選擇 比,蝕刻劑來選擇性圖案化金屬矽化物層222、第三複晶矽層22〇 和字元線的底閘極208a。如圖2J中顯示,電漿介電層218再次被 用作餘刻過転巾的—幕罩以保護子閘極216的輪靡,因此子閉極 216不茜要額外的幕罩來保護。如圖2K中顯示,此選擇性圖案化 在一個如X方向上形成包含有金屬矽化物層222和第三複晶矽 220的字元線。 圖3顯示符合本發明製造方法的一記憶元件2〇〇的立體示意 圖二如圖3中顯示,金屬矽化物層222和第三複晶矽層22〇的^ 成字tl線。又如圖21到2Κ中解釋過,沒有被幕罩所保護延伸於 Υ方向之字元線底閘極208區域,會在蝕刻金屬矽化物層222和 11 Chinese Spec.-MacronixP930136 claims 54 1289912 第二複晶矽層220以構成字元線時被去除。在此蝕刻的同時,被 電漿介電層所保護的子閘極216,所保持下來,亦如圖2J中所示。 圖4顯示符合本發明一實施例的一記憶細胞件2〇〇操作。半 導體基板201上包含有擴散區域224和226以及一通道 區域232。在一實施例中,半導體基板2〇1有著^型雜 負’同時擴散區域224和226分別有著ρ型雜質。一主 閘極234包含金屬矽化物層222、第三複晶矽層22〇和字元線底 閘極208。傳統的植入方法被用來形成非揮發記憶細胞陣列中的位 φ 元線。但疋,符合本發明一實施例,位元線係利用偏壓一電壓V 至子閘極所形成。當程式化、讀取或抹除此記憶陣列細胞時,施 加一電壓V會在半導體基板内形成短暫的反轉層228或23〇。短 暫的反轉層228或230和主閘極結構234構成一 ρ型金氧半電晶 體,此處短暫的反轉層228或230係作為源極或汲極。此外,符 合本發明一實施例,施加一電壓ν於子閘極216時,形成之短暫 反轉層228或230可進一步作為短暫位元線。因為短暫位元線和 _ 源汲極區域的短暫反轉層228或230積集化,程式化、讀取或抹 除的電壓可以通過此短暫位元線來施加。當電壓V沒有施加在子 • 閘極時,短暫的反轉層228或230不會存在,而短暫位元線亦會 消失。因此,不像傳統植入的位元線,符合本發明實施例的位元 線僅會在程式化、讀取或抹除的動作執行時存在於此記憶陣列中。 此外,此記憶陣列200中主閘極/字元線上額外具有的金屬矽 化物222層有效地降低字元線的阻值,使得記憶細胞可以被安排 的很靠近而構成一高密度記憶陣列。同時,藉由施加程式化、讀 取或抹除的電壓於子閘極來生成一短暫反轉層228或23〇或短暫 位元線,可以消除植入一位元線的需要,也可以減少傳統製造方 法的熱預算。藉由本發明實施例短暫反轉層位元線的技術,非揮 發記憶το件的表現會更好,可以避免在記憶細胞尺寸微縮時,因 12 Chinese Spec.-MacronixP930136__claims 54 1289912 造的非按照本發明實施例所製 胞陣列 _細胞’同時記憶耕中可以安排更多的記憶細 多μ二然,任何熟習此技藝者,在不脫離本發明之精神 蚩=圍内)當可作些許之更動與潤飾。且本發明之說明 曰圖式係為了說明本發明,然其並非用以限定本發明。
【圖式簡單說明】 圖1顯示傳統的記憶陣列中的一個記憶細胞的示意 圖。 圖2A到2K顯示根據本發明實施例的非揮發記憶元 件的一創新製造方法。 圖3顯示根據本發明實施例製作的一記憶細胞的立 體示意圖。 圖4顯示根據本發明實施例製作的一記憶細胞之操 作方法。 【主要元件符號說明】 100 非揮發記憶唯讀記憶體(NROM) 102 半導體基板 104、106N型擴散區域 108 第一氧化矽層 110 氮化^夕層 112 第二氧化矽層 114 主閘極 200 記憶元件 13 Chinese Spec.-MacronixP930136_claims 54 1289912 201 202 204 206 208 210 212 214 216 ® 217 、 218 220 222 224 、 226 228、230 ^ 232 234 半導體基板 第一絕緣層層 電荷捕捉層 第二絕緣層層 主閘極 氮化矽層 薄絕緣層 第二複晶矽層 子閘極 電漿介電材料 第三複晶矽層 金屬矽化物層 擴散區域 短暫的反轉層 通道區域 主閘極結構 14 Chinese Spec.-MacronixP930136_claims 54
Claims (1)
1289912 第0941128116號專利申請案修正後無劃線之申請專利範圍替換本 民國96年4月9日呈送
十、申請專利範圍: 1. 一種製造一非揮發記憶元件的方法,係包含: 提供一基板,其上有著一電荷捕捉堆疊以及一第一 複晶矽層; 選擇性的圖案化該電荷捕捉堆疊以及該第一複晶矽 層以裸露出該基板與形成一閘極結構; 形成一絕緣層以及一第二複晶石夕層於裸露出的基板 選擇性的圖案化該第二複晶矽層以形成一子閘極結 構, 形成一第三複晶矽層於該閘極結構和該子閘極結構 上; , 形成一金屬矽化物層於該第三複晶矽層上;以及 , 選擇性的圖案化該金屬矽化物層、該第一複晶矽層和該第三 複晶矽層以形成複數個字元線。 φ 2·如申請專利範圍第1項所述之方法,其中所述每一該第 一複晶矽層、該第二複晶矽層和該第三複晶矽層有著至少η型攙 雜、Ρ型攙雜或未攙雜。 3.如申請專利範圍第1項所述之方法,其中所述電荷捕 捉堆疊係包括一第一氧化矽層、一氮化矽層以及一第二 氧化矽層。 1289912 4·如申請專利範圍第1項所述之方法,其中所述電荷捕 捉堆疊係包括一第一氧化矽層、一高介電常數材料層以 及一第二氧化矽層。 5 ·如申凊專利耽圍第4項所述之方法,其中所述向介電 常數材料層的介電常數大於4。 μ 6·如申請專利範圍第1項所述之方法,其中所述電荷捕 ^堆豐係包括一多層結構,該多層結構包括包括一第一 • ^化矽層、一第一氮化矽層、一第二氧化矽層、一第二 虱化矽層以及一第三氧化矽層。 更包含形成一硬 7·如申請專利範圍第丨項所述之方法, 幕罩於該子閘極結構上。 7 W w,μ所述硬幕罩 電犯圍第1項所述之方法’其中所述圖案化該 ί:屬 第該第層係在-第-方向上;圖案化 方向上· 曰該第一稷日曰矽層和該第三複晶矽層係在一第二 其中該第二方向與該第一方向互相垂直。 =線如垂申Hm/。9項料之方法,更包含形成該字 1289912 ii.-種製造-非揮發記憶元件的 提供一基板; 你包含· 形成一,荷捕捉堆疊於該基板上; 形成一第—間極層於該電荷捕捉堆疊上. 形成一氮化矽層於該第一閘極層上., 選擇性的圖案化該電荷捕捉堆I續 和該氣化,以在第一方向形成 弟: = 一部份的該基板; 僻乂成稞路出 板上形成-絕緣層圍繞於該閘極結構以及於裸露出的基 形成一第一閘極層於該絕緣層上; 選擇性的圖案化該第二閘極以 構; j肛層以形成—子閘極結 形成一硬幕罩於該子閘極結構上; 選擇性的移除該_結構上的 出該第一閘極層; y ^以稞路 形成一第二閘極層於該第一閘極層和該硬幕罩上; 形成一金屬矽化物層於該第三閘極層上;以及 選擇性在垂直於該第一方向的一第二方向 化物層和該第三閘極層。 口茶化心屬石夕 如申請專利範圍第u項所述之方法,其中所述電荷 捕,堆豐係包括一第一氧化矽層、一氮化矽層以及一第 ^一氧化秒層。 13·如申,專利範圍第u項所述之方法,其中所述電荷 捕捉堆豐係包括一第一氧化矽層、一高介電常數材料層 1289912 以及一第二氧化矽層。 電專利範圍第13項所述之方法,其中所述高介 电书數材料層的介電常數大於4。 15·:申請專利範圍第η項所述之方法,其中所述第一 =層和第三閘㈣包含複晶石夕層’且其厚度介於3〇 」】〇〇奈米之間;以及所述第二閘極層包含複晶矽層, 且具厚度介於80到300奈米之間。 申睛專利範圍第11項所述之方法,其中所述硬幕 罩係一電漿氧化矽。 申請專利範圍第11項所述之方法,其中所述絕緣 層係一沈積的薄氧化層。 圍第17項所述之方法,其中所述沈積 的4虱化層其厚度約為5到4〇耐米之間。 H申料Γ請第11械叙方法,其巾所述選擇性 綱^方向上形成 2一0卞申請專利範圍第19項所述之方法,其中所該此字 兀線垂直於該子閘極。 一予 1289912 21. —種製造一非揮發記憶元件的方法,係包含: 提供一基板,其上有著一電荷捕捉堆疊以及一第一 複晶矽層; 選擇性的圖案化該電荷捕捉堆疊以及該第一複晶矽 層以裸露出該基板與形成一閘極結構; 形成一絕緣層以及一第二複晶矽層於裸露出的基板上; 選擇性的圖案化該第二複晶矽層以形成一子閘極結構; 形成一硬幕罩於該子閘極結構上; 形成一第三複晶矽層於該閘極結構和該硬幕罩上,使得當施 φ 加一電壓於該子閘極結構時,會形成一短暫的反轉層於該基板上。 22. 如申請專利範圍第21項所述之方法,其中所述短暫的 反轉層係為該非揮發記憶元件的一位元線。 ' 23·如申請專利範圍第21項所述之方法,其中所述短暫的 . 反轉層係為該非揮發記憶元件中一電晶體的一源極或汲極。 24. 如申請專利範圍第21項所述之方法,其中所述短暫的 反轉層僅會在施加一電壓於該子閘極結構時存在。 25. 如申請專利範圍第21項所述之方法,其中所述該第一 複晶矽層、該第二複晶矽層和該第三複晶矽層有著至少η型攙 雜、ρ型攙雜或未攙雜。 26·如申請專利範圍第21項所述之方法,其中所述電荷 捕捉堆疊係包括一第一氧化石夕層、一氮化石夕層以及一第 二氧化梦層。 1289912 27. 如申請專利範圍第21項所述之方法,更包含: 形成一金屬矽化物層於該第三複晶矽層上; 選擇性的圖案化該金屬矽化物層、該第一複晶矽層和該第三 閘極層以形成複數個字元線。 28. 如申請專利範圍第21項所述之方法,其中所述硬幕 罩係一電漿氧化矽。 29. 如申請專利範圍第21項所述之方法,其中所述: 癱 圖案化該電荷捕捉堆疊以及該第一複晶矽層係在一第一 ®方向上; 圖案化該金屬矽化物層、該第一複晶矽層和該第三複晶矽層 係在一第二方向上; 其中該第二方向與該第一方向互相垂直。 30. 如申請專利範圍第29項所述之方法,其中所述字元 線垂直於該子閘極。 φ 31. —種非揮發半導體元件,包含: 一半導體基板; 一電荷捕捉堆疊覆蓋於該半導體基板上的至少一第 一區域; 一子閘極覆蓋於該半導體基板上的至少一第二區 域; 一主閘極於該電荷捕捉堆疊上; 其中所述主閘極包含一金屬梦化物層。 1289912 32. 如申請專利範圍第31項所述之非揮發半導體元件, 其中所述電荷捕捉堆疊係包括: 一第一氧化矽層於該半導體基板表面的一部份; 一氮化砍層於該第一氧化石夕層上;以及 一第二氧化矽層於該氮化矽層上。 33. 如申請專利範圍第31項所述之非揮發半導體元件, 其中所述電荷捕捉堆疊係包括: 一第一氧化石夕層於該半導體基板表面的一部份; 一第一氮化矽層於該第一氧化矽層上; 一第二氧化矽層於該第一氮化矽層上; 一第二氮化矽層於該第二氧化矽層上;以及 一第三氧化矽層於該第二氮化矽層上。 34. 如申請專利範圍第31項所述之非揮發半導體元件, 其中所述電荷捕捉堆疊係包括: 一第一氧化石夕層於該半導體基板表面的一部份; 一高介電常數材料層於該第一氧化矽層上;以及 一第二氧化矽層於該高介電常數材料層上。 35·如申請專利範圍第34項所述之非揮發半導體元件, 其中所述高介電常數材料層係氧化鋁或氧化姶。 36·如申請專利範圍第31項所述之非揮發半導體元件, 更包含: 一硬幕罩於該子閘極上; 使得當施加一電壓於該子閘極時,會形成一短暫的反轉層。 1289912 37. 如申請專利範圍第36項所述之非揮發半導體元件, 其中所述短暫的反轉層係為該非揮發記憶元件的一位元線。 38. 如申請專利範圍第36項所述之非揮發半導體元件, 其中所述短暫的反轉層係為該非揮發記憶元件中一電晶體 的一源極或汲極。 31如申請專利範圍第36項所述之非揮發半導體元件, 其中所述短暫的反轉層僅會在施加一電壓於該子閘極時存在。 ^ 40.如申請專利範圍第36項所述之非揮發半導體元件, 其中所述硬幕罩係一電漿氧化矽。 41. 如申請專利範圍第31項所述之非揮發半導體元件, • 更包括一短暫的反轉層,當施加一電壓於該子閘極時於該半導 , 體基板表面的第二部份存在。 42. 如申請專利範圍第31項所述之非揮發半導體元件, φ 更包括一絕緣層於該子閘極與該主閘極之間。 43·如申請專利範圍第31項所述之非揮發半導體元件, 其中所述絕緣層係一沈積的薄氧化層。 44·如申請專利範圍第43項所述之非揮發半導體元件, 其中所述薄氧化層其厚度約為5到40奈米之間。 1289912 45. 如申請專利範圍第31項所述之非揮發半導體元件, 其中所述主閘極形成一字元線的一部份。 46. 如申請專利範圍第45項所述之非揮發半導體元件, 其中所述字元線更包含: 一複晶矽字元線的底閘極;以及 一主字元線閘極,包含一金屬梦化物、一複晶石夕或一兩者的 組合。 47. 如申請專利範圍第31項所述之非揮發半導體元件, ®其中所述電荷捕捉堆疊係包括: 一第一絕緣層於該半導體基板表面的一部份; 一電荷捕捉層於該第一絕緣層上;以及 一第二絕緣層於該電荷捕捉層上。
-9 -
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/203,087 US7414282B2 (en) | 2005-08-15 | 2005-08-15 | Method of manufacturing a non-volatile memory device |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200709349A TW200709349A (en) | 2007-03-01 |
TWI289912B true TWI289912B (en) | 2007-11-11 |
Family
ID=37738132
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW094128116A TWI289912B (en) | 2005-08-15 | 2005-08-17 | Method of manufacturing a non-volatile memory device |
Country Status (3)
Country | Link |
---|---|
US (1) | US7414282B2 (zh) |
CN (1) | CN100481396C (zh) |
TW (1) | TWI289912B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7652320B2 (en) * | 2005-03-03 | 2010-01-26 | Macronix International Co., Ltd. | Non-volatile memory device having improved band-to-band tunneling induced hot electron injection efficiency and manufacturing method thereof |
KR100669089B1 (ko) * | 2005-07-11 | 2007-01-16 | 삼성전자주식회사 | 게이트 구조물, 이를 갖는 소노스 타입의 비휘발성 메모리장치 및 그 제조 방법 |
TWI341012B (en) * | 2007-09-03 | 2011-04-21 | Macronix Int Co Ltd | Methods of forming nitride read only memory and word lines thereof |
US7879706B2 (en) * | 2007-10-31 | 2011-02-01 | Macronix International Co., Ltd. | Memory and manufacturing method thereof |
US20090137119A1 (en) * | 2007-11-28 | 2009-05-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Novel seal isolation liner for use in contact hole formation |
CN101740574B (zh) * | 2008-11-17 | 2011-08-17 | 中芯国际集成电路制造(上海)有限公司 | 只读存储器及其制作方法 |
US8383476B2 (en) * | 2010-09-23 | 2013-02-26 | Globalfoundries Singapore Pte. Ltd. | EEPROM cell |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0760864B2 (ja) * | 1984-07-13 | 1995-06-28 | 株式会社日立製作所 | 半導体集積回路装置 |
US5100819A (en) * | 1988-07-15 | 1992-03-31 | Texas Instruments Incorporated | Method of making electrically programmable and erasable memory cells with field plate conductor defined drain regions |
US5612914A (en) * | 1991-06-25 | 1997-03-18 | Texas Instruments Incorporated | Asymmetrical non-volatile memory cell, arrays and methods for fabricating same |
US5898614A (en) * | 1994-11-30 | 1999-04-27 | Nkk Corporation | Non-volatile semiconductor memory device |
US6133098A (en) * | 1999-05-17 | 2000-10-17 | Halo Lsi Design & Device Technology, Inc. | Process for making and programming and operating a dual-bit multi-level ballistic flash memory |
KR100390889B1 (ko) * | 2000-05-25 | 2003-07-10 | 주식회사 하이닉스반도체 | 반도체장치의 비휘발성 메모리 소자 및 그 제조방법 |
US6552363B2 (en) * | 2001-09-18 | 2003-04-22 | International Rectifier Corporation | Polysilicon FET built on silicon carbide diode substrate |
US6630384B1 (en) * | 2001-10-05 | 2003-10-07 | Advanced Micro Devices, Inc. | Method of fabricating double densed core gates in sonos flash memory |
US6724029B2 (en) * | 2002-02-21 | 2004-04-20 | International Business Machines Corporation | Twin-cell flash memory structure and method |
US7122415B2 (en) * | 2002-09-12 | 2006-10-17 | Promos Technologies, Inc. | Atomic layer deposition of interpoly oxides in a non-volatile memory device |
US6770925B2 (en) * | 2002-10-30 | 2004-08-03 | Powerchip Semiconductor Corp. | Flush memory having source and drain edges in contact with the stacked gate structure |
US7016225B2 (en) * | 2002-11-26 | 2006-03-21 | Tower Semiconductor Ltd. | Four-bit non-volatile memory transistor and array |
US6771545B1 (en) * | 2003-01-29 | 2004-08-03 | Advanced Micro Devices Inc. | Method for reading a non-volatile memory cell adjacent to an inactive region of a non-volatile memory cell array |
KR100541675B1 (ko) * | 2003-04-30 | 2006-01-11 | 주식회사 하이닉스반도체 | 유전막 형성 방법 |
US7239005B2 (en) * | 2003-07-18 | 2007-07-03 | Yamaha Corporation | Semiconductor device with bypass capacitor |
US7652320B2 (en) * | 2005-03-03 | 2010-01-26 | Macronix International Co., Ltd. | Non-volatile memory device having improved band-to-band tunneling induced hot electron injection efficiency and manufacturing method thereof |
US20070059945A1 (en) * | 2005-09-12 | 2007-03-15 | Nima Mohklesi | Atomic layer deposition with nitridation and oxidation |
-
2005
- 2005-08-15 US US11/203,087 patent/US7414282B2/en active Active
- 2005-08-17 TW TW094128116A patent/TWI289912B/zh active
-
2006
- 2006-06-28 CN CNB2006100938807A patent/CN100481396C/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN1917186A (zh) | 2007-02-21 |
US7414282B2 (en) | 2008-08-19 |
US20070037328A1 (en) | 2007-02-15 |
TW200709349A (en) | 2007-03-01 |
CN100481396C (zh) | 2009-04-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI451562B (zh) | 操作具有氧化/氮化多層絕緣結構非揮發記憶胞之方法 | |
US7790516B2 (en) | Method of manufacturing at least one semiconductor component and memory cells | |
CN100517732C (zh) | 半导体结构及其制造方法 | |
US8373221B2 (en) | Nanocluster charge storage device | |
US8557658B2 (en) | Multi-transistor non-volatile memory element | |
US6927145B1 (en) | Bitline hard mask spacer flow for memory cell scaling | |
TW494573B (en) | Non-volatile memory device having a metal-oxide-nitride-oxide-semiconductor gate structure and fabrication method thereof | |
US8687426B2 (en) | Multi-semiconductor material vertical memory strings, strings of memory cells having individually biasable channel regions, memory arrays incorporating such strings, and methods of accesssing and forming the same | |
US7018868B1 (en) | Disposable hard mask for memory bitline scaling | |
TWI302365B (zh) | ||
TWI289912B (en) | Method of manufacturing a non-volatile memory device | |
US20100059808A1 (en) | Nonvolatile memories with charge trapping dielectric modified at the edges | |
CN103180952B (zh) | 存储器电荷存储结构中的吸气剂 | |
JP2009054951A (ja) | 不揮発性半導体記憶素子及びその製造方法 | |
TW200901483A (en) | Electronic device including channel regions lying at different elevations and processes of forming the same | |
US7645663B2 (en) | Method of producing non volatile memory device | |
TWI242264B (en) | Nonvolatile memories with a floating gate having an upward protrusion | |
US6566196B1 (en) | Sidewall protection in fabrication of integrated circuits | |
US8268692B2 (en) | Non-volatile memory cell devices and methods | |
TWI358134B (en) | Flash memory device | |
JP2003282748A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
US9337047B2 (en) | Semiconductor device and method of making semiconductor device | |
US6255167B1 (en) | Method of forming high density buried bit line flash EEPROM memory cell with a shallow trench floating gate | |
TWI277179B (en) | Non-volatile memory device | |
CN100477130C (zh) | 形成半导体存储器的电荷捕捉介电层的方法 |