TWI232451B - Memory array employing single three-terminal non-volatile storage elements - Google Patents

Memory array employing single three-terminal non-volatile storage elements Download PDF

Info

Publication number
TWI232451B
TWI232451B TW092120847A TW92120847A TWI232451B TW I232451 B TWI232451 B TW I232451B TW 092120847 A TW092120847 A TW 092120847A TW 92120847 A TW92120847 A TW 92120847A TW I232451 B TWI232451 B TW I232451B
Authority
TW
Taiwan
Prior art keywords
memory
voltage
fegfet
volatile storage
terminal
Prior art date
Application number
TW092120847A
Other languages
English (en)
Other versions
TW200418025A (en
Inventor
William Robert Reohr
Li-Kong Wang
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of TW200418025A publication Critical patent/TW200418025A/zh
Application granted granted Critical
Publication of TWI232451B publication Critical patent/TWI232451B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

1232451 玖、發明說明: 【發明所屬之技術領域】 本發明通常係關於記憶體電路,更特定言之係關於包括 複數個三端子非揮發性儲存元件之記憶體陣列。 【先前技術】 非揮發性記憶體製造中使用鐵電材料已眾所周知。例 如,由Wu等人發佈的美國專利案號3,832,700中說明一種鐵 電記憶體裝置,其使用鐵電膜殘餘極化作為儲存機制。此 結構可視為與傳統電子可抹除可程式唯讀記憶體 (electrically erasable programmable read-only memory ; EEPROM)相似。由Eaton,Jr.發佈的美國專利案號4,873,664 中說明一種半導體記憶體裝置,其使用具有藉由電晶體耦 合至位元線之鐵電電容器的記憶體單元,與傳統動態隨機 存取記憶體(dynamic random access,memory ; DRAM)非常相 、 / - 似。 DRAM類記憶體單元結構及EEPROM類單元結構皆已提 議用於鐵電記憶體產品中。現代鐵電記憶體產品幾乎專門 使用DRAM型單元結構。此類結構兼具最小化整合複雜性 (藉由分離儲存電容器及矽裝置區域)及改進單元密度(藉由 在矽裝置頂部堆疊鐵電電容器)之優點。 儘管此類型記憶體易於製造,DRAM類單元結構具有幾 項缺點,包括搞合雜訊敏感、搞合雜訊產生、大功率消耗 及低總體性能。與傳統DRAM比較該記憶體裝置密度受影 響,其至少部分係由於使用鐵電電容器板電極及需要特殊 86578 1232451 驅動器電路。此外,由私 _ 、驅動咨電路在讀取及寫入操作過 程中必須能夠驅動大負載雷續 秋私、果’其速度極慢。另外,讀取 及寫入操作皆需要增強的黑/ $的回私壓^唬。此導致信號線之間 顯著雜訊搞合以及高功康消紅 7:、、 门刀半4耗。儘管密度、功率消耗及材 料相關問題方面最近已有一此#、益& 育些改進,使用DRAM型單元結構 之鐵電記憶體仍存在幾項某太M 廿,、 ^ 戍/、巷本問碭,其妨礙此類型傳統記 憶體用於高密度、高速及/或低功率之應用。 因此需要—種改良非揮發性記憶體陣列,其不會呈現傳 統非揮發性記憶體陣列中的上述缺點。 【發明内容】 本申請案係關於律師檔案號碼Y0R9細細7 i us i所確定 的美國專利申清案,標題為「使用鐵電閉極場效電晶體之 非揮發性記憶體」,其與本_請制時歸樓並以提及方式並 入本文中。 Λ 〆 -- 本發明提供一種改良非揮發性記億體陣列,其消除傳統 非揮發性記憶體陣列中的至少部分缺點。本發明之記憶體 陣列使用包括單-鐵電裝置之鐵電記憶體單元,從而提供 -較小記憶體單元,其在併入記憶體陣列時有利地產生較 傳統記憶體架構更密集之記憶體陣列。 根據本發明-方面,改良非揮發性記憶體陣列包含複數 個記憶體單元’至少一個記憶體單元包含一三端子非揮發 性儲存元件,用以儲存該至少一個記憶體單元之一邏輯狀 怨。该圮憶體陣列進一步包含複數個用於耦合至記憶體單 兀的寫入線,其係選擇性地寫入該記憶體陣列内一個或多 86578 1232451 1固記憶體單元之邏輯狀態,以及複數個用於轉合至記憶體 早兀的位元線及字元線,其係選擇性地讀取及寫入該記憶 ^車列内-個或多個#憶體單元之邏輯狀態。該記憶體陣 列有利地組態設定為不需要傳送閘,其係用於轉合至該至 少一個1己憶體單元内一對應非揮發性儲存元件。 根據本發明^-方面,形成非揮發性記憶體陣列之方法 。包含以下步驟:提供複數個記憶體單元,至少—個記憶體 早7L包括一三端子非揮發性儲存元件,用以儲存該至少一 個記憶體單元之一邏輯狀態;以及將記憶體單元耦合至複 數個寫入線、位元線及字元線,其係選擇性地讀取及寫入 孩1己憶體P車列内-個或多個記憶體單元之邏輯狀態,該記 憶體單元係耦合至寫入線'位元線及字元線以便消除傳送 閘(耦合至該至少一個記憶體單元内對應非揮發性儲存元 件)之需要。 從結合附圖理解的以下說明性具體實施例詳細說明,本 發明之這些及其他方面、特徵及優點將變得顯而易見。 【實施方式】 此處將以使用複數個記憶體單元之記憶體架構的情況說 明本發明,每個記憶體單元包括單一鐵電閘極場效電晶體 (ferroelectric gate field-effect transistor ; FeGFET)裝置。每 個記憶體單元内FeGFET裝置作為非揮發性儲存元件,無需 消耗能量即保持給定單元之邏輯狀態。然而應注意,本發 明並不限於此或任何特定記憶體架構。因此,本發明通常 更適用於提供非揮發性記憶體架構,其組態設定為有利地 86578 1232451 消除傳送閘(耦合至該至少一個記憶體單元内對應非揮發 性儲存元件)之需要。此外,本發明並不限於用作記憶體單 元之FeGFET裝置。反之,本發明可使用任何表現由應用電 場產生之可變電阻變化的三端子儲存元件,其中電場移除 後保存電阻變化。 圖1說明根據本發明一方面形成的示範性非揮發性記憶 體架構100之至少一部分。記憶體架構1 〇〇較佳的係包括複 數個記憶體單元 109a、109b、109c、109d、109e、109f、109g、 109h及109i(本文統稱為109)。記憶體陣列100進一步包括複 數個字元線112、116及120,複數個位元線122、126及130, 以及複數個寫入線140、142、144、146及148,其係核合至 記憶體單元109,用於選擇性地讀取及寫入陣列内一個或多 個記憶體單元。位元線122、126及130較佳的係配置成彼此 平行並垂直於字元線112、116、12(λ。例如,位元線122、 ,、 / - 126及130可配置成行(即垂直)尺寸,字元線112、116、120 可配置成列(即水平)尺寸,如圖所示。寫入線14〇、142、144、 146及148較佳的係關於位元線及字元線成對角地配置,從 而不會有兩個耦合至相同字元線或位元線的記憶體單元耦 合至相同寫入線。藉由將記憶體陣列1〇〇之寫入線14〇、 142、144、146、148、字元線 112、116、12〇及位元線122、 126及130連接至周邊電路(未顯示),例如包括字元驅動器、 位元驅動器/多工器、寫入電路(例如解碼器)、讀取電路(例 如感測放大器)等等,可形成完整記憶體電路。 每個記憶體單元 l〇9a、i〇9b、l〇9c、i〇9d、丨〇9e、l〇9f、 86578 -9- 1232451 109g、109h、109ι較佳的係分別包括對應FeGFET裝置1〇la、 101b、101c、101d、l〇le、i〇lf、1〇lg、1〇lh、1〇Η (本文 中統稱為101) ’用於儲存記憶體單元之邏輯狀態。每個 FeGFET裝置101包括一閘極端子、一源極端子及一汲極端 子。由於FeGFET裝置雙向性質,汲極及源極端子之指定實 質上係任意的。因此,FeGFET汲極及源極端子本文將稱為 第一及第一汲極/源極端子。適用於本發明之裝置係 例如在標題為「使用鐵電閘極場效電晶體之非揮發性記:隐 體」(IBM檔案號碼YOR920020071US1)的相關申請案中說 明,其與本申請案同時歸檔並以提及方式並入本文中。應 注意根據本發明可同樣使用替代鐵電記憶體裝置。 記憶體單元109較佳的係在對應位元線及字元線交點耦 合’作為一叉叉陣列組態,儘管可採用替代連結配置。明 確地說,FeGFET 101a組態設定為其閘極端子在節點1〇5&連 接至窝入線144,其第一汲極/源極端子在節點1〇乃連接至字 元線112 ’及其第二沒極/源極端子在節點1〇3a連接至位元線 122。同樣,FeGFET l〇lb之閘極端子在節點1〇513連接至寫 入線142,第一沒極/源極端子在節點1 ο%連接至字元線 116 ’及第二汲極/源極端子在節點1〇外連接至位元線I]]。 FeGFET l〇lc之閘極端子在節點1〇5c連接至寫入線14〇,第 一汲極/源極端子在節點l〇7c連接至字元線12〇,及第二汲極 /源極端子在節點l〇3c連接至位元線122。FeGFET 1 Old之閘 極端子在節點l〇5d連接至寫入線146,第一汲極/源極端子在 節點107d連接至字元線112,及第二汲極/源極端子在節點 86578 -10- 1232451 l〇3d連接至位元線126。FeGFET 1 Ole之閘極端子在節點 105e連接至寫入線144,第一汲極/源極端子在節點i〇7e連接 至i元線116 ’及第二汲極/源極端子在節點1 〇 3 e連接至位元 線126。FeGFET l〇lf之閘極端子在節點1〇5f連接至寫入線 M2 ’第一汲極/源極端子在節點1〇7f連接至字元線12〇,及 第二汲極/源極端子在節點103f連接至位元線丨26。FeGFET l〇lg之閘極端子在節點l〇5g連接至寫入線148,第一汲極/ 源極端子在節點10 7 g連接至字元線丨丨2,及第二汲極/源極蟪 子在節點103g連接至位元線130。FeGFET 101 h之閘極端子· 在節點105g連接至寫入線148,第一汲極/源極端子在節點 l〇7g連接至字元線112,及第二汲極/源極端子在節點1〇坫 連接至位元線130。FeGFET l〇lh之閘極端子在節點1〇讣連 接至寫入線146,第一汲極/源極端子在節點1〇7}1連接至字元 線116,及第二汲極/源極端子在節點1〇3h連接至位元線 130。FeGFET 101i之閘極端子在節點1〇5i連接至寫入線 144,第一汲極/源極端子在節點1〇7丨連接至字元線12〇,及 第二汲極/源極端子在節點l〇3i連接至位元線丨3〇。 記憶體陣列100之一重要優勢係上述組態不需要搞合至 記憶體單M FeGFET的傳送間或場效電晶體(field_effect transistor ; FET)裝置。此有利於形成較小記憶體單元,從 而提供更密集記憶體架構。 記憶體陣列100内每個記憶體單元1〇9較佳的係用於至少 一待機模式、一讀取模式或-寫入模式内,以下將進一步 詳%解釋^佳的係記憶ft單元保持待機模式,直至請求 86578 -11- 1232451 讀取或寫人操作,-旦讀取或寫人操作結束㈣回待機模 式。操作待機模式中賴(即料)記憶體單元之狀態,其錯 存万、FeGFET裝置内。較佳的係藉由將㈣叩丁裝置内鐵電閉 極刀电貝層之电場減小為實質上為零獲得裝置一 強固雙穩狀態。例如,此可藉由將裝置之閘極、沒 極及源極端子電性連接至—共同等位電壓^,從而保持 FeGFW内鐵電問極介電質層電偶極方向的一致性來完 成。無電場T防止FeGFET裝置内任何頻域(即電偶極)之場 感應反轉,因此保存陣列内全部記憶體單元之邏輯狀態。 待機模式時,§己憶體陣列i 〇〇内全部窝入線^ 、⑷、 144、146及 148、字元線 112、116及12〇、位元線 122、126 及130較佳的係保持在等位電壓Veq,從而將每個 之所有端子實質耦合至共同電壓電位〜。等位電壓、實質 上可係把憶體陣列負(例如接地)及正(例如Vdd)電源導軌間 的任何%壓,且較佳的係大約供電電壓之一半(例如
dd/2)藉由對全部寫入、字元及位元線施加相同電壓,記 憶體㈣100内將不存在驅動電位,從而保持與FeGFETi〇i 相關之電偶極的各自邏輯狀態。由於每個FeGFET之偶極方 向定義對應記憶體I元之邏輯(即布林)狀態,待機模式内給 定記憶體單元之記憶體狀態保持不變。此外,由於字元線 及位元線在等位電壓時無電流流過,記憶體陣列100内實質 上不消耗功率。 僅作為範例,現在將說明針對說明性記憶體陣列1㈧内選 擇1己憶體單元I09e之讀取操作。以下說明巾,假定全部記 86578 -12- 1232451 憶體單元,包括選擇記憶體單元109e,最初係在操作待機 模式内,如前所述。每個記憶體單元設定為兩個穩定狀態 之一(例如狀態1或狀態2)。選擇記憶體單元丨〇9e之狀態可藉 由評估與之對應的FeGFET裝置1〇le之汲極/源極傳導性來 ’夬足。只要此決定係以小於鐵電閘極介電質層矯頑場之電 位形成,讀取操作即為非破壞性(即將保持通道狀態)。因 此’為芫成讀取操作而不干擾記憶體單元之現有狀態,寫 入線 140、142、144、146、148、位元線 122、126、130及字 元線112、120較佳的係保持在等位電壓Veq,一例外係字元 線116,其為讀取操作部分選擇該選擇記憶體單元1〇9e。讀 取操作中字元線116較佳的係設置為稍高於或低於等位電 壓veq,以下將進一步詳細說明。 給定FeGFET裝置101e之通道區域顯示通過peGFET第一 及第二汲極/源極端子,其可在與之搞合的對應字元 U 6 及位元線126上測量。圖2係記憶體陣列ι〇〇之簡化示意圖。 如圖所示,FeGFET裝置 101a、l〇lb、l〇ic、1〇ld、1〇le、 101f、101g、101h、lOli之通道區域可分別製成電阻器 151b、151c、151d、151e、151f、151g、i51h、151i(本文統 稱為15 1),其耦合於陣列内對應位元線及字元線之間。例 如,FeGFET 1 Ole内通道區域以電阻器151e代表,其在節點 103e穿過位元線126耦合,在節點i〇7e穿過字.元線116耦合。 每個電阻器15 1的電阻值根據與之相關的FeGFET裝置邏輯 狀態變化,其代表FeGFET兩個可能偶極方向之一。寫入線 140、142、144、146及148較佳的係保持在等位電壓丨,先 86578 -13 - 1232451 前已說明,故圖2中未顯示。 給足記憶體單元之狀態可藉由感測技術確定,其較佳的 係施加電壓同時測量信號電流(或反之亦然),如本技術中所 熟知。依此方式,可獲得FeGFET内通道區域之電阻,其代 表與之對應的記憶體單元之邏輯狀態。如前所述,選擇記 憶體單元較佳的係始於待機模式,隨後轉換至讀取模式。 繼續參考圖1及圖2,為讀取記憶體陣列丨〇〇内選擇記憶體 單元109e,較佳的係至少執行兩個動作。首先,對應選擇 记憶體單元109e之字元線116較佳的係控制在高於或低於 等位電壓Veq之電壓電位。其次,讀取模式中,一感測放大 备(未顯示)連接至與選擇記憶體單元丨09e相關之位元線 126感測放大奋較佳的係將選擇位元線12 6上的電壓固定 於等位電壓Veq,根據需要產生適當信號電流,以維持通過 FeGFET 10 le通道區域(以電阻器151e表示)的電壓下降。在 理想情況下,電壓下降僅通過選禕記憶體單元丨〇9e,明確 地說,係對應FeGFET 101 e之通道區域。通過其他連接至選 擇位元線12 6之記憶體單元1 〇 9 d、1 〇 9 f的電壓·電位理想的係 保持為零,藉由將其字元線112、120固定於等位電壓Veq。 因此,由感測放大器提供至位元線126之信號電流實質上等 於等位電壓Veq及字元線116上電壓間的差異除以FeGFET l〇le之通道電阻。穿過選擇FeGFET 101e通道區域的電流最 終符號表示感測電流是否從位元線126產生或降低。 較佳的係無顯著雜訊電流穿過其他FeGFETs 1 〇 1 d、101 f , 其連接至選擇位元線126,因為這些未選擇Fe(}FET中不存 86578 -14- 1232451 在驅動電位。分別對應這些其他記憶體單元1〇ld' 1〇lf的 冬凡線112、120較佳的係保持在與位元線丨26相同的電位, 例如等位電壓Veq。穿過一個或多個未選擇記憶體單元的雜 訊電流可在1買取操作中影響感測,因為由感測放大器產生 或降低的總電流主要係信號電流加雜訊電流組件之和。雜 訊電流主要起源於記憶體陣列或與之相關之周邊電路内的 失配。最差的狀況中,總雜訊電流可大於信號電流。 理想狀況下’感測放大器在選擇記憶體單元(或多個)中施 加等位電壓Veq並在未選擇記憶體單元中施加零電壓。此範· 例中,感測讀取電流接著將只取決於選擇記憶體單元職 之狀態。然而遺憾的是,失配,例如係用以將位元線、字 7L線及感測放大器固定於Veq之電晶體臨界值,可在未選擇 。己隐Sa單兀中產生較小偏移電壓下降,從而減少記憶體陣 列1〇〇《信號對雜訊比率。例如,.為減輕此問題,可使用自 動歸零感測放大器(未顯示)修正此類失配,作為一偏移補償 機制:熟習技術人士會瞭解適用於本發明之自動歸零感 放大器’因此本文不會提出此類感測放大器之詳細說明。 圖3係說明根據本發明用於讀取選擇記憶體單元職之 示範性信號的邏輯時序圖。圖中顯而易見,除連接至選擇 記憶體單元109e的那些外’全部寫入線14〇、142、⑷、148, 包括選擇寫人線144’以及位、⑽,及字元線ιι2、 i20保持在等位電壓Veq。讀取操作中,較佳的係在與選擇 記憶體單元109e相關之位元線126上施加一實質上等於等 位兀壓Veq的私壓’同時測量維持電壓下降需要的最終電 86578 -15- 1232451 流。基本上與此同日寺,與選擇記憶體單元版相關之字元 線116較佳的係從等位電壓、轉換至稍小於或大找q的電 I ’但不會小超過與選擇記憶體單元職内 FeGFET l〇le相關之矯頑電壓Vc (本文定義為反轉給定 FeGFET之電偶極方向需要㈣壓),“維持單元邏輯狀 再次參考圖1,說明針對選擇記憶體單元職之寫入操 作。選擇記憶體單元之“操作中,為反轉㈣而之電偶 極方向’-電場選擇性地施加於與選擇記憶體單元職相 關之FeGFET裝置lGle的鐵電閘極介電質層,以下將進_步 詳細說明。-料或超過矯頑電壓% (如前所述,其定義為 反轉FeGFET之電偶極方向需要的電壓)的電壓用於產生寫 入選擇FeGFET所需要的電場。 當一負電位施加於給定FeGFET之鐵電閘極介電質層 寺〃足以產生大於形成該鐵電閘極介電質層之材料的矯 頑場之電場,冑電閘極介電質層以將電洞(即正電荷細 吸入FeGFET通道區域内之方式偏極化。由於通道區域較佳 的係由η型材料形成’材料内額外電洞降低了通道傳導性。 —型材料形成的通道區域亦可反轉。由於鐵電閘極介電質 層_€㈣㈣“㈣’通道區域保持低傳導性狀 態,即使在閘極電位從該裝置移除後,或當閘極/源極巧及極 電位為零時。由於當閘極電場移除時保持低傳導性狀態, 其視為非揮發性狀態。 或者FeGFET之鐵電閘極介電質層中可施加一正電位,其 86578 -16- 1232451 足以產生大⑽頑場之電場。此情形巾,鐵電閘極介電質 層以將電子(即負電荷載體)吸入通道區域内之方式偏極 化此外,由於形成通道區域之材料較佳的係n型材料,材 料内額外電子増強了通道傳導,卜如前所述,由於鐵電間 =电貝層内材料的殘留偏極化,當閘極電場移除時,或 當閘極/源極_汲極電位為零時,通道區域保持高傳導性 錤〇 θ &所述假足全邵圮憶體單元,包括選擇記憶體單元, 最初係在操作待機模式。為寫入給定記憶體單元,電壓同 時施加給選擇字元線及位元線對與對應選擇記憶體單元之 寫入線,使得FeGFET鐵電閘極介電質層中電壓加總至少等 於橋頑電壓Vc。例如,為將選擇FeGFETlOle寫人一個電偶 極方向,可將電壓_Vc/2施加給字元線116及位元線126,同 時將相等及極性相反的電壓+Vc/2施加.給寫入線144,因此
FeGFET l〇le (即Vt=Vi44_Vii6,其中%係以仰訂⑻〇鐵電 閘極介電質層中總電壓,Vh4係寫入線144上的電壓,V||6 係字元線116上的電壓)鐵電閘極介電質層中總電壓將等於 vc。為將選擇FeGFET 101e寫入相反電偶極方向,施加給寫 入線144、字元線116及位元線126的兩個電壓符號可反轉。 依此方式,由寫入線144與字元線116及位元線126對間電位 差產生之電場較佳的係將FeGFET 1〇le之鐵電偶極寫入正 或負方向,其分別對應選擇記憶體單元109e内邏輯「丨」或 「〇」狀態。記憶體陣列1〇〇之優點係其使對應選擇記憶體 單元之位元線及字元線上的電壓在寫入操作中可以相同電 86578 -17- 1232451 位驅動’
FeGFET鐵當閙人〜 記憶體單元之
線126及字元線116上施加一 一貫質上等於或小於- Vc/2之’電
壓,其可接地,同時較佳的係給寫入線144施加一實質上等 於或大於Vc/2之電壓,其可為VDD。如前所述,FeGFET 鐵電閘極介電質層中兩電壓之和較佳的係等於或超過 FeGFET 101e之矯頑電壓Vc,從而使FeGFET可寫入。藉由 將施加給對應FeGFET 109e之位元線126、字元線116及寫入 線144的電壓各自的極性簡單地反轉,可將FeGF]ET i〇9e寫 入相反狀態。 圖5說明根據本發明另一方面形成的替代非揮發性記憶 體陣列200之至少一部分。記憶體陣列2〇〇較佳的係包含複 數個記憶體單元209a、209b、209c及209d (本文統稱為209), 複數個寫入位元線220及224,複數個位元線222及226,以 及複數個字元線212及216,其係用於耦合至記憶體單元 209,以選擇性地讀取及寫入陣列内一個或多個記憶體單 元。與上述說明性記憶體陣列100相似,記憶體陣列200組 態設定為每個記憶體單元内不需要傳送閘或FET,從而有利 地提供較傳統記憶體架構更密集的記憶體陣列。此外,記 86578 -18- 1232451 憶體陣列200内寫入線之配置可提供超過記憶體陣列ι〇〇的 優點’尤其在積體電路製造配置情形中,熟習技術人士自 會瞭解。 說明性記憶體陣列200與記憶體陣列1〇〇 (圖1所示)相同 的係位元線222、226較佳的係配置成彼此平行並垂直於字 元線212、216。例如,位元線222、226可配置成行(即垂直) 尺寸,字元線212、216可配置成列(即水平)尺寸,如圖5所 示。然而,與記憶體陣列100内對角寫入線比較,記憶體♦陣 列200内寫入位元線220、224較佳的係配置成平行於位元 線,即垂直尺寸。應瞭解’本發明可同樣採用替代配置。 藉由將記憶體陣列200之寫入位元線220、224、位元線222、 226及字元線212、216連接至周邊電路(未顯示),例如包括 字元驅動器、位元驅動器/多工器、寫入電路(例如解碼器)、 讀取電路(例如感測放大器)等等,,可形成完整記憶體電路。 .、 ./ , 如先前說明之記憶體陣列100,說明性記憶體陣列200内 記憶體單元209較佳的係在對應位元線及字元線交點爭禹 合,作為一交叉陣列組態,儘管可採用替代連結配置。每 個記憶體單元209a、209b、209c、209d分別包含一對應 FeGFET 201a、201b、201c、201d,用以儲存記憶體單元之 邏輯狀態。說明性記憶體陣列200内,記憶體單元2〇9a内 FeGFET 201 a組態設定成其閘極端子在節點2〇5 a隸合至寫 入位元線220,其第一汲極/源極端子在節點2〇7a耦合至字元 線212 ’及其第二沒極/源極端子在節點2〇3a搞合至位元線 222。同樣,記憶體單元209b内,FeGFET 201b之閘極端子 86578 -19- 1232451 在即點2〇5b_合至寫入位元線220,第-汲極/源極端子在節 —b耦a至丰元線216,及第二汲極/源極端子在節點2〇3b 耦口至位兀線222。記憶體單元209c内,FeGFET 201c之閘 極*子在即點2〇5c耦合至寫入位元線224,第一汲極/源極端 子在即點207c耦合至字元線212,及第二汲極/源極端子在節 點2〇3C耦合至位元線226。記憶體單元209d内,FeGFET201d 之閘極端子在節點205d耦合至寫入位元線224,第一汲極/ 源極端子在節點期耦合至字元線216,及第二汲極/源極端 子在節點203d輕合至位元線226。 對於說明性記憶體陣列200,記憶體單元209用於至少一 待機模式、一讀取模式或一寫入模式内。較佳的係記憶體 單元保持待機模式,直至請求讀取或寫入操作,一旦讀取 或寫入操作結束則返回待機模式。操作待機模式中保護(即 保持)記憶體單元之狀態,其儲存於以〇1^丁裝置内。與上述 結合圖1中記憶體陣列100說明的方式相同,藉由將Fe(JFET 裝置之閘極、汲極及源極端子電性耦合至一共同等位電壓《 Veq ’可保持每個FeGFET内鐵電閘極介電質層電偶極方向的 一致性。無電場可防止FeGFET裝置内任何頻域(即電偶極) 之場感應反轉,從而保存記憶體陣列2〇〇内全部記憶體單元 209之邏輯狀態。 說明性記憶體陣列200内讀取操作較佳的係以先前結合 圖1及2所示1己憶體陣列10 0說明之方式執行。明確地說,係 決定兩個穩定狀態之一内選擇FeGFET 201a通道區域之傳 導性。如前所述’只要此決定係以小於與鐵電閘極介電質 86578 -20- 1232451 層相關之矯頑場的電位形成,讀取操作即為非破壞性(即將 保持通道狀態)。因此,為完成針對選擇記憶體單元209a之 讀取操作而不干擾記憶體單元209之現有狀態,寫入位元線 220、224、位元線226及字元線216較佳的係保持在等位電 壓Veq。等位電壓Veq可設置在正(例如VDD)及負(例如接地) 電源導軌(例如VDD/2)之中間。字元線212較佳的係藉由施加
稍低於或高於等位電壓Veq之電壓,為讀取操作部分選擇選 擇記憶體單元209a。同時,位元線222上施加等位電壓Veq, 並測量最終電流,或反之亦然,以決定選擇FeGFET 201a 通道區域之傳導性。由於各自FeGFET之端子保持在實質上 相同電位,FeGFET鐵電閘極介電質層中將不存在電場。 圖6係說明讀取操作之記憶體陣列200的簡化示意圖。如 圖所示,FeGFET裝置201a、201b、201c、20Id之通道區域 可分別製成電阻器251a、251b、25 Lc、25 Id (本文統稱為 25 1),其耦合於陣列内對應位元線及字元線之間。例如, 與FeGFET 20 la相關之通道區域以電阻器25 la代表,其在節| 點203a穿過位元線222耦合,在節點207a穿過字元線212耦 合。如前所述,每個電阻器25 1的電阻值根據與之相關的 FeGFET裝置邏輯狀態變化,其代表FeGFET兩個可能偶極方 向之一。寫入位元線220、224較,佳的係在讀取操作中保持 在等位電壓Veq,因此圖6中未顯示。選擇記憶體單元内 FeGFET通道區域電阻(傳導性)較佳白勺係藉由施加一電壓同 時測量信號電流(或反之亦然)來決定,如本技術中所熟知。 如前所述,測量電阻值代表與之對應的記憶體單元之邏輯 86578 -21 - 1232451 狀態。 圖7係說明根據本發明用於讀取選擇記憶體單元2⑽&之 示範性信號的時序圖。圖中顯而易見,除連接至選擇記憶 體單兀2〇9a的那些外,所有寫入位元線22〇、224,以及位 元線226及字元線216保持在等位電壓Veq。讀取操作中,較 佳的係在位元線222上施加一實質上等於等位電壓的電 壓’同時測量維持電壓下降所f要的最終電流。基本q上與 此同時,字元線212較佳的係從等位電壓^轉換至低於.或 :於Veq的電I,但不會小於或大於、至超過與選擇記憶體 早兀209a内FeGFET2Gla相關之矯頑電壓,從而維持單元邏 輯狀態。 僅作為範例,現在將結合圖5說明針對說明性記憶體陣列 200内選擇記憶體單元209a之寫入操作。以下說明中,假定 全部記憶體單元,包括選擇記憶體單元2〇%,最初係在操 作待機模式内,如前所述。記憶體陣列2〇〇之寫入操作與結 合圖1之記憶體陣列100說明的寫入操作有點不同。此區^ 尤原因歸結於陣列200内寫入位元線的連結配置。回憶,圖 i之記憶體阵列100内’寫入線沿對角尺寸-合至對應記憶 體單元’使得不會有兩個記憶體單元沿相同寫人線共用相 同字元線或位元線。圖5之記憶體陣列2〇〇組態設定成耦合 至相同寫入位元線的記憶體單元亦共用相同位&、線。與圖i 之記憶體陣列100比較’圖5之記憶體陣列2〇〇提供一緊湊記 憶體單7G及簡化解碼電路。如以下所說明,記憶體陣列1〇〇 對記憶體陣列200的優勢係關於寫入操作,更明確地說,係 86578 -22- 1232451 關於鐵電閘極介電質層内邏輯狀態之儲存。因此,每個記 憶體架構具有與之相關的特定折衷。 繼續參考圖5,寫入操作中,位元線222、226較佳的係保 持在等位電壓Veq,如前所述,其可在正及負電源導軌之中 間(例如VDD/2)。對應記憶體陣列2〇〇内未選擇記憶體單元 (例如2〇9b、209c、209(1)之字元線(例如2丨6)及寫入線(例如 224)較佳的係亦保持在等位電壓為將選擇記憶體單元 2〇9a寫入需要的邏輯狀態(例如「Q」或% ),施加給字元 線212及寫入位元線22。(镇合至選擇記憶體單元職内會 FeGFET 201a)之電壓穿過在節點2〇7a的第一汲極/源極端 子,以及穿過FeGFET201a在節點205a的閘極端子有效地加 總,使得兩個電壓之和至少等sFeGFET2〇la内鐵電閘極介 電質層之構頑電壓vc。 較佳的係,為將邏輯「〇」寫人選擇記憶體單元2〇9a,可 將電壓-Vc/2施加給字元線2丨2,同時將電壓Vc/2施加給寫入 位元線220,使得穿過^仰£丁 2〇1&鐵電閘極介電質層的總 電壓等於Vc:。為將選擇FeGFET2Qla寫人相反電偶極方向,’ 施加給寫入位元線220及字元線212的兩個電壓符號反轉。 依此方式,由寫入位元線220及字元線212間電位差產生之 電%較佳的係將FeGFET 201a之鐵電偶極寫入正或負方 向’其为別對應選擇記憶體單元2〇9a内邏輯「1」或「〇」。 遣憾的是,由於位元線222較佳的係保持接近於等位電壓 Veq ’鐵电閘極介電質層在第二汲極/源極端子(連接至節點 203a)附近的部分僅為矯頑電壓之半,Vc/24_Vc/2,而非完 86578 -23- 1232451 全矯頑電壓VdvG。若位元線222之電壓設置為字元線2i2 之電壓’如同圖1所示記憶體陣列10〇之情形,由於完全矯 頑電壓vc或-Vc將施加於鐵電閘極介電質層在第二沒極/源 極端子(連接至節點2G3bm近的部分,未選擇記憶體單元 209b將無意間寫入。記憶體陣列2〇〇中,若不無 選擇記憶體單元,亦I法在選擇紀情触 ”,、古在k擇记『思體早几的鐵電閘極介 電質層施加均勻電場。 圖8係說明根據本發明用^寫人記憶體單元紙内選擇 FeGFET20U邏輯狀態之示範性信號的時序圖。如_^ 對應未選擇記憶體單元之寫入位元線224、字元線Μ及位 元線226保持在等位電壓、。如前所述,對應選擇記憶體 單元209a之位元線222亦保持在㈣冑壓^。言己憶體單元 209a之寫入「〇」操作中,字元線212從等位電壓乂叫(其可為 VDD/2)轉換至電壓_Vc/2(其可為零伏特)。同時,寫入位元 線22〇從電壓ν_2轉換至Vc/2,,其可為VDD,’從J在 FeGFET 20U鐵電閘極介電質層施加至少等於矯頑電壓% 之電壓。同樣,寫入「1」操作中’對應選擇記憶體單元2〇9a 之字元線212及寫入位元線220上的電壓極性反轉。 根據本發明另-具體實施例(未顯示),可堆叠記憶體陣列 100、200之分離示例,例如,其中一個置於另一個的頂部。 藉由以垂直尺寸在彼此頂部堆疊兩個或更多記憶體單元, 可改進儲存密度,從而將晶片成本減至最小。可藉為各自 記憶體陣列組態先前說明之相同方式執行用於堆^記憶體 架構的讀取及寫入操作。 86578 •24- 1232451 儘管本文已參考附圖說明了本發明之說明性具體實施 例,應瞭解本發明並不限於這些精確具體實施例,熟習技 術人士可實現各種其他變更及修改,而不致背離隨附申請 專利範圍之範疇。 【圖式簡單說明】 圖1係描述根據本發明一方面形成的說明性非揮發性記 憶體陣列至少一部分之電路示意圖; 圖2係說明圖1所示記憶體陣列簡化電路之電路示意圖,; 圖3係說明根據本發明用於讀取圖1所示記憶體陣列内選 擇€憶體單元之示範性信號的邏輯時序圖; 圖4係說明根據本發明用於寫入圖丨所示記憶體陣列内選 擇A憶體單元之示範性信號的邏輯時序圖; 圖5係描述根據本發明另一方面形成的說明性非揮發性 記憶體陣列至少一部分之電路示意圖;· 圖6係說明圖5所示記憶體陣列簡化電路之電路示意圖; 圖7係說明根據本發明用於讀取圖5所示記憶體陣列内選 擇記憶體單元之示範性信號的邏輯時序圖; 圖8係說明根據本發明用於寫入圖5所示記憶體陣列内選 擇記憶體單元之示範性信號的邏輯時序圖。 【圖式代表符號說明】 10°5 200 記憶體陣列 101,101a 〜101i FeGFET 裝置 109, 109a〜109i, 記憶體單元 209, 209a〜209d 86578 -25- 1232451 112, 116, 120, 212, 216 122, 126, 130, 222, 226 140, 142, 144, 146, 148 151,151a 〜151i, 251, 251a〜251d 220, 224 103a 〜103i,105a 〜105i, 107a〜107i,203a〜203d, 205a〜205d, 207a〜207d 201a〜201d 字元線 位元線 寫入線 電阻器 寫入位元線 節點 鐵電閘極場效電晶體 86578 - 26 -

Claims (1)

1232451 拾、申請專利範園: 1· 一種非揮發性記憶體陣列,其包括·· 複數個記憶體單元,至少該等記憶體單元之一包括— 三端t非揮發性儲存元件,其係用於儲存該至少-個記 憶體單元之一邏輯狀態; 複數個用於轉合至該等記憶體單元的寫入線,其係選 擇性地寫人該記憶體陣列内—個或多個記憶體單元;以 及 複數個用於耦合至該等記憶體單元的位元線及字元 線,其係選擇性地讀取及寫入該記憶體陣列内一個或多 個記憶體單元; 其中該記憶體陣列組態設定為消除對一傳送閘之一需 要,其係用於耦合至該至少一個記憶體單元内一對應非 揮發性儲存元件。 2·如申請專利範圍第1項之記憶體陣列,其中: 該等字元線實質上垂直於該等位元線配置;以及 該等寫入線實質上關於該等字元線及位元線成對角地 配置,使得不會有耦合至一相同寫入線的兩個記憶體單 元共用一相同字元線或位元線。 3·如申請專利範圍第2項之記憶體陣列,其中每個該等記憶 體單元之至少一部分係用於在一位元線及一對應字元線 之一交點搞合。 4.如申請專利範圍第1項之記憶體陣列,其中: 該等字元線實質上垂直於該等位元線配置;以及 86578 1232451 該等寫入線實質上平行於至少該等字元線及位元線之 一配置。 5.如申請專利範圍第1項之記憶體陣列,其中該非揮發性儲 存元件之一第一端子耦合至一對應寫入線,該非揮發性 儲存元件之一第二端子耦合至一對應字元線及該非揮發 f生儲存元件之一第三端子镇合至一對應位元線。 6·如申請專利範圍第1項之記憶體陣列,其中該至少一個記 憶體單元可選擇性地操作至少: , 一第一模式,其中讀取該至少一個記憶體單元之一邏 輯狀態;以及 一第二模式,其中該至少一個記憶體單元寫入一預定 邏輯狀態。 7·如申請專利範圍第6項之記憶體陣列,其中該第一模式包 含決定孩非揮發性儲存元件之該等第二及第三端子間一 區域的傳導性,該傳導性代表該至少一個記憶體單元 之該邏輯狀態。 8.如申請專利範圍第7項之記憶體陣列,其中該操作第一模 式中’該非揮發性儲存元件内該φ第二及第2端子間該 區域之該傳導性藉由執行至少下列之一決定: 在該非揮發性儲存元件之該等第二及第三端子施加一 預定電壓電位,且實質上同時測量穿過該非揮發性儲存 元件之該等第二及第三端子間該區域的—電流;以及 在該非揮發性儲存元件之該等第二及第三端子間的該 區域施加—預定電流,且實質上同時測量該非揮發性儲 86578 1232451 存元件之該等第二及第三端子的一電壓。 9. 如申請專利範圍第6項之記憶體陣列,其中該非揮發性儲 存元件係一鐵電閘極場效電晶體(ferroelectric gate field-effect transistor ; FeGFET),該第一端子係該 FeGFET 之一閘極端子,該第二端子係該FeGFET之一第一汲極/ 源極端子,以及該第三端子係該FeGFET之一第二汲極/ 源極端子。 10. 如申請專利範圍第9項之記憶體陣列,其中該操作第二模 式中,藉由在該FeGFET之該閘極端子及至少該FeGFET的 該等第一及第二端子之一間施加一電壓電位寫入該至少 一個記憶體單元之該邏輯狀態,使得該FeGFET内一鐵電 閘極介電質層内產生一電場,其至少等於與該鐵電閘極 介電質層相關之一矯頑場,從而將該記憶體單元之該邏 輯狀態儲存於該FeGFET内,該邏轉狀態至少部分藉由該 Λ / / 施加電場之一方向決定。 11. 如申請專利範圍第9項之記憶體陣列,其中該第二模式包 含: 對該FeGFET之該第一汲極/源極端子及該第二汲極/源 極端子至少之一施加一第一電壓,該第一電壓具有小於 該FeGFET内該鐵電閘極介電質層之一矯頑電壓Vc的大 小;以及 對該FeGFET之該閘極端子施加一第二電壓,該第二電 壓具有一大小及極性,當與該第一電壓相加時其產生至 少等於該FeGFET内該鐵電閘極介電質層之該矯頑電壓 86578 1232451 vc的一電壓電位。 12·如申:專利範圍第U項之記憶體陣列,其中該第一電壓 具有^質上等於該緯頑電壓二分之-(vc/2)的-電位,以 及孩第二電壓具有實質上等於該矯頑電壓二分之一的一 電位及與孩第一電壓之一極性相反的一極性(_Vc/2)。 13.如申請專利範圍第6項之記憶體陣列,其中該至少一個記 憶體單元進一步可選擇性地操作至少一第三模式,其中 該非揮發性儲存元件之該等第一、第二及第三端子的一 廷壓笔U貫$上相等,從而I呆持該至少—個記憶體單元β 之該邏輯狀態。 ⑷如申請專利範圍第丨項之記憶體陣列,其中至少兩個記憶 體單元以一垂直尺寸在彼此頂部堆疊。 15· 一種形成一非揮發性記憶體陣列的方法,其包括下列步 驟:
提供複數個記憶體單元,至少一個記憶體單元包括一 二端子非揮發性儲存元件,用以儲存該至少一個記憶體 單元之一邏輯狀態;以及 將該等記憶體單元耦合至複數個寫入線、位元線及字 元線’用以選擇性讀取及寫入該記憶體陣列内一個或多 個Ζ憶體單元之該邏輯狀態,該等記憶體單元係用於李馬 合至該等寫入線、位元線及字元線,以便消除對於一傳 送閘極之一需要,其係耦合至該至少一個記憶體單元内 董士應非揮發性儲存元件。 如申凊專利範圍第15項之方法,其中將該等記憶體單元 86578 1232451 李馬合至遠等複數個 今· 寫入線、位元線及字元線之$亥步驟包 將母個非揮發性儲存元件之一第一端子連接至一對應 寫入線; &將每個非揮發性儲存元件之一第二端子連接至 一對應 字元線;以及 將每個非揮發性儲存元件之一第三端子連接至一對應 位元線。 , 如申请專利範圍第15項之方法,其進—步包括下列步驟·着 將該等複數個字元線之至少一部分配置成實質上垂直 於茲等複數個位元線之至少一部分;以及 將該等複數個寫入線之至少一部分配置成實質上關於 邊等夺元線及位元線成對角,使得不會有耦合至一相同 寫入線的兩個記憶體單元共用一相同字元線或位元線。 队如申請專利範圍第15項之方法,〔其進一步包括下列步驟: 在一操作第一模式中,選擇性地讀取該至少一個記憶| 體單元之一邏輯狀態;以及 ^ 在一操作第二模式中,選擇性地寫入該至少_個記憶 體單元之一邏輯狀態。 19·如申請專利範圍第18項之方法,其中讀取該至少一個記 憶體單元之該邏輯狀態的該步驟包含決定該非揮發性儲 存元件之該等第二及第三端子間一區域的—傳導性,該 傳導性代表該至少一個記憶體單元之該邏輯狀雖。 20·如申請專利範圍第19項之方法,其中決定一通道區域之 86578 1232451 該傳導性的該步驟包含至少下列之一: 在該非揮發性儲存元件之該等第二及第三端子施加一 預定電壓電位,且實質上同時測量穿過該非揮發性儲存 元件之該等第二及第三端子間該區域的一電流;以及 在該非揮發性儲存元件之該等第二及第三端子間的該 區域施加一預定電流,且實質上同時測量該非揮發性儲 存元件之該等第二及第三端子的一電壓。 21. 如申請專利範圍第1 8項之方法,其中該非揮發性儲存’元 件係一鐵電閘極場效電晶體(ferroelectric gate field-effect transistor ; FeGFET),該第一端子係該FeGFET之一閘極 端子,該第二端子係該FeGFET之一第一汲極/源極端子, 以及該第三端子係該FeGFET之一第二汲極/源極端子。 22. 如申請專利範圍第21項之方法,其中寫入該至少一個記 憶體單元之該邏輯狀態的該步驟.包含在該FeGFET内一鐵 電閘極介電質層内產生一電場,其至少等於與該鐵電閘 極介電質層相關之一矯頑場,從而將該記憶體單元之該 邏輯狀態儲存於該FeGFET内,該邏輯狀態至少部分藉由 該施加電場之一方向決定。 23·如申請專利範圍第21項之方法,其中寫入該至少一個記 憶體單元之該邏輯狀態的該步驟包含: 對該FeGFET之該第一汲極/源極端子及該第二汲極/源 極端子至少之一施加一第一電壓,該第一電壓具有小於 該FeGFET内該鐵電閘極介電質層之一矯頑電壓Vc的大 小;以及 86578 -6- 1232451 對違FeGFET之該閘極端子施加一第二電壓,該第二電 壓具有一大小及極性,當與該第一電壓相加時其在該 FeGFET内的該鐵電閘極介電質層產生至少等於該鐵電 閘極介電質層之該矯頑電壓Vc的一電壓電位。 如申w專利範圍弟2 3項之方法,其中該第一電壓具有實 質上等於該矯頑電壓二分之一(Vc/2>々一電位,以及該第 二電壓具有實質上等於該矯頑電壓二分之一的一電位及 與该第一電壓之一極性相反的一極性卜Vc/2)。 , 戈申w專利第15項之方法,其進一步包括以一垂直尺寸 在彼此頂部堆疊兩個或更多記憶體單元之步驟。 26 種用於包括複數個位元線、字元線及寫入線之一記憶 k陣列内的記憶體單元,該記憶體單元包括: 一用於儲存該記憶體單元之一邏輯狀態的非揮發性儲 存疋件,孩非揮發性儲存元件包括第一、第二及第三端 子; … 其中該非揮發性儲存元件之該等第一、第二及第三端 予係分別用於耦合至該記憶體陣列内一對應位元線、字 疋線及寫入線,以便消除對於耦合至該非揮發性儲存元 件之一傳送閘極的一需要。 86578
TW092120847A 2002-09-27 2003-07-30 Memory array employing single three-terminal non-volatile storage elements TWI232451B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/256,715 US6894916B2 (en) 2002-09-27 2002-09-27 Memory array employing single three-terminal non-volatile storage elements

Publications (2)

Publication Number Publication Date
TW200418025A TW200418025A (en) 2004-09-16
TWI232451B true TWI232451B (en) 2005-05-11

Family

ID=32029337

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092120847A TWI232451B (en) 2002-09-27 2003-07-30 Memory array employing single three-terminal non-volatile storage elements

Country Status (4)

Country Link
US (1) US6894916B2 (zh)
JP (1) JP3956367B2 (zh)
CN (1) CN100414642C (zh)
TW (1) TWI232451B (zh)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7312785B2 (en) 2001-10-22 2007-12-25 Apple Inc. Method and apparatus for accelerated scrolling
US7345671B2 (en) 2001-10-22 2008-03-18 Apple Inc. Method and apparatus for use of rotational user inputs
US7046230B2 (en) * 2001-10-22 2006-05-16 Apple Computer, Inc. Touch pad handheld device
US7333092B2 (en) 2002-02-25 2008-02-19 Apple Computer, Inc. Touch pad for handheld device
US7499040B2 (en) 2003-08-18 2009-03-03 Apple Inc. Movable touch pad with added functionality
US20070152977A1 (en) 2005-12-30 2007-07-05 Apple Computer, Inc. Illuminated touchpad
US7495659B2 (en) 2003-11-25 2009-02-24 Apple Inc. Touch pad for handheld device
US8059099B2 (en) 2006-06-02 2011-11-15 Apple Inc. Techniques for interactive input to portable electronic devices
KR101065943B1 (ko) 2004-08-16 2011-09-20 애플 인크. 터치 감지 장치의 공간 해상도를 증가시키는 방법
US7671837B2 (en) * 2005-09-06 2010-03-02 Apple Inc. Scrolling input arrangements using capacitive sensors on a flexible membrane
US7880729B2 (en) 2005-10-11 2011-02-01 Apple Inc. Center button isolation ring
US20070152983A1 (en) 2005-12-30 2007-07-05 Apple Computer, Inc. Touch pad with symbols based on mode
JP4887853B2 (ja) * 2006-03-17 2012-02-29 富士通セミコンダクター株式会社 半導体記憶装置
US9360967B2 (en) 2006-07-06 2016-06-07 Apple Inc. Mutual capacitance touch sensing device
US8743060B2 (en) 2006-07-06 2014-06-03 Apple Inc. Mutual capacitance touch sensing device
US8022935B2 (en) 2006-07-06 2011-09-20 Apple Inc. Capacitance sensing electrode with integrated I/O mechanism
US7795553B2 (en) 2006-09-11 2010-09-14 Apple Inc. Hybrid button
US8274479B2 (en) 2006-10-11 2012-09-25 Apple Inc. Gimballed scroll wheel
US8482530B2 (en) 2006-11-13 2013-07-09 Apple Inc. Method of capacitively sensing finger position
WO2008083136A2 (en) * 2006-12-29 2008-07-10 Sandisk Corporation Resistance sensing and compensation for non-volatile storage
US7590002B2 (en) * 2006-12-29 2009-09-15 Sandisk Corporation Resistance sensing and compensation for non-volatile storage
US7616498B2 (en) * 2006-12-29 2009-11-10 Sandisk Corporation Non-volatile storage system with resistance sensing and compensation
US7817454B2 (en) 2007-04-03 2010-10-19 Micron Technology, Inc. Variable resistance memory with lattice array using enclosing transistors
US9654104B2 (en) 2007-07-17 2017-05-16 Apple Inc. Resistive force sensor with capacitive discrimination
US8683378B2 (en) 2007-09-04 2014-03-25 Apple Inc. Scrolling techniques for user interfaces
US7910843B2 (en) 2007-09-04 2011-03-22 Apple Inc. Compact input device
US8416198B2 (en) 2007-12-03 2013-04-09 Apple Inc. Multi-dimensional scroll wheel
US8125461B2 (en) 2008-01-11 2012-02-28 Apple Inc. Dynamic input graphic display
US8820133B2 (en) 2008-02-01 2014-09-02 Apple Inc. Co-extruded materials and methods
US9454256B2 (en) 2008-03-14 2016-09-27 Apple Inc. Sensor configurations of an input device that are switchable based on mode
US8816967B2 (en) 2008-09-25 2014-08-26 Apple Inc. Capacitive sensor having electrodes arranged on the substrate and the flex circuit
US8395590B2 (en) 2008-12-17 2013-03-12 Apple Inc. Integrated contact switch and touch sensor elements
US9354751B2 (en) 2009-05-15 2016-05-31 Apple Inc. Input device with optimized capacitive sensing
US8872771B2 (en) 2009-07-07 2014-10-28 Apple Inc. Touch sensing device having conductive nodes
US9257152B2 (en) * 2012-11-09 2016-02-09 Globalfoundries Inc. Memory architectures having wiring structures that enable different access patterns in multiple dimensions
WO2016072974A1 (en) * 2014-11-04 2016-05-12 Hewlett Packard Enterprise Development Lp Memory array driver
US10262715B2 (en) * 2017-03-27 2019-04-16 Micron Technology, Inc. Multiple plate line architecture for multideck memory array
US10504909B2 (en) * 2017-05-10 2019-12-10 Micron Technology, Inc. Plate node configurations and operations for a memory array
US10529410B2 (en) 2017-12-18 2020-01-07 Micron Technology, Inc. Techniques for accessing an array of memory cells to reduce parasitic coupling
US10963776B2 (en) * 2018-08-24 2021-03-30 Namlab Ggmbh Artificial neuron based on ferroelectric circuit element
US20230037696A1 (en) * 2021-08-06 2023-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. High-density & high-voltage-tolerable pure core memory cell

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3786448A (en) * 1972-09-11 1974-01-15 Goodyear Aerospace Corp Multiple access plated wire memory
US3832700A (en) 1973-04-24 1974-08-27 Westinghouse Electric Corp Ferroelectric memory device
US4873664A (en) 1987-02-12 1989-10-10 Ramtron Corporation Self restoring ferroelectric memory
US4888733A (en) 1988-09-12 1989-12-19 Ramtron Corporation Non-volatile memory cell and sensing method
JPH0677434A (ja) * 1992-08-27 1994-03-18 Hitachi Ltd 半導体記憶装置
US6373743B1 (en) * 1999-08-30 2002-04-16 Symetrix Corporation Ferroelectric memory and method of operating same
JPH06151872A (ja) 1992-11-09 1994-05-31 Mitsubishi Kasei Corp Fet素子
US5541807A (en) 1995-03-17 1996-07-30 Evans, Jr.; Joseph T. Ferroelectric based capacitor for use in memory systems and method for fabricating the same
JP3710845B2 (ja) * 1995-06-21 2005-10-26 株式会社ルネサステクノロジ 半導体記憶装置
US5789775A (en) 1996-01-26 1998-08-04 Radiant Technologies High density memory and double word ferroelectric memory cell for constructing the same
US5757042A (en) 1996-06-14 1998-05-26 Radiant Technologies, Inc. High density ferroelectric memory with increased channel modulation and double word ferroelectric memory cell for constructing the same
US6067244A (en) 1997-10-14 2000-05-23 Yale University Ferroelectric dynamic random access memory
US6075639A (en) * 1997-10-22 2000-06-13 The Board Of Trustees Of The Leland Stanford Junior University Micromachined scanning torsion mirror and method
JP3780713B2 (ja) 1998-08-25 2006-05-31 富士通株式会社 強誘電体メモリ、強誘電体メモリの製造方法及び強誘電体メモリの試験方法
US6333543B1 (en) 1999-03-16 2001-12-25 International Business Machines Corporation Field-effect transistor with a buried mott material oxide channel
US6259114B1 (en) 1999-05-07 2001-07-10 International Business Machines Corporation Process for fabrication of an all-epitaxial-oxide transistor
US6731557B2 (en) * 2001-06-21 2004-05-04 Stmicroelectronics S.R.L. Method of refreshing an electrically erasable and programmable non-volatile memory

Also Published As

Publication number Publication date
JP3956367B2 (ja) 2007-08-08
US20040062075A1 (en) 2004-04-01
JP2004118998A (ja) 2004-04-15
TW200418025A (en) 2004-09-16
US6894916B2 (en) 2005-05-17
CN1490819A (zh) 2004-04-21
CN100414642C (zh) 2008-08-27

Similar Documents

Publication Publication Date Title
TWI232451B (en) Memory array employing single three-terminal non-volatile storage elements
KR100537256B1 (ko) 반도체기억장치
US6487104B2 (en) Semiconductor memory device
US6804164B2 (en) Low-power consumption semiconductor memory device
JP4052648B2 (ja) 強誘電体ゲート電界効果トランジスタを使用する不揮発性メモリ
US20120307545A1 (en) Interleaved Bit Line Architecture for 2T2C Ferroelectric Memories
JP3948831B2 (ja) 不揮発性強誘電体メモリ、不揮発性強誘電体メモリの駆動方法および不揮発性強誘電体メモリの製造方法
TWI503837B (zh) 不具專用預充電電晶體之差動感測放大器
US20050135143A1 (en) Ferroelectric RAM device and driving method
JP3570692B2 (ja) 不揮発性メモリ
US9036405B1 (en) Memory sense amplifier with multiple modes of operation
JP2002093154A (ja) 強誘電体メモリ
US7872899B2 (en) Semiconductor memory device
JP4138392B2 (ja) 不揮発性強誘電体メモリ装置の参照電圧発生回路
JP2003303491A (ja) 半導体記憶装置
US6522569B2 (en) Semiconductor memory device
US7142444B2 (en) Data reading method, data writing method, and semiconductor memory device
JP3604576B2 (ja) 強誘電体メモリ装置
JP2001210080A (ja) 強誘電体型記憶装置
KR100237267B1 (ko) 강유전체 메모리 장치 및 그 동작 제어 방법
US20050254283A1 (en) Non-volatile ferroelectric cell array circuit using PNPN diode characteristics
US20040036104A1 (en) Semiconductor memory device
JP2000040378A (ja) 多値強誘電体メモリ
JPH0963281A (ja) 強誘電体メモリ装置
JPH0478098A (ja) 半導体記憶装置の動作方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees