TW589845B - Method and circuit to synchronize the signals - Google Patents

Method and circuit to synchronize the signals Download PDF

Info

Publication number
TW589845B
TW589845B TW091134761A TW91134761A TW589845B TW 589845 B TW589845 B TW 589845B TW 091134761 A TW091134761 A TW 091134761A TW 91134761 A TW91134761 A TW 91134761A TW 589845 B TW589845 B TW 589845B
Authority
TW
Taiwan
Prior art keywords
sampling
signal
edge
positive
output
Prior art date
Application number
TW091134761A
Other languages
English (en)
Other versions
TW200409512A (en
Inventor
Chia-Yow Yeh
Original Assignee
Cheertek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cheertek Inc filed Critical Cheertek Inc
Priority to TW091134761A priority Critical patent/TW589845B/zh
Priority to US10/617,481 priority patent/US6794910B2/en
Application granted granted Critical
Publication of TW589845B publication Critical patent/TW589845B/zh
Publication of TW200409512A publication Critical patent/TW200409512A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0045Correction by a latch cascade

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Digital Magnetic Recording (AREA)

Description

589845 五、發明說明(1) ~ 一、 【發明所屬之技術領域】 本發明係關於一種訊號同步方法及其電路。本發明尤 其關於一種同步兩個以不同頻率的時脈觸發的訊號的方法 及其電路。 二、 【先前技術】 隨著積體電路設計複雜度日益提高,愈來愈多人藉由 電子設計自動化(electron design automati〇n,EDA)之 辅助工具協助設計者在設計過程中,提早發現缺失所在及 刀析與最佳化處理測试樣本的完整性,減少多餘或沒必要 之測試時程浪費,以縮短開發的時程。相同頻率時脈觸發 的訊號的電路設計即可經由這類輔助工具很容易地模擬並 分析出可靠的結果。 、 然而’設計者仍必需面對不同頻率時脈觸發的訊號所 產生的時序問題。例如,相機使用4 8Mhz的高階精簡指令 運异(Advanced RISC Machine,ARM)處理器,為達到一定 的效能,其專屬電路採用較高頻率的時脈,如1〇〇Mhz。但 疋感測态的輸入訊號以1 3 · 5或2 7 M h z同步處理,其相對應 的電路則採用27Mhz的時脈。而這類時序問題以EDA之輔助 工具模擬分析出的結果並不可靠。 如圖1 a所示,第一模組11以較低頻率時脈運作,並以 較低頻率時序訊號LCK處理允許寫入(write —enable)訊號 WE ’將第一暫存器ui中的資料傳送至第二模組12。第二 核組12以較高頻率時序訊號HCk之時脈取樣允許寫入訊號
589845 五、發明制⑵ ' " " --—---- S接ΪΪΤ模組11所傳來的資料,並存入第二模組I2中 子器1 2 1。當允許寫入訊號WE位於高電位時,即 的狀態時,第二模組12可接收第—模組11傳送過來的 人第二暫存11121中。圖lb顯示圖la中允許寫入 眸:、較高頻率時序訊號HCK之時序冑,第二模組以於 手脈為1時取樣未經同步處理之允許寫入訊號…。在圖ib 置a時,由於第二模組1 2需要足夠的時間以確認取樣到 =允許寫入訊號WE,因此可能錯失這次的允許寫入訊號 Μ。在位置b時才能成功讀取到允許寫入訊號,並允許資 ,寫^。面對這類不同頻率時脈之時序問題,設計者必需 化費許多時間逐一檢查輸出結果並進行微調,以符合其預 $的結果。另夕卜,因電路設計變更或製程改變等因素的影 曰’設計者必須再次檢查並微調其電路設計,因而延長 發設計的時程。 因此如何同步兩個不同頻率觸發的電路模組解決上述 的時序問題,使EDA輔助工具之分析結果可被信賴,以縮 短開發的時程便成為目前亟待改善的課題。 三、【發明内容】 針對上述問題,本發日月的目的為提供一種同步兩個以 不同頻率的時脈觸發的訊號的方法及其電路,其可解決兩 個以不同頻率的時脈觸發的訊號所產生的時序問題,使電 路設計者不需花費過多的時間在時序問題上,以縮短 設計之開發時程。
589845 五、發明說明(3) ----- 本發明的另一目的為提供一種同步兩個以不同頻率 時脈觸發的訊號的方法及其電路,其可使電子設計自動化 (electron design automation, EDA)輔助工具之模擬八 析結果可被信賴。 a 、 刀 為達上述目的,本發明之同步兩個以不同頻率的時脈 觸發的訊號的方法,是在較高頻率時序訊號之正緣 、 (positive edge)及負緣(negative edge)皆對較低頻率允 許寫入訊號進行取樣。若在正緣時取樣結果為低電位,即 為夺在下一負緣再進行一次取樣。若在負緣的取樣結 果為,電位,即為丨時,則下一正緣即不進行取樣。亦^ 在較高頻率時序訊號正緣或負緣的取樣結果為1時,下一 2反緣不進行取樣。若在正緣或負緣的取樣結果為〇,下 相反緣則進行取樣。最後,將在正緣及負緣的取樣結果 聯集輸出一已同步允許寫入訊號。 =。另外’依據上述之同步兩個以不同頻率的時脈觸發的 訊號的方法之實施電路包括:一記錄電路以及一取樣電 己錄電路係用以記錄在較高頻率時序訊號之正緣及負 緣應進行取樣動作的狀態。取樣電路則是依據記錄電路記 錄之取樣動作狀態,在相反緣作出相對應的取樣動作,並 將在正緣及負緣的取樣結果聯集輪出已同步允許寫入訊 號。 、電路包括一第一D型正反器及一第二D型正反器, =^自疋正緣觸發型。第一D型正反器係用以記錄正緣取 7 <之取樣動作狀態,第二D型正反器則是記錄負緣取樣
五、發明說明(4) 後之取樣動作壯Afc D型正反器、一恶。取樣電路則包括一第一及閘、一第三 一第五D型正:ΐ二及閘、一第四D型正反器、一或閘以及 第五D型正反哭ί、。第三D型正反器、第四D型正反器以及 用以批告丨梦白為正緣觸發型。第一及閘及第二及閘係 四D型工正反乂器\頻率^允許寫入訊號輸入第三D型正反器及第 在負緣及正η緣對第^型正反器及第四D型正反器則是用以 正反器及第二/較低頻率允許寫入訊號取樣。當第一D型 閘及第二及^的31正反器記錄狀態為鎖定狀態時,第一及 正反器盔法敗婵輸出為〇,代表第三D型正反器及第四〇型 二D型正及如…樣,輸出結果亦為0。當第一β型正反器及第 型正及哭芬哲較低頻率允許寫入訊號變化,旅由第三D 閘聯集i出在型正反器取樣並輸出結果。之後再以或 入訊缺。笛 緣負緣的取樣結果成為一已同步允許寫 高頻則控制已同步允許寫人訊號在較 率時序訊號之^矮·^緣轉換。較高頻率模組即可在較高頻 啁率俊細: 緣日可取樣已同步允許寫入訊號來處理較低 頻率模組傳入的資料。 方氺Γ ί ί明之同步兩個以不同頻率的時脈觸發的訊號的 號與第二模組之ίίίιΐ組產生之較低頻率允許寫人訊 入訊號。隨後’第二模組以已同步允許寫入訊 與b較i頻率=S,組傳送過來的資料。如此,較低頻率 、 ’“的兩個核組可視為同步的模組,即可以EDa之 589845 五、發明說明(5) -- ϋ =協助設計者模擬分析出可靠的結果,以縮短開發 设叶的時程。 四、【實施方式】 =下將參照相關圖式,說明依本發明較佳實施例之同 γ兩個以不同頻率的時脈觸發的訊號的方法及其電路,其 中相同的元件將以相同的參照符號加以說明。八 八 請參照圖2,在第一模組11及第二模組12間設置一同 利用同步電路23將第一模組11輸出之允許寫入 訊唬WE以較高頻率時序訊號HCK同步化後,輸出已同 =2fSWE °第二模組12再以較高頻率時序訊號腦取 Ξ 3i許寫入訊綱來接收第-模組11所傳送的資 技術的第一暫存器121中。如此即可解決上述習知 以下將詳細說明同步兩個以不同頻率的 時脈觸發的訊號的方法。 訊號=明2例之同步:個以不同頻率的時脈觸發的 ' ,八精神為在較高頻率時序訊號HCK之正緣 (Pos^ve edge)及負緣(negative時皆對較低頻率 施牛驟寫行取樣的動作。請參照圖3說明其實 = = :樣動作區分為兩-種是對較 離)另餘U 取樣動作(以下稱為取樣狀 ;率時序一二疋’即不進行取樣。首先將在較高 只千崎序訊號HCK正緣及倉续w ^ , 汉貞緣日守的取樣動作初始化為取樣 589845 五、發明說明(6) 狀態(S31 )。即初始狀態時,在較高頻率時序訊號的正緣 及負緣皆會對較低頻率允許寫入訊號肫進行取樣。接著, 隨著較高頻率時序訊號HCK正緣及負緣的轉換,分別在正 緣及負緣對較低頻率允許寫入訊號WE進行取樣,並記錄在 較高頻率時序訊號HCK之正緣及負緣的取樣動作狀態 (S32)。再依據記錄之正緣及負緣的取樣動作狀態在下一 ,反緣進行相對應的取樣動作(S 3 3)。其改變取樣動作狀 悲的依據為:若在較高頻率時序訊號HCk之正緣對較低頻 率允許寫入訊號WE取樣的結果為高電位,即為1的狀態, 則改變正緣的取樣動作狀態為鎖定狀態。若下一個時間週 期之正緣的取樣結果為低電位,即為〇的狀態,則改變正 緣 >的取樣動作狀態為取樣狀態。同樣的,若在較高頻率時 序汛號HCK之負緣對較低頻率允許寫入訊號WE取樣的結果 為1 ’、則改變負緣的取樣動作狀態為鎖定狀態。若下一個 Ϊ Ϊ Ϊ之f緣取樣結果為〇,則改變負緣的取樣動作狀 鎊1 =恶。其意義為,若在較高頻率時序訊號HCK之 ^緣相:-個負緣的取樣動作狀態為取樣狀態,表示在 v 1a _ 领半允卉寫入訊號WE的取樣結果為〇, 必須在目别的正緣取樣。若前一個 鎖定狀態,表示在前一個备链料& y刃取徠勁邗狀怎為
的敌择社里炎·《 ^ 負緣對較低頻率允許寫入訊號WE 的取樣、、、口果為1,目刖所在的 η硪,日-& + ^ Α / 緣就不需要再進行取樣。 同理,目刖所在的負緣是否 ^ ^ ^ ^ . lL ^疋舍取樣亦由刖一個正緣取樣的結 果來決疋,在此不再闡沭。县 哎?MCK之正給β★ 最後’將y刀別在較高頻率時序 訊派之正緣及負緣時斜齡 了奴低頻率允許寫入訊號WE取樣 第11頁 589845 五、發明說明(7) 的結果聯集輸出成一已同步允許寫入訊號SWE(S34)。亦即 在較高頻率時序訊號HCK之正緣或負緣取樣到較低頻率允 許寫入訊號WE為1,即輸出1的訊號。 請參照圖4a,顯示實現依上述實施例之同步兩個以不 同頻率的時脈觸發的訊號的方法之電路,其包括一記錄電 路41以及一取樣電路42。記錄電路41用以記錄在一較高頻 率時序訊號之正緣及負緣時取樣動作的狀態。其是由第一、 D型正反器411及第二D型正反器412所組成,兩者皆是正緣 觸發型。第一 D型正反器411之D端子接受較低頻率允許寫 入訊號WE,CK端子接受較高頻率時序訊號HCK,Q端子外接 且其初始狀態為0,代表取樣狀態。因其為正緣觸發型, 當在較南頻率時序訊號HCK正緣時即觸發第一d型正反器 411。若輸入的較低頻率允許寫入訊號鄄為1時,Q端子^輸 出即為1,代表鎖定狀態,若輸入的較低頻率允許寫入訊 號WE為0時,Q端子輸出即為〇,即為取樣狀態。由上述作 動可知,第一D型正反器411係記錄在較高頻率時序訊號 HCK之正緣時取樣動作的狀態。第二D型正反器4 1 2之ρ端子 接受較低頻率允許寫入訊號WE,CK端子接受較高頻率時序 訊號HCK的反相,Q端子外接且其初始狀態為〇,代表取樣 狀態。同樣的,因其為正緣觸發型,當在較高頻率時序訊 號HCK負緣時,經反相後即觸發第型正反器412。若輸 入的較低頻率允許寫入訊號WE為!時,q端子輸出即為i ^ 代表鎖定狀態。若輸入的較低頻率允許寫入訊號WE為〇 時,Q端子輸出即為〇,即為取樣狀態。因此第二D 反 589845 五、發明說明(8) 器412係記錄在較高頻率時序 狀態。 n ^HCK之負緣%取樣動作的 取樣電路42依據記錄電路41々絲夕产—& 訊號H C κ正緣及負緣時取樣動作的°狀能對該較/頻率時序 許寫入訊號WE進行取樣,並將八:狀/V: 一較低頻率允 結果聯集輪出成-已同步= 緣時取樣的 -第-及閑421、一第三1)型=。其;成元件包括 ;2B ,Dΐ""414'" ^f^42 5 - ^' 口一型正反器423、第四£)型正反器424以及 正反器426皆為正緣觸發型。 ^ 第及閘4 2 1之一輸入端子接受該較低頻率允許寫入 訊號WE,另一輪入踹子接禹# μ ♦ -馮手兄疔冩入 4Π0被工Ζ山又圮錄電路41之第一0型正反器 子輸出的反相,輸出端子則外接至第三d =3之D端子。第三0型正反器423之以端子接受該較高頻率 時序訊號HCK的反相,Q端子外接至或閘425之一輸入端, ;ΐ =態為〇。第二及閑422之-輸入端子接受該較低 頻率允♦寫人訊號WE,3-輸人端子接受記錄電路41之第 一 D型正反器412Q端子輸出的反相,輸出端子則外接至第 四D型正反器424之D端子。第四1)型正反器似之以端子接 受該較高頻率聘序訊號HCK,Q端子外接至或閘425之另一 輸入端,且其初始狀態為0。 、接著說明上述電路之作動方式。由於第三0型正反器 4f3為正緣觸發型,因此在較高頻率時序訊號的負緣 時,經反相之後觸發第三D型正反器423對較低頻率允許寫 589845 五、發明說明(9) 入訊號WE進行取樣。而D端子之輸入為較低頻率允許寫入 訊號WE與第一D型正反器411的交集輸出。若較低頻率允許 寫入訊號WE為0,第一及閘421之輸出必為〇,第三D型正反 器423對較低頻率允許寫入訊號WE取樣的結果亦為〇,並輸 出至或閘425。若第一D型正反器411為鎖定狀態並輸出j / 經反相輸入第一及閘421後,第一及閘421之輸出亦為〇, 第二D型正反器423取樣的結果同樣為〇。其意義為,在此 較高頻率時序訊號HCK負緣的前一個正緣已取樣到較低頻 率允許寫入訊號WE的結果為1,並經第—D型正反器41_丨記 錄其狀態為鎖定狀態。故在此負緣時不再對較低頻率允許 寫入訊號WE取樣,並輸出〇。反之,在前一個正緣取樣結 果為0,第一 D型正反器4 11記錄之狀態即為取樣狀態而輸 出0,在負緣時即會進行取樣。若取樣較低頻率允許寫入 訊號WE的結果為0則輸出〇,結果為!則輸出1。 同理,第四D型正反器424在較高頻率時序訊號HCK的 正緣受到觸發而進行取樣。其取樣結果受到較低頻率允許 寫入訊號WE及第二D型正反器412記錄前一個負緣的取樣動 作狀態的影響。亦即當前一個負緣取樣到1時,第二D型正 反器41 2記綠鎖定狀態,第四D型正反器424即輸出〇。當第 二D型正反器41 2記錄狀態為取樣狀態,且較低頻率允許寫 入訊號WE為1,第四D型正反器424取樣的結果才為1並輸出 1。最後,或閘425將在較高頻率時序訊號HCK的正緣及負 緣對較低頻率允許窝入訊號WE取樣的結果聯集後輸出已同 步允許寫入訊號SffE。 589845 五、發明說明(10) ----- 另外可將或閘425之輸出連接至第五d型正反器426之D 端子。第五D型正反器42 6之CK端子接受較高頻率^序訊號 HjK,Q端子外接輸出已同步允許寫入訊號SWE,其初始狀b 態,〇。如此,已同步允許寫入訊號SWE只在較高頻率時序 訊號HCK的正緣發生變化。當此已同步允許寫入訊號SfE傳 至第二模組1 2時,再於較高頻率時序訊號HCK的正緣取樣 已同步允許寫入訊號SWE:,並依取樣的結果接受第一模組 11傳送的資料。 ^ 圖4b顯示上述實施例之時序圖。在位置3時,處於較 咼,率時序訊號HCK的正緣並對較低頻率允許寫入訊號WE 進,取樣。因為需要足夠的時間以確認取樣到的允許寫入 訊號WE,因此錯失這次的允許寫入訊號舄,正緣的動作狀 態仍保持為取樣狀態。在位置c時,處於較高頻率時序訊 ,HCK的負緣並進行取樣,因取樣結果為1,負緣的動作狀 悲改變3為鎖定狀態。聯集在正緣及負緣取樣的結果應輸出 1仁疋第五D型正反器4 2 6只在正緣位置被觸發,因此聯 集的結果延遲至位輸出已同步允許寫入訊號谓的波 I。同日守’在位置(!正緣取樣的結果仍為〇,因此仍保持取 樣狀態。直到位置b時取樣到丨才改變為鎖定狀態,並在位 置g時取樣到0而改回取樣狀態。同理,在位置e時,在負 ^取樣到0 ’則將原本的鎖定狀態改變為取樣狀態,在位 置ί時取樣到1,則改變動作狀態為鎖定狀態。 由圖4b之時序圖可知,已同步允許寫入訊號swE之波 >變化會比較低頻率允許寫入訊號WE延遲一個時間週期。
第15頁 589845 I — 五、發明說明(11) 此如可圖 =模組11及第二模組12間再設置-第三暫存器 暫存於第- 將第一模組11傳送至第二模組12的資料 暫存暫存器24。之後再傳送至第二模組12,此第三 作。益24疋經由較高頻率時序訊號HCK的正緣觸發而動 依據本發明之實施例,由於較低頻率允 :??==時序訊細的同步處理所輪出的已7步 組Η同步,兩者之= : = 率之第-模 不同運作頻率之模組間視為同步,故以EDA存在。同時兩個 擬分析㈣結果與分析时電路 工Λ模賴 析的釔果,以有效縮短開發的時程。 i助工具力 以上所述僅為舉例性, ’ 項技術者均可依據上述本發明之實:::者裳任何熟悉該 而不脫離其精神與範疇。任何1進仃荨效之修改, 缚,而對其進行之等效修改或 ==精神與範 請專利範圍中。 更均應包含於後附之申 _ 第16頁 589845 圖式簡單說明 五、【圖示簡單說明】 圖1 a為一習知之不同頻率的時脈觸發的模組間資料傳 遞示意圖。 圖lb為圖la之較低頻率允許寫入訊號與較高頻率時序 訊號之時序圖。 圖2為一運用本發明較佳實施例之同步兩個以不同頻 率的時脈觸發的訊號的方法及其電路於不同頻率的時脈觸 發的模組間資料傳遞之示意圖。 顯示依本發明較佳實施例之同步 圖3為一流程圖 個以不同頻率的時脈觸發的訊號的方法之實施步驟 主〒2 Ϊ二依本發明幸父佳實施例之同步兩個以不同頻率 的時脈觸發的訊號的電路。 午 圖4b顯示圖4a所示電路之對應的時序圖。 元件符號說明 11 111 12 121 23 24 41 411 412 第一模組 第一暫存器 第二模組 第二暫存器 同步電路 第三暫存器 記錄電路 第一D型正反器 第二D型正反器
第17頁 589845 圖式簡單說明 42 取樣電路 421 第一及閘 422 第二及閘 423 第三D型正反器 424 第四D型正反器 425 或閘 426 第五D型正反器 HCK 較高頻率時序訊號 LCK 較低頻率時序訊號 lock 鎖定狀態 Ns tate 負緣之取樣動作狀態 Ps tate 正緣之取樣動作狀態 WE 允許寫入訊號 sampling 取樣狀態 SWE 已同步允許寫入訊號 S31 〜S34 本發明之同步兩個以不同頻率的時脈觸 發的訊號的方法步驟
第18頁

Claims (1)

  1. 589845
    種訊號同步電路,用以同步 如口上 … 時脈觸發的旬缺 -該電路包括: β奋络卩主1 1 用以記錄在一較高頻率時序訊號之正緣 及請:取樣動作的狀態;以及 &邻缺χΪ電路’依據該記錄電路記錄之在該較高頻率時 士 ^^負緣時取樣動作的狀態’在該正緣及負緣之 ^,并脸一較低頻率允許寫入訊號進行相對應的取樣動 ^本认!《分別在正緣及負緣時取樣的結果聯集輸出成一已 同步輸出訊號。 2 ·如申請專利範圍第1項所述之訊號同步電路,其 中該記錄電路包括: ^ =第一D型正反器,為正緣觸發型,用以記錄在該較 冋頻率時序訊號之正緣時取樣動作的狀態,其D端子接受 ,較低頻率允許寫入訊號,CK端子接受該較高頻率時序訊 號,Q端子外接且其初始狀態為〇 ;以及 ^ 一第二D型正反器,為正緣觸發型,用以記錄在該較 高頻率時序訊號之負緣時取樣動作的狀態,其D端子接受 該較低頻率允許寫入訊號,CK端子接受該較高頻率時序訊 號的反相,Q端子外接且其初始狀態為〇。 3 · 如申請專利範圍第2項所述之訊號同步電路,其 中該第一 D型正反器之Q端子輸出為〇,代表在該較高頻率 時序訊號之正緣時取樣動作的狀態為取樣狀態,輸出為1 則代表該動作狀態為鎖定狀態。 如申請專利範圍第2項所述之訊號同步電路,其
    第19頁 d〇7〇H〇 申請專利範圍 _ 中該第二D型不^;级 時序訊號之負緩转° 2子輸出為〇,代表在該較高頻率 則代表該動作=的狀態為取樣狀態’輪出為! 切1乍狀態為鎖定狀態。 中該5取樣ΐ:ί;利範圍第1項所述之訊號同步電路,其 訊铲τΐ—i㈤,其一輸入端子接受該較低頻率允許寫入 :及!;^入端子接受該第-D型正反器Q端子輸出= 邳,及一輪出端子外接; ^ 率時:iiD型/反器’為正緣觸發型’用以在該較高頻 描° &之負緣時對該較低頻率允許寫入訊號進行取 率端:/受該第一及閉輸出之訊號,CK端子接受該 車又问f率時序訊號的反相,Q端子外接且其初始狀態為〇, μ τίϋ閉一輸入端+接受該較低頻率允許寫人 :"另一輸入端子接受該第二D型正反器Q端子輸出的 相,及一輸出端子外接; 、 ,一第四β型正反器,為正緣觸發型,係用以在該較高 頻率時序訊號之正緣時對該較低頻率允許寫入訊號進行5 樣二其D端子接受該第二及閘輸出之訊號,CK端子接受該 較高頻率時序訊號,Q端子外接且其初始狀態為〇 ;以及乂 • 一或閘,其一輸入端子接受該第三D型正反器Q端子之 輪出,另一輸入端子接受該第四D型正反器q端子之輸出, 及一输出端子外接。 6 · 如申請專利範圍第5項所述之訊號同步電路,其 中該取樣電路更可包括一第五]正反器,為正緣觸發八
    第20頁 六、申請專利範圍 Ξ率Γ序端:,接:;::出之訊號,端子接受該較高 n q鈿子外接且其初始狀態為〇。 1 · 一種訊號同步方洋》,m 時脈觸發的訊1,該方法包括用以同步兩個以不同頻率的 #•動在較同頻率時序訊號之正緣及負緣時取 樣動作的狀態為取樣狀態; | ^ ^ (b)分別在該較高頻率時 較低頻率允許窵入部骑推 > 斤號之正緣及負緣時對一 戽訊驴夕1:祕I 5唬進仃取樣,並記錄在該較高頻率時 序a號之正緣及負緣的取樣動作狀態; 才 作狀(以= 序訊號之正緣及負緣的取樣動 ._ 相反緣進饤相對應的取樣動作;以及 $ #你相Ϊ分別在該較高頻率時序訊號之正緣及負緣時對 該較低頻率允許耷人邻躲你# , , β 叮對 ,.^ λ ^ ^冩訊號取樣的結果聯集輸出成一已同步 兄汗馬入訊就。 Α申請專利範圍第7項所述之訊號同步方法,其 芒、取樣動作狀態的依據為,若在該較高頻率時序 訊號之正緣或負緣對該較低頻率允許寫入訊號取樣的結果 為1,則改變相對應之該正緣或負緣之取樣動作狀態為 定狀癌,若取樣的結果為0,則改變相對應之該正緣 緣之取樣動作狀態為取樣狀態。 、 9 ·如申請專利範圍第8項所述之訊號同步方法,复 中(c)取樣的依據為·· " 若該較高頻率時序訊號負緣之前一正緣為取樣狀 則該負緣取樣的結果才為有效,取樣結果為〇,輪出為^ 589845 六、申請專利範圍 取樣結果為1,輸出為1,若該前一正緣為鎖定狀態,則該 負緣取樣的結果皆為0 ;以及 若該較高頻率時序訊號正緣之前一負緣為取樣狀態, 則該正緣取樣的結果才為有效,取樣結果為0,輸出為0, 取樣結果為1,輸出為1,若該前一負緣為鎖定狀態,則該 正緣取樣的結果皆為0。
    第22頁
TW091134761A 2002-11-28 2002-11-28 Method and circuit to synchronize the signals TW589845B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW091134761A TW589845B (en) 2002-11-28 2002-11-28 Method and circuit to synchronize the signals
US10/617,481 US6794910B2 (en) 2002-11-28 2003-07-10 Method and circuit for synchronizing signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW091134761A TW589845B (en) 2002-11-28 2002-11-28 Method and circuit to synchronize the signals

Publications (2)

Publication Number Publication Date
TW589845B true TW589845B (en) 2004-06-01
TW200409512A TW200409512A (en) 2004-06-01

Family

ID=32391344

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091134761A TW589845B (en) 2002-11-28 2002-11-28 Method and circuit to synchronize the signals

Country Status (2)

Country Link
US (1) US6794910B2 (zh)
TW (1) TW589845B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111697956A (zh) * 2019-03-13 2020-09-22 瑞昱半导体股份有限公司 用于高频讯号系统的时序控制装置及方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7698588B2 (en) * 2003-05-15 2010-04-13 International Business Machines Corporation Circuit and related method for synchronizing data signals to a core clock
US7061286B2 (en) * 2004-06-24 2006-06-13 Teradyne, Inc. Synchronization between low frequency and high frequency digital signals
US8775701B1 (en) * 2007-02-28 2014-07-08 Altera Corporation Method and apparatus for source-synchronous capture using a first-in-first-out unit
US7808849B2 (en) * 2008-07-08 2010-10-05 Nvidia Corporation Read leveling of memory units designed to receive access requests in a sequential chained topology
US7796465B2 (en) * 2008-07-09 2010-09-14 Nvidia Corporation Write leveling of memory units designed to receive access requests in a sequential chained topology
US8461884B2 (en) * 2008-08-12 2013-06-11 Nvidia Corporation Programmable delay circuit providing for a wide span of delays
US9317639B1 (en) * 2014-10-27 2016-04-19 Freescale Semiconductor, Inc. System for reducing power consumption of integrated circuit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60180A (ja) * 1983-06-15 1985-01-05 Victor Co Of Japan Ltd 映像信号記録再生装置
US6496548B1 (en) * 1998-10-09 2002-12-17 Harris Corporation Apparatus and method for decoding asynchronous data using derivative calculation
US6295614B1 (en) * 2000-03-02 2001-09-25 Corning Incorporated Apparatus for estimating bit error rate by sampling in WDM communication system
DE10020171A1 (de) * 2000-04-25 2001-10-31 Ericsson Telefon Ab L M Pulsdetektor
US6441667B1 (en) * 2001-03-29 2002-08-27 International Business Machines Corporation Multiphase clock generator

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111697956A (zh) * 2019-03-13 2020-09-22 瑞昱半导体股份有限公司 用于高频讯号系统的时序控制装置及方法
CN111697956B (zh) * 2019-03-13 2023-03-24 瑞昱半导体股份有限公司 用于高频讯号系统的时序控制装置及方法

Also Published As

Publication number Publication date
US6794910B2 (en) 2004-09-21
US20040104749A1 (en) 2004-06-03
TW200409512A (en) 2004-06-01

Similar Documents

Publication Publication Date Title
KR0176651B1 (ko) 서보 어드레스 마크 자동검출 및 서보타이밍 보상회로
US8522067B2 (en) Variable latency interface for read/write channels
EP3125430B1 (en) Double sampling state retention flip-flop
US7864624B2 (en) Semiconductor memory device and method for operating the same
US7295489B2 (en) Method and circuit for writing double data rate (DDR) sampled data in a memory device
US20090034346A1 (en) Memory read control circuit
TW589845B (en) Method and circuit to synchronize the signals
JP2004320531A (ja) シリアル通信装置
US7395450B2 (en) Synchronous/asynchronous interface circuit and electronic device
JPH01501752A (ja) 高速データクロック同期プロセッサ
US7027542B1 (en) Apparatus and method for providing data transfer between two digital circuits with different clock domains and for solving metastability problems
CN105406839A (zh) 一种电路和电子装置
JP5104356B2 (ja) 検証支援プログラム、検証支援装置、および検証支援方法
JP3246487B2 (ja) 半導体集積回路とその制御信号の生成方法
US10742216B1 (en) Clock domain crossing for an interface between logic circuits
US6621883B1 (en) Method and means for data detection in SCSI ultra-3 disc interface
JP3918847B2 (ja) 非同期信号転送システム、非同期信号転送装置及びそれらに用いる非同期信号転送方法
JP5942417B2 (ja) シミュレーション装置、シミュレーション方法及びシミュレーションプログラム
JP3563223B2 (ja) レジスタ回路
JP3115756B2 (ja) デマルチプレクサ回路
TW202341146A (zh) 半導體裝置、記憶體裝置以及記憶體系統
TWI228350B (en) Surge-free circuit capable of lowering electro-magnetic interference
JP2013127396A (ja) スキャンフリップフロップおよび半導体集積回路装置
CN116895308A (zh) 执行写训练而无需读训练的半导体装置和存储器系统
JP2652994B2 (ja) リタイミング回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees