TW571543B - Phase transition determination device and sampling phase determination device - Google Patents

Phase transition determination device and sampling phase determination device Download PDF

Info

Publication number
TW571543B
TW571543B TW91108067A TW91108067A TW571543B TW 571543 B TW571543 B TW 571543B TW 91108067 A TW91108067 A TW 91108067A TW 91108067 A TW91108067 A TW 91108067A TW 571543 B TW571543 B TW 571543B
Authority
TW
Taiwan
Prior art keywords
phase
signal
signals
mentioned
item
Prior art date
Application number
TW91108067A
Other languages
English (en)
Inventor
Mu-Jen Huang
Linhsiang Wei
Fu-Shing Ju
Original Assignee
Taiwan Semiconductor Mfg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Mfg filed Critical Taiwan Semiconductor Mfg
Priority to TW91108067A priority Critical patent/TW571543B/zh
Application granted granted Critical
Publication of TW571543B publication Critical patent/TW571543B/zh

Links

Description

571543 五、發明說明(1) 本發明係有關於一種適用於高速串列鏈結(serial link)通訊之相位(phase)轉變(transition)決定裝置,特 別係指一種具有該相位轉變決定裝置之取樣相位 (sampling phase)決定裝置。 近年來,為滿足數位通訊上更高位元傳輸速率的要求 而發展出兼具高速與低成本的串列鏈結(serial link)技 術。應用這種高速串列鏈結的通訊系統,在電腦對電腦之 間或電腦對週邊之間的互連上,無論是短程或長距離通訊 都能達到較高的位元傳輸速率。然而,傳輸能量在纜線上 的損失和其他寄生效應,使得通訊系統的位元誤碼率(b i t error rate)無法降低,也因此限制了串列鏈結通訊的傳 輸頻寬。 在串列鏈結通訊中,通道(channei)的雜訊會嚴重的 影響傳輸資料的訊噪比(signal/n〇ise rati〇,簡稱SNR) ’而失真的時脈(cl〇ck)訊號和低SNR的資料會導致偏高的 位元誤碼率。傳統上是以延遲鎖定迴路(delay 1〇ck loop簡稱DLL)或鎖相迴路(phase i〇ck 1〇〇p,簡稱pLL) 的方式,達到時脈復原或是資料復原的目 列鏈結通訊的位元誤碼率。 @ %甲 於此,本發明揭露一種以多階(muiti_stage)DLL 穎架構’可適用於資料及時序復原的應用裡。 變得;加可ί雜:剔除能力’從傳輸通道所接收的資料會 m罪,也因此改善了資料傳輸的位元誤碼率。 發明之目的是提供—種適用於高速串列鏈結通訊之
571543
相位轉變決定裝置,能夠適時 本發明之另一目的是提供 之取樣相位決定裝置,以提高 位元誤碼率。 決定資料的相位轉變位置。 一種具有相位轉變決定裝置 資料的可靠度與改善傳輸的 為達上it目的,本發明提供一種相位轉變決定裝置, 適用於在串列鏈結通訊中決定一資料位元的相位轉變位 置,其中該資料位元具有複數區段。相位轉變決定裝置包 括-解碼器、-可靠度計數器和—有限狀態機裝置。解碼 器用來接收與該資料位元相關之複數個相位轉變偵測訊 號,該解碼器回應複數個位置狀態訊號且根據目前接收的 上述數個相位轉變偵測訊號以決定資料位元之相位情況, 並產生象徵相位情況之一組包括第一及第二偏移訊號L、R 之偏移訊號’其中第一偏移訊號L用以表示資料位元之相 位情況為向左偏移’第二偏移訊號r則用以表示資料位元 之相位情況為向右偏移。可靠度計數器(c〇nf idence counter)用來從解碼器接收偏移訊號L、r,以產生一組包 括第一及第二調整訊號Lov、Rov之調整訊號。有限狀態機 (finite state machine,以下簡稱FSM)裝置,貝丨J從可靠 度計數接收調整訊號Lov、Rov,以產生上述數個位置狀 態訊號,其中這些位置狀態訊號代表資料位元之相位轉變 位置。當有限狀態機裝置接收之第一調整訊號Lον為邏輯 ’ 0’而第二調整訊號Rov為邏輯’ 1 ’時,會將上述數個狀態 中之目前狀態轉移至目前狀態之下一狀態,並將下一狀態 之對應位置狀態訊號設定為邏輯’ 1 ’且清除其餘位置狀態
0503-6864TWF(N) J TSMC2001-0784 ; Lin.ptd 第5頁 571543 五、發明說明(3) U邏輯’另一方面’當有限狀態機裝 -調整訊號LOV為邏輯1’而第二調整訊號R0V為邏匕第 時,則將上述數個狀態中之目前狀態轉移至目前 ,一狀態,並將上一狀態之對應位置狀態訊號設定為上 1且清除其餘位置狀態訊號為邏輯,〇,。 Μ’、、輯 w本發明還揭露一種取樣相位決定裝置,包括相位撰渥 器、多數決定器、相位轉變偵測器以及相位轉變決罘。 相位選擇器用來接收具有數個相位之多相位1Η一 Phase)時脈(clock)訊號,該相位選擇器回應數個位 態訊號以選擇上述數個相位的其中一個作為最佳取樣相 位,並輸出具有最佳取樣相位之取樣時脈訊號。多數決 器(majority voter)用來接收數個過取樣位元訊號,產 數個經處理位元訊號,其中上述數個過取樣位元訊號係根 據多相位時脈訊號取樣而得。相位轉變偵測器則從多數決 定器接收上述數個經處理位元訊號,產生數個相位轉變谓 測訊號。此外相位轉變決定器用來從相位轉變偵測器接收 上述數個相位轉變偵測訊號,並且產生上述數個位置狀態 訊號給相位選擇器。 〜
第1圖係根據本發明以D L L為基礎之資料復原系統示意 圖’資料復原系統1 00由傳輸通道接收不歸零制(nonreturn to zero , 簡稱NRZ) 的資 料位元丨 〇2 。 由於 來自雜 訊或是通道的符號間干擾(intersymbol interference, 簡稱I S I )這類非理想的傳輸效應,使得從傳送端送出的資 料在接收端收到時已經失真。多相位產生器丨丨〇以多階DLL
0503-6864TW(N) ; TSMC2001-0784 ; Lin.ptd
571543 五、發明說明(4) 的方式產生具有數個相位之多相位時脈訊號112,提供给 羡器120,本實施例中的多相位時脈訊號"2具有 =同相位’此乃為說明方便起見,並非用以限 過取樣器丨20依據多相位時脈訊號112將資料位元ι〇2進月行 過取樣(〇versampie),而相位追蹤裝置13〇則從過取 120接收數個過取樣位元(〇versampled bit)訊號a〗1 参 相位追蹤裝置130裡,決定了資料位元1〇2之相位轉變位 置,將其記錄在狀態暫存H,並提供代表相位轉變位置之 位置狀態訊號132給資料選擇器14〇、相位選擇器15〇。相 位選擇器150選擇器回應數個位置狀態訊號132以選擇多相 位時脈訊號1 1 2的其中一個相位作為最佳取樣相位,並輸 出具有最佳取樣相位之取樣時脈訊號152。資料選擇器ho 貝J根據取樣時脈訊戒1 5 2和決定相位轉變位置之位置狀離 訊號m ’以產生資料位元102之最佳取樣結果//ϋ复 原資料1 4 2輸出。 第2圖疋說明了過取樣器丨2 〇以多相位時脈訊號丨丨2取 樣接收到的NRZ資料位元21 〇-1、210-2之過程。資料位元 21 0 1表示過取樣器1 2 〇上一次處理的資料位元,而資料位 元210-2表示過取樣器12〇目前處理的資料位元。依據5個 不同相位112-;1〜11 2-5,過取樣器12〇取樣輸入資料位元產 生過取樣位元訊號2 2 0,如圖所示,上一次處理的資料位 兀2 10-1其過取樣結果均為,丨,,標示為Q,[4:〇],而目前 處理的資料位元21 0-2其過取樣結果均為,〇,,標示為Q[4: 〇]。其中,每個資料位元依照相位丨丨2-卜η 2-5分為5個區
571543
段d4〜dO且分別對應位置狀態訊 為例’資料位元2 1 0之相位轉變 位為11 2 - 3。 號132,S[4:0]。以第2圖 位置在d4,且最佳取樣相 如第3圖所示,相位追蹤裝置13〇包括多數 3日〇、相/立轉變偵測器32 0以及相位轉變決定器33〇 ' 么夕數決定器310以增加資料的可靠度,•考第4圖 H供過取樣位元訊號給多數決定器31〇處理,圖, 1J0結合從上一次過取樣操作而得之q,[3]、q,⑷以=
=取樣操作而得之Q[〇:4] ’以產生過取樣位元訊號 22。本實施例中,多數決定器31〇具有數個多數決
Uajyity gate)4U),每個多數決定問41〇接收過取樣’位 兀訊號122之其中三個相鄰的位元訊號,例如Q,[3: 4 ’、 Q[〇] ’Q,[4]、q[〇:i],q[0:2],Q[1:3],Q[2:4]。若 數決定閘410收到的三個相鄰過取樣位元訊號有兩個以上 的,取樣位元訊號其值為邏輯,丨,時,以Q[〇:2]為例,則 设疋對應之經處理位元訊號312,ν[ι],為邏輯,丨,,反 之,若收到的二個相鄰過取樣位元訊號有兩個以上的過苹 樣位元訊號其值為邏輯,〇,時,以Q,[3:4]、Q[〇 ]為例,貝,彳 設定對應之經處理位元訊號312,V,[4],為邏輯,〇,。實 驗顯示,在採用多數決定器31〇之後,可將位元誤碼率降 低2dB以上。如圖所示,v[3]經d型正反器420暫存輸出而 得V’ [3],然後多數決定器31〇將包括v,[3]及目前處理得 到之V’ [ 4 ]、V [ 0 : 3 ]之經處理位元訊號3丨2提供給後續的才丨 位轉變偵測器32 0運用。 '
571543 五、發明說明(6) 參考第5圖,相位轉變偵測器32〇包括數個互斥或 (XOR)閘510 ’每個x〇r閘51〇接收經處理位元訊號312之其 中兩個相鄰位元訊號,例如,V,[ 3 : 4 ],V,[ 4 ]、v [ 〇 ], V[〇:l] ’V[l:2],V[2:3],而依時脈訊號112-4運作之D型 正反器520則作為訊號同步之用。經過x〇R邏輯運算後,相 位轉變偵測器3 2 0產生與資料位元1 〇 2相關之相位轉變偵測 訊號322,T[3]、T[4]、T[0]、Τ[1]以及T[2]。 參考第6〜9圖並配合下面之詳細說明,本發明之相位 轉變決定器330其特徵將更為明顯易懂。如第6圖所示,相 位轉變決定裝置330包括解碼器610、可靠度計數器620和 FSM裝置630。解碼器610從相位轉變偵測器32〇接收相位轉 變偵測訊號322,Τ[4:0],解碼器610回應位置狀態訊號 S [ 4 : 0 ]且根據目前接收的τ [ 4 : 〇 ]以決定資料位元丨〇 2之相 位情況,並產生象徵該相位情況之一組偏移訊號L、R。解 碼器610可以比較T[4:0]和代表前一資料位元相位轉變位 置之S[ 4:0],來指示資料相位轉變位置是否向左或向右移 動。 在駟料傳輸中,資料相位轉變位置可能會因為靜熊相 位誤差(如頻率錯誤)或是動態相位誤差(如相位顫動)而變 動,如第7圖所示,上一次收到的NRZ資料71〇其相位轉變 位置在d3,而目前收到的NRZ資料72〇其相位轉變位置因靜 態相位誤差移到d4,根據本發明的相位追蹤裝置13〇可以 追蹤這種變化而將位置狀態由33轉移至S4。另一方面,如 果目前收到的為NRZ資料73〇,其相位轉變位置因動態相位
571543 五、發明說明(7) =差而暫時移動,對本發明而言,並不希望這種暫時性的 變化改變位置狀態。為了能夠復原資料,本發明針對靜態 相位誤差予以追蹤,而忽略雜訊一時的影響。 " 根據本發明的可靠度計數器620可利用兩種方式來達 到不受動態相位誤差的影響。第一型可靠度計數器在接收 到的偏移訊號L為邏輯,丨’且累積至3個時,設定調整訊號 L〇^’^在接收到的偏移訊號R為邏輯,1’且累積至3個日^ ’設定調整訊號rov。第^圖是本發明第一型可靠度計數 器之狀態圖,初始狀態設為χ〇,舉例來說,第一型可靠度 計數器收到一個偏移訊號L為邏輯,丨,便將狀態由χ〇轉移至 Χ3,若接下來仍收到偏移訊號l為邏輯,丨,,狀態將由χ3轉 移至Χ4,如此時收到一個偏移訊號r為邏輯,丨,,則第一型 可罪度計數器將狀態由Χ4轉移回Χ3,若是第一型可靠度計 數器連著收到兩個偏移訊號L為邏輯,1,,則狀態將由χ 3轉 移至Χ4再回到χ〇,並且設定調整訊號L〇v為邏輯,丨,。 第一型可靠度計數器在連續接收到3個偏移訊號L為邏 輯’ 1,時,設定調整訊號L〇v,而在連續接收到3個偏移訊 號R為邏輯’ 1,時,設定調整訊號肋¥。第⑽圖是本發明第 一型可靠度計數器之狀態圖,初始狀態也是設為χ〇,舉例 來說,第一型可靠度計數器收到一個偏移訊號L為邏輯,1, ,將狀態由Χ0轉移至Χ3,若接下來仍收到偏移訊號L為邏 輯’1,,狀態將由X3轉移至X4,如此時收到一個偏移訊號R 為邏輯’ 1,,則第二型可靠度計數器將狀態由χ4轉移回 Χ0,若是第二型可靠度計數器連著收到三個偏移訊號L為
571543 邏輯’ 1 ’,則狀態將由X 0轉移至X 3,χ 3轉移至x 4 ,再回到 XO,並且設定調整訊號Lov為邏輯,1,。 為追蹤靜態相位誤差所引起資料相位轉變位置的改 變,如上所述,本發明將每個資料位元分為5個區段d〇〜d4 ,並且分別以5個對應的狀態暫存器SO〜S4記錄。參考第9 圖,在開機之後,FSM裝置6 30先將初始狀態設在S0,因此 需要先行訊號(preamble)來設定FSM裝置630 °FSM裝置630 依照從可罪度计數|§620接收的調整訊號Lov、R〇v來改變 狀態,FSM裝置6 30在接收調整訊號Lov為邏輯,〇,而調整訊 號Rov為邏輯’ 1’時,將目前狀態轉移至該目前狀態之下一 狀態,並將下一狀態之對應位置狀態訊號設定為邏輯,1, 且清除其餘上述位置狀態訊號為邏輯,〇,,反之,FSM裝置 630在接收調整訊號Lov為邏輯’1’而調整訊號R0V為邏輯 ’ 〇’時,將目前狀態轉移至目前狀態之上一狀態,並將上 一狀態之對應位置狀態訊號設定為邏輯’ 1’且清除其餘位 置狀態訊號為邏輯’ 0,。例如,目前狀態為S0,當FSM裝置 630收到的調整訊號Lov為邏輯’ 1’而調整訊號R〇v為邏輯 ’ 〇’時,狀態轉移至S0的上一狀態S4,並將位置狀態訊號 132設定為S[ 4:0] = " 1 000 0",此時目前狀態成為S4。若接 下來FSM裝置630收到的調整訊號Lov為邏輯’0’而調整訊號 Rov為邏輯’ 1 ’時,狀態轉移至S4的下一狀態S0,並將位置 狀態訊號132設定為S[4: 0] = ” 000 0 Γ ,此時目前狀態回到 S0。FSM裝置630提供位置狀態訊號1 32,S[4: 0],給解碼 器6 1 0以決定下一個資料位元的偏移訊號L、R,並供應位
0503-6864TWF(N) ; TSMC2001-0784 ; Lin.ptd 第11頁 571543 五、發明說明(9) 置狀態訊號1 32 ’ S[4: 0] ’給資料選擇器14〇、相位選擇器 150選擇器,以產生資料位元102之最佳取樣結果和選擇最 佳的取樣相位。 綜合以上所述,本發明揭露_種以多階儿[或pll為基 礎的取樣相位決定裝置’其包括一相位轉變決定襄置, 適用於高速串列鏈結通訊中復原資料及時序。由於; 雜訊剔除能力,可以針對靜態相位誤差予 :: 傳輸通道所接收的資料變得更加可靠,也因此改盖, 傳輸的位元誤石馬率。 σ 貝料 雖然本發明已以一具體實施例揭露如上,麸 易於說明本發明之技術内容,而並非將本發二 於該實施例,㈣熟習此技藝者,在不脫 精= 範圍當視後附之申請專利範圍所界定者發月之保遵
571543 圖式簡單說明 為使本發明之上述目的、特徵和優點能更明顯易懂, 下文特舉一較佳實施例,並配合所附圖式,作詳細說明如 下: 第1圖是本發明以dll為基礎之資料復原系統示意圖; 第2圖是說明過取樣器以多相位時脈訊號取樣接收到 的資料位元之示意圖; 第3圖是本發明相位追縱裝置 Prts A rst d ^ 第4圖是多數決定器之示意圖; 第5圖是相位轉變偵測器之邏輯示意圖; 第6圖疋本發明相位轉變決定器之方塊圖; ^ 7圖疋^說明靜態及動態相位誤差之示意圖; 篦:Ζ Τ ί發明第一型可靠度計數器之狀態圖; 第9圖是本發明; 標號說明】月有限狀態機裝置之狀態圖° 100〜資料復原系統; 110〜多相位產生琴· 1 2 0〜過取樣器; 130〜相位追蹤骏置; 1 4 0〜資料選擇器; 1 5 0〜相位選擇器; 21 0〜NRZ資料位元; 310〜多數決定器·, 32 0〜相位轉變偵測器 102〜資料位元; 11 2〜多相位時脈訊號; 122〜過取樣位元訊號, 132〜位置狀態訊號; 14 2〜復原資料; 1 5 2〜取樣時脈訊號; 2 2 0〜過取樣位元訊號; 3 1 2〜經處理位元訊號; 3 2 2〜相位轉變偵測訊號
0503-6864TW(N) ; TSMC2001-0784 ; Lin.ptd 第13頁 4 1 0〜多數決定閘 510〜XOR 閘; 6 1 0〜解碼器; 630〜FSM裝置; 571543 圖式簡單說明 3 3 0〜相位轉變決定器 420〜D型正反器; 52 0〜D型正反器; 620〜可靠度計數器; 71 0〜正常NRZ資料; 72 0〜具靜態相位誤差之NRZ資料; 73 0〜具動態相位誤差之NRz資料。
0503-6864TWF(N) ; TSMC2001-0784 ; Lin.ptd 第14頁

Claims (1)

  1. ,> - I 9nn«〇R7 571543: 曰
    1呈:種相位轉變決定裝置,適用於在串列鍵結 決疋具有複數區段之一資料位元的一相位轉變位中 位轉變決定裝置包括: 5亥相 福、目| ^ Ϊ碼器,接收與該資料位元相關之複數個相位轉變 偵測汛旒,該解碼器回應複數個位置狀態訊號且根 接收的该等相位轉變偵測訊號以決定該資料位元之一月J 情況’亚產生象徵該相位情況之一組偏移訊號; 目位 一可靠度計數器,從該解碼器接收該組偏 產生一組調整訊號;以及 汛唬,U 一有限狀態機裝置,從該可靠度計數器接收哕 訊號,以產生該等位置狀態訊號, Μ、、、5周t 0 ΐ中,該等位置狀態訊號代表該資料位元之$相“ 變位置。 u 相位轉 2·如申請專利範圍第1項所述之相位轉 ^ t ^ ^ # m E ^ ^ ^ ^ ^ # |fL ^ ^ 位兀之上述相位情況為向左偏移,以及一 述貝料 以表示上述資料位元之上述相位情況為向右^=移訊號用 3.如申請專利範圍第2項所述之相位。 其中上述可靠度計數器產生之該組調整訊轉支勺决疋裝置’ 整訊號以及一第二調整訊號。 &匕括—第一調 4 ·如申明專利範圍第3項所述之相 其中上述可靠度計數器在接收到的上述第轉^定裳置’ 至一既定數目時,設定上述第一調整訊 為移訊號累積 §又疋上述第二調
    0503 ·6864TW1 (N); TSMC2001 - 0784. p t c 第15頁 上述第二偏移訊號累積至該既定數目時〜三=在接收到的 mm 571543 0修正 | 沐_弁亨號91108067 _ ^ 曰一-紅 一~~六、申tt研1¾ 整訊號。 5 ·如申請專利範圍第4項所述之相位轉變決定裝置, 其中上述既定數目為3。 6 ·如申請專利範圍第3項所述之相位轉變決定裝置, 其中上述可靠度計數器在連續操收到一既定數目之上述第 一偏移訊號時’設定上述第一調整訊號,而在連續接收到 該既定數目之上述第二偏移訊號時,設定上述第二調整訊 號。 7·如申請專利範圍第6項所述之相位轉變決定裝置, 其中上述既定數目為3。 8 ·如申請專利範圍第3項所述之相位轉變決定裝置, 其中上述有限狀態機裝置產生之上述複數個位置狀態訊號 分別對應上述資料位元之複數匾段。 ~ °〜 9·如申請專利範圍第8項所述之相位轉變決定裝置, 其中上述有限狀態機裝置具有複數個狀態,並且該等狀態 各自產生對應之上述複數個位置狀態訊號。 “ 1 0 ·如申明專利範圍第9項所述之相位轉變決定裝置, 其广上述有限狀態機裂置在收到之上述第—調整訊號為邏 f’0’而上述第二調整訊號為邏輯,1,日夺,將上述複數個狀 態之—f前狀態轉移至該目前狀態之一下一狀態,並將該 下、、^悲之對應位置狀態訊號設定為邏輯,1,且清除其餘 士 =稷數個位置狀態訊號為邏輯,〇,,其中上述有限狀態 、置在收到之上述第一調整訊號為邏輯,1,而上述第二 言周整訊號為邏輯時,將上述複數個狀態之該目前狀態
    第16頁 571543, MM 91108067 ;|-六、申請專利範圍 轉移至該目前狀態之 曰 月 ^ w ^ 、 上一狀態,並將該上一狀態之對應 -々、饵1且清除其餘上述複數個位置 狀恶汛號為邏輯,Q,。 11 · 一種取樣相位決定裝置,包括: 訊啼H立選擇器:接收具有複數個相位之-多相位時脈 相:二二位選擇器回應複數個位置狀態訊號以選擇該等 =ΐ 作為—最佳取樣相位,並輸出具有該最佳 取樣相位之一取樣時脈訊號; 一多數決定器,接收複數個過取樣位元訊號,產生複 ^個經處理位元訊號,其中該等過取樣位元訊號係根據該 夕相位時脈訊號取樣而得; 一相位轉變偵測器,從該多數決定器接收該等經處理 位疋訊號’產生複數個相位轉變偵測訊號;以及 一相位轉變決定器,包括: 一解碼器,從該相位轉變偵測器接收該等相位轉變偵 測訊號’該解碼器回應該等位置狀態訊號且根據目前接收 的該等相位轉變偵測訊號以決定一相位情況,並產生象徵 該相位情況之一組偏移訊號; 一可靠度計數器,從該解碼器接收該組偏移訊號,以 產生一組調整訊號;以及 一有限狀態機裝置,從該可靠度計數器接收該組調整 訊號,以產生該等位置狀態訊號。 1 2 ·如申請專利範圍第11項所述之取樣相位決定裝置 ’其中上述多數決定器包括複數個多數決定閘,每個多數
    0503 - 6864TW1 (Ν) ; TSMC2001 - 0784. p t c 第17頁 571543之 修正 六 曰 意蕊^911〇8〇β7 申請專利範園 :::ί收ΐΐ;數個過取樣位元訊號之其中三個相鄰的 過取樣位元;% ^二個相鄰過取樣位元訊號有兩個以上的 理位元訊號 々I科1叶則政疋對應之一經處 有兩個以上二I ,當上述二個相鄰過取樣位元訊號 對應之該鈐片過取樣位兀訊號其值為邏輯,〇,時,則設定 13 、、二處理位元訊號為邏輯,〇,。 ,其中上如申請專利範圍第2項所述之取樣相位決定裝置 每個互斤ί相位轉變偵測器包括複數個互斥或(X0R)閘, 元訊號。^妾收上述'經處理位元訊號之其巾兩個相鄰位 ,豆如申請專利範圍第丨丨項所述之取樣相位決定裝 ’/、上述解碼器產生之該組偏移訊號包括一第一值I 號用以表示μ、+、+ / & 办 乐偏移訊 Τ下上述相位情況為向左偏移,以及一第_ 號用以表干μ、+、4 功 乐—偏移訊 衣不上述相位情況為向右偏移。 ,豆15·如申請專利範圍第14項所述之取樣相位決定裳 ’其中上述可靠度計數器產生之該組調整訊號包 \ 調整訊號以及一第二調整訊號。 一弟一 1 6·如申請專利範圍第丨5項所述之取樣相位決定 2中上述可靠度計數器在接收到的上述第一偏、二辨置 積至—既定數目時,設定上述第〆調整訊號,而垃硯累 的上述第二偏移訊號累積至該既定數目時,設定收到 調整訊號。 义上述第二
    1 7·如申請專利範圍第丨6項所述之取樣相位 2 ,其中上述既定數目為3。 、疋裝置
    ,其中上/ ”物第15項戶斤二到-既定…上述 、上述可罪度計數器在連續换彳 ^ Λ ^ ^ Μ ^ 修正 ίο ^ . 之取樣相位決定裝置 一偏移訊號時,設定上述第〆調整訊號, 、、只 到該既定數目之卜、f笙 ^ η妒時,設定上述第二調整 , 心双目之上述弟二偏移訊戚叮 祝5虎。 1 9·如申請專利範圍第丨8項所述之取樣相位決定衣置 ’其中上述既定數目為3。 20·如申請專利範圍第丨5項所述之取樣相位決定裝置 丄其中上述有限狀態機裝置具有複數個狀態,並且該等狀 悲各自產生對應之上述複數個位置狀態訊號。 2 1 ·如申請專利範圍第2 0項所述之取樣相位決定裝置 ,中上述有限狀態機裝置在收到之上述第一調整訊號為 邏^ 0而上述第二調整訊號為邏輯,1,時,將上述複數個 ^心之一目前狀態轉移至該目前狀態之一下一狀態,並將 二下狀恶之對應位置狀態訊號設定為邏輯,1,且清除其 ii;複數個位置狀態訊號為邏輯’〇’,&中上述有限狀 、、置在收到之上述第一調整訊號 二a⑽邏輯’〇、,將上述複數二1 之 悲轉移至該目前狀態之一上一狀g之°哀目刚狀 應位置狀態訊號設定為邏輯’ i ’且二、5亥上-狀態之對 置狀態訊號為邏輯,〇’ 。 β除/、餘上述複數個位 22.如申請專利範圍第21項所述 更包括一過取樣裝置根據上述多相取樣相位決定裝置 資料位元,且該過取樣裝置处人w日年脈訊號以過取樣一 、° 口仗上一次過取樣操作而得
    MM 91108067 年 ^〜、申讀專利範園 而得^二位元字串中的部份位元、,以及目前過取樣操作 號。—第二位元字串,產生上述複數個過取樣位元訊 2 3 ,更勺·如申請專利範圍第2 2項所述之取樣相位決定裝置 根據^ ^ 一資料選擇器接收上述資料位元’該資料選擇器 上述眘ί取樣時脈訊號和上述複數個位置狀態訊號以產生 ^枓位元之一最佳取樣結果。 ,其二·如?專利範圍第23項所述之相位轉變決定裝置 號分別對^ h ^ ^怨機裝置產生之上述複數個位置狀態訊 J對應上述資料位元之複數區段。
    0503 - 6864TW1 (N); TSMC2001 -0784. p t c 第20頁
TW91108067A 2002-04-19 2002-04-19 Phase transition determination device and sampling phase determination device TW571543B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW91108067A TW571543B (en) 2002-04-19 2002-04-19 Phase transition determination device and sampling phase determination device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW91108067A TW571543B (en) 2002-04-19 2002-04-19 Phase transition determination device and sampling phase determination device

Publications (1)

Publication Number Publication Date
TW571543B true TW571543B (en) 2004-01-11

Family

ID=32590354

Family Applications (1)

Application Number Title Priority Date Filing Date
TW91108067A TW571543B (en) 2002-04-19 2002-04-19 Phase transition determination device and sampling phase determination device

Country Status (1)

Country Link
TW (1) TW571543B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8144824B2 (en) 2005-03-10 2012-03-27 Qualcomm Incorporated Trend influenced time tracking
US8422614B2 (en) 2005-10-31 2013-04-16 Qualcomm Incorporated Methods and apparatus for determining timing in a wireless communication system
TWI405446B (zh) * 2008-03-06 2013-08-11 Tse Hsien Yeh 時脈資料復原裝置及取樣錯誤修正裝置
US8675631B2 (en) 2005-03-10 2014-03-18 Qualcomm Incorporated Method and system for achieving faster device operation by logical separation of control information
US8948329B2 (en) 2005-12-15 2015-02-03 Qualcomm Incorporated Apparatus and methods for timing recovery in a wireless transceiver

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8144824B2 (en) 2005-03-10 2012-03-27 Qualcomm Incorporated Trend influenced time tracking
US8165167B2 (en) 2005-03-10 2012-04-24 Qualcomm Incorporated Time tracking for a communication system
US8175123B2 (en) 2005-03-10 2012-05-08 Qualcomm Incorporated Collection window positioning using time tracking information
US8675631B2 (en) 2005-03-10 2014-03-18 Qualcomm Incorporated Method and system for achieving faster device operation by logical separation of control information
US8422614B2 (en) 2005-10-31 2013-04-16 Qualcomm Incorporated Methods and apparatus for determining timing in a wireless communication system
US8948329B2 (en) 2005-12-15 2015-02-03 Qualcomm Incorporated Apparatus and methods for timing recovery in a wireless transceiver
TWI405446B (zh) * 2008-03-06 2013-08-11 Tse Hsien Yeh 時脈資料復原裝置及取樣錯誤修正裝置

Similar Documents

Publication Publication Date Title
JP4668750B2 (ja) データ再生回路
JP5300671B2 (ja) クロックリカバリ回路およびデータ再生回路
US7321248B2 (en) Phase adjustment method and circuit for DLL-based serial data link transceivers
US7433397B2 (en) Partial response receiver with clock data recovery
JP4063392B2 (ja) 信号伝送システム
CN111512369B (zh) 多通道数据接收器的时钟数据恢复装置及方法
US5777567A (en) System and method for serial to parallel data conversion using delay line
US8149980B2 (en) System and method for implementing a phase detector to support a data transmission procedure
US20080152057A1 (en) Data Recovery Using Data Eye Tracking
JP5121712B2 (ja) ビット・スキュー防止方法およびシステム
US8045664B2 (en) Clock data recovery device
JP2009077188A (ja) 半導体装置
JPH06290545A (ja) クロック再生装置
JP4888393B2 (ja) クロック再生装置及び方法
CN105264814A (zh) Lvds数据恢复方法及电路
CN113497701A (zh) Mcm usr serdes中的通道之间的相位检测器命令传播
KR20090123933A (ko) 바이어스 및 랜덤 지연 소거
TW571543B (en) Phase transition determination device and sampling phase determination device
JP4481326B2 (ja) 信号伝送システム
TW202318809A (zh) 時脈資料回復電路
JP4477372B2 (ja) 信号処理回路
TWI779853B (zh) 時脈校準模組、高速接收器及與其相關的校準方法
KR20240000722A (ko) 클록 데이터 복원 회로 및 그를 포함하는 전자 시스템
GB2243060A (en) Disk drive controller.
JP2000358021A (ja) デジタルpll回路とそれを用いた光受信回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees