TW548837B - Trench capacitor, memory cell, method for fabricating a trench capacitor and method for fabricating a memory cell - Google Patents

Trench capacitor, memory cell, method for fabricating a trench capacitor and method for fabricating a memory cell Download PDF

Info

Publication number
TW548837B
TW548837B TW091103605A TW91103605A TW548837B TW 548837 B TW548837 B TW 548837B TW 091103605 A TW091103605 A TW 091103605A TW 91103605 A TW91103605 A TW 91103605A TW 548837 B TW548837 B TW 548837B
Authority
TW
Taiwan
Prior art keywords
trench
capacitor
layer
electrode
patent application
Prior art date
Application number
TW091103605A
Other languages
English (en)
Inventor
Dirk Schumann
Bernhard Sell
Annette Saenger
Original Assignee
Infineon Technologies Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Ag filed Critical Infineon Technologies Ag
Application granted granted Critical
Publication of TW548837B publication Critical patent/TW548837B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/038Making the capacitor or connections thereto the capacitor being in a trench in the substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

548837 A7 B7 五、發明説明(1 ) 本發明揭示一種用於DRAM記憶單元之溝渠電容器及其製 造方法。本發明亦揭示一種記憶單元,其具有選擇電晶體 以及此型溝渠電容器及其製造方法。 動態隨機存取記憶體單元之製作,實際上仍是使用目前 所熟悉且使用之單電晶體記憶單元。單電晶體記憶單元由 讀取電晶體與儲存電容器所組成。資訊儲存電容器中以電 荷代表邏輯單元0或1。透過字元線啟動讀取電晶體以經由 位元線讀取資料。儲存用電容器必須具有最小電容量以達 到可靠之電荷儲存且同時使其可以區別已經被讀取的項目 。儲存用電容器之容量底限目前是為25 fF。 由於記憶體之儲存密度一代一代增加,單電晶體記憶單 元所需之表面積也須一代一代的減少,同時也需要維持儲 存電容器之最小容量。 直到1 Mbit世代所製作之讀取電晶體與儲存電容器者均 是平面元件,而往後之4 Mbit記憶體世代時記憶單元所佔 用之面積更進一步地將讀取電晶體與儲存電容器以三度空 間排列的方式縮減。一種製作此型儲存電容器的可能性是 在溝渠中製作(cf. for example K. Yamada et al.,Proc. Intern. Electronic Devices and Materials IEDM 85, pp. 702 ff.)。此例中,與溝渠壁鄰接之擴散區以及,摻雜之多晶矽填 充物排列於溝渠中作為儲存電容器之電極。因此,儲存電 容器之電極是沿著溝渠表面棑列。根據此法,依儲存電容 器有效表面積而定之電容量是隨著儲存電容器佔用基板表 面積的增加而變大,亦即視溝渠戴面而定。縮減溝渠戴面 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 548837 五、發明説明(3 合電極與下溝渠區之一溝渠壁鄰接,上溝渠區有一由絕緣 物質所形成之間隔層與溝渠壁鄰接。上電 :: 士、好“ 田啕層構 ’、至夕一層疋由金屬構成,但是構成上電極兩層中 之下層可以是鎢化矽、鎢、鎢氮化物、!了、釕氧化物、 鈒或銀氧化物所組成而上層是摻雜之多晶硬。各例之上電 極各層沿溝渠底部溝渠壁延伸至間隔層上緣。 私 再者’本發明之目的是利用一種用於〇副記憶體單元令 之溝渠電容器之製造方法來達成,其中該製造方法包表以 下步驟:☆基板上界定溝渠;於上溝渠區域形成一由絕緣 材質所構成之間隔層;《著形成一下電容電極…下溝 渠區之溝渠壁鄰接;形成一儲存電介質與上電容電極,上 電容電極至少由兩層組成且自溝渠底部溝渠壁延伸出’且 其中至少有-層是由金屬材質所構成,但是上電極所包含 之兩層中下層不可以由鎮化石夕、$、鶴氮化物、釕 化物、銀或銀氧化物所構成而上層不可以摻雜之多晶: 且此二個電容電極以及儲存電介f至少需要有: 於溝渠内。 疋置 本發明亦提供-記憶單元,該記憶單元具有如上所 之儲存電容器與選擇電晶體,該選擇電晶體包含源極:、及 ;、問極與一導電通道,上電容電極電性'連接至源極或;及 再者’本發明提供—種製造方法“製造記憶單元,立 利用上述製造儲存電容器方法中之步^及製造選擇雷二 體中之源極、汲極、閘極與導電通道的步驟,i電容雷: 本紙張尺度適用中國國家標準(CMS) A4規格(210 X 297公笼:)
^837
發明説明( k性連接至源極或汲極。 各較佳具體實施例構成申請專利範圍。 因此,根據本發明’溝渠電容器之上電容 系且成,i中$小 阮曰入 複數層 , 層是金屬材質。本例中各層均Π巨广 4溝渠壁延伸,亦即 σ溝术底 nch_conformal方式沉積。 未發明首先根據於上溝準F B 上 ♦ 上屏木&域形成絕緣護墊,接 兒容電極、儲存電介質、i 夕 ,、上兒令電極。此可以 方法變得相當地簡化,因為往 于衣匕 u马彺回蝕刻至上電容電極 可以省略形成絕緣護墊的步驟广 LV丄口口 , 、叩°上兒谷電極可 由羊-個步驟沉積形成。相對應地,上電容電極 伸至絕緣護墊之上緣。 若使用矽基板,則所沉積之絕 巴緣瘦墊則疋用來隔離所穿 成之5己憶早元内所附加之雷曰和 ., 了之^曰日體,換句話說,若使用S〇I基 板,則此例中之絕緣護墊的沉并@ g ,/ % m積厚度是降低至足以提 便之摻雜步驟期間所需之擴散位障 本發明包含以下優點: -根據本發明所述之製造羞泪 一 衣化,霉木電容器的方法較美國專利 5,905,279所知之方法較便宜,因发,,、 y U為喝略了在回钱刻至上電 谷電極的步驟。 根據本發明之製造方法的優點是可以使用各式已知之電 介質如石夕氧氛化物、Al〇、7rpi Μ2υ3 zr〇2、Tl〇2或進一步使用熟悉 此技藝者所熟知之電介質。 -根據本發明之方法可以輕易地結合如HSG法(粗造之矽 表面,半球狀之顆粒)或孔中姓刻方式以增加表面積3 -8 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 548837 A7 B7 五、發明説明(5 ) -待別是當使用根據本發明之製造方法時可以增加電容 器溝渠之底部寬度,因此可以增加電容器之電容量。 -由於上電容電極是由一金屬層與其它層結合形成,至 少沿電容壁延伸至間隔層上緣且是一體成形的,所以上電 容電極具有較美國專利5,905,279中所知之電阻為低。 -隨後於基板下部之摻雜步驟造成空乏帶之縮減且若適 當的話即會形成下電容電極,其較使用已經於基板上摻雜 之下部區域為佳,因為此類基板較貴且可能更難取得,特 別是因為其中之摻雜物濃度是已經決定時(通常是1017cnr3 ) ,且在形成下電容電極時摻雜之濃度過低。 -換句話說,於上電容電極中使用金屬層乃是考量到縮 減空乏帶以增加電容器之電容量,而另一方面則是產生一 低電阻之上電容電極,特別是達成加快讀取儲存電容之讀 取速度。 -若上層電容器電極包含多晶矽層,則開發此電極的花 費會降低。 -若多晶矽層配置於電容器電介質與金屬層之間,則可 以降低電容器電介質與金屬層間之應力。 -本發明之概念適於任意之下電極的排列方式。 圖式之簡單說明 ^ 根據參考資料與附圖說明將於下文中詳細解說本發明: 圖1至7顯示根據本發明之第一具體實施例,其包含製造 記憶單元中溝渠電容器的所有步驟; 圖8至1 2顯示根據本發明之第二具體實施例,其包含製造 -9 - 本紙張尺度適用中國國家標準(CNS) A4規格(21〇x 297公釐) 548837 五、發明説明( 單元以使與將於此處以其他製程產生之附加電晶體絕緣, 如此即形成絕緣護圈9。 接著使用根據Sl〇2選擇性姓刻多晶石夕將每—例 ^夕3Θ發填充物7自溝渠5完全移除,此時未被覆蓋之吨 膜6均被NFU/HFI虫刻除去(參照圖2)。 、右j田的活可將溝渠5之下部亦即距離主表面2最遠之區 域加見,然後對應於間隔層對石夕進行選擇性钱刻,例如藉 由使用氨之等㈣刻步驟’將相對應於膜者選擇性^ 刻:蝕刻之時間直至將20 nm厚之矽蝕刻。根據此法,可增 加溝木5下部區域寬度達4〇職。因此,電容器 器電容量可以進-步增加。護塾也可以由其他製如局:; 化(LOCQS)程產生,或者於溝渠_時形成。 圖式顯示未加寬溝渠之製程程序。 t著若其未被摻雜之氧化物影響,則梦基板是被摻雜的 。此可以利用例如藉沉料摻雜梦玻璃層成5〇 沉積T一2為2。㈣厚,接著經過崎12。秒之二吏 理步驟來達成。結果是由於自石中摻雜石夕玻璃層擴散出^ =夕基板丨户產生η、摻雜區1〇。另外也可以採用氣相摻雜二 以下茶數._。(:,399 Pa tnbu咖咖(狗⑴ cent],1 2 min來達到目的。 丨 η'摻雜區域的第一個目的是減少空乏帶,使得電 電容量得以進一步增加。第二則是高達到丨〜大… 雜浪度使得在不可以使用金屬材質的情況下用作下電容J 極若使用金屬’高度摻雜結果會產生歐姆接觸。歐姆2 本紙張尺度適财_家鮮(CNS)城格⑼G x -11 - 548837 五、發明説明(8 觸的要求約是5 X i〇u cnrJ。 隨後,一包含SIR與礼…之電介質層丨2以及若適當的話 以沉積nm之矽氧氮化物作為電容器之電介質。此膜之層 次可由虱化物沉積與熱氧化程序來確認,膜中之缺陷則進 行回/處理。另外,電介質層η包含幻2〇3(氧化紹)Tl〇2 (二氧化鈦),Ta^O5 (氧化鉅)。不論如何,電容器之雷介質 沉積於整個表面’因此其完全覆蓋溝渠5與石夕氮化膜4 (參照 圖3)表面。 裝 然後形成上電容電極1 8。如圖4所示具體實施例中,上雷極 由三層組成’即厚度為20 nm之摻雜多晶石夕膜13,厚度20咖 之鎮石夕化膜Μ及厚度為2〇〇 nm之在位捧雜多晶石夕㈣。此 例中第-多晶石夕膜13的厚度可以縮減’或全然省略。由於 絕緣護墊9已經先於電介„12與上電容電極Μ之前形成於 溝渠5之上部,因此上電容電極層18可以使用—般製程沉产 於溝渠5内Si#,膜4上之所有表面。 貝 如圖4 ’沉積上電容電極時會在下溝渠區形成孔洞。 容器之優點是進一步降低於沉積上電容電極時之應力。 接著使用如S Fr之雷艰細办丨/ 兒水蝕刻寺位回蝕電容電極18,纟士田Λ 圖5所不,使得上電容電極 不 厚。 ⑽於主表面2下方被回蝕約丨00 nm 然後電容器電介質12與氧化 成如圖6所示之結構。此可採用…广”破年位回㈣ 匕1^木用如H3P〇4與HF之濕式化级“ 刻達到。如圖ό所示可以音枯 >' Λ化子蝕 以π疋地看出上電容電極丨 墊之下緣延伸, ~、,’巴,·彖瘦 12 548837 A7 B7 五、發明説明(9 這使得低電阻之金屬材質上電容電極可以於一單片中形 同樣地沉積多 成,如此增加上電容電極之導電度。第二 晶矽層以減低絕緣體/金屬界面間之應力。 然後進行標準DRAM製程,藉以對上電極製作適當之圖案 並連接至選擇電晶體之驟極區。製程中,選擇電晶體當 然也製作成垂直式電晶體。 "在為了形成氧化護膜(未顯示)所進行之補償性氡化步驟之 後進行離子植入’於主表面2内每一溝渠5之側壁形心'摻 雑區。如圖7所示’留在上電容電極18上方相對於溝準5 之空間利用沉積多晶石夕的方式以在位摻雜机回姓多晶矽 方式填充多晶料充物16。乡晶料充物作心'摻雜㈣ 與上笔谷電極1 8間之連接結構。 接著形成絕緣結構8,其圍繞活化區域因此界定出這些區 域,。目的是形成定義之活性區域(未顯示)的遮罩。絕緣:構 8由矽、Si%與多晶矽之辅助非選擇性電漿蝕 刻完成。蝕刻時間設為可蝕刻2〇〇 nm厚之多晶矽’藉使用 以濕式化學蝕刻法蝕刻3 mm電介質層以移除阻擋用遮 罩以TEOS製程利用氧化與沉積形成5 nm厚SyN#膜,沉積 2^0 nm厚S:i〇2膜,接著進行化學機械拋光,然後利用熱 IPO4蝕刻移除礼比膜4且以稀釋之町蝕刻移除以〇,獏3。… 接著,利用補償性氧化形成保護用氧化物。此步驟使用 植入方式且以照相印刷形成遮罩以形成雜阱,p摻雜附 以及於周圍與單元陣列之電晶體進行閾值電壓植入。再者 ,為了於表面區2以外之區域進行摻雜而進行高能離子摻雜 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) -13- 548837
厚度為1000 run之BSG膜(去姑-、π 勝(未顯不),然漫厚度為200 nm之 ShNp^(未顯示)、厚唐為] ’、’、 nm之夕晶矽膜(未顯示)於各例 中作為硬遮罩物皙。吝曰^ ^ — 、 日日夕膜、矽氮化膜、BSG膜與氮化 膜均在遮罩(未顯示)之辅助 助下以CHF3/〇2電漿蝕刻,該遮罩 已經利用平板印刷製作圖幸 口茶亚疋義儲存電容之配置。然後 以HB1VMF3電漿蝕刻活性矽 、 一片 犋4/以及利用CHF3/〇^f漿蝕刻 埋藏氧化膜46。钱刻時所使用夫童 ^ T偬用之簽數為可以將溝渠蝕刻達 埋藏氧化膜46之下端為止。 移除㈣硬遮罩後’沉積_厚度為5 _之Μ膜Μ作為 間物貝。由於本具體實施例中附帶之選擇電晶體是以埋 藏S1〇2膜46的方式避開,此例中之Si3N^49並非是用來隔 開ik附之私曰曰體的’其角色是防止於隨後步驟中以氣相摻 雜基H在上層電容區(活化區域)47摻雜叫膜時發生推雜 物的擴散。為達到此㈣,厚度5 nm即足夠。然後如圖怖 示,利用HBr/NF3電漿蝕刻電容溝渠45至深度5 μηι。電容溝 渠乜之尺寸力如丨00 x 25〇 nm且相互間隔約ι〇〇 。 本例之電容溝渠蝕刻可能於該溝渠45之下部亦即遠離主 表面42之區域進行加寬。根據範例,溝渠45之下部截面可 以加寬40 nm。根據此法,電容區域及電容器之電容量均可 進一步增加。 ' 圖示顯示未加寬溝渠之製程程序。 然後對矽基板摻雜。此可利用如沉積砷摻雜矽破璃膜成 膜厚度50 nm以及膜厚度20 11111之丁£〇5_51〇2來達成。緊接著 1000°C 120秒之熱處理步驟,結果是砷摻雜矽破璃膜往外 -15- 本紙張尺度適财義家鮮(CNS) A4規格(21QX297公發")"'-*---一 — 548837 五、發明説明(12 擴散而在矽基板4 I上形成一n、摻雜區5〇。另外也。、 氣相沉積的方式來進行摻雜,如使用以下之參數可=利。用 399 Pa tributylarsine (ΤβΑ) [33 percent], 12 min Q n、摻雜區50的目的首先是縮小空帶,处 加電容器之電容量。其次是高度摻雜結果是。=進-步增 '可於需要使用非金屬時作為下電容電極。 屬’則高摻雜濃度產生歐姆性接觸。歐姆性接觸摻::: 需約 5 X 1 0 19 cm·3。 、又 接著-包含使用S!〇2與Sl3N4&若適當時使用石夕氧氮化膜 之:)nm厚電介質層52沉積以作為電介質。 、 包含Al2〇3(氧化铭)、Tl〇2 (二氧化鈦)、Ta2〇5(氣化知)。於 任何情況下電容器電介質沉積於整個表面,因此其完全覆 盖溝渠45以及石夕氮化層之表面44(參照圖9)。 ' 然後形成上電容電極58。此具體實施例中,上電容雷極 :)8由三層組成,極20 nm|摻雜多晶矽膜53、2〇 厚鎢矽 化膜:>4以及200 nm厚在位摻雜多晶矽膜55,如圖9所示。此 例之第一多晶矽膜53的厚度亦可降低,或者是完全省略。 由於相較起來,間隔層49相對的薄(5 nm),因此上溝渠區並 不會緊縮,所以沉積第二多晶石夕膜5 5作為多晶石夕填充物, 如圖10所示。第二多晶矽膜55作為多晶矽填充物進一步降 低上電容電極内之應力。 因間隔層49已於電介質層52以及溝渠45上方之上電容電 極沉積珂即形成,利用一般之製程程序沉積之上電容電極 58是沉積於整個溝渠45與5卜\膜44表面上。 本紙張尺度適用中國國家標準(CMS) A4規格(210 X 297公釐) -16- 548837 A7 B7
五、發明説明(13 ) 接著如圖1 1所 电水蝕刻将上電容電極5 8等 位回蝕,結果上電容電極被回蝕 、 巧王長面42下丨〇〇 nm。 然後使用如h3p〇4之濕式姓刻等位回餘電容器電介質”斑 氣化物間隔層49。因此上電容電極58是在絕緣護塾上緣; 方延伸。 此使得可以達成以單片低電阻金屬 蜀尽攝成上電容電極之 優點’其結果是上電容電極之導電性辦 ^ $私r生^加。第二是沉積多 晶矽膜也會降低絕緣/金屬層介面間之應力。 然後進行標準DRAM製程,藉此將上恭六+ j在丨 符G肿上屯各電極製作適當之 圖案並連接至選擇電晶體之源極或汲極 乂次位)9。製程_選擇電 晶體當然也可以是垂直電晶體。 使用HF/ethylene glyc〇l|虫刻礼吣,將其中ι〇咖之5^ 敍刻,然後使用NHj/HFI虫刻Sl〇2與電介質物質。於補償性 氧化步驟後形成屏蔽氧化層(未顯示)並進行離子植入,於主 表面42上每一溝渠45之側壁形成η'摻雜區57。如圖u所示 :個別溝渠45之間與上電容電極58乾淨處充滿經由沉積多 晶石夕且就地摻雜並以SF6回蝕之多晶石夕。 夕曰日矽填充物56作為ιΓ-摻雜區57與上電容電極58間之連 接結構。 然後產生絕緣結構48,其圍繞活化區域且定義這些區域 目的疋形成定義活性區域之遮罩(未顯示)。利用 CHfVN2/NF 3輔助非選擇性電漿蝕刻矽、鎢矽化物、Sl〇2與 夕曰曰夕乂元成乡巴緣結構4 8,敍刻時間設定至足以雇虫刻2 〇 〇 〇 m 多晶石夕。以〇2/叱移除蝕刻過程中所使用之抗蝕遮罩,利用 -17- 548837 A7 B7 五、發明説明(15 ) 元ί牛符號表 1 $夕基板 2 主表面 〇 j Si〇2膜 4 Si3Nj 5 溝渠 6 Si〇7J 7 多晶石夕填充物 8 絕緣構造 9 絕緣護墊 10 n + -摻雜區 12 電介質膜 13 多晶矽膜 14 鎢矽化膜 15 多晶碎膜 16 多晶石夕填充物 17 11 -相1雜區 18 上電容電極 19 源極或汲極 20 閘極 41 SOI基板 42 主表面 43 44 5卜叱膜 -19 - 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 548837 A7 B7 五、發明説明( 16 ) 45 溝渠 46 埋入Si〇2膜 47 活化矽膜 48 絕緣構造 49 Si3N4間隔 50 n + -摻雜區 52 電介質層 53 多晶砍膜 54 鎢矽化物膜 55 多晶碎膜 56 多晶石夕填充物 57 η -按雜區 58 上電容電極 59 源極或汲極 60 閘極 { -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210x 297公釐)

Claims (1)

  1. AB c D 54S837第qwiq3:6。梦專利申請案 :圍替換本(92年2月) ,------m ι_ "" , 、^ | ( ^ 六、申請專利範圍 1· 一種用於dram記憶單元之溝渠電容器,其具有一下電 容電極(10、40)、一儲存電介質(12、52)與一上電容電極 (18、58),該等構件之配置至少需有一部分處於一溝渠 内(5、45),在下溝渠區域内的該下電容電極(iQ、5〇)鄰 接一溝渠壁,其中該上溝渠區域有一間隔層(9、49)與一 溝渠壁連接且由一絕緣物質所組成,並且該上電極(18、 58)由至少兩層(13、14、15 ; 53、54、55)所組成,其中 至夕層疋金屬,但是上電極兩層中之下層不是由鎢矽 化物、鎢、氮化鎢、釕、釕氧化物、銥或銥氧化物所構 成,而兩層中之上層不是由摻雜之多晶矽所組成,其特 徵在於在每種情況中該上電極中之該層(13、14、μ ; 53 、54、55)會沿著該溝渠(5、45)壁與底部延伸至該間隔 層(9、49)之上緣。 2.如申請專利範圍第1項之溝渠電容器,其特徵在於在半導 體基板(1、41)上形成該溝渠(5、45)。 3 ·如申請專利範圍第2項之溝渠電容器,其特徵在於該半導 體基板為一碎基板(1)。 4·如申請專利範圍第2項之溝渠電容器,其特徵在於該半導 體基板為一 SOI基板(41)。 5·如申請專利範圍第3項之溝渠電容器,其特徵在於該間隔 層(9)與基板表面平行方向的厚度是15至25 nm。 6·如申請專利範圍第4項之溝渠電容器,其特徵在於該間隔 層(49)與基板表面平行方向的厚度是3至7 nm。 7 ·如申請專利範圍第1至6項中任一項之溝渠電容器,其特 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 548837 A B CD 六、申請專利範圍 徵在於該間隔層(9、49)配置於溝渠(5、54)中之上三至上 五層,並且其延伸距離不超越該基板表面。 8 ·如申凊專利範圍弟1至6項任一項之溝渠電容器,其特徵 在於該金屬層(14、54)包含金屬之矽化物、氮化物、碳 化物或碎/氮化物。 9·如申請專利範圍第8項之溝渠電容器,其特徵在於該金屬 可選自鎢、鈦、鉬、鈕、鈷、鎳、鈮、鉑、鈀與稀土金 屬。 10·如申請專利範圍第9項之溝渠電容器,其特徵在於該上電 容電極(18、58)由一第一多晶矽層(13、53)、一金屬碎化 物層(14、54)及一第二多晶碎層(15、55)所組成。 11 · 一種製造使用於DRAM記憶單元之溝渠電容器的方法, 該方法包含以下步驟: -於一基板(1、41)上界定一溝渠(5、45); -於上溝渠區域形成一由絕緣物質所構成之間隔層(9、 49); -接著形成一下電容電極(1〇、50),該下電容電極在下 溝渠區域内連接一溝渠壁、形成一儲存電介質(12、 52)並形成一上電容電極(18、58),該上電容電極至少 由兩層(13、14、15 ; 53、54、55)組成而沿溝渠底部 及溝渠壁延伸,且其中至少一層是金屬,但是組成該 上電極(18、58)之兩層之下層不可以是矽化鶏、鎢、 氮化鎢、釕、氧化釕、銥或氧化銥並且上層不可是摻 雜之多晶矽,而該兩電容器電極(1〇、18 ; 5〇、58)與 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 548837
    該儲存電介質(12、52)至少須有一部分處於該溝渠内 〇 12. 13. 14· 15. 16. 17. 如中請專利範圍第11項之方法,其特徵在於該溝渠形成 於半導體基板上(1、41)。 i申μ專利知圍第12項之方》去,其特徵在於該半導體基 板為一矽基板(1)。 如申請專利第12項之方法,其特徵在於該半導體基 板為一 SOI基板(41)。 如申叫專利範圍第13項之方法,其特徵在於該間隔層(9) 與基板表面平行方向之厚度為15至2511111。 如申請專利範圍第14項之方法,其特徵在於該間隔層 (49)與基板表面平行方向之厚度為3至7 nm。 如申請專利範圍第丨丨至^項任一項之方法,其特徵在於 該間隔層(9、49)置於溝渠内之上三至上五層,且連接基 板表面邵分之間隔層(9、49)會在上電容電極(18、58)形 成後被移除。 1 8·如申請專利範圍第11至16項任一項之方法,其特徵在於 孩金屬層(14、54)由金屬之矽化物、氮化物、碳化物或 石夕/氮化物所組成。 19·如申請專利範圍第18項之方法,其特徵在於該金屬可選 自鎢、鈦、鉬、is、鈷、鎳、鉑、鈮、鈀與稀土金屬。 20.如申請專利範圍第19項之方法,其特徵在於該上電容電 極(18、5 8)由一第一多晶矽層(13、53)、一金屬矽化物層 (14、54)與一第二多晶碎層(15、55)所組成。 -3- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 548837 A8 B8 C8 D8
    六、申請專利範圍 21· 種$己fe早元’具有如申請專利範圍弟1至1 〇項任—项之 溝渠電容器以及一選擇電晶體,該電晶體包含一源核、 一汲極(19、59)、一閘極(20、60)與一導電通道,而該上 電容電極(1 8、5 8)與源極或沒極(19、59)電性連接。 22. —種製造一記憶單元乏穿法,其使用^申請專利範圍第 11至20項中任一項之_^渠電容器|章::法步驟,以及 形成一源極、一汲極(1^9)、一閘極(有|^〇:)與一導電 通道之步驟,以製作該電晶體,該上容電極(18、 5 8)電性連接至該源極或汲極(丨9、59)。 4 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 548837^
    第091103605號專利申請案 中文圖式替換頁(92年2月)
TW091103605A 2001-02-28 2002-02-27 Trench capacitor, memory cell, method for fabricating a trench capacitor and method for fabricating a memory cell TW548837B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10109564A DE10109564A1 (de) 2001-02-28 2001-02-28 Grabenkondensator und Verfahren zu seiner Herstellung

Publications (1)

Publication Number Publication Date
TW548837B true TW548837B (en) 2003-08-21

Family

ID=7675760

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091103605A TW548837B (en) 2001-02-28 2002-02-27 Trench capacitor, memory cell, method for fabricating a trench capacitor and method for fabricating a memory cell

Country Status (6)

Country Link
US (1) US6987295B2 (zh)
EP (1) EP1364390A2 (zh)
KR (1) KR20030080234A (zh)
DE (1) DE10109564A1 (zh)
TW (1) TW548837B (zh)
WO (1) WO2002069375A2 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10109564A1 (de) * 2001-02-28 2002-09-12 Infineon Technologies Ag Grabenkondensator und Verfahren zu seiner Herstellung
US7164165B2 (en) * 2002-05-16 2007-01-16 Micron Technology, Inc. MIS capacitor
DE10226583B4 (de) * 2002-06-14 2010-07-08 Qimonda Ag DRAM-Speicherzelle für schnellen Schreib-/Lesezugriff und Speicherzellenfeld
DE102004012855B4 (de) * 2004-03-16 2006-02-02 Infineon Technologies Ag Herstellungsverfahren für einen Grabenkondensator mit Isolationskragen
US7256439B2 (en) * 2005-01-21 2007-08-14 International Business Machines Corporation Trench capacitor array having well contacting merged plate
US20070232011A1 (en) * 2006-03-31 2007-10-04 Freescale Semiconductor, Inc. Method of forming an active semiconductor device over a passive device and semiconductor component thereof
US9620410B1 (en) 2009-01-20 2017-04-11 Lam Research Corporation Methods for preventing precipitation of etch byproducts during an etch process and/or subsequent rinse process
US20100184301A1 (en) * 2009-01-20 2010-07-22 Lam Research Methods for Preventing Precipitation of Etch Byproducts During an Etch Process and/or Subsequent Rinse Process
US8293625B2 (en) * 2011-01-19 2012-10-23 International Business Machines Corporation Structure and method for hard mask removal on an SOI substrate without using CMP process
US8779490B2 (en) 2012-07-18 2014-07-15 International Business Machines Corporation DRAM with dual level word lines
TWI619283B (zh) * 2016-05-30 2018-03-21 旺宏電子股份有限公司 電阻式記憶體元件及其製作方法與應用
US10014305B2 (en) * 2016-11-01 2018-07-03 Micron Technology, Inc. Methods of forming an array comprising pairs of vertically opposed capacitors and arrays comprising pairs of vertically opposed capacitors
US9761580B1 (en) * 2016-11-01 2017-09-12 Micron Technology, Inc. Methods of forming an array comprising pairs of vertically opposed capacitors and arrays comprising pairs of vertically opposed capacitors
US11063157B1 (en) 2019-12-27 2021-07-13 Taiwan Semiconductor Manufacturing Company, Ltd. Trench capacitor profile to decrease substrate warpage
EP3958293A4 (en) * 2020-05-22 2022-12-28 Changxin Memory Technologies, Inc. SEMICONDUCTOR DEVICE HOLES, SEMICONDUCTOR DEVICE PREPARATION METHOD, AND SEMICONDUCTOR DEVICE

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5905279A (en) * 1996-04-09 1999-05-18 Kabushiki Kaisha Toshiba Low resistant trench fill for a semiconductor device
US6194755B1 (en) * 1998-06-22 2001-02-27 International Business Machines Corporation Low-resistance salicide fill for trench capacitors
EP0981164A3 (en) * 1998-08-18 2003-10-15 International Business Machines Corporation Low resistance fill for deep trench capacitor
US6180480B1 (en) * 1998-09-28 2001-01-30 International Business Machines Corporation Germanium or silicon-germanium deep trench fill by melt-flow process
WO2001017014A1 (de) * 1999-08-30 2001-03-08 Infineon Technologies Ag Speicherzellenanordnung und verfahren zu deren herstellung
DE19947053C1 (de) * 1999-09-30 2001-05-23 Infineon Technologies Ag Grabenkondensator zu Ladungsspeicherung und Verfahren zu seiner Herstellung
DE10109564A1 (de) * 2001-02-28 2002-09-12 Infineon Technologies Ag Grabenkondensator und Verfahren zu seiner Herstellung

Also Published As

Publication number Publication date
KR20030080234A (ko) 2003-10-11
EP1364390A2 (de) 2003-11-26
US6987295B2 (en) 2006-01-17
WO2002069375A3 (de) 2003-03-13
US20040036102A1 (en) 2004-02-26
DE10109564A1 (de) 2002-09-12
WO2002069375A2 (de) 2002-09-06

Similar Documents

Publication Publication Date Title
TW548837B (en) Trench capacitor, memory cell, method for fabricating a trench capacitor and method for fabricating a memory cell
TWI253171B (en) Method for making radom access memory capacitors in shallow trench isolation
TW495916B (en) System and method of forming a vertically oriented device in an integrated circuit
TWI223439B (en) Memory cell with trench capacitor and vertical select transistor and an annular contact-making region formed between them
TW459386B (en) Memory with trench-capacitor and selection-transistor and its production method
US20080090416A1 (en) Methods of etching polysilicon and methods of forming pluralities of capacitors
TWI269430B (en) Trench capacitor of a DEAM memory cell with metallic collar region and nonmetallic buried strap to the select transistor
TW200820380A (en) Manufacturing method for an integrated semiconductor structure
TW492187B (en) Trench-capacitor with capacitor-electrodes and its production method
JP2008072106A (ja) メモリセルアレイおよびその形成方法
JP2001210804A (ja) キャパシタの電極製造方法
CN102646638A (zh) 包括电容器和金属接触的半导体装置及其制造方法
US9236427B2 (en) Multi-material structures and capacitor-containing semiconductor constructions
EP1628328A2 (en) Method for fabricating a three-dimensional capacitor
KR20000023205A (ko) 고-ε-유전체 또는 강유전체를 갖는, 핀-스택-원리에 따른커패시터 및 네가티브 형태를 이용한 그것의 제조 방법
JP2011138883A (ja) 半導体装置及びその製造方法
JP4204863B2 (ja) トレンチキャパシタの製造方法
JP2010251406A (ja) 半導体装置およびその製造方法
US6607954B2 (en) Methods of fabricating cylinder-type capacitors for semiconductor devices using a hard mask and a mold layer
JP2003508912A (ja) Dramセル装置の製法
US6734061B2 (en) Semiconductor memory device having a plug contacted to a capacitor electrode and method for fabricating the capacitor
TW201216449A (en) Method for forming memory cell transistor
TW560010B (en) Method for etching a layer in a trench and method for fabricating a trench capacitor
US20020074661A1 (en) Semiconductor device and method of manufacturing the same
KR101129871B1 (ko) 반도체 소자 및 그 제조 방법

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees