TW521504B - Auto calibration circuit for radio frequency synthesizer circuits - Google Patents
Auto calibration circuit for radio frequency synthesizer circuits Download PDFInfo
- Publication number
- TW521504B TW521504B TW090121752A TW90121752A TW521504B TW 521504 B TW521504 B TW 521504B TW 090121752 A TW090121752 A TW 090121752A TW 90121752 A TW90121752 A TW 90121752A TW 521504 B TW521504 B TW 521504B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- frequency band
- controlled oscillator
- frequency
- operating frequency
- Prior art date
Links
- 230000008859 change Effects 0.000 claims abstract description 16
- 238000000034 method Methods 0.000 claims description 25
- 238000012937 correction Methods 0.000 claims description 17
- 239000003990 capacitor Substances 0.000 claims description 12
- 238000001228 spectrum Methods 0.000 claims description 3
- 230000007423 decrease Effects 0.000 claims description 2
- 239000000428 dust Substances 0.000 claims description 2
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 230000010355 oscillation Effects 0.000 claims 1
- 238000003786 synthesis reaction Methods 0.000 claims 1
- 230000001413 cellular effect Effects 0.000 abstract description 5
- 230000008569 process Effects 0.000 description 9
- 238000010845 search algorithm Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0991—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
521504
發明背景
理技術中頻率合成器的改進。具 校正電路,其允許在多個頻段上 的穩定的頻率工作。
[話應用中被使用來產生穩定的 、區移動到另一個小區時,需要 個小區可能工作在不同的頻率 上处因此’發射頻率需要非常快速地改變。新的發射頻率 σ此很大也不同,且為了用戶不受從一個小區轉移到另一 個小區的影響’發射頻率必須在新的通道頻率上在幾微秒 内重建。 為了快速改變合成器頻率,鎖相迴路必須快速重建新的 逋運頻率的相位鎖定。合成器設計係由於幾個壓控振盪器 (VCO)能夠工作在整個蜂巢式電話頻段之事實,而被複雜 化。因此,VCO必須工作在多個頻段,或必須提供多個 VCO來覆蓋多個頻段。 然而,使用多個V C 0既昂貴且難以實現。 實施具有寬調諧波段VC 0會產生附加的問題,半導體製 造過程中處理偏差將引起工作頻率的偏差,這樣在VC〇頻 率調諧範圍之間有10-15%的差異。本發明針對使用公共 VCO的合成器,它可工作在對於感興趣的全頻譜的多個頻 段’以及避免在製造期間製程偏差造成的結果。 發明概要 揭示使用在能夠工作在很寬的信號帶寬的頻率合成器中 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 521504 A7 ______ B7 五、發明説明(2 ) 單個VC〇的系統。鎖相迴路的VC 0被數位地控制,以使得 V C Ο凋I皆到不同的頻率範圍。當合成器的工作頻率要被改 變時’一個參考電壓源被連接到壓控振盪器控制輸入端, 把壓控振盪器的頻率設置在它的調諧範圍的一端。VC 〇的 工作頻段被選擇地切換,而同時監視壓控振盪器控制輸入 端。當比較器電路確定壓控振盪器控制輸入端的調諧電壓 降低到參考數值以下時,壓控振盪器工作頻段的切換被禁 止’以及V C 0獲得鎖相迴路中的鎖相條件。選擇每個頻段 和在包含新的通道頻率的頻段中建立相位鎖定的處理過程 可以在幾微秒内實現。在GSM電話工作模式中,用於128 個頻道的頻率可以通過使用丨6個工作頻段而被接入。 圖式簡述 圖1顯示工作在多個頻段的、具有鎖相迴路的頻率合成 器。 圖2顯示壓控振盪器的多個工作頻段的每個頻段的調諧範 圍。 圖3是按照本發明的較佳實施例的、用於選擇v C Ο的每個 工作頻段的自動校正電路的方塊圖。 圖4顯示可被使用來找出v C Ο的工作頻段的二進位搜索演 算法。 圖5是使用二進位搜索演算法來找出v c 〇工作頻段之本發 明的一個實施例方塊圖。 圖6顯示由圖4的實施例實現的處理過程。 幸父佳貫施例的描述 -5- 本紙張尺度適用中@ S家標準(CNS) A4規格(21〇 X 297公董) --- ' 521504 A7 B7 五、發明説明( 現在參照圖1,圖上顯示在諸如攜帶型無線電話的應用品 上使用的頻率合成器的方塊圖。在GSM攜帶型電話應用 中,頻率合成器配備有多到1 2 8個通道頻率,其間隔大約 2 0 0kHz。頻率合成器包括VCO 12,它具有在施加到vC0 1 2的控制輸入端1 3上的控制電壓的控制下的輸出頻率 F〇ut。VCO 12的工作頻率被分頻器14有效設定,正如頻率 合成器中慣用的。鎖相迴路由VC0 12,分頻器14,相位/ 頻率檢波器16和迴路濾波器17構成。高穩定的參考頻率被 加到參考輸入端19,以及參考輸入信號與被分頻wVc〇 12 的輸出信號之間的相位差被檢測為至迴路濾波器丨7的誤差 k號。迴路濾波器1 7按照鎖相迴路技術被設計成使得得出 的環路帶寬將允許在規定改變頻率的時間内用匕以輸入參考 信號來鎖定F。^。 自動权正電路2 1疋在合成器的串列介面2 2的控制下。在 蜂巢式電話的情形下,孝列介面產生一個命令給自動校正 私路2 1,來重足V C Ο 1 2工作的頻段,使得鎖相迴路將能夠 鎖足在由分頻器1 4設足的頻率上。在蜂巢式電話應用中, 分頻器14可以用作為頻率調製器,正如在蜂巢式電話技術 中已知的。 VCO 12具有在自動校正電路21的控制下的工作頻率範 圍。VCO 12的多個切換頻率控制單元建立16個工作頻段之 一。在頻率改變期間,自動校正電路21順序地改變vc〇12 的工作頻率,直至在控制輸入端24出現的控制電壓表示由 V C Ο 1 2產生的頻率處在達到相位鎖定的頻率範圍内。
裝 訂
-6-
521504 A7 _ B7 五、發明説明(4 ) 圖2上更具體地顯示V C〇1 2可被調t皆到的各個不同的頻 段。在每個頻段n内,V C Ο 1 2將以輸入參考頻率信號來建 立相位鎖定。正如圖3所示的,V C Ο頻段可通過切換與 VCO 12的連續調諧的變容管(Varactor)並聯的各個調諧元 件,諸如電容’而被數位地選擇,以及施加到VCO 12的純 调谐電容相應於圖2所示的頻段之一。所顯示的η個頻段具 有額定調諧範圍,其由於製造過程變異可以隨不同的V C Ο 而不同。當V C 0的工作頻段被選擇時,調諧範圍的偏移是 通過本發明被有效地校正的。 按照藉由較佳實施例實行的處理,工作頻段的選擇從最 低頻段1開始,以及在頻段搜索時進行到最高頻段η,在搜 索過程中,VC0 12將建立與參考頻率的相位鎖定。在搜索 期間,藉由控制輸入13充電到參考電壓VDS,VC0被重定 到它的調f皆範圍的高端。由於每個頻段被選擇,V C 〇控制 電壓將保持在參考值,直至包含由分頻器丨4選擇的頻率的 頻段被選擇為止,以及VC Ο開始進行與參考頻率信號的相 位鎖定。藉由監視VC0 12的控制輸入端13上的電壓電位, 可以觀察到相位鎖定條件。當控制電壓丨3從它的預先設置 的參考值移到相位鎖定條件時,自動校正電路2 1將禁止任 何另外的頻段選擇,從而確定V C Ο 1 2的頻段。 圖3上顯示自動校正電路的更詳細的方塊圖。v c 〇 1 2的 頻段選擇部件包含電容庫丨2 B,通過開關S 1 - S 4而被連接到 V C Ο 1 2的調諧變容管1 2 a。調諧電容的連接是在來自計數 器2 7的二進位的4位元信號的控制下’該信號可以選擇 -7- 本紙張尺度適用中國國豕標準(CNS) A4規格(210X 297公董) 521504 A7 B7 五、發明説明(5 VCO 12的、多到16個工作頻段。選擇地連接和斷開每個與 變容管調諧電容12A並聯的調諧電容12^,選擇乂〇〇12的 不同的工作頻段。 當由圖1的頻率合成器的串列介面22選擇頻率改變時,分 頻备1 4被$又置,以及自動校正電路由串列介面2 2通過端子 30被重設。參考電壓源3 1通過開關29被暫態地連接到Vc〇 12的控制輸入端13。電容3 2和電感3 3保持電荷,用於預先 設置VCO 12的輸出頻率在它的頻率範圍的一端,在較佳實 施例中’它是對於V C Ο 1 2的頻率調諧的上限。 頻段選擇是處在計數器27的控制下。計數器27對於從可 編程分頻器35產生的被分頻的時鐘脈衝進行計數,在四位 元的二進位計數器27的輸出24中產生一個改變,導致電容 12C的新的數值和新的調諧帶寬。由計數器27加上的脈衝 具有足夠的見度,這樣,當適當的頻段被選擇時鎖相迴路 可達到鎖定。 當頻段被計數器27選擇時,在控制輸入端13處的控制電 壓被比較器26連續地監視。當比較器%表示在vc〇12的 控制輸^端13處的電壓從其被存儲在電容32上的預設值減 小一個等於比較器門限值的量時,比較器%切換成禁止計 數器27進一步索引VCO 12的工作頻段。 以上的實施方案表示本發明的能力,它通過數位地調譜 Ο 1 J到不同的頻段,和在每個頻段内用調諧變容管1 2 a UC Ο 1 2的頻率’而能夠大大地增加〇的調諧範圍 到很大的工作频車^ ,, …十執0。另外,由於傳統的半導體製程技
521504
術產生具有很見的公差的元件,v⑶電路由於製造過程變 異傾向具有調諳範圍上大的偏差。因此,如果vc〇頻率無 法碉諧到它的額定詷墦^ 、 周㈤園,則下一個最高的相鄰的頻段 可被使用來產生感興趣的通遒頻率。 每次由合成器進行通㈣率選擇時,計數器被重設,電 客32上的電荷被開關29的暫態閉合而被重新建立。比較器 26的門限值也可被設置為_個數值,用來補償會錯誤地觸 發比車乂 π 2 6的製造過程中或溫度偏差任何大的偏移,這 饭㈤相位鎖疋條件在vc 〇 j 2的控制輸入端被檢測時,頻 段選擇可被可靠地禁止。 八 裝 訂 ^發明的較佳貫施例開始搜索在最低頻段中包含感興趣 的遇运頻率的頻段。然而’本發明的其他實施例可從其他 位置開始進行。例如,有可能提供一個計數器’它從興段 號8開始計數,以及索引到較低的頻段,或到較高的頻段, 其係取決於V C Ο 1 2的控制電壓的狀態。 線- —圖4顯示二進位搜索樹,在本發明的一個實施例中它可被 貫施來找出感興趣的頻段。搜索演#法從假設要被搜索的 頻段的號碼開始,它按照前面的例子是16個頻段,。 搜索從中間頻段8開始。例如,如果頻段3是所選擇的感興 趣的合成器頻率,則搜索演算法通過首先確定vc〇 η上的 控制電壓是大於還是小於參考電壓而找出頻段3。由於頻段 3低於頻段8,所以搜索過程之後選擇在頻段8和〇之間的= 間頻段,以及設置VCO工作在頻段4。這時,參考電壓在 VCO控制輸入端上被重新建立,以及作出類似的決定: -9-
vco控制電整是大於還是小於設置的參考電壓。由於頻段3 低於頻段4,計數器然後設置在頻段4和頻段〇之間的中間 <4 ’即頻段2。 ,旦VCO工作在頻段2 ’ vc〇的控制電壓輸入端被充 X以及控制輸人電壓與參考電壓進行比較。由於頻段3在 頻段2的上面,系統認識到控制電壓現在超過或等於參考電 壓。由於已找出其中VC0控制電壓相對於參考電厚改變: 的相對幅度的過渡點’該頻段便被找出作為頻段3或頻段 2。-旦系統浦到頻段3,它就用校正頻率合成器的信號 達到鎖定。 上述的二進位搜索演算法因此藉由只檢驗總共Μ個頻段 中的四個頻段而找出包含信號頻率的任何頻段。 圖5表示出本發明的這樣的實施例,其中:確的vc〇 η 頻段按二進位搜索演算法被搜索。使用二進位搜索演算法 來為VCO 12找出適當的錢,提供了甚至更高白々、用於選 擇新的合成器輸出信號頻率。 圖5包括與前面實施例相同的基本結構。然而,使用對於 VCO 12的16個工作頻段,圖5的實施例從處在最低與最高 工作頻段I間的中間值的頻段號8開始搜索。在搜索開妒 時,連續近似暫存器(SAR) 27提供二進位數字⑽〇,作 為選擇VCO 12的頻段號8的輸出。同時,電容32通過開關 29和參考電壓源31被充電到V-'。比較器26監視VCO 1? 上的控制電塵,如果電壓從預先充電的電壓位準降低,則 比較器26切換來表示包含要被鎖相的信镜的頻段低於頻段 -10- 521504 A7 __B7 ___ 五、發明説明(8 ) 號8。或者,如果控制電壓vc 〇 1 2保持於其預設值,則比 較器26向SAR 27表示,感興趣的頻段處在頻段8以上。所 以S AR 2 7將把頻段切換到更高的或更低的頻段,以及繼續 搜索包含感興趣的頻率的頻段。VC 〇控制電壓輸入端每次 被充電時,頻段是藉由計數器2 7所施加的致能信號而切 換’該計數器在本實施例中就是連續近似暫存器。 圖6上更詳細地顯示產生鎖定條件的頻段搜索。當從串列 介面22接收到重設信號時,表示開始搜索新的工作頻段, 處理過程在4 0處開始。由於丨6個頻段可以由S A R 2 7的四位 元輸出信號η來辨識,索引號被設置為等於N,即四位元, 代表1 6個不同的頻段。用於開始搜索的中間頻段所以由 SAR 27設置為1〇〇〇 (頻段8),它也使得開關29能夠把 V C Ο 1 2的控制電壓預先設置在它的調諧頻段的高端。 VCO 12的控制電壓在決定方塊42中被檢驗。如果控制 電壓小於預設值,則在步驟43,SAR 27的内容1000被右 私一個位元,以及最鬲位b3被設置為〇。這時,在步驟4 6, 開關29由來自SAR 27通過〇R(或)閘的致能信號被致動, 以便把電容32充電到參考電壓vref,使得VCO 12處在它的 調譜範圍的高端。然後,在步驟48,減低位元數i,以及在步 驟4 2,控制電壓再次與參考電壓進行比較。 如果確定VCO控制電壓不小於Vref,表示感興趣的頻段 是在頻段8以上,則在步‘驟4 4,處理過程繼續進行,藉由把 開始的二進位數字的位元b3_b(> 1〇〇〇右移,以及把最高位 設置為1。 -11 - 本紙張尺度適财ϋ國家標準(CNS) A4規格(21GX 297公爱) ---- 521504 A7 —__ _____ B7 五、發明説明(9 )— ' " 處理過程繼續進行’根據暫存器2 7的内容選擇下一個頻 段,作為在頻段8與最低頻段〇之間的中間頻段,即4,或最 问頻段15 ’即15 ’取決於頻段被確定為在頻段8以上還是以 下。步驟4 2 - 4 8被實行總共i次。每次計算步驟4 2 _ 4 8時,在 圖4的技索树上找出一個節點。當丨被減小增量到〇時,將找 出包含感興趣的頻率的頻段。 上述的圖6的執行序列可以參照圖4的例子來說明,其中 頻率合成器要找出在頻段3内的信號。在處理過程4 〇開始 時’ 1被設置為等於4,總的位元寬度由b3-b〇代表。VCO 12的控制電壓4先前已被設置為vref,在步騾42確定控制電 壓疋小於’大於’還是等於Vref。由於頻段3處在頻段8以 下’在步驟4 3 ’ S A R暫存器2 7的内容被右移,以及b 3被設 置為0。在步騾46,加到VCO 12的控制電壓輸入再次藉由 暫怨閉合開關2 9而再次被充電。在步驟4 8,索引號i被減小 1。暫存器2 7的内容現在識別頻段4相應於在圖4的搜索樹中 的節點。控制電壓再次被比較器3 6決定為小於參考電壓, 以及位元B 2 - B 〇被右移,並且B 2被設置為〇。暫存器2 7的内 容被辨識為0 〇 1 〇,即搜索樹的頻段2。在步騾4 8,索引號 再次從2減小到1。控制電壓在頻段2被確定為等於或大於 Vref。因此,這顯示頻段最可能處在頻段2以上。因此,暫 存器2 7的内容被右移,以及b i被設置為1,建立頻段3 (暫 存器27的内容為〇〇1 1 )。 當位元位置B 3,B 2,B 1,和B 0中的每個位置通過圖6的 步驟4 2 - 4 9被移位時,S A R 2 7的結果的内容辨識包含感興 -12 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 521504 A7 B7 五、發明説明(K)) 趣信號頻率的頻段。一旦搜索樹被查完,就將建立相位鎖 定條件。因此,可以看到,上述的快速找出感興趣頻段的 系統依賴於:從頻段範圍的中間值開始搜索,決定VCO 1 2 上的控制電壓相對於參考電壓之間的關係,以及根據比較 結果選擇一個在先前的頻段以上的或以下的頻段。在比較 次數η等於從S A R暫存器2 7輸出的位元數目以後,圖4的搜 索樹的最後一級將由S A R 2 7展現。比較器的輸出將改變找 出感興趣頻段的搜索方向。SAR 27將辨識兩個可能的、包 含感興趣頻率的頻段,以及藉由比較器2 7相對於兩個頻段 的每個頻段的狀態,在兩個頻段之間作出選擇。 本發明的以上的說明顯示和描述了本發明。另外,本揭 不内谷只顯不和描述本發明的較佳實施例,如上面提到 的,但應當理解,本發明能夠在各種不同的其他組合、修 正方案和環境中使用,以及能夠在這裏解釋的本發明概念 的範圍内進行改變或修正,與以上的教導和/或相關技術的 技蟄或知識相稱。以上描述的實施例進一步可說明實施本 發:的已知的最佳模式,以及使得本領域技術人員能夠在 4的或其他的實施例中利用本發明,以及由本發 足的應用或使用需要的各種修正方案。m明、 偈限于本發明在這裏所公開的形式。另外,所附二= 範圍可解釋成包括各種替代的實施例。 μ專利 -13-
本紙張尺度❹Tt ®
Claims (1)
- 六、申請專利範圍 -種用於-頻率合成器鎖相迴路之自動校正系統,包括 用於產生在多個頻段中的信號之壓控振盧器,其用來 回應數位信號改變工作頻段,以及具有電壓調譜元件, 用於回應控制電壓以敌德A立加、、 糸· 塋以改夂在母個蔹工作頻段内的工作頻 率, 、十數器$於在選擇该壓控振盧^的頻段期間提供調 諧控制數位信號,以便選擇每個該頻段; 4參考電壓源,提供一個用於建立該壓控振盪器在它的 v周P自範圍的一端處的工作頻率的電壓; 開關電路,用於在用 的頻段改變工作開始時 充電; 該參考電壓進行的該壓控振盪器 ’給該壓控振盪器的控制輸入端 時鐘信號發生器,用於提供時鐘信號給該計數器,以 便索引該計數器’由此選擇用於該壓控㈣器的不同的 工作頻段;以及 比較器電路,連接以感測對於由該計數器選擇的每個 頻段在該壓控振盪器控制輸入端上的調諧電壓,該比較 器被連接來當該控制輸入從該充電位準降低時,禁止該 計數器進一步切換頻段。 2.如申請專利範圍第i項之自動校正系統,其中該計數器 在每個校正時間間隔開始時被重設,以便每次新的信號 頻率要被該合成器產生時選擇相同的頻段。 3·如申請專利範圍第丨項之自動校正系統,其中該壓控振 盪器被偏壓到它的調諧範圍的高端。 中國國家標準(CNS) A4規格(210 X 297公爱) -14- ’其中該開關電 器產生時,把該如申請專利範圍第.2項之自動校正系統 路能夠在每次新的信號頻率要被該合成; 壓控振盪器控制輸入充電到該參考電壓。 如申請專利範圍Γ 入端包括電容, 電壓。 ~種用於選擇一頻率合成器之工作頻 統,包括·· 壓控振盪器,用於回應用來選擇多個工作頻段之一的 2位信號,來產生用於該合成器的輸出信號,以及具有 電壓調諧元件’用於喊在控制電壓輸人端上接收的控 制電壓來改變在該一個頻段内的工作頻率,· 、參考電壓源,提供-個祕建立該壓控振量器在它的 調諧範圍的一端處的工作頻率的電壓給該調諳元件; 開關電路,用於在校正時間間隔開始時,把該壓控振 盪器的控制電壓輸入充電到該參考電壓; 比較器,用於比較在該壓控振盪器輸入端上的該電壓 與該參考電壓;以及 計數器,用於在校正該頻率合成器期間提供用來選擇 每個該頻段的調諧控制數位信號,該計數器設置該壓控 振盪器的開始頻段,以及接連地切換到另一個工作頻 段,直至該比較器決定:該控制電壓處在與指示該合成 器的鎖相迴路已達到與選擇頻率的頻率鎖定條件之該參 考電壓之預定的關係為止。 521504 8 8 8 8 A B c D 六、申請專利範圍 7·如申請專利範圍第6項之自動校正系統,其中該計數器 把開始的工作頻段設置為該頻段的最低頻段。 8. —種用於一壓控振盪器之自動校正之方法,該壓控振湯 器在鎖相迴路中工作於多個離散頻段,包括: 把該壓控振靈器上的控制電壓預先充電到參考電壓, 其把該壓控振盪器置於其頻率範圍的一端; 以離散步長(step)改變該壓控振靈器工作頻率; 監視該壓控振盪器的控制電壓;以及 當該控制電壓從該參考值改變時,禁止該壓控振靈器 工作頻率的進一步改變。 9,如申請專利範圍第8項之方法,還包括在每個校正時間 間隔之前,預先對該壓控振盪器控制輸入端充電。 1 〇.如申請專利範圍第8項之方法,還包括在每個校正時間 間隔之前,把該壓控振盪器的工作頻段重定到該等頻段 中預定的一個。 11.如申請專利範圍第8項之方法,其中該預先充電步騾把 該壓控振盪器置於其頻率範圍的高頻率端,以及該頻段 從最低工作頻段開始改變。 1 2 .如申請專利範圍第9項之方法,其中當該控制電壓小於 遠參考電壓時,禁止工作頻率的該進一步改變。 1 3 .如申請專利範圍第8項之方法,其中該離散改變該工作 頻段的步驟包括: 產生具有持續時間的時鐘信號,其允許該壓控振盪器 達到具參考信號的鎖定條件;以及 -16- 本纸張尺度適用中國國家^^見格(摩撕公董)---- A BCD 521504 々、申請專利範圍 計數該時鐘信號,以得出改變該工作頻段的步騾,如 此當包含該參考信號的該頻段被選擇時,該控制電壓建 立對於該鎖相迴路的鎖定條件。 14.如申請專利範圍第8項之方法,其中該頻段沿著取決於 在該參考電壓與該控制電壓之間的關係的方向步進。 1 5 .如申請專利範圍第1 1項之方法,還包括初始選擇一個 處在最低工作頻段與最高工作頻率之間的工作頻段。 16. —種用於選擇一頻率合成器之工作頻段之自動校正系 統,包括: 壓控振盪器,用於產生用於該合成器的輸出信號,具 有多個固定調諧元件,其回應數位信號被選擇地工作, 以選擇多個工作頻段之一,以及電壓調諧元件,用於改 變在該的一個工作頻段内的工作頻率; 參考電壓源,提供一個用於建立該壓控振盪器在它的 調諧範圍的一端處的工作頻率的電壓; 開關電路,用於在每次新的工作頻段被選擇用於該壓 控振盪器時,把該壓控振盪器的控制電壓輸入充電到該 參考電壓; 比較器,用於比較在該壓控振盪器輸入端上的該電壓 與該參考電壓;以及 暫存器,用於在校正該頻率合成器期間提供用來選擇 每個該頻段的調諧控制數位信號,該暫存器設置該壓控 振盪器的開始工作頻段,以及接連地增加與減小該工作 頻段,直至該比較器確定該合成器已達到與選擇頻率的 -17- 本紙張尺度適用中國國家標準(CNS) A4規格(210 x 297公釐)A Be D 521504 六、申請專利範圍 頻率鎖定條件為止。 17.如申請專利範圍第16項之自動校正系統,其中該計數 器被編程來選擇用於該壓控振盪器的初始工作頻段,其 處在泫恩控振盥器的高頻段和低頻段之間,以及根據在 搜索該選擇頻率信號時比較該控制電壓與該參考電壓的 、、”果,把頻段連續地改變到較高的或較低的工作頻段。 it請專利範圍第17項之自動校正系統,其中該計數 器疋連續連續近似暫存器,其回應時鐘脈衝、從辨識該 初始工作頻段的初始的計數值向右移位其内容;以及回 應該控制電壓和該參考電壓的比較結果改變它的最高位 元的值。 19.如申請專利範圍$ 17項之自動校正“,其中該計數 益選擇處在該較低的和較高的工作頻段之間的中間值的 頻段,以及根據孩控制電壓和該參考工作頻段的比較結 果,選擇在該中間頻段與該較高的和較低的工作頻段之 一之間的下一個頻段。 2〇· 一種自動校正-壓控振靈器之方力,該壓控振皇器在鎖 相迴路中工作於多個離散頻段,包括: 把該壓控振盪器上的控制電壓預先充電到參考電壓, 其將該壓控振盪器置於其頻率範圍的一端; 藉由比較控制電壓與參考電壓來監視該壓控振盪器的 控制電壓; 根據孩控制電壓與孩參考電壓的比較結果,以離散步. 長把孩壓控振盈器工作頻率改變到較高的或較低的工作 -18- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公爱了"-------521504 A B c D 六、申請專利範圍 頻段; 每次該壓控振盪器工作頻段改變時,把該壓控振盪器 的控制電壓再充電到參考電壓;以及 當該控制電壓從該參考值改變時,禁止該壓控振盪器 工作頻率進一步改變。 21. 如申請專利範圍第20項之方法,其中該改變該壓控振 盪器的該工作頻率,根據該控制電壓和該參考電壓之間 的關係,連續地選擇處在當前調諧的頻段和最高的或最 低的工作頻段之間的工作頻段。 22. 如申請專利範圍第21項之方法,其中該當前調諧的工 作頻段在最低與最高工作頻段間的中間值的校正時間間 隔開始時被初始地選擇。 23. —種自動校正一壓控振盪器之方法,該壓控振盪器在鎖 相迴路中工作於多個離散頻段,包括: 把該壓控振盪器上的控制電壓預先充電到參考電壓, 它把該壓控振盪器置於其頻率調諧範圍的一端; 把該壓控振盪器的控制電壓與一參考電壓進行比較; 根據該控制電壓與該參考電壓的比較結果,連續地改 變該壓控振盪器工作頻率從當前選擇頻段連續地改變到 較高的或較低的工作頻段,在該當前調諧的頻段和較高 的或較低的工作頻段之間的中間值; 每次該壓控振盪器工作頻段改變時,把該壓控振盪器 的控制電壓再充電到參考電壓;以及 從頻段的該連續的改變和該控制電壓與該預先設置的 -19- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 521504 A8 B8 C8 D8 申請專利範圍 電壓的比較結果,確定包含導致該鎖相迴路達到鎖定條 件的信號的工作頻段。 24. —種自動校正一壓控振靈器之方法’該壓控振i器在鎖 相迴路中工作於在多個離散的頻段,包括: 把該壓控振盪器上的控制電壓預先充電到參考電壓, 其將該壓控振盪器放置在其頻率範圍的一端;把代表對於該壓控振盪器的初始工作頻段的二進位數 字存儲在連續連績近似暫存器中; 用該連續連續近似暫存器的内容選擇工作頻段; 把該壓控振皇器的控制電壓與參考電壓進行比較; (a)如果該參考電壓超過控制電壓,則把該暫存器 内容右移,以及把該移位内容的最高位元設置為零;或 (b )如果該參考電壓小於控制電壓,則把該暫存器 内容右移,以及把該移位内容的最高位元設置為1 ; 每次該暫存器内容被移位時,把該塵控振盪器輸入端 再充電到該參考電壓;以及連續移位該暫存器的内容,以及按照在該壓控振盪器 輸入端上的電壓的比較結果設置該移位内容的最高位 元,以及再充電該壓控振盪器輸入端,直至該暫存器移 位N次為止,其中N是該二進位數字的位元數目,如 此,該暫存器内容識別對於達到相位鎖定條件的工作頻 段。 -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US65602300A | 2000-09-06 | 2000-09-06 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW521504B true TW521504B (en) | 2003-02-21 |
Family
ID=24631308
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW090121752A TW521504B (en) | 2000-09-06 | 2001-09-03 | Auto calibration circuit for radio frequency synthesizer circuits |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP2002111492A (zh) |
KR (1) | KR20020020187A (zh) |
CN (1) | CN1347198A (zh) |
TW (1) | TW521504B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI407700B (zh) * | 2009-11-04 | 2013-09-01 | Ind Tech Res Inst | 電容式感測元件的校正裝置與方法 |
TWI649974B (zh) * | 2018-05-25 | 2019-02-01 | 茂達電子股份有限公司 | 具自動校正功能的數位鎖相迴路及其自動校正方法 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10108110A1 (de) * | 2001-02-21 | 2002-08-29 | Philips Corp Intellectual Pty | Empfänger und Verfahren zum anfänglichen Synchronisieren eines Empfängers auf die Trägerfrequenz eines gewünschten Kanals |
GB2413019B (en) * | 2002-05-31 | 2006-03-29 | Renesas Tech Corp | Semiconductor integrated circuit device for communication |
US7103337B2 (en) | 2002-05-31 | 2006-09-05 | Hitachi, Ltd. | PLL circuit having a multi-band oscillator and compensating oscillation frequency |
GB2389254B (en) * | 2002-05-31 | 2005-09-07 | Hitachi Ltd | Semiconductor integrated circuit device for communication |
JP4071681B2 (ja) | 2003-07-24 | 2008-04-02 | 株式会社東芝 | 電圧制御発振器、周波数シンセサイザ及び通信システム |
WO2006064658A1 (ja) * | 2004-12-13 | 2006-06-22 | Matsushita Electric Industrial Co., Ltd. | フィルタの特性調整装置、及びその特性調整方法 |
KR100817286B1 (ko) | 2005-11-25 | 2008-03-27 | 삼성전자주식회사 | 전압 제어 발진기의 주파수 대역을 안정적으로 조정하는위상 동기 루프 및 방법 |
KR100712547B1 (ko) * | 2006-01-24 | 2007-05-02 | 삼성전자주식회사 | 복수의 주파수 영역에서 동작하는 위상 동기 루프 |
KR100717103B1 (ko) | 2006-03-04 | 2007-05-10 | 삼성전자주식회사 | 전압제어 발진기의 발진 주파수를 자동 튜닝할 수 있는위상동기루프 회로, 및 지연라인의 지연시간을 자동 튜닝할수 있는 지연동기루프 회로 |
CN101577542B (zh) * | 2008-05-05 | 2011-07-27 | 北京中电华大电子设计有限责任公司 | 一种基于开关电容比较电路的时钟恢复方法和电路 |
US7907021B2 (en) * | 2008-09-05 | 2011-03-15 | Issc Technologies Corp. | Two-step VCO calibration method |
JP5231931B2 (ja) * | 2008-10-10 | 2013-07-10 | キヤノン株式会社 | Pll回路 |
US8154350B2 (en) * | 2010-03-17 | 2012-04-10 | Texas Instruments Incorporated | PLL with continuous and bang-bang feedback controls |
CN103066996A (zh) * | 2012-12-20 | 2013-04-24 | 上海宏力半导体制造有限公司 | 振荡器及其自校准方法 |
-
2001
- 2001-08-22 JP JP2001251055A patent/JP2002111492A/ja active Pending
- 2001-08-31 KR KR1020010053259A patent/KR20020020187A/ko active IP Right Grant
- 2001-09-03 TW TW090121752A patent/TW521504B/zh not_active IP Right Cessation
- 2001-09-05 CN CN01132639A patent/CN1347198A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI407700B (zh) * | 2009-11-04 | 2013-09-01 | Ind Tech Res Inst | 電容式感測元件的校正裝置與方法 |
TWI649974B (zh) * | 2018-05-25 | 2019-02-01 | 茂達電子股份有限公司 | 具自動校正功能的數位鎖相迴路及其自動校正方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2002111492A (ja) | 2002-04-12 |
CN1347198A (zh) | 2002-05-01 |
KR20020020187A (ko) | 2002-03-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW521504B (en) | Auto calibration circuit for radio frequency synthesizer circuits | |
US6597249B2 (en) | Fast coarse tuning control for PLL frequency synthesizer | |
KR100611512B1 (ko) | 적응 주파수 조절기, 적응 주파수 조절기를 포함한 위상고정 루프 | |
US6563387B2 (en) | Method and apparatus for synthesizing high-frequency signals for wireless communications | |
US7047146B2 (en) | Method for automatically calibrating the frequency range of a PLL and associated PLL capable of automatic calibration | |
US7042253B2 (en) | Self-calibrating, fast-locking frequency synthesizer | |
US8487707B2 (en) | Frequency synthesizer | |
US5686864A (en) | Method and apparatus for controlling a voltage controlled oscillator tuning range in a frequency synthesizer | |
KR100574980B1 (ko) | 빠른 주파수 락을 위한 위상 동기 루프 | |
US9048848B2 (en) | PLL frequency synthesizer with multi-curve VCO implementing closed loop curve searching using charge pump current modulation | |
KR101316890B1 (ko) | 주파수 합성기의 주파수 보정장치 및 그 방법 | |
US20140091864A1 (en) | Apparatus and methods for tuning a voltage controlled oscillator | |
US20060006914A1 (en) | Method of implementing multi-transfer curve phase lock loop | |
US9240796B2 (en) | PLL frequency synthesizer with multi-curve VCO implementing closed loop curve searching | |
EP2590263B1 (en) | Apparatus and method for fast Phase Locked Loop (PLL) settling for cellular Time-Division Duplex (TDD) communications system | |
US7023283B2 (en) | Wide lock range phase locked loop and method of operation | |
US7436264B2 (en) | Charge supply apparatus and method in frequency synthesizer | |
US7583773B2 (en) | Frequency synthesizing device with automatic calibration | |
US20080036544A1 (en) | Method for adjusting oscillator in phase-locked loop and related frequency synthesizer | |
US7023282B1 (en) | Coarse tuning for fractional-N synthesizers having reduced period comparison error | |
Lee et al. | Fast AFC technique using a code estimation and binary search algorithm for wideband frequency synthesis | |
JP4288425B2 (ja) | Pll回路 | |
JP2004282223A (ja) | 周波数シンセサイザ | |
US6670855B2 (en) | PLL device with plural phase comparators | |
JP2004080624A (ja) | 周波数シンセサイザ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |