TW514743B - Delay time insertion for event based test system - Google Patents

Delay time insertion for event based test system Download PDF

Info

Publication number
TW514743B
TW514743B TW090106376A TW90106376A TW514743B TW 514743 B TW514743 B TW 514743B TW 090106376 A TW090106376 A TW 090106376A TW 90106376 A TW90106376 A TW 90106376A TW 514743 B TW514743 B TW 514743B
Authority
TW
Taiwan
Prior art keywords
event
data
delay time
delay
time
Prior art date
Application number
TW090106376A
Other languages
English (en)
Inventor
Glen A Gomes
Anthony Le
James Alan Turnquist
Rochit Rajusman
Shigeru Sugamori
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Application granted granted Critical
Publication of TW514743B publication Critical patent/TW514743B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31922Timing generation or clock distribution
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • G01R31/31921Storing and outputting test patterns using compression techniques, e.g. patterns sequencer

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

514743 A7 B7 五、發明説明(]) 發明領域: 本發明係有關一種用來測試半導體裝置的以事件爲基 礎之半導體測試系統,更具體而言,本發明係有關一種根 據事件資料而產生測試型樣信號及選通脈衝信號之方法及 裝置,其中可易於在不影響其他事件的情形下,將一延遲 時間插入一特定事件的事件資料中。 發明背景: 在以諸如一 I c測試器等的一半導體測試系統測試諸 如I C及L S I等的半導體裝置時,係在預定的測試時序 時’將一 I C測試器所產生的測試信號或測試型樣信號提 供給所要測試的一半導體I C裝置之適當接腳。該I C測 試器自回應該等測試信號的測試中之I c裝置接收輸出信 號。係在預定的時序下由選通脈衝信號對該等輸出信號進 行選通或抽樣,而將該等輸出信號與預期資料比較,以便 決定該I C裝置是否正確地動作。 在傳統上,係相對於半導體測試系統的一測試速率或 一測試週期而界定測試信號及選通脈衝信號之時序。有時 將此種測試系統稱爲以週期爲基礎的測試系統。另一種測 試系統被稱爲以事件爲基礎之測試系統,其中係直接根據 每一接腳的需要,自一事件記憶體的事件資料產生所需的 測試信號及選通脈衝信號。本發明係有關此種以事件爲基 礎之半導體測試系統。 - 在一以事件爲基礎之測試系統中,係採用事件的記法 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐). (請先閱讀背面之注意事項再填寫本頁) 裝· 訂 經濟部智慧財產局員工消費合作社印製 -4 - 514743 A7 B7 五、發明説明(2 ) ’而事件就是用來測試一測試中的半導體裝置的信號中邏 輯狀態之任何改變。例如,此種改變是測試信號的上升緣 及下降緣、或選通脈衝信號的時序波緣。係參照自一基準 時點算起的一時間長度而界定事件的時序。此種基準時點 通吊是先則事件的一時序。此外,此種基準時點也可以是 所有事件共用的一固定起始時間。 在一以事件爲基礎之測試系統中,因爲一時序記憶體 (事件記憶體)中的時序資料無須包含每一測試週期上的 與波形、向墓、及延遲等因素相關的複雜資訊,所以可大 幅簡化對時序資料的說明。如前文所述,在該以事件爲基 礎之測試系統中,通常是以現行事件與最後一個事件間之 時間差來表示一事件記憶體中儲存的每一事件之時序(事 件)資料。因爲各鄰近事件間之時間差(差異時間)較小 ’與自一固定起始時點(絕對時間)算起的時間差不同, 所以該記憶體中的資料量也可以是較小的,因而可減少記 憶體的容量。 爲了產生高解析度的時序,係由一基準時脈週期的一 整數倍(整數部分或事件計數)及該基準時脈週期的一分 數(分數部分或事件游標)之一組合來界定該等事件間之 時間長度(延遲値)。事件計數與事件游標間之一時序關 係係不於圖3 A - 3 E之時序圖。在該實例中,圖3 A所示 的一基準時脈(主時脈或系統時脈)具有一時脈週期(下 文中亦將其稱爲“期間”或“時間間隔”)T。如圖3所示,事 件0、事件1、及事件2在時序上是相關的。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐)
L W-- (請先閱讀背面之注意事項再填寫本頁) 、τ 經濟部智慧財產局員工消費合作社印製 514743 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(3 ) 爲了要參照事件0而描述事件1 ,係在一事件記憶體 中界定兩個事件間之一時間差(差異)△ V i。係以自事件 1算起的一時間差(差異來界定事件2之時序。 同樣地,係以自事件2算起的一時間差(差異)△ v 3來 界定圖3 E中的事件3之時序。在該事件測試系統中,讀 出事件記憶體中的時序資料,並將該時序資料加總到所以 的先前事件,以便產生現行事件的一最終時序。 因此,在圖3 C所示實例中,爲了產生事件1 ,使用 圖3 B所示之時序關係,其中n i T表示事件計數,而該事 件計數是N 1乘以基準時脈週期T ;且△ i T表示事件游標 ,而該事件游標是基準時脈週期T之一分數。與參照事件 〇而產生圖3 E中之事件3類似,將所有先前事件的時序 資料加總,以便產生由N 3 T + △ 3 T表示之一整體時間差 ,其中N 3 T表示事件計數,而該事件計數是N 3乘以基準 時脈週期T ;且△ 3 T表示事件游標,而該事件游標是基準 時脈週期T之一分數。 在實際的裝置測試中,於諸如數百毫秒的一段較長時 間中,不得改變測試中的裝置某一接腳之一測試信號,而 在諸如數十或數百奈秒等高許多的速率下卻改變了大部分 其他接腳的測試信號。此即意指該等兩個相鄰事件間之時 間長度有很大的變化,因而需要用較大位兀的資料來描述 最大可能的時間長度。因爲一半導體測試系統是一具有諸 如數百個測試通道(接腳)的大型系統,且每一測試通道 都包含一事件記憶體,所以最好是儘量減少事件記億體的 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐). (請先閲讀背面之注意事項再填寫本頁) 、言
514743 A7 B7 五、發明説明(4 ) 容量,以便降低測試系統的總成本。 發明槪述: 、 因此’本發明之一目的在於提供一種以事件爲基礎之 半導體測試系統以及用於該測試系統的事件產生方法,用 以將一延遲時間插入一指定事件的時序資料中,以便在不 會影響到該測試系統作業的情形下,擴大兩個事件間之時 間差。 本發明之另一目的在於提供一種以事件爲基礎之半導 體測試系統以及用於該測試系統的事件產生方法,用以產 生各種時序之事件序列,其中一事件記憶體利用較小量的 資料位元來儲存時序資料,而該等資料位元係用來表示該 等事件間之較長及較短之時間差。 本發明之又一目的在於提供一種以事件爲基礎之半導 體測試系統以及用於該測試系統的事件產生方法,用以根 據自先前事件算起的一差異時間(時間差)而產生一事件 ,其方式爲在一小記憶體容量的事件記憶體中儲存並修改 時序資料。 本發明是一種用來測試一測試中的電子裝置(Device Under Test;簡稱DUT )之以事件爲基礎的測試系統,其方 式爲產生各種時序的事件,以便將一測試信號供應到該 D U T,並在一選通脈衝信號的時序下評估該D U T之一 輸出。改變一事件記憶體中的時序資料,即可自由地改變 該等事件的時序。縱使用於儲存兩個事件之間的一較大時 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐). —--------裝-- (請先閱讀背面之注意事項再填寫本頁)
、1T 線 經濟部智慧財產局員工消費合作社印製 514743 A7 B7 五、發明説明(5 ) 一 間差之時序資料’該事件記憶體也只具有一較小的容量及 一較短的字元長度。 在本發明中’用來根據事件資料而產生測試型樣信號 及選通脈衝信號的該裝置包含一事件記憶體,用以儲存每 一事件的時序資料及事件類型資料,其中係利用一指定數 目的資料位元,而以自一現行事件之前的一事件算起的一 延遲時間來表示該現行事件的時序資料,該裝置並包含一 將一延遲時間插入一指定事件的時序資料中之裝置,以便 建立一比可利用該事件記憶體中指定數目的資料位元表示 的還長的該現行事件之一總延遲時間,其中該插入延遲時 間的裝置包含複製裝置,用以複製在該指定事件之前的事 件之時序資料及事件類型資料。 在本發明的另一面向中,該插入延遲時間之裝置包含 一用來插入一無作業(N〇-〇peration ;簡稱N〇P )事件 之裝置,該NO P事件係用來指示要將一額外的延遲時間 加入該指定事件、且係以一 Ν Ο P (無作業)作爲事件類 型資料,因而可在不會由該測試系統執行任何作業的情形 下,插入該額外的延遲時間。本發明亦涉及一種將延遲時 間插入延遲時間中以便產生事件序列之方法。 在上述的本發明之第一及第二面向中,該事件記憶體 中之時序資料包含延遲計數資料及延遲游標資料,其中係 以一基準時脈週期的一整數倍(整數部分資料)形成該延 遲計數資料,且係以該基準時脈週期的一分數(分數部分 資料)形成該延遲游標資料。進一步在本發明之第一及第 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝· 訂 經濟部智慧財產局員工消费合作社印製 mm ^ 514743 經濟部智慧財產局員工消费合作社印製 A7 B7 五、發明説明(6 ) 二面向中,係對延遲時間的插入重複多次,以便獲得現行 事件的所需總延遲時間。 本發明的一進一步面向是一種將一延遲時間插入將用 於測試半導體裝置的事件的時序資料中之方法。該方法包 含下列步驟:將每一事件的時序資料及事件類型資料儲存 在一事件記憶體中,其中係利用一指定數目的資料位元, 而以自一現行事件之前的一事件算起的一延遲時間來表示 該現行事件的時序資料;以及將一延遲時間插入一指定事 件的時序資料中,以便建立一比可利用該事件記憶體中指 疋數目的資料位元表示的還長的該現行事件之一總延遲時 間。可以下列兩種方式執行該延遲時間插入步驟:複製在 該指定事件之前的事件之時序資料及事件類型資料;或者 插入一無作業(NO-Operation ;簡稱N〇P )事件,用以 指示要將一額外的延遲時間加入該指定事件、且係以一 N〇P (無作業)作爲事件類型資料,因而可在不會由該 測試系統執行任何作業的情形下,插入該額外的延遲時間 〇 根據本發明’該以事件爲基礎之半導體測試系統可根 據該事件記憶體中儲存的事件資料而產生各種時序的事件 ’以便評估該半導體裝置。係以自最後一個事件算起的時 間長度差(差異時間)來界定每一事件的時序。可易於將 一延遲時間插入各事件中,使該延遲時間插入之後的一總 差異時間大於該事件記憶體的最大字元長度,而擴大各事 件間之差異時間。在一個面向中,係在到達所需的時間長 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁)
514743 A7 B7 五、發明説明(7 ) 度之前,重複在現行事件之前的一事件,而在本發明的事 件測試系統中執行該延遲時間插入作業。在另一面向中, 係在到達所需的時間長度之前,對現行事件行使一 N〇p (無作業)’而在該事件測試系統中執行延遲時間插入作 業。 附圖簡述: 圖1是本發明的一以事件爲基礎之測試系統的基本結 構之示意方塊圖。 圖2是與圖1所示接腳電子電路以及來自事件產生器 的相關聯的驅動事件(測試信號)及抽樣事件(選通脈衝 信號)相關的一較詳細結構之方塊圖。 圖3是其中包括相對於一基準時脈的驅動事件及抽樣 事件的各種事件間之時序關係之時序圖,用以示出一以事 件爲基礎之測試作業之基本觀念。 圖4是根據兩個相鄰事件間之時間差(差異時間)的 各事件間之時序關係之時序圖。 圖5示出以事件爲基礎之測試系統內的一事件記憶體 中之--資料儲存實例,該圖係對應於圖4所示不涉及延遲 時間插入的延遲系列。 圖6是根據圖5所示事件記憶體中儲存的時序資料而 產生的事件系列的一波形實例之時序圖、,‘而該事件系列不 涉及延遲時間插入。 圖7是在將一額外事件插入事件序列中以便在該等事 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝· 經濟部智慧財產局員工消費合作社印製 -10- 514743 A7 B7 五、發明説明(8 ) 件之間獲致一足夠長的延遲的情況中的一時序關係實例之 時序圖。 (請先閱讀背面之注意事項再填寫本頁) 圖8示出在本發明的第一面向中將一延遲插入二事件 記憶體中的時序資料時該以事件爲基礎之測試系統內的該 事件記憶體中之一資料儲存實例。 圖9是在本發明的該第一面向中根據圖8所示事件記 憶體中儲存的時序資料而產生的事件系列的一波形實例之 時序圖。 圖10示出在本發明的第二面向中將一延遲插入一事 件記憶體中的時序資料時該以事件爲基礎之測試系統內的 該事件記憶體中之一資料儲存實例。 圖1 1是在本發明的該第二面向中根據圖9所示事件 記憶體中儲存的時序資料而產生的事件系列的一波形實例 之時序圖。 主要元件對照 12 主電腦 經濟部智慧財產局員工消費合作社印製 13 匯流排介面 14 系統匯流排 15 內部匯流排 18 位址控制邏輯電路 17 故障記憶體 20 事件計數記億體 21 事件游標記憶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 514743 A7 B7 五、發明説明(9 ) 22 事 件加 總 及 縮 放 邏 輯電路 24 事 件 產 生 器 26 接 腳 電 子 電 路 28 測 試 中 的 半 導 體 裝 置 35 驅 動 器 36 類 比 比 較 器 38 型 樣 信 號 比 較 器 較佳 實施 例 之 詳 細 說 明 . 經濟部智慧財產局員工消費合作社印製 圖1是本發明的一以事件爲基礎之測試系統的一基本 結構實例之示意方塊圖。該以事件爲基礎之測試系統包含 分別係連接到一系統匯流排(1 4 )之一主電腦(1 2 ) 及一匯流排介面(1 3 )、一內部匯流排(1 5 )、一位 址控制邏輯電路(1 8 )、一故障記憶體(1 7 )、其中 包含一事件計數記憶體(2 0 )及——事件游標記憶體( 2 1 )之一事件記憶體、一事件加總及縮放邏輯電路( 22)、一事件產生器(24)、以及一接腳電子電路( 2 6)。該以事件爲基礎之測試系統係用來評估一測試中 的半導體裝置(DUT) (28),該DUT(28)通 常是連接到接腳電子電路(2 6 )的諸如一隨機存取記憶 體(Random Access Memory ;簡稱 RAM)或一快問記憶 體之一記憶體I C、或諸如一微處理器或一信號處理器之 ..一邏輯I C。
主電腦(1 2 )的一個例子是在其中設有一 U N I X 本紙張尺度適用中國國家標準( CNS ) A4規格(210X297公釐)~ 一 一 514743 A7 _B7 _ 五、發明説明(1〇) 作業系統之工作站主電腦(1 2 )係用來作爲一使用者介 面,讓一使用者能夠指示該測試的開始及停止作業,或載 入一測試程式及其他測試條件,或執行測試結果分析。主 電腦(1 2 )係經由系統匯流排(1 4 )及匯流排介面( 1 3 )而連接到一硬體測試系統。雖然圖中並未示出,但 是最好是將主電腦(1 2 )連接到一通訊網路,以便對其 他的測試系統或電腦網路進行測試資訊之傳送或接收。 內部匯流排(1 5 )是該硬體測試系統中之一匯流排 ,且通常係連接到諸如位址控制邏輯電路(1 8 )、故障 §己憶體(1 7 )、事件加總及縮放邏輯電路(2 2 )、及 事件產生器(2 4 )等大部分的功能單元。位址控制邏輯 電路(1 8 )的一個例子是該硬體測試系統所專用且使用 .者無法接觸的一測試器處理器。位址控制邏輯電路(i 8 )根據來自主電腦(1 2 )的測試程式及測試條件,而將 指令提供給該測試系統中之其他功能單元。故障記憶體( Γ 7 )將諸如D U T ( 2 8 )的故障資訊等的測試結果儲 存在位址控制邏輯電路(1 8 )所界定的位址。故障記憶 體(1 7 )中儲存的資訊係用於測試中的裝置之故障分析 階段。 . 位址控制邏輯電路(1 8 )將位址資料提供給圖1所 示之事件計數記憶體(2 0 )及事件游標記憶體(2 1 ) 。在一實際的測試系統中,將設有複數組的事件計數記憶 體及事件游標記憶體,每一組的該等記憶體可對應於該測 試系統的一測試接腳該事件計數記憶體及事件游標記憶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' ~ (請先閱讀背面之注意事項再填寫本頁) 裝. 、11 經濟部智慧財產局員工消費合作社印製 514743 A 7 B7 五、發明説明(”) 儲存測S式丨曰號及®通脈衝信號的每~事件之時序畜料。事 件計數記憶體(2 0 )儲存作爲基準時脈的一整數倍(整 數部分)之時序資料,而事件游標記憶體(2 1 )儲存作 爲基準時脈的一分數(分數部分)之時序資料。在本發明 的環境內,係以自先前事件算起的一時間差(延遲時間或 差異時間)表不每一事件之時序資料。 事件加總及縮放邏輯電路(2 2 )係用來根據來自事 件計數記憶體(2 0 )及事件游標記憶體(2 1 )的差異 時序資料而產生可顯示每一事件的整體時序之資料。基本 上,係將整數倍資料及分數資料加總,而產生整體時序資 料。在將時序資料加總的過程中,也在事件加總及縮放邏 輯電路(2 2 )中進行分數資料(整數資料的偏移量)的 進位運算。進一步在產生整體時序的過程中,可將時序資 料乘以一換算因數,因而可因應地修改整體時序。 事件產生器(2 4 )實際上是根據來自事件加總及縮 放邏輯電路(2 2 )的整體時序資料而產生該等事件。將 因而產生的該等事件(測試信號及選通脈衝信號)經由接 腳電子電路(2 6 )而提供給D U T ( 2 8 )。接腳電子 電路(2 6 )基本上是由大量的組件所構成,每一組件都 包含一驅動器、一比較器、及若干開關,用以建立與 DUT (28)的輸入及輸出關係。 圖2是接腳電子電路(2 6 )中的一較詳細結構之方 塊圖,該接腳電子電路(2 6 )具有一驅動器(3 5 )及 一類比比較器(3 6 )。事件產生器(2 4 )產生若千驅 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) (請先閲讀背面之注意事項再填寫本頁) •裝· 訂 經濟部智慧財產局員工消費合作社印製 -14- 514743
經濟部智慧財產局員工消費合作社印製 動事件,並將該等驅動事件經由驅動器(3 5 )提供給 D U Τ ( 2 8 )的一輸入接腳,作爲一測試信號。事件產 生器(2 4 )進一步產生一抽樣事件,並將該抽樣事件提 供I類比比較器(3 6 ) ’作爲一選通脈衝信號,用以對 D U 丁( 2 8 )的輸出信號進行抽樣。一型樣信號比較器 (3 8 )將類比比較器(3 6 )的輸出信號與來自事件產 生器(2 4 )的預期資料比較。如果以上兩者並不相符, 則將一故障信號傳送到圖1所示之故障記憶體(1 7 )。 驅動事件(測試型樣信號)、D U Τ的輸出信號、及 抽樣事件(選通脈衝信號)之一波形實例係分別示於圖3 C、 3D、及3Ε。當經由驅動器(35)將圖3C所示 之驅動事件施加到D U Τ ( 2 8 )時,D U 丁 ·( 2 8 )回 應該等驅動事件,而產生圖3 D所示之輸出信號,且係由 圖3 Ε所示抽樣事件決定的時序選通該輸出信號。如圖3 C所示,該等驅動事件決定測試型樣信號的上升緣及下降 緣之時序。相反地,如圖3 Ε所示,該抽樣事件決定選通 脈衝點的時序,亦即,當指示該事件爲一抽樣事件時,只 能由一單一事件產生一選通脈衝信號。這是因爲選通脈衝 信號有一非常窄的脈波,因而幾乎不可能以界定一選通脈 衝信號的上升緣及下降緣之方式產生該選通脈衝信號。 圖4是根據兩個相鄰事件間之時間差(差異時間)的 各事件間之時序關係之時序圖。如前文中參照圖3 Α - 3 Ε 所述,係由一基準時脈週期的一整數倍(整數部分或延遲 計數)及該基準時脈週期的一分數(分數部分或延遲游標 (請先閱讀背面之注意事項再填寫本頁) ,裝· 訂 線· 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公犛) -15- 514743 A7 B7 五、發明説明(13 ) )之一組合界定該等事件間之時間長度(延遲値)。 (請先閲讀背面之注意事項再填寫本頁) 在圖4所示實例中,係參照時間間隔爲τ二1的基準 時脈而表示事件0 - 7。例如,事件〇的一差異(延遲)時 間△ V 〇可以是〇 · 7 5 (延遲計數“ 〇,,以及延遲游標“ 〇· 7 5 ”) ’以及事件1的一差異時間△ V i可以是 1 . 5 0 (延遲計數“ 1 ”以及延遲游標“ 〇 · 5 0 ”)。在此 種情形中,事件1的總延遲將爲2 · 2 5,其中該測試系 統中的一邏輯電路計算出兩呢事件時脈“ 2 · 〇 ”,並計算出 延遲游標的總和“ 0 · 2 5 ’’作爲剩餘的分數延遲。 圖5不出以事件爲基礎之測試系統內的一事件記憶體 中之一資料儲存實例,該圖係對應於圖4所示之延遲系列 。係以圖5所不的延遲計數Cn (Cl ,C2,C3,··· ......)及延遲游標V η (V 1 ’ V" 2 ’ V 3..........)之 組合表示延遲時間△ V η ( △ V。,△ V 1,△ V 2 8 ......... )。圖6是根據圖5所示事件記憶體中儲存的時序資料而 產生的事件系列的一波形實例之時序圖。圖5及圖6所示 之實例不涉及延遲時間插入。 經濟部智慧財產局員工消费合作社印製 因爲該延遲游標必然小於基準時脈週期Τ,所以數個 位元的一字元長度即可足以完全地描述該等事件的任何分 數延遲。然而,事件計數資料(延遲計數)必須支援諸如 自1至134,2 17,728的基準時脈週期之寬範圍 的整數値。這是因爲一實際作業中兩個事件間之時間長度 可以小到數十奈秒,也可以大到數百毫秒。對於事件記憶 體中的每一延遲計數資料而言,此種大量的時脈週期總共 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) ~ "" ~ 514743 A7 B7 五、發明説明(14) 需要有2 7個資料位元。 (請先閱讀背面之注意事項再填寫本頁) 在實際的裝置測試中,很少實際用到此種大數目的時 脈週期,而且在大多數的情形中,比該數目小許多的數目 之時脈週期即已足夠。因此,最好是將諸如九個位元等小 許多的位元長度用於事件記憶體中之延遲計數資料。因此 ,本發明提供了 一種將一延遲時間插入該等事件中之方法 ,因而可在使用較小數目的資料位元之情形下,獲得涉及 大量時脈週期之延遲資料。換言之,本發明係用來獲致一 種產生一自先前事件算起的時間差遠大於可以事件記憶體 中指定的資料位元描述的時間差之事件之裝置。 經濟部智慧財產局員工消費合作社印製 假設圖4及5所示用來產生事件2的延遲値△ V2並未 具有一足夠長的延遲,則必須將一額外的延遲時間插入現 有的延遲資料,以便獲致所需的延遲時間。圖7是在將一 額外事件插入事件序列中以便在事件1與事件2之間獲致 一足夠長的延遲的情況之時序圖。在圖7朔之實例中,係 將事件2分成兩個事件,亦即具有一延遲時間△ V 2 a的事 件2 a及具有一延遲時間△ v 2 b的事件2 b。換言之,係 將具有最大延遲時間的事件2 a插入事件2中。 在本發明的第一面向中,係以複製一先前事件(亦即 事件1 )之方式執行此種延遲插入之一作業。事件記憶體 中的一資料儲存實例係示於圖8,其中係將具有最大延遲 計數資料及零游標資料的事件2 a插入其中。如圖8之最 右行所示’事件2 a之事件類型與事件1的事件類型相同 。將把圖8所示之事件資料轉換成圖9所示之波形。係以 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公董) -17- 514743 A7 B7 五、發明説明(15) 具有延遲時間△ V 2 a的事件2 a (最大延遲計數及延遲游 標0 )及具有延遲時間△ V 2 b的事件2 b (延遲計數C 2 及延遲游標V 2 )之組合來產生事件2。雖然上述實例中 的事件2 a之延遲計數是最大的,但是延遲計數資料可隨 著所要插入的延遲時間而改變,因而可能小於該最大値。 在替代實施例中’當所需的時間長度需要加入兩個以上的 最大延遲計數時,將把具有最大延遲計數的事件1複製多 次。 在用來產生諸如圖3 C所示的測試型樣信號之驅動事 件流中,本發明的第一面向中之解決方案是有效的。然而 ,此種解方案在產生抽樣事件(選通脈衝信號)時碰到一 個問題。如前文中所簡要述及的,選通脈衝信號是一種非 常窄的脈波,並非由諸如設定(上升)及重定(下降)波 緣等的兩個波緣界定該非常窄的脈波,而是由一單一波緣 界定該非常窄的脈波。因此,在事件1是一抽樣事件(選 通脈衝)的情形中,將在圖9所示實例中於諸如事件2 a 所指示的一時序之一事件中間點上產生一選通脈衝信號。 將該選通脈衝信號提供給圖2所示之類比比較器,以便對 該D U T的輸出信號抽樣。將所抽樣的輸出在邏輯上與預 期資料比較,結果可能是沒有一個抽樣是預期的之故障情 形,但是該DUT的作業中並未發生故障。 因此,本發明的一第二面向是前文所述的該第一面向 之一替代解決方案,其中係將一個稱爲N〇P (不作業) 的新事件插入該事件記憶體中。圖1 0示出在本發明的第 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐): ~ (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 經濟部智慧財產局員工消費合作社印製 514743 A7 B7 五、發明説明() 16 ; (請先閱讀背面之注意事項再填寫本頁) 二面向中的事件記憶體中之資料儲存。將一標示爲事件2 a的一 N〇P事件插入該事件記憶體中的事件2之後。事 件2 a具有延遲時間av (最大延遲3十數及延遲S?標〇 )。在圖1 0的最右行中,係將該新事件的事件類型標示 爲N 〇 p。將把圖1 〇朔之事件資料轉換成圖1 1所示之 波形。 : 當動用到該Ν Ο P事件時,測試系統除了產生所指示 的~延遲時間之外,將在作業中不執行任何動作。因此, 對於驅動事件而言,該Ν〇P插入將不會改變測試接腳的 狀態。對於抽樣事件序列而言,該N ◦ P插入將不會產生 任何抽樣事件,且因而不會產生不正確的測試結果。雖然 在上述實例中,事件2 a的延遲計數是最大的,但是該延 遲計數資料可隨著所要插入的延遲時間而變,因而可能小 於該最大値。因此,當所需的時間長度大於兩個Ν〇P事 件時,可以插入多個NOP事件,且每一 NOP事件都具 有最大的延遲。 經濟部智慧財產局8工消費合作社印製 根據本發明,該以事件爲基礎之半導體測試系統可根 據事件記憶體中儲存的事件資料而產生各種時序的事件, 用以評估半導體裝置。係由自最後一個事件算起的一時間 長度差(差異時間)界定每一事件的時序。可易於將一延 遲時間插入各事件中,使該延遲時間插入之後的一總差異 時間大於該事件記憶體的最大字元長度,而擴大各事件間 之差異時間。在一個面向中,係在到達所需的時間長度之 前,重複在現行事件之前的一事件,而在本發明的事件測 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -19- 514743 A7 ________B7 五、發明説明(17 ) 試系統中執行該延遲時間插入作業。在另一面向中,係在 到達所需的時間長度之前,對現行事件行使一 Ν Ο P (無 作業),而在該事件測試系統中執行延遲時間插入作'業。 雖然在本文中只詳細示出並說明一較佳實施例,但是 我們當了解,在不脫離本發明的精神及範圍下,參照前文 所述的揭示事項,且在最後的申請專利範圍之範圍內,仍 可對本發明作出許多修改及變化。 (請先閱讀背面之注意事項再填寫本頁) -裝· 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -20-

Claims (1)

  1. 51Α1Λ3 8.2 δ) I nl Α8 Β8 C8 D8 修嚴&紙、 輔充 六、申請專利範圍 附件一 A : 第901 06376號專利申請案 (請先閱讀背面之注意事項再填寫本頁) 中文申請專利範圍修正本 民國9 1年8月26日修正 1 · 一種根據半導體測試系統中的事件資料而產生測 試型樣信號及選通脈衝信號之裝置,包含: 一事件記憶體,用以儲存每一事件的時序資料及事件 類型資料,其中係利用一指定數目的資料位元,而以自一 現仃事件之則的一*事件算起的一延遲時間來表示該現行事 件的時序資料;以及 將一延遲時間插入一指定事件的時序資料中之裝置, 用以建立一比可利用該事件記憶體中指定數目的資料位元 表不的延遲時間還長的該現行事件之一總延遲時間; 其中該插入延遲時間的裝置包含複製裝置,用以複製 在該指定事件之前的事件之時序資料及事件類型資料。 經濟部智慧財產局員工消費合作社印製 2 ·如申請專利範圍第1項的根據半導體測試系統中 的事件資料而產生測試型樣信號及選通脈衝信號之裝置, 其中該事件記憶體中之該時序資料包含延遲計數畜料及延 遲游標資料,而係以一基準時脈週期的一整數倍(整數部 分資料)形成該延遲計數資料,且.係以該基準時脈週期的 一分數(分數部分資料)形成該延遲游標資料。 3 ·如申請專利範圍第1項的根據半導體測試系統中 的事件資料而產生測試型樣信號及選通脈衝信號之裝置, 其中係將對該指定事件之前的事件的時序資料及事件類型 f - 5X4743
    々、申請專利範圍 資料之複製重複多次,以便獲致現行事件的總延遲時間。 (請先閱讀背面之注意事項再填寫本頁〕 4 · 一種根據半導體測試系統中的事件資料而產生測 試型樣信號及選通脈衝信號之裝置,包含: 一事件記憶體,用以儲存每一事件的時序資料及事件 類型資料,其中係利用一指定數目的資料位元,而以自一 現行事件之前的一事件算·起的一延遲時間來表示該現行事 件的時序資料;以及 將一延遲時間插入一指定事件的時序資料中之裝置, 用以建立一比可利用該事件記憶體中指定數目的資料位元; 表示的延遲時間還長的該現行事件之一總延遲時間; 其中該插入延遲時間之裝置包含一用來插入一無作業 (NO - Operatio η ;簡稱NO P )事件之裝置,該NO P事件 係用來指示要將一額外的延遲時間加入該指定事件、且係 以一 N 0 P (無作業)作爲事件類型資料,因而可在不會 由該測試系統執行任何作業的情形下,插入該額外的延遲 時間。 經濟部智慧財產局員工消費合作社印製 5 .如申請專利範圍第4項的根據半導體測試系統.中 的事件資料而產生測試型樣信號及選通脈衝信號之裝置, 其中該事件記憶體中之該時序資料包含延遲計數資料及延 遲游標資料,而係以一基準時脈週期的一整數倍(整數部 分資料)形成該延遲計數資料,且係以該基準時脈週期的 一分數(分數部分資料)形成該延遲游標資料。 6 ·如申請專利範圍第4項的根據半導體測試系統中 的事件資料而產生測試型樣信號及選通脈衝信號之裝置, 本紙張尺i適用中國國家標準(CNS ) A4^ ( 210X297公釐) " ' -2 - 544743 A A8 B8 C8 D8 六、申請專利範圍 其中係將對N〇P事件的插入重複多次,以便獲致現行事 件的所需總延遲時間.。 (請先閲讀背面之注意事項再填寫本頁) 7 · —種將一延遲時間插入將用於測試半導體裝置的 事件的時序資料之方法,包含下列步驟: 將每一事件的時序資料及事件類型資料儲存在一事件 記憶體中,其中係利用一·指定數目的資料位元,而以自一 現行事件之前的一事件算起的一延遲時間來表示該現行事 件的時序資料;以及 將一延遲時間插入一指定事件的時序資料中,以便建 立一比可利用該事件記憶體中指定數目的資料位元表示的 延遲時間還長的該現行事件之一總延遲時間; 其中可以下列兩種方式執行該延遲時間插入步驟:複 製在該指定事件之前的事件之時序資料及事件類型資料; 或者插.入一無作業(N〇P )事件,用以指示要將一額外 的延遲時間加入該指定事件、且係以一 N〇P (無作業) 作爲事件類型資料,因而可在不會由該測試系統執行任何 作業的情形下,插入該額外的延遲時間。 經濟部智慧財產局員工消費合作社印製 8 ·如申請專利範圍第7項的將一延遲時間插入將用 於測試半導體裝置的事件的時序資料之方法,其中該事件 記憶體中之該時序資料包含延遲計數資料及延遲游標資料 ,而係以一基準時脈週期的一整數倍(整數部分資料)形 成該延遲計數資料,且係以該基準時脈週期的一分數(分 數部分資料)形成該延遲游標資料。 · 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -3-
TW090106376A 2000-03-24 2001-03-19 Delay time insertion for event based test system TW514743B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/535,031 US6668331B1 (en) 2000-03-24 2000-03-24 Apparatus and method for successively generating an event to establish a total delay time that is greater than can be expressed by specified data bits in an event memory

Publications (1)

Publication Number Publication Date
TW514743B true TW514743B (en) 2002-12-21

Family

ID=24132572

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090106376A TW514743B (en) 2000-03-24 2001-03-19 Delay time insertion for event based test system

Country Status (6)

Country Link
US (1) US6668331B1 (zh)
JP (1) JP4330284B2 (zh)
KR (1) KR100463969B1 (zh)
CN (1) CN1320621C (zh)
DE (1) DE10111030A1 (zh)
TW (1) TW514743B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7089517B2 (en) * 2000-09-29 2006-08-08 Advantest Corp. Method for design validation of complex IC
JP4090431B2 (ja) * 2001-12-04 2008-05-28 株式会社アドバンテスト イベント型テストシステムにおけるスキャンベクタのサポート
CN100592682C (zh) * 2001-12-13 2010-02-24 索尼计算机娱乐公司 用于安全分配程序内容的方法和装置
EP1456995B1 (en) * 2001-12-21 2012-01-18 Sony Computer Entertainment Inc. Methods and apparatus for secure distribution of program content
TWI284743B (en) * 2002-07-13 2007-08-01 Advantest Corp Event pipeline and summing method and apparatus for event based test system
EP1800214A1 (en) * 2004-09-20 2007-06-27 Sony Computer Entertainment Inc. Methods and apparatus for emulating software applications
CN1906576B (zh) * 2004-09-20 2010-05-12 索尼计算机娱乐公司 分布软件应用的方法与设备
US8310885B2 (en) 2010-04-28 2012-11-13 International Business Machines Corporation Measuring SDRAM control signal timing
KR101323372B1 (ko) * 2011-09-20 2013-10-30 연세대학교 산학협력단 신호 발생 장치 및 이를 이용한 자동 테스트 장치
CN105092992B (zh) * 2014-04-15 2020-01-07 爱德万测试公司 用于在ate上进行向量控制的测试的方法和设备
WO2018204399A1 (en) * 2017-05-05 2018-11-08 Microchip Technology Incorporated Devices and methods for transmission of events with a uniform latency on serial communication links

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0239917A3 (en) * 1986-03-29 1989-03-29 Yamaha Corporation Automatic sound player system having acoustic and electronic sound sources
US5208598A (en) * 1990-10-31 1993-05-04 Tektronix, Inc. Digital pulse generator using leading and trailing edge placement
US5535223A (en) * 1993-05-28 1996-07-09 Sun Microsystems, Inc. Method and apparatus for the verification and testing of electrical circuits
US5546037A (en) * 1993-11-15 1996-08-13 Cirrus Logic, Inc. NAPNOP circuit for conserving power in computer systems
TW345636B (en) * 1996-04-23 1998-11-21 Toshiba Co Ltd Time information synchronous delay control circuit
JP3378440B2 (ja) * 1996-07-22 2003-02-17 株式会社東芝 演算装置及びその遅延時間制御方法
US5958044A (en) * 1997-01-24 1999-09-28 Texas Instruments Incorporated Multicycle NOP
US6711648B1 (en) * 1997-03-28 2004-03-23 Siemens Aktiengesellschaft Kabushiki Kaisha Toshiba Methods and apparatus for increasing data bandwidth in a dynamic memory device by generating a delayed address transition detection signal in response to a column address strobe signal
JPH11183570A (ja) * 1997-12-18 1999-07-09 Nec Corp 半導体装置及び該半導体装置のテスト方法
JP3463571B2 (ja) * 1998-08-31 2003-11-05 横河電機株式会社 データ発生装置
US6351822B1 (en) * 1999-03-05 2002-02-26 Seagate Technology Llc Method and apparatus for remapping read only memory locations

Also Published As

Publication number Publication date
CN1316772A (zh) 2001-10-10
JP4330284B2 (ja) 2009-09-16
CN1320621C (zh) 2007-06-06
US6668331B1 (en) 2003-12-23
JP2001324549A (ja) 2001-11-22
DE10111030A1 (de) 2001-11-29
KR20010090537A (ko) 2001-10-18
KR100463969B1 (ko) 2004-12-31

Similar Documents

Publication Publication Date Title
TW578002B (en) Event based semiconductor test system
TW461004B (en) Event based semiconductor test system
TW510976B (en) Delta time event based test system
TW451129B (en) Semiconductor integrated circuit evaluation system
TW488007B (en) Glitch detection for semiconductor test system
TW514743B (en) Delay time insertion for event based test system
TW297861B (zh)
TW419770B (en) Semiconductor integrated circuit design and evaluation system
JPH0694796A (ja) 自動テスト装置用イベントシーケンサ
TW422927B (en) Test apparatus for semiconductor device
TW296434B (zh)
TW454379B (en) Scaling logic for event based test system
TW422928B (en) Semiconductor test apparatus
US7010452B2 (en) Event pipeline and summing method and apparatus for event based test system
TW533421B (en) Scan vector support for event based test system
TW490568B (en) Timing generation circuit for semiconductor test system
JP2000090693A (ja) メモリ試験装置
US7058911B2 (en) Measurement of timing skew between two digital signals
TWI227329B (en) Test language conversion method
TW469556B (en) Wafer burn-in method by using AC timing
JP4090431B2 (ja) イベント型テストシステムにおけるスキャンベクタのサポート
TW299398B (zh)
JP4336001B2 (ja) Ic試験装置
JPH01167683A (ja) 波形発生装置
JPH045584A (ja) Ic試験装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees