TW498667B - Bidirectional interface - Google Patents

Bidirectional interface Download PDF

Info

Publication number
TW498667B
TW498667B TW089121528A TW89121528A TW498667B TW 498667 B TW498667 B TW 498667B TW 089121528 A TW089121528 A TW 089121528A TW 89121528 A TW89121528 A TW 89121528A TW 498667 B TW498667 B TW 498667B
Authority
TW
Taiwan
Prior art keywords
line
terminal
virtual
transistor
solid
Prior art date
Application number
TW089121528A
Other languages
English (en)
Inventor
Philippe Maugars
Christophe Declercq
Original Assignee
Koninkl Philips Electronics Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninkl Philips Electronics Nv filed Critical Koninkl Philips Electronics Nv
Application granted granted Critical
Publication of TW498667B publication Critical patent/TW498667B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/18Automatic changing of the traffic direction

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)

Description

緩濟部智慧財產局員X消費合作社印製 哪667 A7 ------— B7________ 五、發明說明(1 ) 本發明關係能傳輸數位資料的兩線路之間的資料傳輸裝 其迷輯P白層才目當各線路的一主動&態及一的空載狀態 ,藉由-介面模組提供該線路之間的連接。 本發明也關係兩線路之間傳輸資料的方法。所述的裳置 、特別占在t |疋供具有不同基準電勢的兩線路之間資料 通信。 這铋的種取置揭露於歐洲專利申請Ep 〇 785 646。該文 f路的承置包括一介面模組藉由各線路關聯的控制裝置及 管理裝置完成傳輸資料邏輯階層系統化配合接收線路特性 :第一線路關聯的管理裝置包括裝置阻擒第二線路關聯的 5理裝置1種阻擋第二線路的管理裝置係防止第二線路 作爲傳輸器只要關聯的管理裝置不被第一線路的管理裝置 阻擋。根據前技藝的傳送器裝置會產生一遲延,其間剛接 收到一資料線路不能立刻傳送資料回應。 本發明的目標爲改正這種缺點藉由設計兩線路之間的一 資料傳輸裝置,其中—線路有效’收到來自另一線路的一 貧料,然後幾乎立即回傳資料。 根據本發明,資料傳輸裝置的介面模組如本文開頭所述 包括與各線路關聯的-眞實端子及一虛擬端子,其中 各眞貫端子包含所關聯線路狀態的再生及反過來"”亥 線路狀態的裝置及包括控制裝置用來控制另外線路關_ 虛擬端子的狀態,及 /各虛擬端子包含裝置用來啓動虛擬端子當非關聯線路必 須傳輸資料時進人主動狀態否則進人被動狀態,及包 I—IAW ^ ^——---- (請先閱讀背面之注意事項再填寫本頁) -4 - 經濟部智慧財產局員工消費合作社印製 發明說明( 置用來阻止該眞實端子的控制裝置的操作如果只有虛擬端 子在主動狀態。 ^ 計劃裝置的介面模組能在任何時刻啓動以決定是否關聯 線路藉由各線路關聯的虛擬端子接收字元。起動虛擬端子 以防止兩線路同時傳輸。第—線路關聯的眞實端=及:擬 端子的關係控制第二線路關聯的虛擬端子。所以一線路關 聯的虛擬端子的狀態管理由另一線路完成。-傳輸線路可 以防止另外線路傳輸資料其間該線路正在傳輸。這種阻擋 動作立刻中止傳輸線路停止傳輸資料。然後輪到的第二線 路能立刻傳輸及回應。本發明的一優點是介面模組切換迅 速,不像根據先前技藝的裝置,各線路的連續資料傳輸之 間不會發生任何遲延。 、本發明也關係能傳輸數位資料的兩線路之間資料傳輸的 万法’其邏輯階層相當該線路的一主動狀態及—空載狀態 ’藉由-介面模組提供線路之間連接及包括各線路的1 貫端子及-虛擬端子,該方法包括下列步驟用於傳輸來自 傳輸線路的資料至一接收線路: 由傳輸線路關聯的眞實端子再生該線路狀態, 造成接收線路關聯的虛擬端子進入主動狀態, 由關聯的虛擬端子控制接收線路關聯的眞實端子, 由本線路關聯的眞實端子經過接收線路傳輸资料。 感謝下列幾個具體實施例的説明,使本發明成爲更容易 明白’該具體實施例只以例子方式呈現及參考附圖,其中: 圖1馬根據本發明的資料傳輸裝置操作的方塊圖, -5- 本紙張尺度適用中國國家標準(CNS)A4規格(咖χ 29 )------- I 裝·—---—訂--------- (請先閲讀背面之注意事項再填寫本頁)
、發明說明( 經濟部智慧財產局員工消費合作社印製 爲根據本發明的傳輸裝置具體實施例的電路圖,及 圖爲根據本發明的其他傳輸裝置具體實施例的電路圖。 人2據本發明的資料傳輸裝置i的方塊圖如圖丨所示。本傳 置lk供用於兩線路a&b之間資料通信的介面。如果 貝料經過孩、線路傳輸,各線路可在一第一或主動位置,或 2該線路不傳輸任何資料,在—第二或空載狀態,即相 田於一種狀態其中該線路能接收來自另外線路的資料或傳
知貝料至另外線路。傳輸裝置1包括兩眞實端子TRA,TRB 为别關聯線路A及B,及兩虛擬端子TVA,TVB分別關聯線 路A及B。 各眞實端子TRA,TRB包含控制裝置用於控制各線路a, B的狀悲及反過來接納該線路的狀態。在圖1所示的線圖中 ,具貫端子THA,TRB各連接各自線路。所以,一眞實端子 當所關聯線路在主動狀態時在一主動狀態,及當關聯線路 在i載狀悲時在一被動狀態。反之也一樣;當眞實端子在 主動狀怨時線路放在主動狀態,及當眞實端子放在被動狀 狀態時線路放在空載狀態。各眞實端子Tra,TRB也包含控 制裝置用於啓動本端子以傳輸一控制訊號COMA,COMB至 另外線路關聯的虛擬端子以便控制本虛擬端子的狀態。 一線路關聯的各虛擬端子TVA,TVB包括接收控制訊號 COM A,COMB的裝置並設計由另外線路關聯的眞實端子傳 輸。根據本訊號値,如果關聯的線路接收一資料,關聯的 虛擬端子進入一主動狀態,否則一被動狀態。所以’虛擬 端子的狀態爲接收來自另外線路關聯的眞實端子的控制訊 -6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------裝--------訂---------^__WT (請先閱讀背面之注意事項再填寫本頁) 498667 A7 _B7___;_ 五、發明說明(4 ) (請先閱讀背面之注意事項再填寫本頁) 號的函數。一虛擬端子另外包含裝置CTRLA,CTRLB用於 控制所關聯的眞實端子的狀態,及關聯線路的狀態。各虛 擬端子TVA,TVB也包含阻擋裝置INHA,INHB用於阻擋關 聯的眞實端子的控制裝置,及防止傳輸控制訊號COM。所 以,在本發明的一特別具體實施例中,阻擋裝置INH只在虛 擬端子在主動狀態的情況下啓動,即當所關聯線路接收來 另外線路的資料時啓動。所以,在本發明的本具體實施例 中,如果已在接收來自另外線路的資料時,線路不能傳輸。 經濟部智慧財產局員工消費合作社印製 圖1所示本發明的具體實施例的各端子的操作説明如下。 現在討論從線路A ^傳輸線路’傳輸貧料至線路B,接收線 路。線路A係在主動狀態傳輸一資料,關聯於該線路之眞實 端子TRA於是亦爲主動狀悲。爲了傳輸貧料’興實端子 TRA傳送控制訊號COMA至關聯於接收線路B的虛擬端子。 這種控制訊號COMA只在這樣的狀況下傳送其中關聯的虛 擬端子TVA的阻擋裝置INHA不阻擋控制裝置的操作,即如 上所述,如果傳輸線路A不在這時刻接收來自另外線路B的 資料。線路A及線路B必須不能同時傳輸。這種控制訊號 COMA控制另夕卜線路關聯的虛擬端子TVB的狀態及在本發明 的本具體實施例中,強制進入主動狀態。線路B關聯的虛擬 端子TVB的控制裝置CTRLB放置眞實端子TRB及接收線路B 於主動狀態,即確保傳輸資料。然後眞實端子TRB的控制 裝置能傳送命令訊號COMB至虛擬端子TVA。不過,因爲虛 擬端子TVB在主動狀態,其阻擋裝置INHB係被啓動並防止 相關聯之眞實端子TRB之控制裝置之操作。只要線路A在傳 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 498667 A7 B7____ 五、發明說明(5 ) 輸中,此便防止接收線路B傳送資料至線路A。 (請先閱讀背面之注意事項再填寫本頁) 、·當線路A完成傳輸後再回到空載狀態及與所關聯的眞實端 子TRA進入被動狀態。眞實端子TRA不再傳輸控制訊號 COMA以保持虛擬端子TVB在主動狀態。虛擬端子TVB再進 入被動狀態,及結果眞實端子TRB及線路B回到空載狀態。 虛擬端子TVB的阻擋裝置INHB失效及不再阻止眞實端子 TRB操作。然後線路B可以立刻傳輸資料回應。根據本發明 的傳輸裝置的通信非常迅速,一線路可在任何時刻傳送資 料至另外線路只耍後者在同一時刻不傳送資料。 圖2所示爲根據本發明的具體實施例的傳輸裝置1的電路 圖。傳輸裝置1提供介面供線路A及B之間雙向資料通信。 各線路能傳輸數位資料其邏輯階層相當於關聯線路的基準 電勢。在本具體實施例中,一線路在主動狀態傳輸資料並 回到零基準電勢。所以,當線路A傳輸一資料,其電勢設定 爲零,同樣,當線路B傳輸一資料,其電勢設定爲零。如果 一線路不傳輸資料,該線路係在空載狀態並設定爲正基準 電勢VDD。所以當線路A及B分別設定電勢爲VDDA及VDDB ,線路A及B都在空載狀態。 經濟部智慧財產局員工消費合作社印製 傳輸裝置1包括線路A及B關聯的眞實端子TRA,TRB及虛 擬端子T V A,T V B,如圖2所示。在本具體實施例中,眞實 端子TRA包括一第1電阻R1,一第2電阻R2,一第1電晶體 TA3及一第2電晶體TA4。第1電阻R1連接基準電勢端子 VDDA及線路A。第2電阻R2連接線路A及第1電晶體TA3。 第1及第2電晶體TA3,TA4連接基準電勢端子VDDA及構成 -8- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 498667 A7 B7____ 五、發明說明(6 ) (請先閱讀背面之注意事項再填寫本頁) 一電流鏡{TA3,TA4}。同樣,眞實端子TRB包括一第3電 阻R3,一第4電阻R4,一第3電晶體TB3及一第4電晶體TB4 對稱連接眞實端子TRA的元件。虛擬端子TVA包括一第5電 晶體TA1及一第6電晶體TA2及一第5電阻RA。第5電晶體 TA1連接線路A及基準電勢端子GND。然後第6電晶體TA2連 接基準電勢端子GND及眞實端子TRA的第2電晶體TA4。假 設本具體實施例及其説明使用的電晶體爲MOS型式及各電 晶體的閘表示以後的控制電極。雙極電晶體,其基座爲控 制電極可以用來取代。第5電晶體TA1及第6電晶體TA2連接 第5電阻RA的一端子,其他端子連接基準電勢端子GND。 與虛擬端子TVA—樣,虛擬端子TVB包括一第7電晶體TB1 ,一第8電晶體TB2,及一第6電阻RB對稱方式連接虛擬端 子TVA的元件。 經濟部智慧財產局員工消費合作社印製 當第1電晶體TA3及第2電晶體TA4通電及分別通電流IA, JA,眞實端子TRA在主動狀態。當第1及第2電晶體TA3, TA4遮斷,眞實端子TRA在被動狀態。當第5電晶體TA1及 第6電晶體TA2通電,虛擬端子TVA在主動狀態,及當第5及 第6電晶體T A1,T A2遮斷,虛擬端子在被動狀態。同樣的 説明適用於線路B關聯的眞實端子及虛擬端子。 假設開始沒有任何線路傳輸資料。線路A及B在空載狀態 及各具有電勢VDDA及VDDB。流過第2電阻R2的電流IA爲 零,在第2電晶體TA4中能產生電流鏡{TA3,TA4}的電流 JA也爲零。同樣’電流IB及JB爲零。連接第5及第6電晶體 TA1,TA2的控制電極至基準電勢端子GND的第5電阻RA保 -9 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 498667 A7 B7____ 五、發明說明(7 ) 持第5及第6電晶體TA1,TA2遮斷。第7及第8電晶體TB1, TB2係以一對稱型式被遮斷。所以,眞實端子TRA,TRB及 虛擬端子TVA,TVB開始就在被動狀態。 當線路A傳輸資料到線路B,傳輸線路A的電勢設定爲零 ,即該線路從原始被動狀態轉到主動狀態。第1電晶體TA3 通電,而流過第2電阻R2的電流IA不等於零。電流鏡{TA3 ,TA4}產生電流JA在第2電晶體TA4作爲IA的函數不等於零 。電流JA爲控制訊號COMA,由眞實端子TRA傳輸至線路B 關聯的虛擬端子TVB。在本具體實施例中,眞實端子A的控 制裝置由電流鏡{TA3,TA4}構成。另外,虛擬端子TVA的 阻擋裝置INHA由第6電晶體TA2構成。當虛擬端子TVA在主 動狀態,即第6電晶體T A2通電,啓動阻擋裝置。所以,當 第6電晶體TA2通電,即吸進全部電流JA,然後傳輸訊號 COMA至具有零値的虛擬端子TVB。如上述的假設,第5及 第6電晶體TA1及TA2保持遮斷,及虛擬端子TVA留在被動 狀態。第6電晶體TA2不吸取電流JA,而電流JA傳輸至虛擬 端子TVB。該電流JA流入第7及第8電晶體TB1及TB2。在本 發明的一有利具體實施例中,第8電晶體TB2的尺寸比第7電 晶體TB1大很多,致使第8電晶體TB2在第7電晶體TB1之前 切換,及在第7電晶體TB 1之前通電流。如此確保電流JB必 須流通第8電晶體TB2。構成虛擬端子TVB的控制裝置 CTRLB的第7電晶體在第四電晶體TB3内產生電流IB,TB3 通電及設定線路B的電勢爲零。第5電晶體TB4產生電流JB 。電流JB爲控制訊號COMB能由眞實端子TRB傳送至虛擬端 -10- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 498667 A7 B7____ 五、發明說明(8 ) (請先閱讀背面之注意事項再填寫本頁) 子TVA。不過,在本發明的具體實施例中,屬於虛擬端子 TVB的第8電晶體TB2通電,及吸收該電流JB。啓動虛擬端 子TVB的阻擋裝置及防止眞實端子TRB傳送控制訊號COMB 至虛擬端子TVA。如上述,一端子接收資料不能傳輸任何 控制訊號。所以,在本具體實施例中,資料係傳輸至線路B ,只要電線路A在傳輸,線路B便不能傳輸資料。確實,在 線路A停止傳輸時,該線路再度設定電勢爲VDDA。電流IA 及JA變爲零,結果第7及第8電晶體TB1及TB2變爲不通電。 線路B的電勢設定爲VDDB,電流JB不再流經第8電晶體TB2 ,並在第7電晶體TB1之前切換,電流JB (短暫出現)儲存在 第5電阻RA至變爲零。電流JB變爲零。電流IB變爲零。裝 置再回到空載狀態,及線路B立刻能傳輸資料及回應。裝置 1的構造爲對稱,相似的説明適用於從線路B傳輸資料至線 路A,其中記號A與B互換。 經濟部智慧財產局員工消費合作社印製 根據本發明另外具體實施例的傳輸裝置1如圖3所示。如 圖2所示的裝置,一線路傳輸資料電勢設定爲零,及線路在 空載狀態電勢設定爲VDD。在本具體實施例中,傳輸裝置1 包括線路A及B關聯的眞實端子TRA,TRB及虛擬端子TVA ,TVB。眞實端子TRA包括第7電阻R5,第9電晶體T A7,及 第10電晶體TA8。第7電阻R5連接線路A及基準電勢端子 VDDA。第9及第10電晶體TA7,TA8構成變壓器{TA7, TA8}能變換連接該變壓器{TA7,TA8}輸入的線路A的電勢 。在對稱配置中,眞實端子TRB包括第8電阻R6,第11電晶 體TB7,及第12電晶體TB8。第11及第12電晶體TB7,TB8 -11 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 498667 A7 B7____ 五、發明說明(9 ) 構成變壓器{TB7,TB8}變換連接該變壓器{TB7,TB8}輸 入的線路B的電勢。虛擬端子TVA包括第13電晶體TA5,第 I4電晶體TA6,及第9電阻R7。第13電晶體TA5連接線路A 及基準電勢端子GND。第14電晶體TA6連接構成變壓器 {TA7,TA8}輸出的跨接點QA及基準電勢端子GND。第13 及第14電晶體TA5及TA6由控制電極互相連接。第9電阻R7 放置在第13及第14電晶體TA5及TA6的控制電極與基準電勢 端子GND之間。 當第9電晶體TA7通電,而第10電晶體TA8遮斷,眞實端 子TRA在主動狀態。當第9電晶體TA7遮斷而第10電晶體 TA8通電,則眞實端子TRA在被動狀態。當第13及第14電晶 體TA5及TA6通電,虛擬端子TVA在主動狀態。當第13及第 14電晶體TA5及TA6遮斷,TVA在被動狀態。相似的説明適 用於對稱形式的線路B關聯的眞實端子TRB及虛擬端子TVB。 假設開始時,無任何線路傳輸資料,線路A及B都在空載 狀態及分別設定電勢爲VDDA及VDDB。第9電晶體TA7遮斷 ,第10電晶體TA8通電及端子TRA在被動狀態。同樣,第9 電阻R7保持第13及第14電晶體TA5及TA6的控制電極在基準 電勢GND。第Π及第14電晶體TA5及TA6遮斷,及虛擬端子 TVA在被動狀態。相似説明適用於對稱形式的線路B關聯的 眞實端子TRB及虛擬端子TVB。眞實端子TRA,TRB及虛擬 端子TVA,TVB開始時在被動狀態。 設想線路A傳輸資料至線路B。傳輸線路A的電勢設定爲 零,線路A從原始的被動狀態轉到主動狀態。然後跨接點 -12- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------^11* 裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 498667 A7 B7 五、發明說明(10 ) QA設定電勢爲VDDA,相當於跨接點QA的邏輯層1。跨接 點QA的電勢爲控制訊號COMA由眞實端子TRA傳輸至與線 路B關聯的虛擬端子TVB。在本具體實施例中,眞實端子A 的控制裝置由變壓器{TA7,TA8}構成,及控制訊號COMA ,COMB以電勢形式出現,而非電流JA或JB的形式,如圖1 所示的具體實施例。這種形式的控制訊號的利用較爲有利 ,即可確保比利用電流訊號較快的端子切換。另外,虛擬 端子TVA的阻擋裝置INHA由第14電晶體TA6構成。當虛擬 端子TVA在主動狀態,啓動阻擋裝置,即當第14電晶體TA6 通電,確實,當第14電晶體TA6通電,設定跨接點QA的電 勢爲零。如此,訊號COMA不能傳輸至虛擬端子TVB。如以 上假設,第14電晶體TA6保持遮斷,及虛擬端子TVA留在被 動狀態。跨接點QA在邏輯層1及其電勢造成第15及第16電 晶體TB5及TB6通電。構成虛擬端子TVB的第15電晶體TB5 設定線路B的電勢爲零。在本發明的有利具體實施例中,選 擇第11及第16電晶體TB6及TB7的特徵,使得只有第16電晶 體TB6控制由變壓器的輸出{TB7,TB8}構成的跨接點的電 勢。構成虛擬端子TVB的阻擋裝置INHB之部份的第16電晶 體TB6通電及設定跨接點QB的電勢爲零,因而阻止眞實端 子TRB妁控制裝置。確實,眞實端子TRB的變壓器{TB7, TB8}不再設定跨接點QB的電勢爲邏輯層1,因爲由第16電 晶體TB6保持在邏輯層0。構成眞實端子TRB控制裝置的變 壓器{TB7,TB8}不再傳輸控制訊號COMB。當線路A不再 傳輸,其電勢再設定爲VDDA。跨接點QA的電勢回到零, -13- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) — II--------Φ 裝--------訂---------· (請先閱讀背面之注意事項再填寫本頁) 498667 A7 B7_____ 五、發明說明(11 ) 因爲電阻RB連接基準電勢端子GND,第15及第16電晶體 TB5及TB6變爲不通電。虛擬端子TVB再回到被動狀態,即 阻擋裝置INHB失效。電晶體TB5斷電,線路B再爲電勢 VDDB,及跨接點QB的電勢設定爲零。端子又回到被動狀 態,及系統回到原始狀態,而線路B立刻啓動傳輸資料回應 。因爲裝置1爲對稱,相似的説明適用於從線路B傳輸資料 至線路A,其中記號A與B互換。 根據本發明提供的傳輸裝置不曾發生接收資料與回應之 間有任何延遲,即同一線路能傳送資料至傳輸線路。 -----------^裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 498667
121528號專利申請案 明書修正頁(91年5月) 説明(… A7 B7 圖式元 件符號說明 1 資料傳輸裝置 R7 第9電阻 A 線路 TA1 第5電晶體 B 線路 TA2 第6電晶體 COMA 控制訊號 TA3 第1電晶體 COMB 控制訊號 TA4 第2電晶體 CTRLA 控制裝置 TA5 第13電晶體 CTRLA 控制裝置 TA6 第14電晶體 GND 基準電勢端子 TA7 第9電晶體 IA 電流 TA8 第10電晶體 IB 電流 , TB1 第7電晶體 INHA 阻擋裝置 TB2 第8電晶體 INHB 阻擋裝置 TB3 第3電晶體 JA 電流 TB4 第4電晶體 JB 電流 TB5- 第15電晶體 QA 跨接點 TB6 第16電晶體 QB 跨接點 TB7 第11電晶體 RA 第5電阻 TB8 第12電晶體 RB 第6電阻 TRA 真實端子 R1 第1電阻 TRB 真實端子 R2 第2電阻 TVA 虛擬端子 R3 第3電阻 TVB 虛擬端子 R4 第4電阻 VDD 正基準電勢 R5 第7電阻 VDDA 電勢 R6 第8電阻 VDDB 電勢 5 -14a- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)

Claims (1)

  1. 498667 A8B8C8D8 2 3. 經濟部智慧財產局員工消費合作社印製 、申請專利範圍 1. 一種兩線路之間之資料傳輪姑罟 ㈤%你以 二 竹得%衣置,用於傳輸數位資料, 该數位貧料之邏輯階層相應、 應不各線路的王動狀態及被動 狀悲,由介面模組提供該線路之間的連接,其特徵爲. =模組包括關聯各線路的一眞實端子及—虛擬端 子,其中 各眞實端子包含關聯線路狀態的再生及反 線路狀態的裝置,及包括扒杂丨择罢^ f 匕括毡制取置用以控制另外線路關 聯的虛擬端子的狀態,及 各虚擬端子包含裝置用以啓動虛擬端子當非關聯線路 必須傳輸資料時進人主動狀態,否則進人被動狀够,包 含裝置用以阻止該眞實端子的控制裝置的操作如果只有 虛擬端子在主動狀態。 如申請專利範圍第i嗔之資料傳輸裝置,其特徵爲一線路 關聯的眞實端子的控制裝置的設計爲產生—控制訊號, 當該控制訊號値高於或等於—已知値時另夕卜線路關聯的 虛擬端子在主動狀態,否則在被動狀態。 如申請專利範圍第2項之資料傳輸裝置,其特徵爲一虛擬 场子的阻擋裝置係藉由修改控制訊號値阻止關聯眞實端 子控制裝置的操作。 4.如申請專利範圍第2項之資料傳輸裝置,其特徵爲關聯一 線路的各虛擬端子包括一電晶體,當導通時啓動該虛擬 端子以阻止關聯眞實端子控制裝置的操作,該電晶體的 設計係用以接收來自與另外線路關聯的眞實端子的控制 訊號。 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再填寫本頁)
    498667
    5· 一種能於兩線路之間傳輸數位資料的資料傳輸方法,、 數位資料之邏輯階層相應於該線路的主動狀態及空裁: 態,藉由一介面模組提供該線路之間的連接並包括與各 線路關聯的一眞貫端子及一虛擬端子,該方法包括下列 步驟用以從一傳輸線路傳輸資料至一接收線路: 由傳輸線路關聯的眞實端子再生該線路的狀態, 造成接收線路關聯的虛擬端子進入主動狀態, 由關聯的虛擬端子控制與接收線路關聯的眞實端子, 由該線路關聯的眞實端子經接收線路傳輸資料。 ------------裝—·—訂--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW089121528A 1999-07-27 2000-10-16 Bidirectional interface TW498667B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9909733 1999-07-27

Publications (1)

Publication Number Publication Date
TW498667B true TW498667B (en) 2002-08-11

Family

ID=9548570

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089121528A TW498667B (en) 1999-07-27 2000-10-16 Bidirectional interface

Country Status (5)

Country Link
US (1) US6636072B1 (zh)
EP (1) EP1073232A1 (zh)
JP (1) JP2001053729A (zh)
KR (1) KR20010029992A (zh)
TW (1) TW498667B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ITMI20020401A1 (it) * 2002-02-28 2003-08-28 Siemens Inf & Comm Networks Sistema di interconnessione tra moduli elettronici utillzante linea di comunicaxione teminata alle due estremita'
US7061274B2 (en) * 2003-09-24 2006-06-13 Stmicroelectronics, Inc. Self-programmable bidirectional buffer circuit and method
US7102380B2 (en) * 2004-07-07 2006-09-05 Kao Richard F C High speed integrated circuit
US7679396B1 (en) 2004-07-07 2010-03-16 Kao Richard F C High speed integrated circuit

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4154978A (en) * 1977-12-08 1979-05-15 Operating Systems, Inc. Self-contained bidirectional amplifying repeater
FR2642591A1 (fr) * 1989-02-01 1990-08-03 Faiveley Ets Procede de transmission d'informations ou d'ordres et dispositif pour sa mise en oeuvre
DE4113613A1 (de) * 1991-04-23 1992-10-29 Elpro Ag Verfahren zur datenrichtungssteuerung fuer bidirektionale halbduplexe uebertragungen
US5656950A (en) * 1995-10-26 1997-08-12 Xilinx, Inc. Interconnect lines including tri-directional buffer circuits
FR2743959A1 (fr) * 1996-01-18 1997-07-25 Philips Electronics Nv Dispositif de transmission multidirectionnelle de donnees
US5918024A (en) * 1996-05-08 1999-06-29 Ericsson, Inc. Method and apparatus for providing single channel communications
US5767701A (en) * 1996-06-28 1998-06-16 Cypress Semiconductor Corp. Synchronous contention prevention logic for bi-directional signals
US5801549A (en) * 1996-12-13 1998-09-01 International Business Machines Corporation Simultaneous transmission bidirectional repeater and initialization mechanism

Also Published As

Publication number Publication date
EP1073232A1 (fr) 2001-01-31
KR20010029992A (ko) 2001-04-16
JP2001053729A (ja) 2001-02-23
US6636072B1 (en) 2003-10-21

Similar Documents

Publication Publication Date Title
TW211093B (en) Output circuit of semiconductor integrated circuit device
JP4642298B2 (ja) 双方向接続ライン用のオプトカプラを備えた電気絶縁装置
EP1519490B1 (en) Control circuit and reconfigurable logic block
JP4131234B2 (ja) マクロセル、集積回路装置、及び電子機器
CA1044334A (en) Sense amplifier with tri-state bus line capabilities
TW498667B (en) Bidirectional interface
JP4780840B2 (ja) 過剰電圧除去検知機能を備えた過剰電圧保護回路
JPH02170638A (ja) バスラインで接続されたic回路網
JPS61257016A (ja) 低電圧制御回路
US6735657B1 (en) Method and apparatus for connecting two-wire serial interface and single-wire serial interface with high transmission speed
US6381189B2 (en) Semiconductor register element
JPS6333734B2 (zh)
CN113342726B (zh) 一种i2c总线系统、具有外加电压工作模式的芯片和方法
JPH022416A (ja) 分布プリチヤージ・ワイヤor母線
US20220216708A1 (en) Adaptive power control for indirect power mode
CN207543128U (zh) 一种用于防止rs485设备错接的通信设备
JPS60502283A (ja) 低電力広帯域スイツチング・アレイ素子
JP2680944B2 (ja) 信号保持回路
US3730973A (en) Teleprinter subscriber set having a remote switching group for galvanic decoupling from the connecting line and a circuit arrangement for enabling local operation
TW200400694A (en) Data transmission circuit and method for reducing leakage current
JP2841393B2 (ja) 信号回路の復旧信号送出方式
JPH07297958A (ja) 供給回路を具えているスイッチ開閉装置
JP3778312B2 (ja) バス・コントローラ、電源供給方法、及び、バス・コントローラの電源供給システム
JP2001237691A5 (zh)
JP3082835B2 (ja) ルータ装置及びこれを使用したデータ通信方式

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees