TW462061B - Data transmission device - Google Patents

Data transmission device Download PDF

Info

Publication number
TW462061B
TW462061B TW088123099A TW88123099A TW462061B TW 462061 B TW462061 B TW 462061B TW 088123099 A TW088123099 A TW 088123099A TW 88123099 A TW88123099 A TW 88123099A TW 462061 B TW462061 B TW 462061B
Authority
TW
Taiwan
Prior art keywords
signal
output
delay
pulse
data
Prior art date
Application number
TW088123099A
Other languages
English (en)
Inventor
Chang-Ho Do
Original Assignee
Hyundai Electronics Ind
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hyundai Electronics Ind filed Critical Hyundai Electronics Ind
Application granted granted Critical
Publication of TW462061B publication Critical patent/TW462061B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4093Input/output [I/O] data interface arrangements, e.g. data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1048Data bus control circuits, e.g. precharging, presetting, equalising

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)

Description

462061 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(() 本發明之背景 本發明之領域 本發明係有關於一種利用脈衝產生裝置的資料傳輸裝 置,並且尤其有關於一種改良的資料傳輸裝置,其係藉由 檢測外部輸入的時脈信號之週期並且根據該週期來控制在 一個裝置中所產生的脈衝信號的脈衝寬度,而能夠避免在 高速的動作中的誤動作,並且降低在低速的動作中雜訊的 產生。 背景技術之說明 一般而言,同步動態隨機存取記憶體(DRAM)係與外部 輸入的時脈信號CLK同步化之下,控制資料的輸入/輸出 ,並且因而內部的信號係根據時脈信號而有規律地加以產 生。 圖1是說明一種習知的資料傳輸裝置的電路圖。如同 在其中所示,該資料傳輸裝置係包含:一個根據本身是具 有預設的脈衝寬度之脈衝信號的資料感測放大器致能信號 EN來加以運作的資料匯流排線感測放大器2 ;分別將來自 於該資料匯流排線感測放大器2的輸出反相之第一和第二 反相器INI、IN2 ;第一和第二下拉驅動器4、6,其係分別 根據來自於該第一和第二反相器INI、IN2的輸出,在讀取 資料線RD、/RD之上進行下拉的動作;第一和第二延遲單 元DEI、DE2,其係分別將來自於該讀取資料線RD.、/RD 的脈衝資料延遲一段預設的時間;第一和第二上拉驅動器 8、10,其係根據來自於該第一和第二延遲單元DEI、DE2 4 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) V . ^ (請先閱讀背面之注意事項再填寫本頁) 訂---------線丨 4 經濟部智慧財產局員工消費合作社印製 2 0 6 ί Α7 _Β7 _ 五、發明說明(:/ ) 的輸出來加以控制,其係用以在該脈衝資料被施加到該讀 取資料線RD、/RD —段預設的時間之後,分別地重置該讀 取資料線RD ' /RD在高的位準;以及一個資料輸出單元i2 ,其係用以緩衝並且向外輸出被施加到該讀取資料線RD、 /RD的資料。 該資料輸出單元12係由分別連接到讀取資料線RD、 /RD的第三反相器INV3和第四反相器INV4所組成。 在此,本身是具有預設的脈衝寬度之內部的脈衝信號 之資料匯流排感測放大器致能信號EN係藉由一種如圖2a 或是2b中所示之習知的脈衝產生裝置來加以產生。 亦即,該脈衝產生裝置係包括:延遲外部輸入的時脈 信號CLK 一段預設的時間之延遲單元DE ;以及NAND閘 ND或者是NOR閘NOR,其係藉由將來自於該延遲單元DE 的輸出信號以及時脈信號CLK作NAND或是NOR運算來 產生一個脈衝信號,從而輸出具有一段預設的脈衝寬度之 內部脈衝信號ΕΝ» 然而,由該脈衝產生裝置所產生的信號之脈衝寬度係 根據該延遲單元DE的延遲時間來加以決定,並且因而該 脈衝產生裝置係產生一個具有和延遲時間一樣長的脈衝寬 度之脈衝信號。 現在將解釋習知的資料傳輸裝置的動作。 被施加到本地的資料匯流排線LDB、/LDB的資料係被 輸入到資料匯流排線感測放大器2。當資料匯流排線感測 放大器2係根據資料匯流排線感測放大器時致能信號EN 5 <請先閱讀背面之ii意事項再填寫本頁)
--I I 訂-----— II I I rt I n n t— n n n n I < 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) Λ 620 6 1 A7 ___B7 _ 五、發明說明(3 ) 而動作,並且輸出一個輸出信號時,下拉驅動器4、6係被 該輸出信號所驅動,從而將該脈衝資料傳送到讀取資料線 RD、/RD。 被施加於讀取資料線RD、/RD的資料在一段預設的延 遲時間之後係驅動後續的上拉驅動器8、10,從而重置該 些讀取資料線RD、/RD。 習知的資料傳輸裝置有缺點在於該些控制上拉驅動器 8、10的延遲單元DEI、DE2的延遲時間是固定的,並且因 而透過讀取資料線RD、/RD所輸出的脈衝信號之脈衝寬度 也是固定的。 於是,當延遲時間在局頻動作中被設定爲較長時,若 具有相同相位的資料連續地被輸入時,則未獲得兩個脈衝 資料信號之間的邊界(margin),因而產生資料線未被重置的 誤動作。 此外,假設延遲時間在低頻動作中爲太短時,雖然動 作的速度是低的,但是在資料傳輸中大量的電流在短時間 內被消耗,並且因而雜訊係被產生。 本發明之槪要 於是,本發明之一目的係爲提供一種能夠根據高/低頻 來選擇性地傳送資料信號的資料傳輸裝置,其係藉由檢測 時脈信號之週期,並且接收一個來自於脈衝產生裝置的輸 出信號作爲控制信號來根據該週期控制脈衝寬度。 爲了實現本發明上述的目的,其係提供有一種資料傳 輸裝置,其係包含:一個根據本身是脈衝信號的控制信號 6 (請先閱讀背面之注意事項再填寫本頁) % 經濟部智慧財產局員工消費合作社印製 Ί I I I I I ϋ I 1 I I n 1 I I I I n 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) 經濟部智慧財產局員工消費合作社印製 462061 A7 五、發明說明(十) 來加以控制的資料匯流排感測放大器,其係用以檢測並放 大被施加到一條資料匯流排之資料;複數個驅動單元,其 係用以緩衝並輸出來自於該資料匯流排感測放大器的輸出 ;一條讀取資料線,其係接收透過該複數個驅動單元所傳 送的脈衝資料:複數個根據來自於從該複數個驅動單元的 輸出信號來加以控制的下拉單元,其係用以在該讀取資料 線之上進行下拉的動作;複數個根據一個檢測外部輸入的 時脈信號之週期的檢測信號來加以控制之多重的延遲單元 ,其係用以延遲被施加到該讀取資料線之脈衝資料不同的 延遲時間;以及一個根據來自於該複數個多重的延遲單元 的輸出信號來加以控制的上拉單元,其係用以重置該資料 線。 圖式之簡要說明 本發明在參考附圖之下將變得更容易瞭解,該些附圖 是僅爲了說明而被給予,因而不是限制本發明的,其中: 圖1是描繪一種習知的資料傳輸裝置之電路圖; 圖2a和2b是分別描繪習知的脈衝產生裝置之電路圖 圖3是描繪根據本發明的資料傳輸裝置之電路圖; 圖4a和4b是分別描繪根據本發明的多重的延遲單元 和上拉單元之詳細的電路圖; 圖5a和5b是根據本發明的資料傳輸裝置在資料長度 是4的狀態下之動作時序圖; 圖6是描繪在圖3的架構中之時脈週期檢測器的詳細 7 本紙張尺度適用中國固家標準<CNS)A4規烙{210x 297公爱) I n n I I i n i f / I n I n I I - --*-p0JI I 1 tn t (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 r 6 2 Ο 6 1 A7 _B7_ 五、發明說明(^) 方塊圖; 圖7是描繪在圖6的架構中之脈衝寬度檢測器在高頻 的時脈信號被輸入的狀態下之電路圖; 圖8a和8b是在圖7的架構中之時脈週期檢測器的動 作時序圖; 圖9是描繪在圖6的架構中之脈衝寬度檢測器在低頻 的時脈信號被輸入的狀態下之電路圖; 圖10a和10b是圖9的架構中之時脈週期檢測器的動 作時序圖;並且 圖11a至11c是描繪在圖3的架構中之脈衝寬度控制 器之實例的詳細電路圖。 午要部分代表圖號之簡要說明 (請先閲讀背面之注意事項再填寫本頁) 2 4 ' 6 8、10 12 22 24、26 28 ' 29 32 40 42 44 46 資料匯流排線感測放大器 下拉驅動器 上拉驅動器 資料輸出單元 資料匯流排線感測放大器 下拉驅動器 上拉驅動器 資料輸出單元 時脈週期檢測器 時脈緩衝器 1/2除法器 脈衝寬度檢測器 訂-----;----線丨 1 ! -- n n ϋ I n I n n i -- 本紙張尺度適用中國國家標準(CNS)A.l規格(210 X 297公釐) 2 0 6 1 A7 _B7_ 五、發明說明(A ) 50 脈衝寬度控制器 較佳實施例之說明 圖3是描繪根據本發明的資料傳輸裝置之詳細電路圖 。如同在其中所示,該資料傳輸裝置係包含:一個根據本 身是脈衝信號的資料感測放大器致能信號CON來加以控制 並運作的資料匯流排線感測放大器22;第一和第二反相器 IN11、IN12,其係將該資料匯流排線感測放大器22的每個 輸出端的電位反相;下拉驅動器24、26,其係根據來自於 該第一和第二反相器IN11、IN12的向輸出,分別地在讀取 資料線RD、/RD之上進行下拉的動作;第一和第二延遲單 元DE11、DE12,其係根據一個控制信號DET,藉由控制 延遲時間來分別地延遲被施加到該讀取資料線RD、/RD的 資料;上拉驅動器28、29,其係分別地根據來自於該第一 和第二延遲單元DE11、DE12笔加以控制,其係用以在一 脈衝資料被施加到該讀取資料線RD、/RD —段預設的時間 之後重置該讀取資料線RD、/RD在高的位準;以及一個資 料輸出單元32,其係緩衝並且向外輸出被施加到該讀取資 料線RD、/RD的資料。 在此1該資料匯流排線感測放大器22是一般的交叉耦 合的閂鎖類型之感測放大器,因而其之解說將予以省略。 該第一和第二延遲單元DE11、DE12係分別包括:第 一和第二延遲單元DEU、DEL2,其係將被施加到讀取資 料線RD、/RD的脈衝資料分別延遲不同的延遲時間;以及 根據該控制信號DET與其藉由反相器INV1而得之反相後 _ 9 冢紙張尺度適用中國國家標準(CNS)A4規格(2KJ X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ^---- 訂-----1---線— 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 A7 B7_ 五、發明說明()) 的信號/DET來加以控制的第一和第二傳輸閘TGI、TG2, 其係用以分別選擇性地輸出來自於該第一和第二延遲單元 DELI、DEL2 的輸出。 該第一和第二上拉驅動器28、29係分別包括根據來自 於該第一和第二延遲單元DELI、DEL2的第一和第二傳輸 閘TG1與TG2的輸出來加以控制的第一和第二PMOS電晶 體PM1與PM2,其係用以藉由在讀取資料線RD、/RD上 進行上拉的動作來將讀取資料線RD、/RD重置到高位準。 此外,該第一和第二上拉驅動器28、29可以包括根據一個 連接該第一和第二延遲單元DELI、DEL2的第一和第二傳 輸閘TG1與TG2的輸出之節點的電位來加以控制的PMOS 電晶體,其係用以藉由在讀取資料線RD、/RD上進行上拉 的動作來將讀取資料線RD、/RD重置到高位準。 圖4a是說明該第一和第二延遲單元DE11、DE12之第 二個例子的電路圖。如同在其中所示,該第一和第二延遲 單元DE11、DE12係包括:一第一NOR閘NOIU,其係將 該控制信號DET和被施加到該讀取資料線RD、/RD的脈 衝資料作NOR運算:一第二NOR閘N0R2,其係將該控制 is號DET透過該第一反相器INV11反相後的信號/DET和 施加到該讀取資料線RD、/RD的脈衝資料作NOR運算; 第一和第二延遲單元DELU、DEL12,其係將來自於該第 一和第二NOR閘N0R1、N0R2的輸出分別地延遲不同的 時間;以及第二和第三反相器INV12、INV13,其係分別地 將來自於該第一和第二延遲單元DEL11、DEL12的輸出反 10 本紙張尺度適用中國國家標準(CNS)A4規格mo X 297公釐) (請先閱讀背面之注意事項再填寫本頁) i I I I 丨 I I 訂.--------i f 1 1 經濟部智慧財產局員工消費合作社印製 20 6 1 A7 _B7 五、發明說明(β) 相。 在此,假設在圖4a中所示的例子被使用時,該第一和 第二上拉驅動器28、29係包括根據該延遲單元DEL11的 第一和第二反相器INV12、INV13的輸出而分別加以控制 的第一和第二PMOS電晶體MP11與MP丨2,其係用以藉由 上拉的動作將讀取資料線RD、/RD重置在電源供應電壓 VCC之下。 圖4b是說明該第一和第二延遲單元DE11、DE12之第 三例子的電路圖。如同在其中所示,該第一和第二延遲單 元DE11、DE12係包括:一第一NOR閘NOR11,其係將該 控制信號DET和被施加到該讀取資料線RD的脈衝資料作 N〇R運算;一第二NOR閘N0R12,其係將該控制信號 DET透過該第一反相器INV11反相後的信號/DET和被施加 到該讀取資料線RD的脈衝資料作NOR運算;第一和第二 延遲單元DELHI、DEL112,其係分別地延遲來自於該第 —和第二NOR閘N0R11,N0R12的輸出不同的時間;以 及一第三NOR閘N0R13 ’其係將來自於該該第—和第二延 遲單元DEL111、DELU2的輸出作NOR運算。 現在將解釋依據本發明的資料傳輸裝置之動作。 首先’在高頻的動作中’外部輸入的時脈信號之週期 係比參考時脈信號的週期短。因此,假定控制信號DET係 處於低位準之下◊當資料匯流排線感測放大器致能信號 CON被施加時’該下拉驅動器24被驅動,並且因此該脈 衝資料被施加到資料線。該脈衝資料信號係通過該具有相 本紙張尺度適用中因國家標準(CNS)A4規格(210 X 297公釐) ----------^--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 /1 6 2 0 6 1 Α7 Β7 五、發明說明(1) 對爲短的延遲時間之第一延遲單元DEL1,並且在一段預設 的延遲時間DT1之後驅動該些上拉驅動器28、29,從而重 置該些資料線RD、/RD。 相反地,在低頻的動作中,外部輸入的時脈信號之週 期係比參考時脈信號的週期長。因此,假定控制信號DET 係處於高位準之下。以相同的模式下,當資料匯流排線感 測放大器致能信號CON被施加時,該些上拉驅動器28、29 係根據一個透過該具有相對長的延遲時間DT2之第二延遲 單元而送出的信號,在一段預設的延遲時間DT2之後被驅 動。在此時,該些資料線係被重置。 如上所述,重置資料線的速度係根據頻率來加以控制 ,從而在高頻的動作中將所傳送的資料信號之脈衝寬度變 窄,而在低頻的動作中將脈衝寬度變寬。 圖5a和5b係爲依據本發明之資料傳輸裝置在資料長 度是4的狀態下之動作時序圖。在高速動作中,由資料線 RD、/RD所使用的延遲係固定不變的,並且因此資料線rd 、/RD被運作以同時地加以重置(圖5a)。在低速動作中, 延遲單元係依劇每一條資料線而有不同的延遲時間,並且 因此資料線係在不同的時序下加以重置(圖5b)。於是,雜 訊係被降低。 圖6是描繪產生該控制信號]:)Ετ的時脈週期檢測器4〇 之詳細的方塊圖。如同在其中所示,該時脈週期檢測器4〇 係包含:一個時脈緩衝器42,其係緩衝該具有電晶體-電晶 體邏輯(TTL)位準之外部輸入的時脈信號,並且將其轉換成 12 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公笼) .^1 I n I t n n 一5, t n 1— ti 1 (請先閱讀背面之注意事項再填寫本頁) A7 ^ 620 6 1 __B7_ 五、發明說明(/p) 一具有適用於該記憶裝置的內部動作之CMOS位準的信號 BUF ; —個1/2除法器44,其係產生一具有週期爲來自於 該時脈緩衝器42的輸出信號BUF之週期的兩倍之信號 DIV ;以及一個根據一開機信號PWRUP來加以控制的脈衝 寬度檢測器46,其係用以比較來自於該1/2除法器44的輸 出信號DIV以及一參考脈衝寬度,並且輸出檢測來自於該 1/2除法器44的輸出信號DIV之脈衝寬度的檢測信號DET 〇 在此,該時脈週期檢測器40中的時脈緩衝器42和1/2 除法器44已經公開爲人所知,因而其解說將被省略。 圖7係爲描繪當高頻的時脈信號CLK被輸入時所使用 的脈衝寬度檢測器46的電路圖。如同在其中所示,該脈衝 寬度檢測器46係包含:一個第一延遲單元DEL21,其係延 遲來自於該1/2除法器44的輸出信號DIV —段預設的時間 TD1 ;—個第二延遲單元DEL22,其係延遲來自於該第一 延遲單元DEL21的輸出一段預設的時間TD2;—個第一 NAND閘ND21,其係將來自於該第一延遲單元DEL21的輸 出信號ΝΕΉ和來自於該第二延遲單元DEL22的輸出信號 NET2作NAND運算,並且輸出一個低的致能脈衝信號 N0D1 ;—個第—n〇R閘N0R21,其係將來自於該第一 NAND閘ND21的輸出信號N0D1和來自於該1/2除法器44 的輸出信號DIV作NOR運算;一個第一反相器iNV2卜其 係將來自於該第一 N0R閘N0R21的輸出反相,並且輸出 —個脈衝信號N0D2 ; —個第二反相器INV22,其係將該開 13 尽A很尺&過用中國國家標準(CNS)A4規格(21〇 χ 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂i—.----線- 經濟部智慧財產局員工消費合作社印製 1 ^1 I» n n n _n n n * A7
• .*· ^ h > 0 D I B7__ 五、發明說明(// ) 機信號PWRUP反相;一個第一 PMOS電晶體PM21以及一 個第一NMOS電晶體NM21,其係分別地根據來自於該第 一反相器INV21的輸出信號N0D2以及來自於該第二反相 器INV22的輸出信號來加以控制,並且串聯在該電源供應 電壓VCC和接地電壓VSS之間:以及第三和第四反相器 INV23、INV24,其係使得其輸入/輸出端連接成藉由閂鎖在 該第一PMOS電晶體PM21和該第一NMOS電晶體NM21 的共同連接之汲極上的電位來輸出該檢測信號DET。 在此時,如同在圖8a中所描繪地,在來自於該脈衝寬 度檢測器46的第一NAND閘ND21之輸出信號N0D1的高 電位寬度小於來自該第一延遲單元DEL21的延遲時間TD1 和第二延遲單元DEL22的延遲時間TD2之總和的情形中, 來自於該第一反相器INV1的輸出信號N0D2是一個與來自 於該第一 NAND閘的輸出信號N0D1相同之低的致能脈衝 信號。此後,因爲本身是低的致能脈衝信號之來自於該第 一反相器INV21的輸出信號N0D2係將該第一 PMOS電晶 體PM21導通,並且將電源供應電壓供應到該第三和第四 反相器INV23、INV24,因此來自於該脈衝寬度檢測器46 的輸出信號DET係從高轉變爲低的。 在另一方面,如同圖8b中所示,當來自於該脈衝寬度 檢測器46的第一NAND閘ND21之輸出信號N0D1的高電 位寬度大於來自該第一延遲單元DEL21的延遲時間TD1和 第二延遲單元DEL22的延遲時間TD2之總和時,雖然來自 於該第一NAND閘ND21之輸出信號N0D1產生一個低的 本紙張尺度適用中國國家標準(CNS)A4規格(210*:297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線— 經濟部智慧財產局員工消費合作社印製 1 I I I ft n J n i I I I I _ 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(/u 脈衝,但是因爲來自於該1/2除法器44的輸出信號DIV不 變地維持一個高位準,因此來自於該第一反相器INV21的 輸出信號N0D2係維持一個高的位準。於是,來自於該脈 衝寬度檢測器46的輸出信號DET保持一個在初始狀態時 被閂鎖住的高位準。 圖9是說明當低頻的時脈信號CLK被輸入時所使用的 脈衝寬度檢測器46之另一個例子的電路圖。如同在其中所 示,該脈衝寬度檢測器46係包含:一個第一延遲單元 DEL211,其係延遲來自於該1/2除法器44的輸出信號DIV —段預設的時間TD1 ; —個第二延遲單元DEL212 ’其係延 遲來自於該第一延遲單元DEL211的輸出一段預設的時間 TD2 ; —個第一 NAND閘ND211,其係將來自於該第一延 遲單元DEL211的輸出信號NET1和來自於該第二延遲單元 DEL212的輸出信號NET2作NAND運算;一個第一反相器 INV211,其係將來自於該NAND閘ND211的輸出反相,並 且輸出一個高的致能脈衝信號N0D11 ;—個第二NAND閘 ND212,其係將來自於該第一反相器INV211的輸出信號 N0D11和來自於該1/2除法器44的輸出信號DIV作NAND 運算,並且輸出一脈衝信號N0D12 ; —個第二反相器 INV212,其係將該開機信號PWRUP反相;一個第一PMOS 電晶體PM211和一第一NMOS電晶體NM211,其係分別地 根據來自於該第二NAND閘NAND212的輸出信號N0D12 以及來自於該第二反相器INV212的輸出信號來加以控制, 並且串聯在該電源供應電壓VCC和接地電壓VSS之間:以 15 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 n «n I 1 n a^l n 1^1 441 1 ^^1 n n J 1 0 n n n flu V ^ 言 矣 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 6206 1 Λ7 ___B7__ 五、發明說明(0) 及第三和第四反相器INV213、INV214,其係使得其輸入/ 輸出端連接成藉由閂鎖在該第一 PMOS電晶體PM211和該 第一 NMOS電晶體NM211的共同連接之汲極上的電位來輸 出該檢測信號DET。 在此時,如同圖10a中所示,在來自於如圖9中所示 之脈衝寬度檢測器46的另一個例子之第一反相器INV211 之輸出信號NOD11的高電位寬度小於來自該第一延遲單元 DEL211的延遲時間TD1和第二延遲單元DEL212的延遲時 間TD2之總和的情形中,雖然來自於該第一反相器INV211 的輸出信號NOD11產生一個高的脈衝,但是因爲來自於該 1/2除法器44的輸出信號DIV不變地維持一個高位準,因 此來自於該第二NAND閘ND212的輸出信號NOD12維持 一個高的位準。於是,來自於該脈衝寬度檢測器46的輸出 信號DET保持一個在初始狀態時被閂鎖住的高位準。 在另一方面,如同在圖l〇b中所示,在來自於如圖9 中所示之脈衝寬度檢測器46的另一個例子之第一反相器 INV211之輸出信號NOD11的高電位寬度大於來自該第一 延遲單元DEL211的延遲時間TD1和第二延遲單元DEL212 的延遲時間TD2之總和的情形中,來自於該第二NAND閛 ND212的輸出信號NOD12是一個與該來自於該第一反相器 INV211的輸出信號NODU在同一點轉變之低的致能脈衝 信號。此後,本身是低的致能脈衝信號之來自於該第二 NAND閘ND212的輸出信號NOD12係導通該第一 PMOS電 晶體PN21,從而將電源供應電壓VCC供應到該第三和第 -------------^--------訂.--------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標隼(〇呢)八4規格(210>^97公爱) 620 6 1 A7 _B7__ 五、發明說明(/十) 四反相器INV213、INV214。於是,脈衝寬度檢測器46的 輸出信號DET係從高轉變至低的。 圖11a是說明脈衝寬度控制器50的第一個例子之詳細 電路圖。如同在其中所示,該脈衝寬度控制器50係包含: 一個第一延遲單元DE21,其係延遲該外部輸入的時脈信號 CLK 一段預設的時間;一個第二延遲單元DE22,其係延遲 該時脈信號CLK 一段預設的時間:一個第一反相器IN21, 其係將來自於該時脈週期檢測器40的輸出信號DET反相 ;根據來自於該時脈週期檢測器40的輸出信號DET以及 其反相後的信號/DET來加以控制的第一和第二傳輸閘 TG21、TG22,其係用以分別選擇性地傳送來自於該第一和 第二延遲單元DE2卜DE22的輸出;以及一個NAND閘 ND211,其係將該輸入信號CLK以及來自於該第一延遲單 元DE21或是該第二延遲單元DE22之選擇性地透過該第一 傳輸閘TG21或是該第二傳輸閘TG22而被傳送的輸出作 NAND運算,並且輸出該輸出信號CON。 在此,如同圖lib中所示,該NAND閘ND211可以被 —個NOR閘NOR221所取代。 此種脈衝寬度控制器50係藉由使用根據來自於該時脈 週期檢測器40的輸出信號DET來加以控制的傳輸閘,以 選擇性地傳送具有不同的延遲時間之延遲單元的兩個輸出 。於是,藉由識別外部輸入的時脈信號CLK的週期是比參 考時脈信號的週期長或是短之下,能夠選擇性地使用脈衝 寬度。 17 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面之注意事項再填寫本頁) . < -I ^^1 In I n He fl— n I n 經濟部智慧財產局8工消費合作社印製 經濟部智慧財產局員工消費合作社印製 A 6 2 G 6 1 A7 ___B7__ 五、發明說明) 此外,圖Uc係說明脈衝寬度控制器50的另一個例子 。在半導體記憶裝置中已經產生的脈衝信號PUL係被利用 ,因此藉由識別外部輸入的時脈信號CLK的週期是比參考 時脈信號的週期長或是短之下,能夠選擇性地使用脈衝寬 度。如同在其中所示,該脈衝寬度控制器50係包含:一個 延遲單元DE31,其係延遲已經在內部產生的脈衝信號PUL —段預設的時間;一個NAND閘ND31,其係將來自於該 延遲單元DE31的輸出以及該脈衝信號PUL作NAND運算 ;以及根據來自於該時脈週期檢測器40的輸岀信號DET 以及其反相後的信號/DET來加以控制的第一和第二傳輸閘 TG31、TG32,其係用以分別選擇性地傳送該脈衝信號PUL 或是來自於該NAND閘ND31的輸出,並且輸出該輸出信 號 CON。 如同之前所述,根據本發明,利用脈衝產生裝置的資 料傳輸裝置係根據外部輸入的時脈信號之週期來控制信號 的脈衝寬度,因此降低了在高頻動作中誤動作的可能性、 在低頻動作中避免過度的電流消耗、並且使得雜訊之產生 最小化。 由於本發明在不脫離其精神或是本質上的特點之下可 以用數種形式來加以體現,因此也應瞭解的是除非另外予 以指明,上述的實施例並非侷限於任何前述的說明之細節 ,而是應被廣泛地解釋爲落入如所附的申請專利範圍中所 界定的精神與範疇之內,且因此所有落於申請專利範圍的 集合與領域內的變化與修改、或是其均等物都意欲由所附 18 本紙張尺度適用中舀^家標準(CNS)A4規格(210x297公釐) — n I I n n n n I 一5, I If f 1 tt 4— I (請先閱讀背面之注意事項再填寫本頁) A 6 2 0 6 1 A7 B7 五、發明說明((4) 的申請專利範圍所涵蓋。 (請先閱讀背面之注意事項再填寫本頁) 訂---------線丨 經濟部智慧財產局員工消費合作社印製 9 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐)

Claims (1)

  1. 經濟部智慧財產局員工消黄合作社印製 20 6 1 U C8 ___D8 六、申請專利範圍 1. 一種資料傳輸裝置,其係包括: 一個根據本身是一脈衝信號的控制信號來加以控制的 資料匯流排感測放大器,其係用以檢測並放大被施加到一 條資料匯流排之資料; 複數個驅動單元,其係用以緩衝並輸出來自於該資料 匯流排感測放大器的輸出; 一條讀取資料線,其係接收透過該複數個驅動單元所 傳送的脈衝資料; 複數個根據來自於從該複數個驅動單元的輸出信號來 加以控制的下拉單元,其係用以在該讀取資料線之上進行 下拉的動作; 複數個根據一個檢測一外部輸入的時脈信號之週期的 檢測信號來加以控制之多重的延遲單元,其係用以延遲被 施加到該讀取資料線之脈衝資料不同的延遲時間;以及 一個根據來自於該複數個多重的延遲單元的輸出信號 來加以控制的上拉單元,其係用以重置該資料線。 2. 如申請專利範圍第1項之資料傳輸裝置,其中該複 數個多重的延遲單元的每個多重的延遲單元係包括: 複數個延遲單元,其係用以分別地延遲被施加到該讀 取資料線的脈衝資料不同的延遲時間;以及 複數個根據該控制信號以及該控制信號反相後之信號 來加以控制的傳輸閘,其係用以分別選擇性地輸出來自於 該複數個延遲單元的輸出。 3. 如申請專利範圍第1項之資料傳輸裝置,其中該複 ___ I__ 紙浪尺度適用中國國家揉準(CNS ) Α4规格(210Χ297公釐) ---------^------^1.-------^ (請先聞讀背面之注意事項再填穽本頁) Δ 經濟部智慧財產局員工消費合作社印製 6 2 0 6 1 a8 B8 C8 D8 六、申請專利範圍 數個多重的延遲單元的每個多重的延遲單元係包括: 一個第一 NOR閘,其係用以將該控制信號以及被施加 到該讀取資料線的脈衝資料作NOR運算; 一個第二NOR閘,其係用以將該控制信號反相後的信 號和被施加到該讀取資料線的脈衝資料作NOR運算; 第一和第二延遲單元,其係用以分別地延遲來自於該 第一和第二NOR聞的輸出一段不同的時間;以及 第一和第二反相器,其係用以分別地將來自於該第一 和第二延遲單元的輸出反相;並且 該上拉單元係包括:根據來自於該多重的延遲單元之 第一和第二反相器的輸出來加以控制的第一和第二PM0S 電晶體,其係用以藉由上拉的動作來重置該讀取資料線在 高的位準。 4. 如申請專利範圍第1項之資料傳輸裝置,其中該複 數個多重的延遲單元之每個多重的延遲單元係包括: —個第一 NOR閘,其係用以將該控制信號和被施加到 該讀取資料線的脈衝資料作NOR運算; 一個第二NOR閘,其係用以將該控制信號反相後的信 號和被施加到該讀取資料線的脈衝資料作NOR運算; 第一和第二延遲單元,其係用以分別地延遲來自於該 第一和第二NOR閘的輸出一段不同的時間;以及 一個第三NOR閘’其係用以將該第一和第二延遲單元 的輸出作NOR運算。 5. 如申請專利範圍第1項之資料傳輸裝置,其中該檢 本紙張尺度適用中W國家梂準(CNS ) A4規^了〇χ^公 ---------^------訂^---Γ---^ {請先聞讀背面之注意事項再填窝本頁) ^62061 A8 B8 C8 D8 六、申請專利範圍 測信號是輸出自一個時脈週期檢測器,該時脈週期檢測器 係用以檢測一外部輸入的時脈信號的週期、將其與一個參 考脈衝寬度做比較、並且輸出一個比較結果,該時脈週期 檢測器係包括: 一個時脈緩衝器,其係用以緩衝該具有電晶體-電晶體 邏輯位準之外部輸入的時脈信號,並且將其轉換成一個具 有適用於該記憶裝置的內部動作之CMOS位準的信號; 一個除法器,其係用以產生一個具有週期爲來自於該 時脈緩衝器的輸出信號之週期的數倍之信號;以及 一個脈衝寬度檢測器,其係用以比較該除法器的輸出 信號以及該參考脈衝寬度,並且輸出一個檢測來自於該除 法器的輸出信號之脈衝寬度的檢測信號。 6.如申請專利範圍第5項之資料傳輸裝置,其中該脈 衝寬度檢測器係包括: 一個第一延遲單元,其係用以在高頻的時脈信號被輸 入的情形中,延遲來自於該除法器的輸出信號一段預設的 時間,以便於輸出一個當被輸入的頻率超過一個預設的頻 率時而加以轉變的檢測信號; 一個第二延遲單元,其係用以延遲來自於該第一延遲 單元的輸出一段預設的時間; 一個第一 NAND閛,其係用以將來自於該第一延遲單 元的輸出信號和來自於該第二延遲單元的輸出信號作 NAND運算,並且輸出一個低的致能脈衝信號; 一個第一NOR閘,其係用以將來自於該第~ NAMD聞 _____3__ t張及度適用中國國家輮率(CNS ) A4规格(210X297公釐) " '—~~~ ---------^------訂 -----Γ---^ (請先閲讀背面之注意事項再填寫本頁} 經濟部智慧財產局員工消費合作杜印製 經濟部智慧財產局員工消費合作社印製 Α8 Β8 C8 D8 「、申請專利範圍 的輸出信號和來自於該除法器的輸出信號作NOR運算; 一個第一反相器,其係用以將來自於該第一 NOR閘的 輸出反相,並且輸出一個脈衝信號; 一個第二反相器,其係用以將一個參考時脈信號反相 一個PMOS電晶體和一個NMOS電晶體,其係分別地 根據來自於該第一反相器的輸出信號以及來自於該第二反 相器的輸出信號來加以控制,並且串聯在該電源供應電壓 和接地電壓之間;以及 第三和第四反相器,其係使得其輸入/輸出端連接成藉 由閂鎖在該PMOS電晶體和該NMOS電晶體的共同連接之 汲極上的電位來輸出該檢測信號。 7.如申請專利範圍第5項之資料傳輸裝置,其中該脈 衝寬度檢測器係包括: 一個第一延遲單元,其係用以在低頻的時脈信號被輸 入的情形中,延遲來自於該除法器的輸出信號一段預設的 時間’以便於輸出一個當被輸入的頻率低於一個預設的頻 率時而加以轉變的檢測信號; 一個第二延遲單元,其係用以延遲來自於該第一延遲 單元的輸出一段預設的時間; 一個第一NAND閘,其係用以將來自於該第一延遲單 元的輸出信號和來自於該第二延遲單元的輸出信號作 NAND運算; —個第一反相器,其係用以將來自於該NAND閘的輸 ^ 訂+-------^ (請先閲讀背面之注意事項再填寫本頁) ΜΛ張歧逋用中S β家棣率(CNS)从偷(加χ 297公兼 8 88 8 ABCD a 6 20 61 六、申請專利範圍 出反相,並且輸出一個高的致能脈衝信號; 一個第二NAND閘,其係用以將來自於該第一反相器 的輸出信號和來自於該除法器的輸出信號作NAND運算, 並且輸出一個脈衝信號; 一個第二反相器,其係用以將一個參考時脈信號反相 一個PMOS電晶體和一個NMOS電晶體,其係分別地 根據來自於該第二NAND閘的輸出信號以及來自於該第二 反相器的輸出信號來加以控制,並且串聯在該電源供應電 壓和接地電壓之間;以及 第三和第四反相器,其係使得其輸入/輸出端連接成藉 由閂鎖在該PMOS電晶體和該NMOS電晶體的共同連接之 汲極上的電位來輸出該檢測信號。 8.如申請專利範圍第1項之資料傳輸裝置,其中該控 制信號係輸出自一個脈衝寬度控制器,該脈衝寬度控制器 係根據該檢測信號來加以控制,並且控制和輸出該外部輸 入的時脈信號之脈衝寬度,該脈衝寬度控制器係包括: —個第一延遲單元,其係用以延遲該外部輸入的時脈 信號一段預設的時間; 一個第二延遲單元,其係用以延遲該時脈信號一段不 同於該第一延遲單元的該延遲時間之預設的時間: 一個第一反相器,其係用以將來自於該時脈週期檢測 器的輸出信號反相; 第一和第二傳輸閘,其係根據來自於該時脈週期檢測 ______^_____ L張尺度逍用中國國家捸準(CNS > M规格(210X297公釐) !^訂 --------^ (請先聞讀背面之注意事項再填寫本頁) 經濟部智#-財產局員工消費合作杜印製 A 6 20 6 A8 B8 C8 D8 經濟部智慧財產局員工消骨合作社印製 夂、申請專利範圍 器的輸出信號以及其反相後的信號來加以控制,用以分別 選擇性地傳送來自於該第一和第二延遲單元的輸出;以及 一個NAND閘’其係用以將該時脈信號以及來自於該 第一延遲單元或是該第二延遲單元之選擇性地透過該第一 傳輸閘或是該第二傳輸閘而被傳送的輸出作NAND運算, 並且輸出一個輸出信號。 9. 如申請專利範圍第8項之資料傳輸裝置,其中該脈 衝寬度控制器係包括: 一個第一延遲單元,其係用以延遲該外部輸入的時脈 信號一段預設的時間; 一個第二延遲單元,其係用以延遲該時脈信號一段不 同於該第一延遲單元的該延遲時間之預設的時間; 一個第一反相器,其係用以將來自於該時脈週期檢測 器的輸出信號反相; 第一和第二傳輸閘,其係根據來自於該時脈週期檢測 器的輸出信號以及其反相後的信號來加以控制,用以分別 選擇性地傳送來自於該第一和第二延遲單元的輸出;以及 一個NOR閘,其係用以將該時脈信號以及來自於該第 —延遲單元或是該第二延遲單元之選擇性地透過該第一傳 輸閘或是該第二傳輸閘而被傳送的輸出作NOR運算,並且 輸出一個輸出信號。 10. 如申請專利範圍第8項之資料傳輸裝置,其中該脈 衝寬度控制器係包括: 一個延遲單元,其係用以延遲一個已經在該半導體記 本紙張尺度適用中國國家標率(CNS ) A4说格(210X297公釐) n I I I 訂 J Γ I I -線 (請先閱讀背面之注意事項再填寫本灵)
    六、申請專利範圍 憶裝置內產生的脈衝信號一段預設的時間; 一個NAND閘,其係用以將來自於該延遲單元的輸出 以及該脈衝信號作NAND運算;以及 第一和第二傳輸閘,其係根據來自於該時脈週期檢測 器的輸出信號以及其反相後的信號來加以控制,用以分別 選擇性地傳送該脈衝信號以及來自於該NAND閘的輸出, 並且輸出一個輸出信號。 ---------裝------訂^------線 (請先聞讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消费合作社印製 本紙浪尺度速用中*國家榡率(0奶)六4規(格(210父297公釐)
TW088123099A 1998-12-30 1999-12-28 Data transmission device TW462061B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0061880A KR100406565B1 (ko) 1998-12-30 1998-12-30 데이타전송장치

Publications (1)

Publication Number Publication Date
TW462061B true TW462061B (en) 2001-11-01

Family

ID=19568577

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088123099A TW462061B (en) 1998-12-30 1999-12-28 Data transmission device

Country Status (3)

Country Link
US (1) US6473468B1 (zh)
KR (1) KR100406565B1 (zh)
TW (1) TW462061B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3908493B2 (ja) * 2001-08-30 2007-04-25 株式会社東芝 電子回路及び半導体記憶装置
US9325532B2 (en) 2003-06-30 2016-04-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Method and apparatus for communicating symbols in a multiple input multiple output communication system using interleaved subcarriers across a plurality of antennas
KR100599445B1 (ko) * 2003-10-29 2006-07-12 주식회사 하이닉스반도체 반도체 기억 소자에서의 펄스 폭 조절 회로 및 방법
KR100656339B1 (ko) * 2003-12-26 2006-12-11 한국전자통신연구원 초광대역 송수신을 위한 펄스신호 발생기 및 이를포함하는 송수신장치
KR100567916B1 (ko) * 2004-04-20 2006-04-05 주식회사 하이닉스반도체 반도체 메모리 소자의 전원 공급 장치 및 방법
US20090195273A1 (en) * 2008-02-06 2009-08-06 Micron Technology, Inc. Start-up circuit for smia input clock buffer
US11444619B2 (en) * 2020-09-07 2022-09-13 Changxin Memory Technologies, Inc. Driving circuit

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993020531A1 (de) 1992-03-31 1993-10-14 Micro-Sensys Gmbh Verfahren zur übertragung serieller datenstrukturen für informationsträgeridentifikationssysteme, danach arbeitendes übertragungssystem und informationsträger
JPH0828702B2 (ja) 1992-11-25 1996-03-21 日本電気株式会社 クロック再生器
US5526332A (en) 1993-06-22 1996-06-11 Matsushita Electric Industrial Co., Ltd. Reference clock generator for sampled servo type disk unit and disk unit
US5657361A (en) 1994-09-06 1997-08-12 Fujitsu Limited Variant frequency detector circuit
US5917353A (en) * 1995-02-15 1999-06-29 Stmicroelectronics, Inc. Clock pulse extender mode for clocked memory devices having precharged data paths
KR0164807B1 (ko) * 1995-12-22 1999-02-01 김광호 반도체 메모리 장치의 데이타 출력버퍼 제어회로
KR100253285B1 (ko) * 1997-04-24 2000-04-15 김영환 번-인 모드를 고려한 자동 전력 감소 펄스폭 제어회로
US6329857B1 (en) * 1999-12-30 2001-12-11 Intel Corporation Apparatus, method and system for a logic arrangement having mutually exclusive outputs controlled by buffering cross-coupled devices

Also Published As

Publication number Publication date
US6473468B1 (en) 2002-10-29
KR100406565B1 (ko) 2004-03-24
KR20000045322A (ko) 2000-07-15

Similar Documents

Publication Publication Date Title
TW408476B (en) Semiconductor device
US5920511A (en) High-speed data input circuit for a synchronous memory device
KR0164807B1 (ko) 반도체 메모리 장치의 데이타 출력버퍼 제어회로
JP2000132967A (ja) 高速メモリ―素子でデ―タストロ―ブ信号をバッファ―リングするための装置
JP2007213773A (ja) 半導体記憶装置のデータ出力回路及び方法
JP2007097142A (ja) 出力ドライバ
US6492848B1 (en) Power-on reset circuit generating reset signal for different power-on signals
KR100649826B1 (ko) 반도체 메모리 소자의 오토 프리차지장치
TW452799B (en) Synchronous semiconductor memory device with a clock generating circuit
TW462061B (en) Data transmission device
JP2000040364A (ja) 同期式半導体メモリ装置及びその基準信号発生回路
JPH11203869A (ja) 半導体装置のモードレジスターセット回路及び動作モードの設定方法
JPH09270683A (ja) 相補型クロック発生器
TW419896B (en) Pulse generating apparatus
TW417250B (en) Semiconductor integrated circuit
TW308697B (en) Semiconductor memory device
US6972601B2 (en) Sense amplifier having synchronous reset or asynchronous reset capability
TW432804B (en) Ring oscillator
JP3194140B2 (ja) Dram用パルス発生回路
JP2004095150A (ja) 半導体メモリ装置及びこの装置のデータリード方法。
JP4389238B2 (ja) パイプレジスタ
KR100583097B1 (ko) 파워 업 검출 장치
US6314050B1 (en) Data strobe buffer in SDRAM
TW419897B (en) Semiconductor integrated circuit
KR100968150B1 (ko) 클럭제어회로 및 이를 이용한 반도체 메모리 장치

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees