TW448630B - A/D conversion offset error correction - Google Patents
A/D conversion offset error correction Download PDFInfo
- Publication number
- TW448630B TW448630B TW088109814A TW88109814A TW448630B TW 448630 B TW448630 B TW 448630B TW 088109814 A TW088109814 A TW 088109814A TW 88109814 A TW88109814 A TW 88109814A TW 448630 B TW448630 B TW 448630B
- Authority
- TW
- Taiwan
- Prior art keywords
- digital
- analog
- offset error
- signals
- item
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0602—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M1/0604—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M1/0607—Offset or drift compensation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
A7 448630 ____B7___ 五、發明說明(1 ) 技術範圍 ---ί ---------裝--------訂· (請先閱讀背面之注意事項再填寫本頁) 本發明大致係有關於一類比/數位轉換,而更明確而言係 關於類比/數位轉換偏移誤差修正之方法與配置,及關於一 類比/數位轉換偏移誤差補償解碼方法及配置。 發明背景 一類比/數位轉換器典型上具有1 0 - 1 4位元的解析度。然 而,既然正常是4 - 6倍於最低有效位元範圍的零偏移誤差, 所以不是所有的這些位元皆有效。此偏移誤差典型上會隨 著時間缓慢地改變,且在第一近似値可認爲是一常數,其 特徵爲類比/數位轉換器而且不同於另一轉換器。如果雜訊 位準非常高’由此偏移誤差所造成的問題會導致解碼器的 位元符號的不正確解碼。 發明概述 本發明的一目的在提供一類比/數位轉換偏移誤差修正方 法及配置’可估計該偏移誤差,且在解碼此信號之前可從 類比/數位轉換信號減去該偏移誤差。 本發明的另一目的在提供一類比/數位轉換偏移誤差補償 解碼方法及配置。 這些目的係根據附錄的申請專利解決。 經濟郤智慧財產局員工消費合作社印製 總之,本發明係基於解碼處理本身可用來決定該偏移誤 差的觀察。藉著從類比/數位轉換信號減去同等於該解碼信 號的一數位信號,其餘的數位信號將只會包含偏移誤差與 雜訊。如果此信號結束是平均時間,該雜訊便會平均爲零 ,而只有偏移估計會保留。藉著從未來的類比/數位轉換信 297公釐) 本紙張尺度適闬中國國家標準(CNS)A4規格(210 448630 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明( 號減去此偏移估計,此更正偏移信號的解碼會更費力。或 者,可説是該解碼處理的SNR(信號雜訊比)已提高、 圖式之簡單説明 結合進一步目的及優點之本發明可藉由參考下列附圖的 項描而更了解,其中: 圖1係描述在解碼之前的一類比/數位轉換數位信號之時 間圖; 圖2係描述在解碼之後在圖1的數位信號之時間圖; 圖3係描述在圖1的數位信號之雜訊部份的時間圖; 圖4係描述在圖1數位信號之偏移誤差的時間圖; 圖5係根據本發明配置的一偏移誤差修正具體實施例之方 塊圖; 圖6係描述一交錯類比/數位轉換器的方塊圖; 圖7係描述在解碼之前來自圖6的交錯類比/數位轉換器的 一類比/數位轉換數位信號之時間圖; 圖8係描述在解碼之後圖7的數位信號之時間圖; 圖9係描述囷7的數位信號之雜訊部份的時間圖; 圖10係描述圖7的數位信號之偏移誤差的時間圖; 圖Η係根據本發明的一交錯類比/數位轉換器而描述一偏 移誤差修正配置的具體實施例方塊圖; 圖1 2係根據本發明的一交錯類比/數位轉換器而描述一偏 移誤差修正配置的另一具體實施例方塊圖; 圖1 3係類似圖丨〇描述在圖7中的數位信號之平均偏移誤 差的時間圖; 。 -_裝 (請先閱讀背面之注意事項再填寫本頁) 訂· • X,
4. 4 8 6 3 Ο Α7 經濟部智慧財產局員工消費合作社印製 Β7 五、發明說明(3 ) 圖14係根據本發明的一交錯類比/數位轉換器而仍描述〜 偏移誤差修正配置的另一具體實施例方塊圖; 圖1 5係根據本發明而描述該偏移誤差修正方法的―具體 實施例流程圖; 圖1 6係根據本發明的一交錯類比/數位轉換器而描逑—捣 移誤差修正配置的進一步具體實施例方塊圖; 圖1 7係根據本發明的一交錯類比/數位轉換器而描迷—偏 移誤差修正配置的另一具體實施例方塊圖;及 圖1 8係根據本發明的一交錯類比/數位轉換器而仍描述〜 偏移誤差修正配置的另一具體實施例方塊圖。 圖式之詳細説明 在下列敘述中,相同的參考標示在所有的圖式中係表示 相同或類似的元件。 ' 此外,下列定義是用於下面的敘描: 一類比信號是具有類比値的一連續時間信號。一數位俨 號是具有數位値的非連續時間信號(取樣),每個信號是以 超過一個位元表現示。 二進位信號是只具有二進位値(每個値是以〇或】表示)的 非連績時間信號。 ’ 由連同解碼的偏移誤差所造成的問題現要在圖U描述。 圖1係描述在解碼之前的一類比/數位轉換的數位=號 S⑴的時間圖。時間軸表示零位準,而且是決^邊緣。負 取樣係解碼爲“0”,而正取樣係解碼爲“丨” ^符合“〇,,與 “ 1的數位値已表示。 J--J I.--------裝--------訂· f請先閱讀背面+/>1意事項再填寫本 6- A7
d48 63 Ο 圖2係描述在解碼之後在圖丨的數位信號之時間圖。在圖 2中的解碼信號s(0表示解碼序列110010101111。在圖中實 際所表示的並非是此序列,而是數位取樣的同樣序列,其 中每個取樣具有符合二進位“〇”或二進位“1”的値。 圖3係描述在圖i的數位信號之雜訊部分n(t)的時間圖。 此雜訊係假設爲額外的白高斯(gaussian)雜訊(AWgn)。 圖4係描述在圖1的數位信號之偏移誤差〇( t)的時間圖。 此偏移大致上是固定値,但不會隨著從類比/數位轉換器至 類比/數位轉換器而變化。 該信號s (t)如此便可寫成· s(t)= s(t) + n(t) + o(t) * 1¾. n n 1 f tv I* I ^· n - (請先閲讀背面之ii意事項再填寫本頁) 示 k s (t)減去S (t),並將差値平均,您便可獲得如下式 所 訂 E[e(t)] = E[s(t)-s(t)] = E[n(t) + 〇(t)] 如果假設n(t)與〇(t)是互不相關,而且n(t)具有零的平 均,您便可獲得如下式所示: 經濟部智慧財產局員工消費合作社印製 E[e(t)] = E[n(t)] + E[o(t)] = E[〇(t)] 既然偏該移誤差係假設大約爲不變,您最後可獲得如下 所示的一修正彳古計: -7- 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) 448 63 0 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明說明(5 ) 〇=E[e(t)] 這會導致未來的偏移更正信號: s(t)- 〇 = s(t) + n(t) + 〇(t) - 〇« s(t) + n(t) 因此,該更正信號只會包含該解碼數位信號及雜訊。 在大邵份的具體實施例中,既然元件通常不必用於解説 本發明的原理,所以在下面所描述的元件將會省略。此元 件是在類比/數位轉換器與解碼器之間所提供的—濾歧器。 例如’此一濾波器可包含—低通濾波器、一均衡器、—反 射刪除器、或一快速的傅立葉(Fourier)變壓器(FFT)。 圖5係根據本發明的一偏移誤差修正配置的具體實施例方 塊圖° 一類比信號會轉送至一類比/數位轉換器1〇,它會將 類比信號轉換成數位信號s (t)。此數位信號可在解瑪器i 2 中解碼成二進位信號。到現在爲止所描述的配置沒有任何 的偏移誤差修正。根據本發明,提供修正單元1 4。此單元 包括兩合計單元1 6和1 8,用以分別加總數位信號s (t)的n 取樣與該解碼二進位信號之數位表示S(t)的相對N取樣。 典型上,N是一較大的數値,例如〗〇4 _ 1 〇6 ( n應足夠大到 可取消雜訊信號n(t))。二進制至數位轉換器2〇可從解碼器 12將二進制位元轉換成同等的數位表示S(t)。一加法器22 可從信號S(t)的累積取樣減去信號s(t)的累積。一元件2 4 可將此差値除以N,以形成估計的偏移修正ό。一加法器 參紙張尺度適用令國國家標準(CNS)A4規格(210χ 297公釐) ]1--------裝--------訂· {請先閲讀背面之泛意事項再填寫本頁) 4 48 6 3 0 a?
五、發明說明(6 ) 26可在解碼器12解碼之前從數位信號s(t)的未來取樣減去 估計的偏移修正<3。該偏移誤差估計可週期性地重複,以 IT I— I · (請先閱讀背面之注意事項再填寫本頁) 補償諸如溫度的改變而在數位/類比轉換器丨〇中的偏移誤差 之緩慢變化。 另一偏移誤差估計方法可使用如下所示的式子而持續更 新該估計的偏移誤差: 〇(ί) = λ 〇(t-1) + (1 -X)e(t) 其中λ是較小但是近似1的一常數,例如〇 9 9 9,其中: e(t)=s(t)- s(t) 經濟部智慧財產局員工消費合作社印制^ 圖6係描述一交錯類比/數位轉換器的方塊圖。此一類比/ 數位轉換器包括數個類比/數位轉換元件10-1...10-M。每 個類比/數位轉換元件1 〇 _ 1... 1 〇 - Μ係接收相同的類比信號 ,但只有該等其中一元件可在所提供的取樣瞬間將信號轉 換。在控制線Τ -1…Τ - Μ上的一時序控制器3 〇可控制在所 提供的取樣瞬間取樣及轉換該類比信號的類比/數位轉換元 件10-1,·,10-Μ。這可在一週期内完成。此結果會疋來自 類比/數位轉換元件組的一组時間交錯數位取樣。這些數位 取樣可藉由一時間多工單元3 2轉換成數位取樣s (1)流。該 信號s(t)可轉送至一解碼器12。此配置的理由是較问的取 樣率可使用較慢的類比/數位轉換器達成。在交錯(亦稱爲 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公t ) 448630 A7 ___ B7 五、發明說明(7) 平行)類比/數位轉換器上的進—步細節可在[1,2 ]找到。 在一交錯類比/數位轉換器的偏移誤差效果現會參考圖γιο 討論。 圖7-1 0係類似圖1 -4。本質上的差是在圖1 0的偏移誤差 〇( t)不再是如圖4的一直流位準,既然每個類比/數位轉換 器具有它本身的偏移誤差。這會在圖7中導致略微的不同數 位信號’這是與圖1的比較結果〇在圖8的解碼信號S(t)是 與圖2的信號相同,而且在圖9的雜訊n(t)是與圖3相同。 然而,該解碼信號與在圖2和8的相同係認爲是一例外,而 不是一規則,既然改變的偏移信號可充份改變信號s(t), 以改變至少某些取樣的解碼。 圖Π係根據本發明的一交錯類比/數位轉換器而描述一偏 移誤差修正配置的具體實施例方塊圖。爲了不弄亂下列圖 式’一交錯類比/數位轉換器係假設包括4個類比/數位轉換 元件。然而,多虧於該等所描述的原理可有效地用於任何 數目N的類比/數位轉換元件。 經濟部智慧財產局員工消費合作社印製 1 I [- 1 I .----------裝--------訂- (請先閱讀背面之注急事項再填寫本頁) 圖1 1的具體實施例是在圓5的具體實施例自然歸納結果 。藉由提供個別的解碼器12-1…12-4、每個類比/數位轉 換元件1 0 - 1…1 0 - 4的偏移修正單元1 4 · 1…1 4 4、及加法 器26-1…26-4,每個類比/數位轉換元件可獲得適合其偏 移的一修正。同時要注意在此具體實施例中,該時間多工 單元32將會多工處理二進位信號。 圖Π的具體實施例具某些程度的複雜性,既然它需要每 個類比/數位轉換元件的個別元件1 2、1 4、和2 6。圖1 2係 -10- 本纸ft又項適用十囤囤家標準(C]VS)A4規烙(2丨0 x 297公釐) 448630 A7 B7 經濟部智慧財產局員工消費合作社印*1衣 五、發明說明(8 ) 根據本發明的一複雜度簡化之交錯類比/數位轉換器而描 述一偏移誤差修正配置的另一具體實施例方塊圖。在此具 體實施例中,一通常的解碼器1 2是用來從所有的類比/數位 轉換元件1 2 - 1…1 2 - 4解碼該等多工數位取樣。該解碼信號 可轉送至所有的修正單元1 4 -1…1 4 - 4。既然已有時序信號 T -1…T - 4可用,這些信號可以類比/數位轉換元件的相同 方法來控制修正單元。 圖1 3是類似圖1 〇的一時間圖,而圖1 〇係描述圖7的數位 k號之平均偏移誤差5。雖然在一交錯類比/數位轉換器中 的每個類比/數位轉換元件具有它本身的偏移誤差,該結果 的偏移誤差信號〇 (t)會週期性(如圖所示)而具有一平均的 偏移<5 .。此平均偏移係表示整個轉換器的直流位準或共同 的偏移。如果它認爲是足以只更正此直流位準,該修正方 法與圖1 1 - 1 2的具體實施例相比較可明顯地簡化。 圖1 4係根據本發明只更正平均偏移5的一類比/數位轉換 器而描述一偏移誤差修正配置的一具體實施例方塊圖 在 此情況,可使用與一非交錯類比/數位轉換器相同的一交錯 類比/數位轉換器之配置。因此,圖1 4的具體實施例係使用 與圖5的具體實施例相同的偏移修正配置。然而,應記住圖 5的具體實施例可移除整個偏移誤差,圖1 4的具體實施例 只可移除偏移誤差信號〇 (t)的直流位準。 圖1 5係根據本發明而描述偏移誤差修正方法的具體實施 例流程圖。該程序是在步驟S 1開始。步驟S 2可將類比信號 做類比/數位轉換成數位信號(包括該偏移誤差)。步驟S3可 -11 - 本紙張尺度適用中0國家標準(CNS)A4規格(2〗0 X 297公釐) ' ----: --------裝--------訂· (琦先閲讀背面之注音?事項再填寫本頁) 448 630 經濟部智慧財產局員工消費合作社印*'r' A7 B7 五、發明說明(9 ) 過濾該等數位信號。步裸s 4可將該等過濾的數位信號解碼 成二進位信號。步驟S5可將該等解碼的二進位信號轉換成 同等的數位形式。步驟S6可藉著將在轉換的類比/數位及過 濾的數位信號與該等解碼數位信號之間的差平均而決定該 偏移誤差。步驟S7可將此偏移誤差從未來的類比/數位轉換 及過濾信號減去。步驟S 8係結束程序。此程序能以固定的 間隔時間重複執行,以説明較慢的偏移變化。 到目前爲止,本發明主要係描述二進位信號的解碼,亦 即’具有1位元長度的符號。然而,本發明同樣可應用在包 括多於1位元的符號解碼,例如QAM(正交振幅調變)信號。 在此情況’該偏移可藉著一偏移向量(在符號中每個位元的 偏移)改變該調變群组。 圖1 6係根據本發明的一交錯類比/數位轉換器而描述一偏 移誤差修正配置的進一步具體實施例方塊圖。此具體實施 例本質上可應用在4點群组的類比/數位轉換與qaM信號的 解碼。此調變類型需要每個符號的2個連續位元。在圖1 6 的具體實施例中,類比/數位轉換元件是用來 數位化,例如,奇數編號符號,然而類比/數位轉換元件 10-3和10-4是用來數位化偶數編號符號。個別的偏移修正 6 1和62疋決定於奇數與偶數編號符號。因此,此具體實施 例係置於圖1 1和1 4的具體實施例之間。在圖(I,每個類比 /數位轉換元件是補償偏移’然而在圖14,—共同的偏移係 決定於整個交錯類比/數位轉換器。在圖16,一個別的共同 偏移係決定於每一對的類比/數位轉換元件。 -12- 本饫張Ί这屮中國國家標準(CNS)A4規格(210 X 297公釐) ί ! —— — ——If—— 1 [ I^τ"- I I (請先閱讀背面之:,i意事項再填冩本頁) =° 4 48 63 0 A7 B7 五、發明說明(1〇) (讀先閱讀背面之注意事項再填寫本頁) 適合於QAM信號的一偏移補償交錯類比/數位轉換器之 另—具體實施例係基於圖1 2的具體實施例。在此類比/數位 轉換器,每個類比/數位轉換元件的偏移會更正。與圖12中 所描述的具體實施例有關的不同是在每個符號中第一位元 的解碼値並非是已知,直到整個符號已解碼爲止。因此, 該修正方法可概述如下: 1‘解碼及分別平均在修正單元14_ι和14-2中將奇數符號 元件1 0 - 1和1 0 - 2做類比/數位轉換的誤差。 2 解碼及分別平均在修正單元丨4 _ 3和1 4 _ 4中將偶數1符 號元件0-1和1〇_2做類比/數位轉換的誤差。 圖1 7係實現此方法的一偏移誤差修正配置之具體實施例 方塊圖。在圖1 7,由時序控制器3 〇所控制的開關3 4可將解 碼奇數符號的位元導至修正單元14_;^P14_2,且將解碼偶 數符號的位元導至修正單元1 4 - 4和1 4 - 4。在此方法中,個 別的偏移修正向量可形成奇數與偶數符號。 經濟部智慧时產局員工消費合作社印製 本發明也可使用在多重載波系統,例如DMT(非連續的多 重甘調)數據機(ADSL(非對稱數位用户線)及vdsL(非常高 速率數位用户線)' OFDM(正交劃頻多工)系統(DAB(數位 聋頻廣播)、DVB(數位影像廣播)、wian(無線區域網路))。 在這些系統中’該調變群組也會受到偏移誤差向量改變。 在大部份的具體實施例中,所描述的内容係將元件省略, 既然不必要解釋本發明的原理。此元件是提供在類比/數位 轉換器與解碼器之間的一濾波器。此一濾波器可包含一低 通應波器、一均衡器、或—快速的F〇urier變壓器(FFT)。 • 13 - X 297公釐) 本紙伕反度適用中國國家標準(CNS)A4規格(210 d4B630 B7 經濟部智结財產局員工消費合作社印製 五、發明說明(11) 圖18係根據本發明的一交錯類比/數位轉換器而仍描述一 偏移誤差修正配置的另一具體實施例方塊圖。此具體實施 例對於DMT或OFDM應用是很有用。在圖丨8的具體實施例 中,一 FFT元件36可將數位信號分成不同的子通道。該圖 係假設1 6個子通道。然而,此數目只選擇來描逑該等原理 。典型上將會有2n個子通道,其中n是在範4_1〇的圍。每 個子通道會有它本身的解碼器與偏移修正配置。如果假設 QAM調變,該FFT元件3 6可將1 6個符號轉換成丨6個數位 Fourier係數。每個Fourier係數(複數)會是(向量)個別的補償 偏移。既然該FFT是一線性操作,多虧此具體實施例可實際 執行所有的類比/數位轉換元件之完全偏移補償。 典型上’根據本發明的該偏移誤差修正係藉由一或多個 微處理機或微/信號處理器组合與相對的軟體實現。 本發明具有下列優點: 1 .它能夠解決在交錯類比/數位轉換器(具有不同偏移的 不同類比/數位轉換元件)中的偏移匹配問題。 2 .它純粹是一數位方法,其表示沒有額外的雜訊會在信 號產生β3 ·無需序列順序。 4 .既然所減少的偏移誤差係暗示—較高的SNR,所以可提 鬲傳送能力。 5 .該方法事實上亦可補償在發射器端的數位/類比轉換器 中的直流偏移補償。 藉由在技藝中所熟知的技術可了解到各種不同的修改與 (請先閱讀背面之注意事項再填寫本頁> 裝 ii_ Λ "14 - 紙m“中關家標準(CNS)A4規格(210 X 297公髮)
48 63 0 第88109814號專利申請案 中文說明書修正頁(90年2月) 五、發明説明(12) 變化可在本發明達成,而不會違背在附錄申請專利範圍中 所定義的範圍。 參考 [I ]美國專利案號 4 968 988(Takahiro Miki et. al.) [2 ]美國專利案號 5585796(Christer M. Svensson et. al.) 元件符號說明 _ n ϋ.- n n _ n 1 rn i ------丁 .... _ tn I ^ (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印策 -15- 10 類比/數位轉換器 12 解碼器 14 修正單元 16 合計單元 18 合計單元 20 轉換器 22 加法器 24 元件 26 加法器 30 時序控制器 32 時間多工處理單元 本紙乐尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐)
Claims (1)
- 4 63 0 第881〇98丨4號專利申請案 中文中請專利範圍修正本(90年2月) ABCD 正、无 修補 經濟部中央揉孪局貝工消費合作社印$1 •、申請專利祀圍 1 一種類比/數位轉換偏移誤差修正方法,其包括以下步 騾: 將類比信號轉換成數位信號; 過遽該等數位信號; 將該等過濾的數位信號解碼成二進位信號; 將該等二進位信號轉換成同等的解碼數位信號; 藉由平均在該等過濾數位信號與該等解碼數位信號之 間的差而形成一偏移誤差估計;以及 在解碼之前,將該偏移誤差估計從未來的過濾數位信 號減去。 2_ 一種類比/數位轉換偏移誤差補償解碼方法’包括以下 步驟: 將類比信號轉換成數位信號; 過滤該等數位信號; 將該等過濾的數位信號解碼成二進位信號; 將該等二進位信號轉換成同等的解碼數位信號,· 藉由平均在該等過濾數位信號與該等解碼數位信號之 間的差而形成一偏移誤差估計; 從未來的數位信號減去該偏移誤差估計,藉此產生偏 移誤差更正數位信號;以及 解碼該等偏移誤差更正數位信號。 3,如申請專利範圍第1項之方法,其中在一交錯類比/數位 轉換器中的每個類比/數位轉換元件係個別地偏移誤差 更正。 ^^^1 n HI I i-f — t. X.R ^^^1 ^D— n^l n^i -' .3-- (請先聞讀背面之注意事項再填寫本jr) 1紙法尺度適用中國國家標準((1^3〉六4現格(21〇父297公|) 4 4 8 6 3 0 A8 B8 C8 D8 六、申請賴棚 ~ - 4.如申請專利範圍第2項之方法,其中在一交錯類比/數位 轉換器中的每個類比/數位轉換元件係個別&偏移誤差 更正。 ----- ---策— —---* -- 11τ (請先閲讀背面之注意事項再填寫本頁} 5‘如申請專利範圍g Η之方法,其中在—交錯類比/數位 轉換器中的類比/數位轉換元件群係個別地偏移誤差更 正。 6.如申請專利範圍第2項之方法,其中在—交錯類比/數位 轉換器中的類比/數位轉換元件群係個別地偏移誤差更 正0 * 1 ·如申請專利範圍第1項之方法,其中在一交錯類比/數位 轉換器中的類比/數位轉換元件是由相同的估計偏移誤 差來更正偏移誤差。 8.如申請專利範圍第2項之方法,其中在一交錯類比/數位 轉換器中的類比/數位轉換元件是由相同的估計偏移誤 差來更正偏移誤差。 9,如申請專利範圍第1項之方法,包括持續更新該偏移誤 差估計的進一步步驟 1 0 .如申請專利範圍第2項之方法,包括持續更新該偏移誤 差估計的進一步步驟。 經濟部中央標準局負工消費合作社印I 1 1 如申請專利範圍第1項之方法,包括規則性地重複該平 均步驟的進一步步驟。 1 2,如申請專利範圍第2項之方法,包括規則性地重複該平 均步驟的進一步步騾。 1 ^.如申請專利範圍第1項之方法,其中該過濾步驟包括該 本紙中國國家標準(CNS ) Α4“χ297公董) 448 63 0 A8 B8 C8 D8 經濟部中央標隼局貝工消費合作社印製 六、申請專利範圍 數位信號的快速Fourier轉換。 1 4 如申請專利範圍第2項之方法,其中該過濾步驟包括該 數位信號的快速Fourier轉換。 1 5 · —種類比/數位轉換偏移誤差修正配置,包括 用以將類比信號轉換成數位信號之裝置; 用以過濾該等數位信號之裝置; 用以將該等過濾的數位信號解碼成二進位信號之裝置; 用以將該等二進位信號轉換成同等的解碼數位信號之 裝置; - 用以藉由平均在該等過濾的數位信號與該等解碼數位 信號之間的差而形成一偏移誤差估計之装置;以及 用以在解碼之前可從未來的過濾數位信號減去該偏移 誤差估計之裝置3 16, —種類比/數位轉換偏移誤差補償解碼配置,包括 用以將類比信號轉換成數位信號之裝置; 用以過濾該等數位信號之裝置; 用以將該等過;慮的數位信號解碼成二進位信號之裝 置; 用以將該等二進位信號轉換成同等的解碼數位信號之 裝置; 用以藉由平均在该等過;慮的數位信號與該解碼數位信 號之間的差而形成一偏移誤差估計之裝置; 用以從未來的過濾數位信號減去該偏移誤差估計之裝 置’藉此產生偏移誤差更正數位信號;以及 本紙乐尺度適用中國固家梯準(CNS ) M現格(210 X 297公釐) n^i ^^^^1 ϋ— nn I f— n^— ^^^^1•'*' (請先閲讀背面之注意Ϋ項再填寫本頁) 448630 ABCD 經濟部中央揉準局工消費合作社印策 六、申請專利範圍 '~ 用以解碼該等偏移誤差更正的數位信號之裝置。 丨7.如中請專利範圍第"項之配置,包括用以在一交錯類比 /數位轉換器中個別地偏移誤差更正每個類比/數位轉 元件之裝置。 18.如申請專利範圍第16項之配置,包括用以在一交錯類比 /數位轉換器中個別地偏移誤差更正每個類比/數位轉換 元件之裝置。 1 9 如申請專利範園第丨5項之配置,包括用以在—交錯類比 /數位轉換器中個別地偏移誤差更正類比/數位轉換元件 群的裝置。 2 0 .如申請專利範圍第1 6項之配置,包括用以在一交錯類比 /數位轉換器中個別地偏移誤差更正類比/數位轉換元件 群的裝置。 2 1.如申請專利範圍第15項之配置,包括藉由該相同的估計 偏移誤差而用以在一交錯類比/數位轉換器中偏移誤差 更正每個類比/數位轉換元件之裝置。 22.如中請專利範圍第丨6項之配置,包括藉由該相同的估計 偏移誤差而用以在一交錯類比/數位轉換器中偏移誤差 更正每個類比/數位轉換元件之裝置。 2 3 .如申請專利範圍第1 5項之配置’包括用以持續更新該偏 移誤差估計的裝置。 2 4 .如申請專利範圍第1 6項之配置,包括用以持續更新該偏 移誤差估計的裝置》 2 5 .如申請專利範圍第1 5項之配置,包括用以規則性地重複 該平均步驟之裝置。 -4- 本紙張尺度適用t國國家標準(CNS )六4見格(210X297公釐) I _ -- I— I I -- I - I - I ^^1 - I (請先閎讀背面之注意事項再填寫本頁) 4 4B G3 Ο AS Β8 C8 D3 六、申請專利範圍 2 6 .如申請專利範圍第1 6項之配置,包括用以規則性地重複 該平均步驟之裝置。 2 7 .如申請專利範圍第1 5項之配置,其中該過濾裝置包括該 等數位信號的快速Fourier轉換之方法。 2 S .如申請專利範圍第1 6項之配置,其中該過濾裝置包括該 等數位信號的快速Fourier轉換之方法。 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標隼局員工消費合作社印製 本紙掁尺度逋用t國國家標準(CNS ) A4况格(2! 0 X 297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9901888A SE514770C2 (sv) | 1999-05-25 | 1999-05-25 | Förfarande och arrangemang för korrigering av offsetfel vid A/D-omvandling |
Publications (1)
Publication Number | Publication Date |
---|---|
TW448630B true TW448630B (en) | 2001-08-01 |
Family
ID=20415718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW088109814A TW448630B (en) | 1999-05-25 | 1999-06-11 | A/D conversion offset error correction |
Country Status (13)
Country | Link |
---|---|
US (1) | US6351227B1 (zh) |
EP (1) | EP1196998B1 (zh) |
JP (1) | JP2003500970A (zh) |
KR (1) | KR20020013893A (zh) |
CN (1) | CN1143436C (zh) |
AT (1) | ATE290736T1 (zh) |
AU (1) | AU4967300A (zh) |
CA (1) | CA2371609A1 (zh) |
DE (1) | DE60018570T2 (zh) |
ES (1) | ES2238283T3 (zh) |
SE (1) | SE514770C2 (zh) |
TW (1) | TW448630B (zh) |
WO (1) | WO2000072447A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI693799B (zh) * | 2019-01-23 | 2020-05-11 | 創意電子股份有限公司 | 類比數位轉換器裝置與時脈偏斜校正方法 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6633618B1 (en) * | 1999-12-07 | 2003-10-14 | Nokia Corporation | Method and apparatus for digitally removing a DC-offset smaller than one LSB |
US6995684B2 (en) * | 2000-05-22 | 2006-02-07 | Schlumberger Technology Corporation | Retrievable subsurface nuclear logging system |
US6518898B1 (en) * | 2001-07-23 | 2003-02-11 | Texas Instruments Incorporated | System and method of background offset cancellation for flash ADCs |
US6433712B1 (en) * | 2001-07-25 | 2002-08-13 | Texas Instruments Incorporated | Offset error compensation of input signals in analog-to-digital converter |
JP3854908B2 (ja) * | 2002-08-02 | 2006-12-06 | 株式会社豊田自動織機 | デジタルvco及びそのデジタルvcoを用いたpll回路 |
US6771203B1 (en) * | 2003-04-29 | 2004-08-03 | Analog Devices, Inc. | Temporally-interleaved parallel analog-to-digital converters and methods |
WO2005094548A2 (en) * | 2004-03-25 | 2005-10-13 | Optichron, Inc. | Reduced complexity nonlinear filters for analog-to-digital converter linearization |
KR20070030187A (ko) | 2004-03-25 | 2007-03-15 | 옵티크론, 인코포레이티드. | 디지털 선형화 시스템 |
DE102004049161B4 (de) * | 2004-10-08 | 2009-10-29 | Infineon Technologies Ag | Zeitversetzt arbeitender Analog-Digital-Wandler |
ATE417409T1 (de) | 2006-02-17 | 2008-12-15 | Sicon Semiconductor Ab | Zeitverschachtelter analog-digital-wandler |
CN101295984B (zh) * | 2007-04-27 | 2010-09-01 | 扬智科技股份有限公司 | 用来补偿模拟/数字转换器偏移量的偏移补偿电路 |
US8279955B1 (en) | 2008-01-15 | 2012-10-02 | Marvell International Ltd. | Systems and methods for calibrating digital baseband DC offset in an OFDM receiver |
CN101674087B (zh) * | 2009-09-27 | 2012-09-05 | 电子科技大学 | 一种时间交替adc系统通道失配误差的获取方法 |
EP3528388B1 (en) * | 2018-02-19 | 2023-07-26 | Melexis Technologies SA | Offset compensation circuit for a tracking loop |
US10530378B1 (en) * | 2019-01-17 | 2020-01-07 | Texas Instruments Incorporated | Sample based gain error estimation for analog to digital converter |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0758907B2 (ja) * | 1986-06-07 | 1995-06-21 | ソニー株式会社 | オフセツト自動補正a/d変換回路 |
JPH01137831A (ja) | 1987-11-25 | 1989-05-30 | Mitsubishi Electric Corp | アナログーデジタル変換器 |
US4972189A (en) * | 1989-10-23 | 1990-11-20 | Grumman Aerospace Corporation | Correction for DC offset in A/D converters |
US5153593A (en) * | 1990-04-26 | 1992-10-06 | Hughes Aircraft Company | Multi-stage sigma-delta analog-to-digital converter |
US5111203A (en) * | 1990-11-27 | 1992-05-05 | Data Translation, Inc. | Circuitry for conditioning analog signals and converting to digital form |
US5281968A (en) * | 1991-09-06 | 1994-01-25 | Nec Corporation | DC offset correction circuit for A/D converter |
SE500357C2 (sv) | 1992-01-31 | 1994-06-06 | Silicon Construction Sweden Ab | Arrangemang för analog/digital-omvandling |
US5465092A (en) * | 1994-01-19 | 1995-11-07 | National Semiconductor Corporation | Pipelined analog-to-digital converter with curvefit digital correction |
US5798724A (en) * | 1996-02-14 | 1998-08-25 | Harris Corporation | Interpolating digital to analog converter architecture for improved spurious signal suppression |
US6154158A (en) * | 1998-06-30 | 2000-11-28 | Qualcomm Incorporated | Digital-to-analog converter D.C. offset correction comparing converter input and output signals |
US6177893B1 (en) * | 1998-09-15 | 2001-01-23 | Scott R. Velazquez | Parallel processing analog and digital converter |
-
1999
- 1999-05-25 SE SE9901888A patent/SE514770C2/sv not_active IP Right Cessation
- 1999-06-11 TW TW088109814A patent/TW448630B/zh active
-
2000
- 2000-05-17 WO PCT/SE2000/000973 patent/WO2000072447A1/en active IP Right Grant
- 2000-05-17 JP JP2000620737A patent/JP2003500970A/ja not_active Withdrawn
- 2000-05-17 AU AU49673/00A patent/AU4967300A/en not_active Abandoned
- 2000-05-17 CN CNB00807951XA patent/CN1143436C/zh not_active Expired - Fee Related
- 2000-05-17 DE DE60018570T patent/DE60018570T2/de not_active Expired - Lifetime
- 2000-05-17 CA CA002371609A patent/CA2371609A1/en not_active Abandoned
- 2000-05-17 EP EP00931855A patent/EP1196998B1/en not_active Expired - Lifetime
- 2000-05-17 AT AT00931855T patent/ATE290736T1/de not_active IP Right Cessation
- 2000-05-17 ES ES00931855T patent/ES2238283T3/es not_active Expired - Lifetime
- 2000-05-17 KR KR1020017015041A patent/KR20020013893A/ko active IP Right Grant
- 2000-05-22 US US09/576,837 patent/US6351227B1/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI693799B (zh) * | 2019-01-23 | 2020-05-11 | 創意電子股份有限公司 | 類比數位轉換器裝置與時脈偏斜校正方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2000072447A1 (en) | 2000-11-30 |
ATE290736T1 (de) | 2005-03-15 |
DE60018570D1 (de) | 2005-04-14 |
US6351227B1 (en) | 2002-02-26 |
KR20020013893A (ko) | 2002-02-21 |
JP2003500970A (ja) | 2003-01-07 |
CN1143436C (zh) | 2004-03-24 |
SE9901888D0 (sv) | 1999-05-25 |
CA2371609A1 (en) | 2000-11-30 |
EP1196998B1 (en) | 2005-03-09 |
AU4967300A (en) | 2000-12-12 |
ES2238283T3 (es) | 2005-09-01 |
SE514770C2 (sv) | 2001-04-23 |
EP1196998A1 (en) | 2002-04-17 |
CN1351779A (zh) | 2002-05-29 |
DE60018570T2 (de) | 2006-03-02 |
SE9901888L (sv) | 2000-11-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW448630B (en) | A/D conversion offset error correction | |
TW421947B (en) | Method and apparatus of performing a fine frequency synchronization compensating for a carrier frequency deviation from an oscillator frequency in a multi-carrier demodulation system | |
TW427083B (en) | Digital communication device | |
TWI482449B (zh) | 頻率多工通訊系統中用於時間交錯資料轉換器的取樣方法 | |
EP1844550A1 (en) | Estimation of timing errors in a time-interleaved analog to digital converter system | |
TW423241B (en) | Orthogonal frequency division multiplex signal demodulating apparatus | |
KR100908143B1 (ko) | 주파수 오류 검출 방법과 그 장치, 컴퓨터 판독 가능 기록 매체 | |
ITMI20001589A1 (it) | Metodo e dispositivo per il recupero di portante in sistemi ofdm | |
WO2005094028A1 (en) | Periodic training signals | |
TW533715B (en) | Method and apparatus for tracking the magnitude of channel induced distortion to a transmitted signal | |
WO2004077776A1 (ja) | デジタイザ装置、波形発生装置、変換方法、波形発生方法、及びそのプログラムを記録した記録媒体 | |
TW583853B (en) | Compensation method for synchronization of sampling frequency and carrier frequency in multi-carrier communication system and apparatus thereof | |
US20010036225A1 (en) | Coefficient update method and receive method of time domain equalizer of DMT system, DMT system and DMT modem | |
CN101601031A (zh) | 使用2n点FFT计算非2n点DFT的处理装置、方法和系统 | |
KR20070117344A (ko) | 직교 주파수 분할 다중화 시스템에서 심벌 타이밍 조절이후 채널추정 및 보정에 관한 방법 및 장치 | |
Johansson | Relations between zero-IF receiver I/Q and TI-ADC channel mismatches | |
Pollet et al. | A new digital timing correction scheme for DMT systems combining temporal and frequential signal properties | |
EP0920765A2 (en) | Improvements in, or relating to synchronisation | |
JP3803340B2 (ja) | 離散マルチトーン変調によって生成された信号の障害を補正するための回路構成及び方法 | |
KR100473912B1 (ko) | 데이터 스트림 전송기에서 샘플링 비율이 증가하는아날로그 데이터 스트림의 전송 방법과 이를 실행하기위한 회로 배열 | |
JP3739655B2 (ja) | 離散的多周波変調により生成された信号における妨害の補償方法および該方法を実施するための回路装置 | |
JP2003517249A (ja) | 離散マルチトーン変調による2重データ伝送中の信号エコーを補償するための方法および装置 | |
JPH10224319A (ja) | Dft回路とofdm同期復調装置 | |
EP1182838B1 (en) | Multi-band DMT receiver | |
US20060140288A1 (en) | System and method for transmission and reception of multicarrier data signals |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |