TW445542B - Process and apparatus for dry-etching a semiconductor layer - Google Patents

Process and apparatus for dry-etching a semiconductor layer Download PDF

Info

Publication number
TW445542B
TW445542B TW087102004A TW87102004A TW445542B TW 445542 B TW445542 B TW 445542B TW 087102004 A TW087102004 A TW 087102004A TW 87102004 A TW87102004 A TW 87102004A TW 445542 B TW445542 B TW 445542B
Authority
TW
Taiwan
Prior art keywords
patent application
power source
item
scope
power
Prior art date
Application number
TW087102004A
Other languages
English (en)
Inventor
Kyun-Su Shin
Kien-Koo Chi
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Application granted granted Critical
Publication of TW445542B publication Critical patent/TW445542B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • H01L21/30655Plasma etching; Reactive-ion etching comprising alternated and repeated etching and passivation steps, e.g. Bosch process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Drying Of Semiconductors (AREA)
  • Formation Of Insulating Films (AREA)

Description

經濟部中央榇準局貝工消f合作社印裝 445542 2642PrF.D〇C/002 A 7 B7 五、發明説明(I ) 本發明是有關於一種乾蝕刻一半導體層的裝置及乾 蝕刻方法,且特別是有關於一種利用周期性地打開/關閉 RF 電源(RF Power)和 RF 偏壓電源(RF Bias Power), 並有藉由時間調變(Time Modulatmn)使其兩者之間有一 相位差(Phase Difference),而於半導體層內形成有約小 於0.25口1^1的關鍵尺寸((^出〇310丨]1^113丨〇11)的接觸窗開口 (Contact Hole)之裝置和乾蝕刻方法。 在半導體元件製造上,由於半導體元件的積集度較 高,使形成元件的製程變得更困難。 使用電獎源(Plasma Source)的乾蝕刻製程,已要求 使用低壓高密度電漿源,以形成小於次微米(QUanei_ Micron)設計規貝[J (Design Rule)的微細圖案(Micr〇 Pattern)。將電槳密度保持大於10ucm_3 ’甚至壓力在數 mton·或更低時亦然,以使低壓高密度電漿源有高触刻速 率,以致於高非等向性(Anisotropy)的蝕刻製程可以被執 行。就大部份的情況而言,當RF電源從施加到半導體基胃 之RF偏壓電源分離出,其優點是植入離子到半導體基 能量,可獨立控制。因此,低壓高密度電漿源現在被_卞乏 地使用。 低壓高密度電漿源的例子包括誘導偶合胃_ (Inductively Coupled Plasma, ICP )、電子迴旋赴振 (Electron Cyclotron Resonance, ECR )、Helicon ' 表面波 電漿(Surface Wave Plasma,SWP)和其他》現在仍繼續在 發展新的電漿源。 (請先閱讀背面之注意事項再填寫本頁j .訂·
經濟部中夾標準局負工消費合作社_衆 445542 2642PIF.DOC/002 A 7 B7 五'發明説明(>) 以上描述之低壓高密度電漿源的問題,包括由於狹小 的製程區域(Processing Region)和高電子温度,而造成狹 谷現象(Notching Phenomenon)的發生,以及由於高解離 程度(Degree of Dissociation)和其他因素所造成的低選擇 性。 爲了解決這些問題,已經有人企圖做硬體方面的改 善,還有努力於發展一些新的氣體化學。 當蝕刻氧化層的接觸窗時*通常會藉由使用CFX的聚 合物來控制選擇性。已知當C/F的比率提高時,會提高選 擇性。然而,既然低壓高密度電漿源有高解離度,C/F比就 很難增加。所以,造成低選擇性的問題發生。 爲了避免這問題,因此使用高C/F比的氣體,或者在 有低解離度的區域進行製程。 第1圖是根據習知乾蝕刻半導體元件的製程,使用示 波器(Oscilloscope)測量RF電源和RF偏壓電源的波形 (Wave Form)圖。第2A圖至第2C圖繪示根據第1圖的 電源條件與時間,於半導體層形成接觸窗開口之連續製程 的圖例^ 請參照第1圖,根據乾蝕刻半導體元件的傳統製程’ RF電源和RF偏壓電源兩者都使用高連續波(Continuous Wave)。 利用RF電源和RF偏壓電源’於絕緣層形成接觸窗開 口的結果,如下所述。 首先,以形成接觸窗開口 16爲例’於半導體基底 本纸張尺度適用中國困家榡準(CNS ) A4规格(2丨0X297公着> {請先閲讀背面之注項再填寫本頁) *νβ 經濟部中央棣準局員工消費合作社印策 445542 2642PIF.DOC/002 A 7 ____B7_ 五、發明説明(多) 上形成厚度約爲ΙΙ,ΟΟΟΑ的硼磷矽玻璃(BPSG)氧化層12。 形成多層光阻(Multi-Layer Resist)圖案,然後用在氧化層 U上。多層光阻圖案的結構,包括厚度約L400A的上氧化 層、和厚度約爲8,000A的下光阻圖案14。 藉由〇·2μηι的圖案定義接觸窗開口 16的關鍵尺寸.此 時’電紫反應室(Plasma Chamber)的壓力約爲3mtorr, RF電源和RF偏壓電源的功率約分別爲800W和200W。氧 化層12的蝕刻氣體,係使用由l5C4F8和35Ar所組成的混 合氣體。 請參照第2A圖,當使用上述的壓力、電源條件和蝕刻 氣體’進行蝕刻氧化層I2時,光阻圖案14亦會被些微地 蝕刻,且使其厚度減少。特別是存在的侵蝕現象(Erosion Phenomenon),使在光阻圖案14的接觸窗開口 16側壁之 上邊緣部份被蝕刻,且從中心到外部有些微地傾斜。 第2B圖顯示當氧化層12被蝕刻4分鐘時,形成接觸 窗開口 16的製程。且造成光阻圖案η厚度的減少,因而 加深光阻圖案Η在接觸窗開口 16側壁之侵蝕,氧化層12 的下半部會被触刻,且上關鍵尺寸al會些微地增加。 第2C圖顯示當氧化層12被蝕刻5分50秒時,形成接 觸窗開口 16的製程。與第2B圖比較,造成光阻圖案14厚 度的再減少,因而會極度地加深光阻圖案14在接觸窗開口 16的側壁之侵蝕,且亦無法再順利地做爲罩幕(Mask), 所形成之接觸窗開口 16的上關鍵尺寸是al’,是爲第2A圖 中之上關鍵尺寸al的二倍。 6 本紙張尺度適用中國國家標率(CNS ) Α4規格(2HJX297公瘦) W裝 訂'^ (請先閣讀背面之注意事項再填寫本頁) Μ 5 5 4 2 B7__ 五、發明説明((/^ %上所述,傳統乾蝕刻半導體製程有許多問題存在, 深次微米圖案(Ultra Micro Pattern)很難進行蝕刻,因爲 由於光阻圖案I4的侵蝕,會使接觸窗開口 I6的上關鍵尺 寸增加。 因此本發明的主要目的,就是提供一種乾蝕刻半導體 層的裝置和乾蝕刻方法,以避免蝕刻部份的光阻圖案之侵 ϋ ’並保持或降低蝕刻部份的上關鍵尺寸之大小。 本發明的另一目的,就是提供一種乾蝕刻半導體層的 裝置和乾蝕刻方法,並週期性的打開/關閉rF電源和RF 偏壓電源,藉由控制相位差以黏著聚合物到光阻圖案上, 以致於飽刻部份的關鍵尺寸會被保持,且藉由控制聚合物 的量可以蝕刻幾近Ο.ΐμπι的微圖案。 爲讓本發明之上述和其他目的、特徵、和優點能更明 顯易11 ’下文特舉一較佳實施例,並配合所附圖式,作詳 細說明如下: 圖式之簡單說明: 第1圖係顯示一種習知乾蝕刻半導體元件的製程,使 用示波器測量RF電源和RF偏壓電源的波形圖; 經濟部中央標準局負工消費合作社印製 --------.^^— (諳先閲讀背面之注意事項再填寫'本頁〕 1 第2Α圖至第2C圖繪示根據第1圖的電源條件與時 間’於半導體層形成接觸窗開口之連續製程的圖例; 第3圖係顯示根據本發明一較佳實施例之一種乾蝕刻 半導體基底製程之RF電源和RF偏壓電源的相位差條件之 .波形圖; 第4圖至第5圖係顯示根據第3圖的電源條件,隨著 時間改變,半導體層的接觸窗開口之形成過程圖;以及 7 本紙張尺度逋用t國國家梂率(CNS ) A4规格(2I0X2?7公釐) 經濟部中央梂準局負工消费合作社印裝 445542 .2642pifD〇C/(7(?2 A7 —B7 五、發明説明(f ) 第6圖係顯示本發明之一較佳例之半導體層結構的方 塊圖。 實施例 本發明的較佳實施例將配合第3圖至第6圖做詳細的 討論。第6圖係顯示本發明之一較佳例之半導體層結構的 方塊圖。 請參照第6圖,根據本發明之較佳例之電漿蝕刻半導 體層的裝置,包括電媒触刻反應室(Plasma Etching Chamber) 50,RF電源供應器60 ’ RF偏壓電源供應器70, 信號產生器(Function Generator) 1〇 ’延遲信號產生器90, 以及匹配電路(Matching Circuit) 68和78。電漿蝕刻半導 體層的裝置可以蝕刻半導體基底20或是形成於半導體基底 20上的材質層,比如於半導體基底20上形成的氧化層22, 使用低壓高密度的電漿源。此時,光阻圖案24形成於半導 體基底20上,用以暴露出基底20蝕刻的部份或氧化層22。 基底20或氧化層22的蝕刻,可以使用光阻圖案24做爲罩 幕。其中低壓高密度電漿源係選自於包含ICP、ECR、Helicon 和SWP的一族群,其中本實施例以ICP源爲例。 在電漿蝕刻反應室50內,電磁誘導線圈 (Electromagnetic Induction Coil) 52,比如利用銅圍繞做 爲兩個電極之一,環繞於柱狀的陶瓷反應室壁53。做爲支 撐半導體基底20之用的基底支撐物56,置於電漿蝕刻反應 室50內之柱狀物57的上半部份上方,並做爲兩個電極中 之另一個。基底支撐物56位於比電磁誘導線圈52處平面 --------W裝------訂------ - (請先閲讀背面之注意事項再填寫本頁) 本紙張I度適用中國國家揉率{ CNS > A妨( 210X297^着7 1 經濟部中央標準局貝工消費合作社印製 2642PIF.D〇a〇02 A 7 B7 五、發明説明() 高3公分的地方。 經由電漿蝕刻反應室50上面部份鋁片的氣體入口,所 導入之電紫触刻氣體會由TMP (Turbo Molecular Pump,渦 輪分子幫浦)所耗盡。 RF電源供應器60與電磁誘導線圈52彼此做電性連 接,且其提供電漿蝕刻反應室50約13.56MHZ的RF電源, 以致使在電漿蝕刻反應室50內產生電漿。RF電源供應器 60包括RF電源產生器62、混波器64、RF電源放大器66、 和增益控制迴路(Gain Control Feedback Loop) 67。此外, 輸出RF電源的供應器60從RF電源產生器62產生,且已 調波形有一預測的周期,在時間調變後,經由RF電源放大 器66而在混波器64的信號產生器80產生。此時,RF電 源來源的輸出,是經由RF電源放大器66在預期的周期內 打開/關閉RF電源。 RF偏壓電源供應器70與基底支撐物56彼此做電性連 接,並提供13.56MHZ的RF電源給電漿蝕刻反應室50。 RF偏壓電源供應器70包括RF產生器72、混波器74 ' RF 電源放大器76、和增益控制迴路77,與RF電源供應器相 同。混波器74從延遲信號產生器90接收已調的波形,且 已調的波形延遲之相差Ψ與從信號產生器80產生之已調的 波形相同。本發明使用的相差Ψ爲〇、π/2、π、3π/2和其他。 RF偏壓電源的輸出,係經由RF電源放大器%在預期 的周期內打開/關閉RF電源。RF電源來源經由匹配電路 68被施加到電磁誘導線圈52,且RF偏壓電源經由匹配電 9 本紙張尺度適用中闺®家標率(CNS ) Ad规格(2丨OX297公釐) —^w裝 訂 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作杜印製 45542 2642PIF.DOC/002 A 7 _B7______ 五、發明説明(1 ) 路78被施加到基底支撐物56。 第3圖顯示根據本發明一較佳實施例之一種乾蝕刻半 導體基底製程之RF電源和RF偏壓電源的相位差條件之波 形圖。 請參照第3圖,根據本發明一較佳實施例之一種乾蝕 刻半導體基底製程之RF電源和RF偏壓電源的相差情形, 包括RF偏壓電源沒有延遲與RF電源源相關之情況,以及 RF偏壓電源延遲π/2、π和3π/2。 每一種已調波形在相位差的條件如第3圖所示。 此時,RF電源和RF偏壓電源的周期約爲數十到數 百«在此實施例中,時間調變較佳的是使用周期300μδ 和責任比(Duty Ratio) 50%的RF電源和RF偏壓電源。意 即每一個RF電源和RF偏壓電源打開150ps,關閉150pS。 當RF電源和RF偏壓電源是打開或關閉,電漿的密度 會相對應地增加或降低。此時,RF電源來源與RF電源和 RF偏壓電源之間的相位差條件有關,其中RF電源來源約 接近1600Watts,RF偏壓電源約400Watts 〇爲了與習知技 藝裝置全部的淨電源相同,這些値比傳統RF電源和RF偏 壓電源多施加兩倍的量。電漿蝕刻反應室50的壓力約 3mtorr。氧化層22的蝕刻氣體是爲15C4F8和35Ar的混合 氣體。 首先,如果對RF電源來源而言,RF偏壓電源沒有延 遲’當接觸窗開口藉由光阻圖案24當罩幕而形成於氧化層 22上時,接觸窗開口的上關鍵尺寸會隨著習知技藝在相同 --------裝------訂------.1^ 腎 * * · (請先閱讀背面之注意事項再填寫本頁) 本纸張尺度逋用中國國家捸牟(CNS ) A4規格(210X297公t ) 經濟部中央標準局員工消費合作社印策 445542 2642PIF.POC/002 A 7 B7 五、發明説明(?) 條件下之蝕刻時間的增加而增加。 換言之,在蝕刻氧化層22形成接觸窗開口的區域期 間,在接觸窗開口側壁之光阻圖案24可以被蝕刻,以致於 接觸窗開口的關鍵尺寸會增加。 對RF電源而言延遲π/2之RF偏壓電源,顯示著相同 的現象。然而,如果RF偏壓電源延遲π或3π/2,則接觸窗 開口 26的上關鍵尺寸可以保持。 第4Α圖至第4C圖繪示根據上述延遲π的條件,隨著 時間改變,半導體層的接觸窗開口 26之形成過程圖。第5Α 圖至第5C圖繪示根據上述延遲3π/2的條件,隨著時間改 變,半導體層的接觸窗開口 26之形成過程圖。 以形成接觸窗開口 26和30爲例,厚度約1 1,000Α的 硼磷矽玻璃氧化層22形成於半導體基底20上,多層光阻 圖案形成於氧化層22上。此多層光阻圖案有一結構,包括 上氧化層的厚度約1,400人和下光阻圖案的厚度約 8,000Α。由光阻定義接觸窗開口 26和30的關鍵尺寸爲 0.2μιη 〇 請參照第4Α圖,當氧化層22藉由上述的壓力、蝕刻 氣體、根據半導體層裝置之π延遲條件鈾刻5分鐘,光阻圖 案24也許可能些許被蝕刻。然而,在接觸窗開口側壁之光 阻圖案24幾乎沒有被蝕刻,而不像光阻圖案24的其他部 份’以致於未蝕刻光阻層27被保留住似山的形狀(Mountain Shape)。並於未蝕刻光阻層27上形成薄薄的聚合物28。 即使當蝕刻時間增加到10分鐘、16分13秒鐘,如第 ^裝 訂 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度逋用中國囷家標率(CNS > A4規格(210X297公釐) 經濟部中央標準局負工消费合作社印装 ^5542 2642PIF.DOC/002 A 7 _B7_____ 五、發明説明(1 ) 4A圖至第4C圖所示之未蝕刻光阻圖案27,亦沒有被蝕 刻,而未蝕刻光阻圖案27上之聚合物28的量會相對應地 逐漸增加。聚合物28可避免接觸窗開口 26的側壁之光阻 圖案27被侵蝕,隨著蝕刻時間的增加,接觸窗開口向入口 方向成比例的形成,以致於上關鍵尺寸a2被保持,而下關 鍵尺寸bl較狹窄。因此’形成關鍵尺寸爲O hm的接觸窗 開口。 此外,請參照第5圖,當藉由上述的壓力、蝕刻氣體、 3π/2延遲條件,相似於π延遲條件的例子,氧化層22被蝕 刻4分30秒時,未飩刻光阻圖案3〗被保留似山的形狀。 並於未蝕刻光阻層31上形成聚合物32。 請參照第5Β圖和第5C圖’當蝕刻時間分別增加到9 分和16分50秒,聚合物32的量會增加,以致於接觸窗開 口之上關鍵尺寸a3被保持’而下關鍵尺寸b2則較窄。因 此,藉由控制聚合物32的量相似於π延遲的條件,可以蝕 刻約Ο.ίμιη的圖案。 如上所述,藉由脈衝電漿蝕刻製程’周期性地打開/ 關閉RF電源和RF偏壓電源’且控制相位差,可以形成接 觸窗開口 26和30,其上關鍵尺寸a2和a3被保持。控制於 光阻圖案24上所形成聚合物28和32的量’圖案亦可以被 蝕刻。 而且本發明是用來解決光阻圖案被侵蝕的問題,以及 使用傳統電漿蝕刻製程來形成接觸窗開口會增加接觸窗開 口的上關鍵尺寸的問題。 I n n I ... ,. I. ~~ 訂 .! (請先閲讀背面之注意事項再填寫本頁) 本纸張尺度適用中國國家揉準(CNS > A4规挤(210X297公羡) d45b42 2642PIF.DOC/002 A 7 B7 五、發明説明(丨1;) 本發明提供一種有效的製程和裝置,使接觸窗開口的 上關鍵尺寸的保持可以經由打開/關閉RF電源和RF偏壓 電源控制相差,接觸窗開口的關鍵尺寸的降低可以經由於 蝕刻期間控制形成於光阻圖案上之聚合物的量。 ---------W裝------訂------J. (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 本紙张尺度逍用中®國家梂準(CNS > A4規格(210X297公漦)

Claims (1)

  1. ABCD • ·Λ^55 4 2 1642PIF.DOC/002 六、申請專利範圍 1. 一種使用一具有一開口之一光阻圖案,乾蝕刻一半 導體基底或形成於該半導體基底上之一材質層的方法,包 括: 藉由提洪一 RF電源到該蝕刻室之兩電極中的一電 極,於触刻室中形成一電漿; 提供一 RF電源偏壓到該蝕刻室之該兩電極中的另一 電極’其中該兩電極之另一電極提供做爲該半導體基底的 支撐物;以及 使該RF電源和該RF偏壓電源的來源可以周期性地打 開/關閉,其中該RF電源和該rf偏壓電源之間有一相位 差, 其中該光阻之該開口的側壁之一上邊緣部份沒有被蝕 刻,且同時一聚合物形成於該上邊緣部份,以獲得對應於 該開口之一蝕刻部份的關鍵尺寸。 2. 如申請專利範圍第1項所述之乾蝕刻方法,其中該材 質層包括一氧化層。 3. 如申請專利範圍第1項所述之乾蝕刻方法,其中該蝕 刻的部份有約小於0.25μπι的關鍵尺寸。 4. 如申請專利範圍第】項所述之乾蝕刻方法,其中該 RF電源係爲一低壓高密度電漿源。 5. 如申請專利範圍第4項所述之乾蝕刻方法,其中該低 壓高密度電漿源係選自一族群,該族群包括誘導耦合電 漿、電子回旋共振、Helicon和表面波電漿所組成。 6. 如申請專利範圍第1項所述之乾蝕刻方法,其中該電 Η 本紙張用巾郎家*^ ( CNS > Α4ϋ)ΜΜ 公釐) — ' (請先閲讀背面之注項再填寫本頁) -裝. 經濟部中央標準局貝工消費合作社印裝 445542 2642PIF.DOC/002 A8 BS C8 D8 六、申請專利範圍 漿之密度的增加和減小,係藉由周期性地打開/關閉該RF 電源。 7. 如申請專利範圍第1項所述之乾蝕刻方法,其中每一 該RF電源和該RF偏壓電源的來源,有接近300μπι的一周 期,有將近50%的一責任比。 8. 如申請專利範圍第1項所述之乾蝕刻方法,其中該 RF電源和該RF偏壓電源的功率分別約爲1600W和 400W。 9. 如申請專利範圍第1項所述之乾蝕刻方法,其中該 RF偏壓電源與該RF電源有一相位差的延遲從π到371/2。 10. 如申請專利範圍第1項所述之乾蝕刻方法,其中該 聚合物的量與該RF電源和該RF偏壓電源之間的相位差成 比例地增加。 11. 如申請專利範圍第1項所述之乾蝕刻方法,其中當 該聚合物的量增加時,該蝕刻部份的一底部之形成,小於 該蝕刻部份之一頂部的關鍵尺寸。 12. —種使用一具有一開口之一光阻圖案,乾蝕刻一半 導體基底或形成於該半導體基底上之一材質層的裝置,包 括: 一電漿蝕刻反應室; —第一 RF電源供應器,與該蝕刻反應室的兩電極之一 做電性連接,用於產生一第一 RF電源,可以使得在該蝕刻 反應室產生一電漿: 一第一信號產生器,藉由從該第一 RF電源供應器周期 15 本紙張尺度逋用中«β家樣率(CNS > A4规格(210X297公釐) --------y^------1T------J線 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央樣準局员工消費合作社印裝 445542 2642PIF.DOC/002 B8 C8 D8 經濟部中央樣準局員工消費合作社印製 六、申請專利範圍 性地打開/關閉該第一 RF電源,用於產生一第一已調RF 電源; 一第二RF電源供應器,與該蝕刻反應室的兩電極之另 一電極做電性連接,用於產生一第二RF電源;以及 一第二信號產生器,藉由從該第二RF電源供應器周期 性地打開/關閉該第二RF電源,用於產生一第二已調RF 電源, 其中該第一已調RF電源和該第二已調RF電源之間有 一相位差,且其中一光阻圖案之一開口的側壁之一上邊緣 部份沒有被蝕刻,且同時一聚合物形成於該上邊緣部份, 以獲得對應於該開口之一蝕刻部份的關鍵尺寸。 13. 如申請專利範圍第12項所述之裝置,其中該材質層 包括一氧化層。 14. 如申請專利範圍第12項所述之裝置,其中該飩刻的 部份有約小於〇.25μηι的關鍵尺寸。 15. 如申請專利範圍第12項所述之裝置,其中該RF電 源係爲一低壓高密度電漿源。 16. 如申請專利範圍第15項所述之裝置,其中該低壓高 密度電漿源係選自一族群,該族群包括誘導耦合電漿、電 子回旋共振、HeUcon和表面波電漿所組成。 17. 如申請專利範圍第12項所述之裝置,其中該電漿之 密度的增加和減小,係藉由周期性地打開/關閉該RF電 源。 18. 如申請專利範圍第12項所述之裝置,其中每一該 (請先閲讀背面之注意事項再填寫本頁) .裝- •1 本紙張尺度逍用中B]國家揉率(CNS ) A4規格(210X297公釐) ABCD 2642PIF.DOC/002 六、申請專利乾圍 RF電源和該RF偏壓電源的來源,有接近300μιη的一周期, 有將近50%的一責任比。 19. 如申請專利範圍第12項所述之裝置,其中該rf電 源和該RF偏壓電源的功率分別約爲1600W和400W。 20. 如申請專利範圍第12項所述之裝置,其中該RF偏 壓電源與該RF電源有一相位差的延遲從π到3π/2。 21. 如申請專利範圍第12項所述之裝置,其中該聚合物 的量與該RF電源和該RF偏壓電源之間的相位差成比例地 增加。 22. 如申請專利範圍第12項所述之裝置,其中當該聚合 物的量增加時,該蝕刻部份的一底部之形成,小於該蝕刻 部份之一頂部的關鍵尺寸。 (請先聞讀背面之注意事項再填寫本頁) -裝 >tT- 經濟部中央標準局負工消費合作社印装 本紙浪尺度速用中Η國家猱率(CNS ) ( 2丨0><297公釐)
TW087102004A 1997-06-25 1998-02-13 Process and apparatus for dry-etching a semiconductor layer TW445542B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970027274A KR100253080B1 (ko) 1997-06-25 1997-06-25 반도체 장치의 건식식각 방법 및 그 제조 장치

Publications (1)

Publication Number Publication Date
TW445542B true TW445542B (en) 2001-07-11

Family

ID=19511170

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087102004A TW445542B (en) 1997-06-25 1998-02-13 Process and apparatus for dry-etching a semiconductor layer

Country Status (4)

Country Link
JP (1) JPH1167741A (zh)
KR (1) KR100253080B1 (zh)
CN (1) CN1129959C (zh)
TW (1) TW445542B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3533105B2 (ja) 1999-04-07 2004-05-31 Necエレクトロニクス株式会社 半導体装置の製造方法と製造装置
US6193855B1 (en) * 1999-10-19 2001-02-27 Applied Materials, Inc. Use of modulated inductive power and bias power to reduce overhang and improve bottom coverage
US6806201B2 (en) 2000-09-29 2004-10-19 Hitachi, Ltd. Plasma processing apparatus and method using active matching
KR100735745B1 (ko) * 2001-07-18 2007-07-06 삼성전자주식회사 반도체 소자 제조용 멀티스탭 식각방법
JP2005130198A (ja) * 2003-10-23 2005-05-19 Ulvac Japan Ltd 高周波装置
US8192576B2 (en) * 2006-09-20 2012-06-05 Lam Research Corporation Methods of and apparatus for measuring and controlling wafer potential in pulsed RF bias processing
JP5221403B2 (ja) * 2009-01-26 2013-06-26 東京エレクトロン株式会社 プラズマエッチング方法、プラズマエッチング装置および記憶媒体
KR101286242B1 (ko) 2009-12-14 2013-07-15 삼성전자주식회사 반도체 소자 제조 방법
CN102915959B (zh) * 2012-10-08 2015-06-17 上海华力微电子有限公司 一种简化存储器中字线介电质膜刻蚀成型工艺的方法
CN103021934B (zh) * 2012-12-20 2015-10-21 中微半导体设备(上海)有限公司 一种通孔或接触孔的形成方法
CN103903949B (zh) * 2012-12-27 2016-06-01 中微半导体设备(上海)有限公司 一种用于等离子体处理腔室的射频能量控制方法
CN108899275B (zh) * 2018-07-20 2021-03-02 北京北方华创微电子装备有限公司 一种等离子体刻蚀方法

Also Published As

Publication number Publication date
JPH1167741A (ja) 1999-03-09
CN1203442A (zh) 1998-12-30
KR100253080B1 (ko) 2000-04-15
CN1129959C (zh) 2003-12-03
KR19990003408A (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
TW445542B (en) Process and apparatus for dry-etching a semiconductor layer
KR100521120B1 (ko) 반도체소자의 표면처리방법 및 장치
TW417174B (en) Plasma processing method
TW520405B (en) Methods for etching a trench in a silicon layer
TW472281B (en) A stable plasma process for etching of films
US6656849B2 (en) Plasma reactor
US20040097077A1 (en) Method and apparatus for etching a deep trench
TW584672B (en) Method of plasma etching dielectric materials
US20010051438A1 (en) Process and apparatus for dry-etching a semiconductor layer
TWI364789B (zh)
TW412801B (en) Process and apparatus for plasma etching
TW200941579A (en) Method for forming silicon oxide film, storage medium, and plasma processing apparatus
TW468226B (en) Improved methods and apparatus for etching a conductive layer to improve yield
KR100292412B1 (ko) 폴리실리콘막에 대한 금속 실리사이드막의 식각선택비를 증가시키는 방법 및 이를 이용한 폴리실리콘막과 금속 실리사이드막의 적층막 식각방법
TW200924048A (en) Plasma etch process for controlling line edge roughness
JP3862035B2 (ja) 半導体装置およびその製造方法
JP2008515220A (ja) High−k層内に形態を形成する方法及びシステム
TW400571B (en) Self-aligned contacts for semiconductor device
JPH11297679A (ja) 試料の表面処理方法および装置
TW492143B (en) Manufacturing method of shallow trench isolation structure
TWI225667B (en) Plasma etching method and apparatus for manufacturing a semiconductor device
TW392299B (en) Method of forming contact having multiple heights
WO2024090252A1 (ja) 基板処理方法及び基板処理装置
TW556285B (en) Etching method
JP3704423B2 (ja) 表面処理装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees