TW417265B - Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips - Google Patents

Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips Download PDF

Info

Publication number
TW417265B
TW417265B TW088102172A TW88102172A TW417265B TW 417265 B TW417265 B TW 417265B TW 088102172 A TW088102172 A TW 088102172A TW 88102172 A TW88102172 A TW 88102172A TW 417265 B TW417265 B TW 417265B
Authority
TW
Taiwan
Prior art keywords
substrate
solder
package
grid array
wafer
Prior art date
Application number
TW088102172A
Other languages
English (en)
Inventor
John H Lau
Original Assignee
Hon Hai Prec Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hon Hai Prec Ind Co Ltd filed Critical Hon Hai Prec Ind Co Ltd
Priority to TW088102172A priority Critical patent/TW417265B/zh
Application granted granted Critical
Publication of TW417265B publication Critical patent/TW417265B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Landscapes

  • Wire Bonding (AREA)

Description

417265 五、發明說明(1) 【發明領域】 本發明涉及一種電子封裝,尤指一種用於半導體記憶 裝置及應兹之新^,其將覆 晶封裝於龙备^1^·!晶片模組上,該低成本封 裝無需要求封裝基板上有择,從而可減少電子封裴的 重量、趙積及外形高度,並得到較好的電氣及熱膨脹性能 ’又’該電子封裝由於採用了簡化且高效率的製程而得以 降低成本。 【發明背景】 在電子封裝工業中’晶片級封裝具有許多優點,其不 僅僅包括降低體積、重量且可得到更可靠的電性連接性能 ,然而有些困難仍阻礙了晶片級封裝工藝在電路板的應用 ’其主要的困難係有關於晶ϋ封m的成為’實際上 晶片級封裝總成雖然在製造時採用了簡單的製程而更具成 本競爭力’然而其在工業生產中並不成功’所涉及的問題 仍是製造設備、材料、生產步驟的效率及製程中的综合因 素’由於上述原因,該晶片級封裝雖然有至少四十種不同 的類型’但仍在不斷努力以提高電子封裝工藝的水準,該 等晶片級封裝仍然故巍 ’採用簡單製程步驟的低成本晶片級封裝製造而得到高可 靠度的晶片封裝仍是一個不易達成的目標。 下面將對t无封裝X盤也i易理解1描!,電子封裝 體積縮小的困難在於基板上及逸務裝置的面 積需求’因為金屬佈線的分散需要一定的基板面積,該等
417265 五、發明說明(2) 金屬佈線需朝向碁板農屋是散開於下库:時與焊 露》,除非採用多層來 降低表面面積,否則上, 該散開佈線的面積需要常抵消了以較小的線寬而增加電路 密度所節省的空間。 典型的現代半導體封裝包括组接有積體電路晶片的基 板’基板鄰接晶片的龜^大於 或輸^及輪》出信號所用的,基板可以是金属 如銅一錯框架、礙壓環氧玻璃或陶瓷片,其常用聚合密封 劑或塑膠成型混合物來密封裝置,當時鐘頻率達到數百死 赫甚至更高時,訊號重新分佈的速度受到封裝結構的影響 而成為裝置性能的設計限制因素,習知的電子線路及封裝 工藝已不能適應訊號高速度傳輸的要求,為克服上述缺失 得到高速度高性能的裝置,就需要提高電路設計及封裝工 藝而使訊號重新分佈的操作能快速可靠地進行β 提高信號自半導體裝置重新分佈的工藝係採用$腳格 «裝,如第一圊所示係習知球腳格狀陣列總成 封裝總成ίο的截面圖,該封狀總成10係形成於多層基板15 上,該多層基板15的中部設置有半導體裝置20,複數個用 以連接半導體裝置20之接地線、電源線及輸入輸出訊號端 子的電線25抵觸於半導體旁側的接合片3〇上,接合片3〇之 間的距離約8至1〇條且接合片3〇間設有3至6條的間隙,對 每一接合片30而言,其朝向基板15周緣散開而形成金肩佈 線35用以與印刷電路板(PCB)上常用的連接端子的間距相
417265 五、發明說明(3) 配合’電路板上的連接端子用作下一級積體電路與電子裝 置如個人電腦的主機板達成連接,該等金屬佈線35係為扇 形從而逐漸增大了它們之間的間距,在基板1 5的外部邊緣 上設有複數個通孔40用以連接金屬佈線35至複數個設置於 基板15後表面的焊接球45,該等焊接球45的間距增大到約 50條,及其排列具有一致的構形而易於與連接端子連接, 該等端子設置於印刷電路板上用以與電子裝置相連接β 採用上述方案,基板15之上表面中部鄰接半導體裝置 20處存在面積需求,該面積需能提供金屬佈線35以扇形向 基板15邊緣散開的廷伸空間,因此,這種結構將接合片 狄置在鄰近半導艘20處’金屬痕跡35向外散開分布而達成 訊號重新分布’從而通過外部邊緣的通孔4〇將訊號傳輸到 焊接球45 ’是以’基板15需具有比半導體裝置20更大的面 積。 目前多採用晶片級封裝來減少電子封裝的體積,摩托 羅拉(Motorola)公司揭示一種晶片級封裝如第二圊所示, 晶片級封裝獨特之處在於使用基板載體或插板而使晶片上 的外圍焊墊重新分佈有極小的間距,可小至〇. 〇75mm,以 及大間距如1. 〇mm、〇. 75mm及〇_ 5mm者應用於印刷電路板上 的區域排列焊墊。一般來說,晶片級封裝的優點係易於現 有BB片的測試及預燒’此外,還易於操作、組裝、再利用 、標準化、保護晶片、防止晶片收縮及受到更少的下部組 織的限制’如第二圖所示的摩托羅拉的晶片級封裝係一種 略大之晶片載想封裝’其可提供上述全部的優點。然而如
417265 五、發明說明(4) 第二圖所*的略大之晶片載趙封裝利用重量百分比組成為 95%錯與5%踢或97%錯與3%錫谭接凸塊晶片及谭接球基板$ 構而具有較高的溫度,為達成表面焊接的一致性,含重 百分比為37%鉛與6 3%錫的焊接層塗佈在基板上該封裝技 術很難降低產品成本,這是因為在晶片級封裝時涉及到處 理高溫度的焊接凸塊及焊接球而使得處理步驟複雜化。 另一種晶片級封裝係由Matsushita (Kunit〇m〇Y smi 實驗至之陶瓷片格狀陣列基板及散佈凸塊接合工藝製成 之晶片級封裝’’ ’ 一九九五年八月,18至25頁)揭示之墊片 格狀陣列封裝,金散佈凸塊接合(SBB)工藝藉由等方性的 導電枯結劑將晶月組裝至陶瓷基板上。該過程的成本非常 昂貴,又,由於過大的熱膨脹差異而使晶片封裝總成於印 刷電路板上的焊接點並不可靠,陶瓷基板的熱膨脹係數為 6·5χ10-6ιη/。c,而環氧樹脂(FR_4)印刷電路板的膨脹係 數為 18. 5 xl〇-6in/ ° c。 因此,需要提供一種新型且操作步驟高效率化的改良 式封裝總成以降低晶片級封裝總成的產品成本。 【發明目的】 本發明目的在於提供一種低成本且表面焊接性一致的 墊片狀陣列晶片級封裝總成,用以封裝覆晶且避免習知技 術的缺失。 本發明的另一目的在於提供一種表面焊接性相一致的 塾片格狀陣列晶片級封裝總成,其採用低熔點的焊接凸塊 封裝覆晶,且由於在總成積體晶片時採用了總成簡化製程
第9頁 417265 五、發明說明(5) 得以降低成本。 本發明的又一目的在於提供一種表面焊接性相一致的 墊片格狀陣列晶片級封裝總成用以封裝覆晶,該墊片格狀 陣列用以將基板焊接於印刷電路板上,其無須將焊接球置 於基板上且由於採用表面焊接工藝而於焊接操作時可自動 對位從而降低了產品成本。 本發明的再一目的在於提供一種表面焊接性相一致的 墊片格狀陣列晶片級封裝總成用以封裝覆晶,其採用單核 雙層基板支撐積體電路晶片,該製造及封裝處理較為簡化 且可提升基板的電氣及熱傳導性能。 【發明特徵】 根據上述目的’本發明包括半導體封裝總成用以支撐 及容置積趙電路晶片’該積體電路晶片係覆晶且藉由低熔 點焊接劑如重量百分比组成為63%錫及37%鉛的共熔烊接劑 相焊接’該復晶固持於單芯雙面環氧樹脂(FR_4/5)或31>樹 脂基板上’並提供一貫穿孔而於焊接凸塊及基板後面設置 之墊片格狀陣列形成導通連接點,基板藉由表面黏著方式 焊接於印刷電路板上,該電路板可提供如重量比組成為 63%錫及37%鉛的低熔點共熔焊接劑而黏著墊片格狀陣列晶 片,該電子封裝總成由於採用了簡化製程而使得製造步驟 更具效率易於實行,且可以較低的成本得到較高的可靠性 及工件性能。 【圖式簡單說明】 第圖係S知電子封裝採用扇形散開I藝以使訊號於基板
第10頁 417263
五、發明說明(6) 上重新分佈之線路連接結構之剖視圖。 第二圖係一電子製造公司揭露之另一習知晶片級封裝魄 之封裝結構之剖視圖。 〜 第三圖係本發明電子封裝製造結構之剖視囷。 第三A圖係晶片之局部上視圖以顯示出位於晶片外圍 接凸塊。 # 第三B及三C圖係基板之上、下視圖,其中電鍍導通連接點 藉由金屬佈線將底面與位於墊片格狀陣列上表面 焊接片間形成連接。 第四A及四B圖係根據本發明連接結構之電子封裝製造產品 之兩間隔剖視囷’其中複數個焊接片係與不同 之焊接光罩配合使用。 第五圖係本發明電子封裝總成操作步驟之流程圖。 【元件符號說明】 電子封裝 100 積體電路裝置 105 基板 110 焊接凸塊 115 焊墊 115’ 導電佈線 117 填充劑 120 電鍍導通連接點 125 墊片格狀陣列 130 焊接貼片 140 焊接墊片 145 印刷電路板 150 焊接光罩 155 【較佳實施例】 請參閱第三圖所示’係本發明電子封裝1〇〇之剖視圖 該電子封裝包括積體電路裝置105,該積體電路裝置105
417265 五、發明說明(7) 係排列為可焊接覆晶支撐於基板Π〇上,積體電路裝置1〇5 之電子線路元件與基板110上表面形成之複數個焊接凸塊 相電性連接’該焊接凸塊一般設置在覆晶105的周緣(如第 三A圖所示)’請參閱第三B圖所示,每一焊接凸塊具 〇.09mmX〇.〇9mm的面積,且相對焊接墊片115’設置在支撐 基板110上表面’且導電佈線117自每一焊接片成扇形向内 延伸至電鍍貫穿孔125,該電鍍貫穿孔伸至基板11 〇(參閱 第三C圖所示)之後表面用以與墊片狀陣列相通連β密封劑 係設置在填充劑120下方用以將覆晶105密封固持於基板 110上’用於與下一級積體電路連接的連接部丨3〇係墊片格 狀陣列’其細部結構在第四Α圖及第四Β圖中示出,該等墊 片格狀陣列130藉由複數個〇·1 5隨厚的焊接貼片140而焊接 抵觸於印刷電路板150上。 上述電子封裝100係利用焊接凸塊之覆晶工藝,尤其 應用於低電源及低端子數的晶片,該設計概念係利用環氧 樹脂(FR-4/5)或BT樹脂基板而將晶片105上具適當間距的 外圍焊墊115重新分佈在墊片格狀陣列130上,該墊片格狀 陣列130設置在基板後表面上且藉由電鍵貫穿孔125而具有 較大的間距,該設計概念係藉由佈線117自基板110上層設 置之外圍焊塾115’向内扇形散開而達成’且電链通孔連接 點125藉由貫穿孔用以提供與封裝基板110後表面設置之墊 片格狀陣列130之焊墊115’的連接。該封裝1〇〇具有許多設 計優點’亦即’該封裝係墊片格狀陣列封裝,從而可藉由 0· 1 5mm厚之焊接貼片140焊接於印刷電路板上,並形成
第12頁 417265
〇8nm高的焊接接點,該封裝的產品成本較低其結構簡 單且提供單芯雙層封裝之基板11〇,且由於佈線自基板 上表面具適當間距之外圍焊墊向内延伸至晶片105下方之 較大區域重新分佈而具有較小的封裝面積,該墊片格狀陣 列130之焊接墊片係由銅片沖壓而成且其間距範圍在0.5随 至1.0mm内’該封裝係支撐於基板110上且其面積與積艘電 路晶片105之面積係為同樣大小,且該封裝可配合表面黏 著焊接工藝’由於採用墊片格狀陣列該封裝於焊接於電路 板時具自動調整功能,且積體電路晶片1〇5之焊接凸塊受 到未充滿密封劑120之保護可靠地接合於基板上,再者, 由於基板110(熱膨脹係數為17xl0-6in/。c )與印刷電路 板150(熱膨脹係數為18· 5xl0-6in厂c)間熱膨脹係數相差 較小,從而墊片格狀陣列的焊接接點比較可靠》 由於採用焊接凸塊115連接於貫穿基板110之電鍍通孔 連接點1 2 5上,從而可減少用以間接連接於基板上各焊接 球或接觸焊墊的接合線,藉由焊接凸塊115及通孔連接點 125而達成直接電性導通,其具有更高的可靠性及電氣工 作性能,該通孔連接點125可將積體電路晶片105產生之熱 量傳導至基板110再傳導到印刷電路板150上。 請參閱第四A及第四B圖所示係兩種下一級積體連接方 法之可替代結構,如而設置於基板110後表面上之墊片格 狀陣列130。在第四A圖中,複數個焊接光罩155覆蓋在焊 接墊片的邊緣部分,且該焊接光罩155與焊接墊片145間隔 一定間距,使用焊接塾片可較焊接球達成更適當的間距,
第13頁 417265 五、發明說明(9) 由於支撐半導體積體電路晶片105的基板110小型化,而當 要求更密集的間距時,將採用焊接光罩而非焊接球的方式 提供外部連接點。 相較摩托羅拉的略大之積體電路承載體(SLICC),本 發明採用低溫之重量百分比組成為63錫及37%鉛的共熔焊 接劑,而非高溫之重量百分比組成為95錫及5%鉛或百分比 組成為97錫及3%鉛的焊接凸塊,具該焊接凸塊的晶片可方 便地藉由最高溫度達230度的熔焊操作而焊接於基板11〇 上,及採用低溫之重量百分比組成為63錫及3 7%鉛的共熔 焊接貼片將基板110表面黏著焊接於印刷電路板上,且塗 上一層有機銅的環氧樹脂(FR-4/5)或BT樹脂基板時無需百 分比組成為63錫及37%鉛的焊接塗佈。又,如第三圖所示 的電子封裝1 0 0係無焊接球的墊片格狀陣列,因此,相較 摩托羅拉的SL ICC封裝而言,該電子封裝1〇〇在製造時可降 低成本,是以,本發明揭露之電子封裝較為簡化且封裝成 本低,高效率的封裝總成過程如第五圖所示之步驟。 根據第三圖所示及上述可知,用於支撐及容置積體電 路晶片1 0 5之晶片級電子封裝總成1 0 0係設置為覆晶,該封 裝總成包括一基板110,該基板110具有與積趙電路晶片 105大體相同之形狀及面積,且具上表面及下表面·•該基 板設有複數個電鍍導通連接點125,其係由複數個貫穿基 板上表面至下表面之貫穿孔内電鍵導電材料而成。該封裝 總成還包括複數個焊接凸塊115,該焊接凸塊us用以與上 述電鍍通孔連接點電性導通且設置在基板上表面用以直接
第14頁 417265 五、發明說明(ίο) 接觸於積體電路晶片105之電子線路,該焊接凸塊115係低 熔點焊接劑。該封裝總成進一步包括複數個下一級積體連 接電路130用以與通孔連接點125電性連接,且其設置在基 板後表面上形成墊片格狀陣列用以焊接於印刷電路板丨5 〇 上。具體地說’低溶點焊接劑係重量百分比組成為6 3錫及 37%鉛之共熔焊接劑,墊片格狀陣列設置在基板後表面上 設有複數個焊接光罩,該封裝總成進一步包括印刷電路板 ,該印刷電路板1 50設有焊接貼片j 4〇用以與墊片格狀陣列 相焊接’從而使基板穩定地抵觸在印刷電路板15〇上,且 每一焊接片140係由重量百分比組成為63錫及37%鉛的共熔 焊接劑組成並設置在印刷電路板1 5 〇之上表面上。 作為上述的一個例子,下面將描述用於總成及容置以 8寸晶圓製成之3 2根端子同步動態記憶體(SRAM )記憶晶 片的封裝,該晶片的尺寸為3· 556mmX6. 324mm,及焊塾尺 寸約為0.09mmX0.09inm,且最小焊墊間距為0192㈣,兩個 焊墊用於接地’兩個焊墊用於接電源,該晶片厚度約為 0_675mm,利用冶金術得到的鈦及銅藉由電鍵方式接合在8 寸晶圓上(上位内存塊)’焊接光軍經蝕刻及散開而形成焊 接凸塊線路之後塗佈銅層,焊接凸塊上電鍍有重量百分比 組成為63錫及37%鉛的共熔焊接劑,移除剩餘部分且利用 氩化過氧化物蝕刻而剝落鈦/銅(TI /CU),晶圓經過21 5。(: 熔焊而產生具光滑圓周面的焊接凸塊。 基於上述晶片設計及工作特性,本發明之主要特點係 在於基板支撐晶片,且操作流程簡化易於實行而達到高生
第15頁 417265 五、發明說明(11) 產率’是以’本創作用以容置及支撐覆晶之墊片格狀陣列 之晶片級封裝能有效降低電子封裝總成之產品成本。 將於1998年3月3日在加利福尼亞Anaheim舉行的 Nepcon西方製程討論會出版的論文中對上述每個步驟及其 測試結果與性能分析作了更具体的描述,涉及到總成及封 裝32端子SRAM處理步驟的論文的副本仍應視為這份臨時申 請的一部分。 因此,本發明揭露一種表面黏著焊接之墊片格狀陣列 晶片級封裝’用以封裝覆晶並克服習知技術的困難,其中 具適當間距设置在晶片上之晶片焊整係由低溶點之焊接凸 塊形成’由於在總成晶片時採用了簡化的總成步驟從而降 低了成本’且利用墊片格狀陣列將連接器焊接於印刷電路 板該電子封裝無需將焊接球放置在基板上而可降低成本 ,及採用了表面黏著焊接工藝而於焊接操作時可自動 ,該製造及封裝過程藉由單芯雙層基板支撐Π 程更具效率同時提高了電性及熱傳導性能β 綜上所述’本發明已合乎專利要件,爰依法提出專利 申請。惟以上所揭露者,僅為本發明之較佳實施例而已, 自不能以此限定本發明之申請專利範圍,是以,任何人依 本發明精神所作之等效變化或修飾者,皆仍屬本發明申請 專利範圍所涵蓋之範圍。

Claims (1)

  1. 417265
    六、申請專利範圍 一種晶片級電子封裝總成’用以覆晶方式支撐及容置 積體電路晶片,該封裝總成包括: 基板’係具與晶片大體上相同構形及體積’設有上表 面及下表面; 該基板進一步設有複數個導通連接點,係貫穿基板上 表面及下表面之通孔内鍍導電材料而成; 複數個焊接凸塊電性連接於導通連接點,且設置在基 板上表面用以與晶片電路直接抵觸,該焊接凸域係 低熔點焊接劑; 複數個下一級積體連接方法電性連接於導通連接點, 且設置在基板後表面上形成墊片格狀陣列用以焊接 於印刷電路板上。 ’如申請專利範圍第1項所述之封裝總成,其中低熔點焊 接凸塊係重量百分比組成為63%錫及37%鉛的共熔焊接 劑。 .如申請專利範圍第1項所述之封裝總成,其中設置於基 板之後表面上之墊片格狀陣列總成包括複數焊接光罩 如申請專利範圍第1項所述之封裝總成,其中印刷電路 板相對於塾片格狀陣列進一步設有焊接貼片,用以將 基板焊接固持於印刷電路板上。 如申凊專利範圍第4項所述之封裝總成,其中印刷電路 板之焊接貼片係由重量百分比為63%錫及37%鉛的共熔 輝接劑組成且設置於該印刷電路板之上表面上。
    第17頁
TW088102172A 1999-02-11 1999-02-11 Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips TW417265B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW088102172A TW417265B (en) 1999-02-11 1999-02-11 Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW088102172A TW417265B (en) 1999-02-11 1999-02-11 Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips

Publications (1)

Publication Number Publication Date
TW417265B true TW417265B (en) 2001-01-01

Family

ID=21639683

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088102172A TW417265B (en) 1999-02-11 1999-02-11 Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips

Country Status (1)

Country Link
TW (1) TW417265B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7902679B2 (en) 2001-03-05 2011-03-08 Megica Corporation Structure and manufacturing method of a chip scale package with low fabrication cost, fine pitch and high reliability solder bump
US8119446B2 (en) 2001-12-31 2012-02-21 Megica Corporation Integrated chip package structure using metal substrate and method of manufacturing the same
US8471361B2 (en) 2001-12-31 2013-06-25 Megica Corporation Integrated chip package structure using organic substrate and method of manufacturing the same
US8492870B2 (en) 2002-01-19 2013-07-23 Megica Corporation Semiconductor package with interconnect layers
US8535976B2 (en) 2001-12-31 2013-09-17 Megica Corporation Method for fabricating chip package with die and substrate
US9030029B2 (en) 2001-12-31 2015-05-12 Qualcomm Incorporated Chip package with die and substrate

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7902679B2 (en) 2001-03-05 2011-03-08 Megica Corporation Structure and manufacturing method of a chip scale package with low fabrication cost, fine pitch and high reliability solder bump
US8158508B2 (en) 2001-03-05 2012-04-17 Megica Corporation Structure and manufacturing method of a chip scale package
US8119446B2 (en) 2001-12-31 2012-02-21 Megica Corporation Integrated chip package structure using metal substrate and method of manufacturing the same
US8471361B2 (en) 2001-12-31 2013-06-25 Megica Corporation Integrated chip package structure using organic substrate and method of manufacturing the same
US8535976B2 (en) 2001-12-31 2013-09-17 Megica Corporation Method for fabricating chip package with die and substrate
US8835221B2 (en) 2001-12-31 2014-09-16 Qualcomm Incorporated Integrated chip package structure using ceramic substrate and method of manufacturing the same
US9030029B2 (en) 2001-12-31 2015-05-12 Qualcomm Incorporated Chip package with die and substrate
US9136246B2 (en) 2001-12-31 2015-09-15 Qualcomm Incorporated Integrated chip package structure using silicon substrate and method of manufacturing the same
US8492870B2 (en) 2002-01-19 2013-07-23 Megica Corporation Semiconductor package with interconnect layers

Similar Documents

Publication Publication Date Title
US7211889B2 (en) Semiconductor package and method for manufacturing the same
US7105918B2 (en) Interposer with flexible solder pad elements and methods of manufacturing the same
US6075710A (en) Low-cost surface-mount compatible land-grid array (LGA) chip scale package (CSP) for packaging solder-bumped flip chips
US6958537B2 (en) Multiple chip semiconductor package
JP4828164B2 (ja) インタポーザおよび半導体装置
CN107978569B (zh) 芯片封装结构及其制造方法
US20030214049A1 (en) Heat dissipating flip-chip ball grid array
JPH11297889A (ja) 半導体パッケージおよび実装基板、ならびにこれらを用いた実装方法
WO2006132151A1 (ja) インタポーザおよび半導体装置
KR20130076899A (ko) 상부 ic 패키지와 결합하여 패키지-온-패키지 (pop) 어셈블리를 형성하는 하부 ic 패키지 구조체 및 그러한 하부 ic 패키지 구조체를 포함하는 pop 어셈블리
EP1579477A2 (en) Components, methods and assemblies for multi-chip packages
JPH07153903A (ja) 半導体装置パッケージ
US20070090506A1 (en) Interposer for compliant interfacial coupling
US6441486B1 (en) BGA substrate via structure
CN114144875A (zh) 具有顶侧存储器模块的ic封装
JP4494249B2 (ja) 半導体装置
US6757968B2 (en) Chip scale packaging on CTE matched printed wiring boards
TW417265B (en) Low-cost surface-mount compatible land-grid array (lga) chips cale package (csp) for packaging solder-bumped flip chips
KR20100119328A (ko) 반도체 패키지 및 그 제조방법
JP3378171B2 (ja) 半導体パッケージの製造方法
JP3519285B2 (ja) 半導体装置
US20020093089A1 (en) Compliant mounting interface for electronic devices
JP3938017B2 (ja) 電子装置
KR20070063119A (ko) 플립칩 실장용 기판의 제조방법
JP2018113480A (ja) 半導体装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees