TW202404150A - 製造半導體裝置的方法 - Google Patents
製造半導體裝置的方法 Download PDFInfo
- Publication number
- TW202404150A TW202404150A TW112107655A TW112107655A TW202404150A TW 202404150 A TW202404150 A TW 202404150A TW 112107655 A TW112107655 A TW 112107655A TW 112107655 A TW112107655 A TW 112107655A TW 202404150 A TW202404150 A TW 202404150A
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor
- carrier
- manufacturing
- substrate
- semiconductor device
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 308
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 52
- 239000000758 substrate Substances 0.000 claims abstract description 139
- 238000000034 method Methods 0.000 claims description 52
- 238000010438 heat treatment Methods 0.000 claims description 5
- 239000010410 layer Substances 0.000 description 21
- 239000000463 material Substances 0.000 description 15
- 230000000694 effects Effects 0.000 description 6
- 238000000926 separation method Methods 0.000 description 6
- 239000000853 adhesive Substances 0.000 description 4
- 230000001070 adhesive effect Effects 0.000 description 4
- 239000011368 organic material Substances 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 2
- GOOHAUXETOMSMM-UHFFFAOYSA-N Propylene oxide Chemical compound CC1CO1 GOOHAUXETOMSMM-UHFFFAOYSA-N 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000000306 component Substances 0.000 description 2
- 239000004205 dimethyl polysiloxane Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229920000435 poly(dimethylsiloxane) Polymers 0.000 description 2
- -1 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229910003465 moissanite Inorganic materials 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 239000002861 polymer material Substances 0.000 description 1
- 239000004800 polyvinyl chloride Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/677—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
- H01L21/67784—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations using air tracks
- H01L21/6779—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations using air tracks the workpieces being stored in a carrier, involving loading and unloading
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67103—Apparatus for thermal treatment mainly by conduction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/304—Mechanical treatment, e.g. grinding, polishing, cutting
- H01L21/3043—Making grooves, e.g. cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
Abstract
本文提供了一種製造半導體裝置的方法,包括以下步驟。提供半導體基板。將半導體基板轉移到載具。將載具上的半導體基板被切成多個半導體元件。提供目標基板。將半導體元件中的至少一個被轉移到目標基板上。
Description
本公開涉及一種製造半導體裝置的方法。
半導體裝置的尺寸逐漸減小,或者小型設備通常需要接合到目標基板才能使用。為了提高生產效率,提供了巨量轉移技術,以便能夠通過轉移步驟將整批的半導體裝置轉移到目標基板上。目前,期望提高轉移技術的效率和半導體裝置的轉移率。
本公開的實施例涉及製造半導體裝置的方法,包括提供半導體基板;將半導體基板轉移到載具;將載具上的半導體基板切割成多個半導體元件;提供目標基板;將至少一個半導體元件轉移到目標基板上。
本公開一實施例提出一種製造半導體裝置的方法,包括以下步驟:提供半導體基板,包括多個半導體單元以第一間距排列;將半導體基板轉移到載具;將載具上的半導體基板切割成多個半導體元件,其中半導體元件排列成比第一間距大的第二間距;提供目標基板;將至少一個半導體元件轉移到目標基板上。
為使前述內容更易於理解,以下將結合附圖詳細說明數個實施例。
本公開中描述的“一結構(或層、組件、基底等)位於另一結構(或層、組件、基底等)上/上方”可以指兩結構相鄰且直接連接,或者可能意味著兩結構相鄰但沒有直接連接。“不直接相連”是指兩結構之間存在至少一個中間結構(或中間層、中間部件、中間基底、中間間隔等),其中一結構的下表面相鄰或直接相連中間結構的上表面,另一結構的上表面與中間結構的下表面相鄰或直接連接,中間結構可以由單層或多層物理結構或非物理結構,在此不作具體限定。在本公開中,當一結構設置在另一結構“上”時,可以意味著一結構“直接”在另一結構上,或者可以意味著一結構“間接”在另一結構上(即,在至少一個其他結構插入在一結構和另一結構之間)。
本公開中所描述的電連接或耦合可以指直接連接或間接連接。在直接連接的情況下,電路上的兩個元件的端點直接連接或通過導線段相互連接。在間接連接的情況下,電路上兩個元件的端點之間存在開關、二極管、電容器、電感器、電阻器、另一合適的元件或以上元件的組合。然而,本公開不限於此。
在本公開中,長度和寬度可以通過光學顯微鏡測量,厚度可以根據電子顯微鏡的截面圖像測量,但本公開不限於此。另外,用於比較的任意兩個值或方向之間都可能存在一定的誤差。如果第一值等於第二值,則暗示第一值與第二值之間可能存在10%左右的誤差;如果第一方向垂直於第二方向,則第一方向和第二方向之間的角可能是80度到100度;如果第一方向與第二方向平行,則第一方向和第二方向之間的夾角可以是0度到10度。
在本公開中,在不脫離本公開的精神和範圍的情況下,下文所述的實施例可以組合使用。例如,一個實施例的部分特徵可以與另一個實施例的部分特徵組合形成另一個實施例。
現在將詳細參考本公開的示例性實施例,其示例在附圖中示出。在可能的情況下,相同的附圖標記用於表示附圖和描述中相同或相似的部分。
此處公開的製造半導體裝置的方法可以包括顯示裝置、天線裝置、感測裝置或拼接裝置,但本公開不限於此。半導體裝置可以包括可彎曲的半導體裝置或柔性半導體裝置。半導體裝置、舉例來說可以包括液晶或發光二極體;發光二極體,舉例來說,包括有機發光二極體(OLED),亞毫米發光二極體(迷你發光二極體),微型發光二極體(微型發光二極體)或量子點(QD)發光二極體(舉例來說,QLED或QDLED),螢光體,磷光體或其他合適的材料,這些材料可以任意組合,但本公開不限於此。拼接裝置可以是舉例來說、顯示拼接裝置或天線拼接裝置,但本公開不限於此。需要說明的是,半導體裝置可以是上述的任意組合,但本公開不限於此。半導體元件可以包括有源元件或無源元件,例如電容器、電阻器、電感器、二極體、電晶體、集成電路(IC),但不限於此。二極體可包括發光二極體(發光二極體)、光電二極體、有機發光二極體(OLED)、迷你發光二極體、微發光二極體,但不限於此。
在本公開的說明書和請求項中,使用序數詞,例如第一、第二等來表示各個元素。舉例來說,使用序數的目的是將一個元件與另一個元件分開,因為元件具有相同的術語。在本公開中,第一和第二可以用來分別表示維修前的電子元件和維修後的電子元件。在某些實施例、第一和第二電子元件中可以具有基本相同的特性,而舉例來說、第一和第二電子元件是發光二極體。
圖1示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的步驟。具體來說,圖1從側視圖顯示了此步驟。參見圖1,提供一個半導體基板110包括多個半導體單元112排列成第一間距P1。第一間距P1可以定義為半導體單元112中相鄰者的相同邊之間的距離。半導體基板110可以包括基底111和多個半導體單元112,多個半導體單元112可以形成在基底111上。在一些實施例中,半導體基板110可以包括半導體晶圓,但本公開不限於此。基底111的材料可以包括單晶矽、多晶矽、SiC、Si、Ge、GaAs、InP、GaN和/或其他半導體材料,但不限於此。在一些實施例中,半導體單元112可以通過半導體製造工藝形成,半導體製造工藝可以包括一種或多種沉積工藝、一種或多種蝕刻工藝、一種或多種光刻工藝或其組合,但不限於此。
在一些實施例中,半導體單元112可以被製造為具有亞毫米級、微米級等的個體尺寸,但不限於此。在一些實施例中,第一間距P1可以是亞毫米級、微米級等,但不限於此。
圖2A和圖2B示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的步驟。具體地,圖2A從側視圖呈現具體步驟,圖2B從頂視圖呈現具體步驟。圖2A和圖2B所示的步驟包括將半導體基板110轉移到載具120,在圖1所示的步驟之後進行。載具120可以包括其上形成有黏著材料的基底膜層。載具120的基底膜層可以包括環氧丙烷(PO)、聚氯乙烯(PVC)、聚對苯二甲酸乙二醇酯(PET)等高分子材料,但不限於此。在某些實施例中,載具120可以是膠帶並且可以是可拉伸的和柔性的。框架130可用於支撐載具120以保持載具120的平整度。
在實施例中,半導體基板110可以以半導體單元112面向載具120的方式放置在載具120之上。包括半導體單元112的半導體基板110可以層壓和/或黏附在載具120上,因為載具120在其上包括黏著材料,但不限於此。
圖3A和圖3B示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的步驟。具體地,圖3A從側視圖呈現具體步驟,圖3B從頂視圖呈現具體步驟。圖3A和圖3B所示的步驟包括將載具120上半導體基板110切割成多個半導體元件112A。多個半導體元件112A之一可以包括部分基底111和多個半導體單元112之一,可以在圖2A和圖2B所示的步驟之後進行,但不限於此。在實施例中,半導體基板110可以被切割以分離半導體元件112A(或半導體單元112)。可以沿著切割線CL切割半導體基板110以分離半導體元件112A(或半導體單元112)。可以通過使用切割工具DT沿切割線CL刻畫半導體基板110來執行切割步驟。在一些實施例中,切割工具DT可以是切割輪,但本公開不限於此。在某些實施例中,切割工具DT可能是雷射工具。在某些實施例中,切割線CL可以基於半導體單元112的初始設計來佈置。參照圖舉例來說,切割線CL可以基於半導體單元112的第一間距P1來規劃。因此,在圖3A所示的切割步驟之後,半導體單元112可以第一間距P1佈置。
圖4示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的一個步驟的側視圖。圖4所示的步驟包括通過擴大載具120的面積來擴大載具120上半導體元件112A之間的距離(或半導體單元112之間的距離)。換句話說,在切割半導體基板110之後擴張載具120的面積。
舉例來說,擴張工具140可以用來擴張載具120的面積,但不限於此。在一些實施例中,載具120的面積可以通過拉伸來擴張。擴張工具140可以從載具120的底部向上推動載具120,而框架130保持在初始水平和位置,但不限於此。由於載具120包括可伸縮材料並且載具120的面積通過拉伸擴張,因此載具120可以在擴張工具140的推動下被拉伸,但不限於此。如此一來,載具120上的半導體元件112A之間的距離(或半導體單元112之間的距離)可能會變大。舉例來說,半導體元件112A可以貼在載具120上,半導體元件112A可以設置成比第一間距P1大的第二間距P2。第二間距P2可以定義為半導體單元112與相鄰半導體元件112A的相同邊之間的距離。此外,半導體元件112A可彼此間隔一間隙G。
圖1、2A、3A和4的步驟可以作為半導體元件分離工藝的各個步驟以分離半導體元件112A(或半導體單元112)。在一些實施例中,半導體元件分離工藝之後可以是轉移工藝以將半導體元件112A中的至少一個轉移至目標基板(圖1、2A、3A和4中未示出)。另外,製造半導體裝置的方法可以轉移一批半導體元件112A以提高製造效率。
圖5至圖9示意性地示出了根據本公開的一些實施例的製造半導體裝置的方法的轉移工藝的各個步驟。具體地,圖5至圖9呈現了取放工藝的各個步驟的側視圖。半導體元件112A中的至少一個可以通過取放工藝轉移到目標基板160上。在某些實施例中,圖5-6所示的步驟可以理解為取放工藝的拾取階段,圖7-9所示的步驟可以理解為取放工藝的放置階段。此外,可以通過使用圖5-9中所示的拾取頭150來執行取放工藝。圖5所示的步驟包括將拾取頭150移動到攜帶半導體元件112A的載具120上,半導體元件112A包括半導體單元112,且半導體元件112A可以排列成第二間距P2。拾取頭150可以包括形成在其上的多個拾取位置152。拾取位置152的材料可以包括聚二甲基矽氧烷(PDMS)、有機材料、感光樹脂、黏著材料、聚醯亞胺等,但不限於此。在一些實施例中,拾取頭150的拾取位置152可以排列成與半導體元件112A的第二間距P2不同的第三間距P3。在某些實施例中,第三間距P3可以大於第二間距P2,但不限於此。舉例來說、第三間距P3可以是第二間距P2的整數倍,但不限於此。在一些替代的實施例中,第三間距P3可以與第二間距P2相同,但不限於此。
在圖5所示的步驟中,拾取頭150可以被定向為拾取位置152面對載具120所攜帶的半導體元件112A。隨後,拾取頭150可以向下移動直到拾取位置152與對應的半導體元件112A接觸。然後,執行圖6所示的步驟以從載具120拾取半導體元件112A。拾取位置152和半導體元件112A之間的連接強度可以大於載具120和半導體元件112A之間的連接強度。因此,拾取頭150通過使拾取位置152接觸相應的半導體元件112A,然後遠離載具120,以從載具120拾取相應的半導體元件112A,因此拾取位置152拾取的半導體元件112A以第三間距P3排列。第三間距P3可能大於圖5所示的半導體元件112A的第二間距P2,半導體元件112A的一部分可能被拾取而半導體元件112A的另一部分保留在載具120上。在某些實施例中,圖5和圖6的步驟可以稱為取放工藝中的拾取階段,實施例中的拾取階段可以選擇性地拾取拾取位置152對應的半導體元件112A,從而達到選擇性拾取的效果。
此後,執行圖7所示的提供目標基板160的步驟。具體地,目標基板160可以包括形成在其上的接合結構162。在一些實施例中,每個接合結構162可以包括一組接合墊。舉例來說中,一個接合結構162包括一組接合墊162-1,另一個接合結構162包括一組接合墊162-2,但不限於此。接合結構162被佈置用於結合到半導體元件112A中的相應一個。圖7中指示的步驟還包括在目標基板160上方移動拾取頭150。拾取頭150可以定向成攜帶半導體元件112A的拾取位置152可以面對目標基板160上的接合結構162。在一些實施例中,接合結構162可能排列成第四間距P4,第四間距P4可能對應拾取頭150攜帶的半導體元件112A的第三間距P3。舉例來說中,第四間距P4可以與第三間距P3相同,拾取頭150攜帶的半導體元件112A可以與接合結構162對齊,但不限於此。在一些替代的實施例中,第三間距P3可以是第四間距P4的整數倍,使得拾取頭150攜帶的半導體元件112A可以與接合結構162的一部分對齊,但不限於此。在某些實施例、第三間距P3和第四間距P4可以規劃成使得拾取頭150所攜帶的半導體元件112A與接合結構162的選定部分的排列相對應。也就是說,可以根據目標基板160的接合結構162的排列來規劃拾取頭150的拾取位置152的排列。
此後,將拾取頭150移向目標基板160,使半導體元件112A與目標基板160的接合結構162接觸,如圖8所示。半導體元件112A可以放在目標基板160上。在一些實施例中,半導體元件112A可以在圖8的步驟中與接合結構162接合。
然後,如同圖9所示的步驟,從半導體元件112A中移除拾取頭150以獲得半導體裝置100。在一些實施例中,拾取位置152和半導體元件112A之間的附著強度可能小於接合結構162和半導體元件112A之間的結合強度,在接合結構162和半導體元件112A之間實現結合後拾取頭150可能自半導體元件112A移動。在一些實施例中,可以在將半導體元件112A結合到接合結構162之後選擇性地執行降低拾取位置152和半導體元件112A之間的附著強度的步驟,以便容易地從半導體元件112A移開拾取頭150。降低拾取位置152和半導體元件112A之間的附著強度的步驟可以包括對拾取位置152進行雷射照射,但不限於此。
半導體裝置100包括目標基板160和與目標基板160的接合結構162接合的半導體元件112A。可以通過圖1、圖2A、圖2B、圖3A、圖3B和圖4至圖9所示的步驟將半導體元件112A批量轉移並接合到目標基板160上,但不限於此。在某些實施例中,半導體元件112A可以通過圖5至9所示的取放工藝的多個循環轉移到目標基板160的各個區域。在實施例中,與目標基板160接合的半導體元件112A可以排列成與拾取頭150的拾取位置152的間距設計相關的第三間距P3。然而,在一些實施例中,通過一個循環的取放工藝轉移到目標基板160上的半導體元件112A可以佈置成與拾取頭150的拾取位置152的間距設計不同的間距,但是可進行多次循環的取放工藝以轉移半導體元件112A至全部的接合結構162上,但不限於此。
圖10至圖14示意性地示出了根據本公開的一些實施例的製造半導體裝置的方法的各個步驟。具體地,圖10至圖14的步驟可以提供半導體元件分離工藝以分離半導體元件並且可以是圖1、2A、3A和4中描述的工藝的替代。在圖10中,顯示了提供類似於圖1中所描述的半導體基板110的步驟。半導體元件112A的半導體單元112最初可以排列成第一間距P1。具體地,圖1的描述適用於本實施例,不再贅述。
在圖11中,可以執行擴張半導體基板110的面積的步驟。在一些實施例中,半導體基板110的面積可以通過在將半導體基板110轉移到載具220之前加熱而變大,但不限於此。由於半導體基板110的熱膨脹,可以擴大半導體元件112A之間的間距,使得半導體元件112A排列成大於第一間距P1的第二間距P2,但不限於此。在一些實施例中,半導體元件112A之間的間距可以根據設計進行調整,而舉例來說,半導體元件112A之間的間距可以壓縮或放大。然後,執行如圖12所示的轉移半導體基板110到載具220的步驟。半導體基板110可以層壓至載具220,其中半導體基板110可以以半導體元件112A面對載具220的方式層壓至載具220。在一些實施例中,載具220上可以包括與半導體元件112A相鄰的表面材料(未示出),半導體元件112A可以通過表面材料附著到載具220,但不限於此。表面材料可以包括黏著材料、有機材料或感光樹脂,或其他合適的材料,但不限於此。
可以加熱半導體基板110直到轉移到載具220上,但不限於此。處於加熱狀態的半導體基板110可以保持半導體元件112A排列成第二間距P2,使得附著在載具220上的半導體元件112A可以保持以第二間距P2排列,但不限於此。此後,如圖13所示,在半導體基板110層壓到載具220之後可以停止半導體基板110的加熱。載具220可以包括剛性的載具,載具220幾乎不可伸縮,從而在載具220的支撐和承載下,停止加熱後半導體元件112A可以保持以第二間距P2排列,但不限於此。
在圖14中,在圖13的步驟之後在載具120上執行切割半導體基板110的步驟以分離半導體元件112A(或半導體單元112A)。在一些實施例中,半導體基板110被切割以分離包括部分基底111和多個半導體單元112之一的半導體元件112A。切割步驟可以通過使用切割工具DT沿切割線CL切割半導體基板110來執行,但不限於此。在實施例中,切割線CL可以規劃在相鄰的兩個半導體單元112之間,半導體元件112A之間可以間隔一間隙G,但不限於此。另外,在切割半導體基板110之後,載具220攜帶的半導體元件112A可以排列成第二間距P2,但不限於此。
圖15和圖16示意性地圖示了根據本公開的一些實施例的製造半導體裝置的方法的取放工藝的幾個步驟。圖15和圖16呈現了取放工藝的拾取階段的側視圖,並且圖7至9的與取放工藝的放置階段相關的步驟可以在圖16的步驟之後執行以製造半導體裝置100如圖9所示。
在圖15中,提供如先前實施例中所述的拾取頭150,並移動到承載包括半導體單元112在內的半導體元件112A的載具220上,半導體單元112布置成第二間距P2。類似於前面的實施例,拾取頭150可以包括形成在其上的多個拾取位置152,並且拾取頭150的拾取位置152可以佈置有與半導體單元112的第二間距P2相關的第三間距P3,但不限於此。在實施例中,第三間距P3可以大於第二間距P2,但不限於此。舉例來說、第三間距P3可以是第二間距P2的整數倍,但不限於此。在某些替代的實施例中,第三間距P3可能與第二間距P2相同。在一些實施例中,第二間距P2和第三間距P3可以規劃成拾取位置152中的每一個能夠與半導體元件112A中的一個接觸。
拾取頭150可以定向為拾取位置152面對載具120攜帶的半導體元件112A,並向載具220移動,直到拾取位置152與相應的半導體元件112A接觸。因此,半導體元件112A中的至少一個可以連接到拾取位置152。在一些實施例中,拾取位置152與半導體元件112A之間的附著強度可以大於載具120與半導體元件112A之間的附著強度,但不限於此。因此,通過將拾取頭150移離載具220,拾取頭150可以從載具120拾取與拾取位置152接觸的半導體元件112A,如圖16所示。拾取頭150攜帶的半導體元件112A可能排成第三間距P3。此後,在圖16的步驟之後執行圖7至9的步驟,表示取放工藝的放置階段,以完成圖9中所示的半導體裝置100。因此,相關描述不再重複。
圖17和18示意性地示出了顯示根據本公開的一些實施例的取放工藝的相應頂視圖。在圖17中,目標基板160可以包括形成在其上的接合結構162,承載半導體元件112A的拾取頭150定位到目標基板160之上。圖17的俯視圖可以作為圖7所示階段的實施例。
在實施例中,目標基板160可以為矩形,目標基板160中的一個邊緣160E1可以沿方向D1延伸,目標基板160中的另一個邊緣160E2可以沿與方向D1垂直的方向D2延伸,但不限於此,目標基板160可以有其他的合適的形狀。在實施例中,目標基板160上的接合結構162可以在方向D3和與方向D3垂直的方向D4中陣列排列,但不限於此。方向D3和方向D1可以相夾成角度θ,但不限於此。類似地,方向D4和方向D2可以夾相同的角度θ,但不限於此。換句話說,接合結構162的陣列可以相對於目標基板160的幾何形狀傾斜地定向,但不限於此。另外,半導體元件112A可以以與目標基板160的陣列對應的陣列佈置在拾取頭150上。另外,半導體元件112A在拾取頭150上的排列可以與拾取頭150的幾何形狀平行,但不限於此。
在一些實施例中,如圖17所示,取放工藝可以包括將半導體元件112A與接合結構162對準的步驟。舉例來說,目標基板160和拾取頭150之一可以旋轉角度θ以將半導體元件112A的陣列與接合結構162的陣列對準。在一些實施例中,可以通過使用拾取頭拾取半導體元件112A中的至少一個並將拾取頭150相對於目標基板160旋轉角度θ來將半導體元件112A中的至少一個轉移到目標基板160上,但不限於此。在其他的實施例中,可以通過使用拾取頭拾取半導體元件112A中的至少一個並將目標基板160相對於拾取頭150旋轉角度θ來將半導體元件112A中的至少一個轉移到目標基板160上。對齊步驟後,拾取頭150移向目標基板160,且半導體元件112A轉移到目標基板160上的接合結構162上,如圖18所示。從拾取頭150轉移半導體元件112A到目標基板160的步驟可以參考圖7-9的描述。
圖19至21示意性地示出了根據本公開的一些實施例的製造半導體裝置的方法的雷射轉移工藝的幾個步驟。圖19至21顯示了雷射轉移工藝的側視圖,並且可以用作前面實施例中描述的取放工藝的替代方案。在圖19中,半導體元件112A可以由載具320承載,載具320可以由前面實施例中描述的載具120或載具220實現。換句話說,圖19的步驟可以在圖4的步驟或圖14的步驟之後執行。在實施例中,半導體元件112A可以通過圖1至圖4中描述的步驟或圖10至圖14中描述的步驟形成,但不限於此,因此半導體元件112A可以在載具320上設置成第二間距P2。可以提供另一個載具420並將其定位在載具320之上。犧牲層422可以形成在載具420上,載具420以犧牲層422面對載具320攜帶的半導體元件112A的方式位於載具320之上。換句話說,犧牲層422可以設置在載具320和載具420之間。
在一些實施例中,犧牲層422可以包括有機材料、聚醯亞胺基材料或其他材料,但不限於此。犧牲層422可以將半導體元件112A黏附到載具420。半導體元件112A與犧牲層422之間的附著強度可大於半導體元件112A與載具320之間的附著強度,但不限於此。因此,半導體元件112A從載具320轉移到載具420,如圖20所示。載具420上的犧牲層422可以連續形成在載具420的表面上,位於犧牲層422的面積內的半導體元件112A可以被犧牲層422黏附,但不限於此。在實施例中,轉移到載具420上的半導體元件112A保持以第二間距P2排列。
此後,如圖21所示,執行從載具420到轉移半導體元件112A到目標基板160的步驟。在實施例中,通過在載具420上照射雷射LR至犧牲層422,可以將半導體元件112A從載具420轉移至目標基板160。換句話說,半導體元件112A中的至少一個通過雷射轉移工藝轉移到目標基板160上。類似於之前的實施例,目標基板160可以包括形成在其上的接合結構162。載具420以半導體元件112A中的至少一個與接合結構162對齊的方式定位在目標基板160之上。此外,載具420可位於半導體元件112A與目標基板160隔開垂直間隙VG的水平,垂直間隙VG可為0μm至1000μm,但不限於此。雷射LR在半導體元件112A與對應的接合結構162對齊的位置照射犧牲層422,犧牲層422被照射的部分可能會分解,或被破壞從而破壞與半導體元件112A的黏附。因此,對應於犧牲層422的照射部分的半導體元件112A可以從載具420釋放並轉移到目標基板160。在一些實施例中,雷射LR可以同時在多個位置照射犧牲層422,也可以成批的將多個半導體元件112A從載具420轉移到目標基板160,但不限於此。因此,雷射轉移工藝可能會達到巨量轉移的效果。另外,可以將雷射LR的照射位置調整為將選中的半導體元件112A選擇轉移到對應的接合結構162上,從而進一步實現雷射轉移工藝選擇性轉移的效果。轉移半導體元件112A到目標基板160後,半導體元件112A可以與目標基板160接合以得到半導體裝置100。
圖22和23示意性地示出了顯示根據本公開的一些實施例的雷射轉移工藝的相應俯視圖。在圖22中,目標基板160可以包括形成在其上的接合結構162並且承載半導體元件112A的載具420位於目標基板160之上。圖22的俯視圖可以作為圖21所指示的步驟的實施例,但本公開不限於此。實施例中,目標基板160可以為矩形,目標基板160中的一個邊緣160E1可以沿方向D1延伸,目標基板160中的另一個邊緣160E2可以沿與方向D1垂直的方向D2延伸,但不限於此,目標基板160可以有其他的合適的形狀。目標基板160上的接合結構162可以在方向D3和與方向D3垂直的方向D4中陣列排列,但不限於此。類似地,方向D4和方向D2可以夾相同的角度θ,但不限於此。換句話說,接合結構162的陣列傾斜於目標基板160的幾何形狀。
如圖22所示,雷射轉移工藝可以包括將半導體元件112A(或半導體單元112)與接合結構162對齊的步驟。舉例來說,目標基板160和載具420之一可以旋轉角度θ,以將待轉移的半導體元件112A的方向與對應的接合結構162對齊。在將要轉移的半導體元件112A與相應的接合結構162對齊後,可以將雷射LR照射到載具420上以從載具420釋放半導體元件112A,而將半導體元件112A轉移到目標基板160,如圖23所示。在某些實施例中,雷射LR可以在對應的半導體元件112A與接合結構162對齊的幾個位置進行照射,釋放對應的若干個半導體元件112A,而其他半導體元件112A則留在載具420上,但不限於此。因此,雷射轉移工藝可以提供選擇性轉移的效果以及巨量轉移的效果。
基於上面描述的實施例,製造半導體裝置100的方法被配置為轉移多個半導體元件112A到目標基板160上。製造半導體裝置100的方法可以包括半導體元件分離工藝和隨後的轉移工藝。如圖1-4和圖10-14所示,代表半導體元件分離工藝的各種實施例,半導體基板110的半導體單元112可以先排列成第一間距P1,然後再以放大的間距的排列而相互分離(如第二間距P2),但不限於此。因此,諸如圖6至9的取放工藝或圖19至21的雷射轉移工藝的後續轉移工藝可以毫無困難地捕獲和轉移個別半導體元件112A,但不限於此。在某些實施例中,在圖5至圖9的取放工藝中,可以根據拾取頭150的拾取位置152的間距設計選擇性地取放半導體元件112A。因此,可以實現選擇性轉移。在圖19至圖21的雷射轉移工藝中,半導體元件112A可以以第二間距P2並排設置,而在載具420上彼此分開,使得雷射LR可以正確地照射在以半導體單元112為基準的位置上,以便轉移。因此,也可以實現選擇性轉移。在一些實施例中,半導體元件分離工藝後,半導體元件112A可以批量轉移到目標基板160,從而完成巨量轉移工藝,節省了製造時間,有利於製造小尺寸半導體元件。
綜上所述,本公開製造半導體裝置的方法效率高,達到選擇性轉移的效果,有利於製造小尺寸半導體元件。
對於本領域的技術人員來說顯而易見的是,在不脫離本公開的範圍或精神的情況下,可以對所公開的實施例進行各種修改和變化。鑑於前述內容,本公開旨在涵蓋修改和變化,前提是它們落入所附請求項及其等同物的範圍內。
100:半導體裝置
110:半導體基板
111:基底
112:半導體單元
112A:半導體元件
120、220、320、420:載具
130:框架
140:擴張工具
150:拾取頭
152:拾取位置
160:目標基板
160E1、160E2:邊緣
162:接合結構
162-1、162-2:接合墊
422:犧牲層
CL:切割線
D1、D2、D3、D4:方向
DT:切割工具
G:間隙
LR:雷射
P1:第一間距
P2:第二間距
P3:第三間距
P4:第四間距
VG:垂直間隙
θ:角度
所包括的附圖提供對本公開的進一步理解,並且併入並構成本說明書的一部分。附圖圖示了本公開的示例性實施例,並且與描述一起用於解釋本公開的原理。
圖1示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的步驟。
圖2A和圖2B示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的步驟。
圖3A和圖3B示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的步驟。
圖4示意性地示出了根據本公開的一些實施例製造半導體裝置的方法的一步驟的側視圖。
圖5至圖9示意性地示出了根據本公開的一些實施例的製造半導體裝置的方法的轉移工藝的各個步驟。
圖10至圖14示意性地示出了根據本公開的一些實施例的製造半導體裝置的方法的各個步驟。
圖15和圖16示意性地圖示了根據本公開的一些實施例的製造半導體裝置的方法的取放過程的幾個步驟。
圖17和18示意性地圖示了顯示根據本公開的一些實施例的取放過程的相應俯視圖。
圖19至21示意性地示出了根據本公開的一些實施例的製造半導體裝置的方法的雷射轉移過程的幾個步驟。
圖22和23示意性地示出了顯示根據本公開的一些實施例的雷射轉移過程的相應俯視圖。
112:半導體單元
112A:半導體元件
120:載具
130:框架
140:擴張工具
G:間隙
P2:第二間距
Claims (20)
- 一種製造半導體裝置的方法,包括: 提供半導體基板; 轉移所述半導體基板到載具; 將所述載具上的所述半導體基板切割成多個半導體元件; 提供目標基板;以及 轉移所述半導體元件中的至少一個到所述目標基板上。
- 如請求項1所述的製造半導體裝置的方法,進一步通過擴張所述載具的面積,來擴大所述載具上的所述半導體元件之間的距離。
- 如請求項2所述的製造半導體裝置的方法,其中所述載具的所述面積通過拉伸來擴張。
- 如請求項1所述的製造半導體裝置的方法,進一步在將所述半導體基板轉移至所述載具之前,擴張所述半導體基板的面積。
- 如請求項4所述的製造半導體裝置的方法,其中所述半導體基板的所述面積通過加熱擴張。
- 如請求項5所述的製造半導體裝置的方法,其中加熱所述半導體基板直到轉移到所述載具。
- 如請求項1所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個通過取放工藝轉移到所述目標基板上。
- 如請求項1所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個通過雷射轉移工藝轉移到所述目標基板上。
- 如請求項1所述的製造半導體裝置的方法,其中將所述半導體元件中的所述至少一個轉移到所述目標基板上的方法包括: 使用拾取頭拾取所述半導體元件中的所述至少一個;以及 將所述拾取頭相對於所述目標基板旋轉一角度。
- 如請求項1所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個轉移到所述目標基板上的方法包括: 使用拾取頭拾取所述半導體元件中的所述至少一個;和 將所述目標基板相對於所述拾取頭旋轉一角度。
- 一種製造半導體裝置的方法,包括: 提供半導體基板,所述半導體基板包括多個半導體單元,所述半導體單元排列成第一間距; 轉移所述半導體基板到載具; 將所述載具上的所述半導體基板切割成多個半導體元件,其中所述半導體元件排列成大於所述第一間距的第二間距; 提供目標基板;以及 轉移所述半導體元件中的至少一個到所述目標基板上。
- 如請求項11所述的製造半導體裝置的方法,其中在切割所述半導體基板之後進一步擴張所述載具的面積。
- 如請求項12所述的製造半導體裝置的方法,其中所述載具中的所述面積通過拉伸擴張。
- 如請求項11所述的製造半導體裝置的方法,進一步在轉移所述半導體基板至所述載具之前,將所述半導體基板的面積擴張。
- 如請求項14所述的製造半導體裝置的方法,其中所述半導體基板的所述面積通過加熱擴張。
- 如請求項15所述的製造半導體裝置的方法,其中加熱所述半導體基板直到轉移到所述載具。
- 如請求項11所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個通過取放工藝轉移到所述目標基板上。
- 如請求項11所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個通過雷射轉移工藝轉移到所述目標基板上。
- 如請求項11所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個轉移到所述目標基板上的方法包括 使用拾取頭拾取所述半導體元件中的所述至少一個;以及 將所述拾取頭相對於所述目標基板旋轉一角度。
- 如請求項11所述的製造半導體裝置的方法,其中所述半導體元件中的所述至少一個轉移到所述目標基板上的方法包括: 使用拾取頭拾取所述半導體元件中的所述至少一個;以及 將所述目標基板相對於所述拾取頭旋轉一角度。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/861,258 US20240014063A1 (en) | 2022-07-11 | 2022-07-11 | Method of manufacturing a semiconductor device |
US17/861,258 | 2022-07-11 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202404150A true TW202404150A (zh) | 2024-01-16 |
Family
ID=89431774
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW112107655A TW202404150A (zh) | 2022-07-11 | 2023-03-02 | 製造半導體裝置的方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20240014063A1 (zh) |
TW (1) | TW202404150A (zh) |
-
2022
- 2022-07-11 US US17/861,258 patent/US20240014063A1/en active Pending
-
2023
- 2023-03-02 TW TW112107655A patent/TW202404150A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
US20240014063A1 (en) | 2024-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11062964B2 (en) | Method for manufacturing semiconductor device, and mounting apparatus | |
US10008465B2 (en) | Methods for surface attachment of flipped active components | |
US10872801B2 (en) | Target substrate with micro semiconductor structures | |
TWI659486B (zh) | 轉移載板與晶粒載板 | |
TWI534999B (zh) | 影像感測晶片封裝體及其形成方法 | |
US6514790B1 (en) | Method for handling a plurality of circuit chips | |
TWI437669B (zh) | 電子封裝裝置及電子封裝方法 | |
TWI541968B (zh) | 晶片封裝體 | |
TWI683453B (zh) | 發光裝置的製造方法 | |
CN110391165B (zh) | 转移载板与晶粒载板 | |
KR20180092274A (ko) | 반도체 제조 장치 및 반도체 장치의 제조 방법 | |
TW202114048A (zh) | 黏晶裝置及半導體裝置的製造方法 | |
JP7064749B2 (ja) | ボール搭載装置 | |
TW202404150A (zh) | 製造半導體裝置的方法 | |
JP6200735B2 (ja) | ダイボンダ及びボンディング方法 | |
KR102547027B1 (ko) | 다이 본딩 방법 | |
JP2012059829A (ja) | 半導体チップの剥離装置、ダイボンディング装置、半導体チップの剥離方法、半導体装置の製造方法 | |
TW202347464A (zh) | 晶片接合裝置、剝離治具及半導體裝置的製造方法 | |
CN113871328A (zh) | 利用微转移印刷的管芯到晶片接合 | |
TWM613900U (zh) | 半導體加工裝置 | |
US20240372046A1 (en) | Display panel and fabrication method thereof | |
US20240234181A1 (en) | Single-Pick-Multiple-Print Micro LED Mass Transfer with Elastomer Stamp | |
KR102440998B1 (ko) | 양면 패턴부를 포함하는 템포러리 본딩용 미끄럼 방지 패드 | |
TWI797532B (zh) | 半導體加工的方法及裝置 | |
JP5656609B2 (ja) | 治具プレートを使用した半導体デバイスチップの積層方法 |