TW202347102A - 畫素陣列基板 - Google Patents

畫素陣列基板 Download PDF

Info

Publication number
TW202347102A
TW202347102A TW111119045A TW111119045A TW202347102A TW 202347102 A TW202347102 A TW 202347102A TW 111119045 A TW111119045 A TW 111119045A TW 111119045 A TW111119045 A TW 111119045A TW 202347102 A TW202347102 A TW 202347102A
Authority
TW
Taiwan
Prior art keywords
array substrate
pixel array
conductive pattern
line
electrically connected
Prior art date
Application number
TW111119045A
Other languages
English (en)
Other versions
TWI804326B (zh
Inventor
王洸富
劉庭宇
Yu-Ping Kuo
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW111119045A priority Critical patent/TWI804326B/zh
Priority to CN202211301431.2A priority patent/CN115662995A/zh
Application granted granted Critical
Publication of TWI804326B publication Critical patent/TWI804326B/zh
Publication of TW202347102A publication Critical patent/TW202347102A/zh

Links

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

一種畫素陣列基板包括閘極線、資料線、主動元件、畫素電極、共用電極、觸控訊號線及導電圖案。資料線與閘極線交錯設置。主動元件具有第一端、第二端及控制端。主動元件的第一端電性連接至資料線,且主動元件的控制端電性連接至閘極線。畫素電極電性連接至主動元件的第二端。共用電極重疊於畫素電極。觸控訊號線電性連接於共用電極。導電圖案設置於觸控訊號線旁,電性隔離於觸控訊號線,且用以與間隙物重疊。

Description

畫素陣列基板
本發明是有關於一種畫素陣列基板。
顯示器的應用日益廣泛,舉凡家用的視聽娛樂、公共場合的訊息顯示看板、電競用的顯示器及可攜式電子產品都可見其蹤跡。近幾年來,顯示器大多兼具有觸控功能。顯示器的觸控種類大致上可分為外掛(out-cell)式、晶胞上(on-cell)式及內嵌式(In-cell touch)。內嵌式觸控(In-cell touch)技術具有易薄型化的優勢,因此在近幾年逐漸成為觸控顯示器的主流。然而,整合於顯示器中的資料線及/或閘極線和用以供間隙物站立的導電圖案易產生耦合效應,進而造成漏光問題。
本發明提供一種畫素陣列基板,性能佳。
本發明一實施例的畫素陣列基板包括閘極線、資料線、主動元件、畫素電極、共用電極、觸控訊號線及導電圖案。資料線與閘極線交錯設置。主動元件具有第一端、第二端及控制端。主動元件的第一端電性連接至資料線,且主動元件的控制端電性連接至閘極線。畫素電極電性連接至主動元件的第二端。共用電極重疊於畫素電極。觸控訊號線電性連接於共用電極。導電圖案設置於觸控訊號線旁,電性隔離於觸控訊號線,且用以與間隙物重疊。資料線具有曲線段。在畫素陣列基板的俯視圖中,資料線的曲線段繞過導電圖案且與導電圖案隔開。
本發明一實施例的畫素陣列基板包括閘極線、資料線、主動元件、畫素電極、共用電極、觸控訊號線及導電圖案。資料線與閘極線交錯設置。主動元件具有第一端、第二端及控制端。主動元件的第一端電性連接至資料線,且主動元件的控制端電性連接至閘極線。畫素電極電性連接至主動元件的第二端。共用電極重疊於畫素電極。觸控訊號線電性連接於共用電極。導電圖案設置於觸控訊號線旁,電性隔離於觸控訊號線,且用以與間隙物重疊。閘極線具有曲線段。在畫素陣列基板的俯視圖中,閘極線的曲線段繞過導電圖案且與導電圖案隔開。
本發明一實施例的畫素陣列基板包括閘極線、資料線、主動元件、畫素電極、共用電極、觸控訊號線及導電圖案。資料線與閘極線交錯設置。主動元件具有第一端、第二端及控制端。主動元件的第一端電性連接至資料線,且主動元件的控制端電性連接至閘極線。畫素電極電性連接至主動元件的第二端。共用電極重疊於畫素電極。觸控訊號線電性連接於共用電極。導電圖案設置於觸控訊號線旁,電性隔離於觸控訊號線,且用以與間隙物重疊。導電圖案具有多個主要部。在畫素陣列基板的俯視圖中,多個主要部位資料線與閘極線之至少一者的不同側。
本發明一實施例的畫素陣列基板包括閘極線、資料線、主動元件、畫素電極、共用電極、觸控訊號線及導電圖案。資料線與閘極線交錯設置。主動元件具有第一端、第二端及控制端。主動元件的第一端電性連接至資料線,且主動元件的控制端電性連接至閘極線。畫素電極電性連接至主動元件的第二端。共用電極重疊於畫素電極。觸控訊號線電性連接於共用電極。導電圖案設置於觸控訊號線旁,電性隔離於觸控訊號線,且用以與間隙物重疊。導電圖案電性連接至畫素電極。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件“上”或“連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電性連接。再者,“電性連接”或“耦合”可以是二元件間存在其它元件。
本文使用的“約”、“近似”、或“實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、“近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
圖1為本發明一實施例之畫素陣列基板100的俯視示意圖。
圖2為本發明一實施例之顯示面板10的剖面示意圖。圖2對應圖1的剖線I-I’。圖1省略圖2的基底110。
請參照圖1及圖2,畫素陣列基板100包括基底110。基底110用以承載畫素陣列基板100的其它元件。舉例而言,在本實施例中,基底110的材質可為玻璃、石英、有機聚合物、或是不透光/反射材料(例如:晶圓、陶瓷、或其它可適用的材料)、或是其它可適用的材料。
畫素陣列基板100還包括閘極線122,設置於基底110上。畫素陣列基板100還包括資料線142,與閘極線122交錯設置。舉例而言,在本實施例中,閘極線122及資料線142可分別屬於不同的第一金屬層120及第二金屬層140,其中第一金屬層120與第二金屬層140之間設有第一絕緣層130,但本發明不以此為限。
畫素陣列基板100還包括主動元件T,具有第一端Ta、第二端Tb及控制端Tc,其中主動元件T的第一端Ta電性連接至資料線142,且主動元件T的控制端Tc電性連接至閘極線122。舉例而言,在本實施例中,主動元件T可包括薄膜電晶體,第一端Ta、第二端Tb及控制端Tc可分別為薄膜電晶體的源極、汲極與閘極,薄膜電晶體還包括通道(未繪示),其中源極與汲極分別與通道的不同兩區電性連接。在本實施例中,薄膜電晶體的閘極例如是屬於第一金屬層120,薄膜電晶體的源極與汲極例如是屬於第二金屬層140,而第一絕緣層130例如是設置於通道與閘極之間的閘絕緣層,但本發明不以此為限。
畫素陣列基板100還包括畫素電極192及共用電極172。畫素電極192電性連接至主動元件T的第二端Tb。共用電極172與畫素電極192相重疊。舉例而言,在本實施例中,畫素電極192具有多個狹縫192a,重疊於共用電極172。於顯示時間區間,共用電極172與畫素電極192之間的電位差可形成邊緣電場,以驅動顯示介質300(例如但不限於:液晶),進而顯示畫面。畫素陣列基板100還包括觸控訊號線162,電性連接於共用電極172。於觸控時間區間,共用電極172是做為觸控感測墊使用。
在本實施例中,畫素陣列基板100還包括設置於第二金屬層140上的第二絕緣層150,第三金屬層160設置於第二絕緣層150上,而觸控訊號線162例如是屬於第三金屬層160;畫素陣列基板100還包括設置於第三金屬層160上的第三絕緣層182;畫素陣列基板100還包括設置於第三絕緣層182上的第一透明導電層170,而共用電極172例如是屬於第一透明導電層170;畫素陣列基板100還包括設置於第一透明導電層170上的第四絕緣層184;畫素陣列基板100還包括設置於第四絕緣層184上的第二透明導電層190,而畫素電極192例如是屬於第二透明導電層190;但本發明不以此為限。
舉例而言,在本實施例中,第一透明導電層170及第二透明導電層190的材質例如是銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鍺鋅氧化物、其它合適的氧化物、或者是上述至少二者的堆疊層,但本發明不以此為限。
畫素陣列基板100還包括導電圖案164,設置於觸控訊號線162旁,電性隔離於觸控訊號線162,且用以與間隙物PS重疊。具體而言,在本實施例中,顯示面板10包括畫素陣列基板100、對向基板200及設置於畫素陣列基板100與對向基板200之間的顯示介質300;間隙物PS設置於對向基板200與畫素陣列基板100之間,以維持顯示面板10的晶胞間隙(cell gap),而導電圖案164是用以做為供間隙物PS站立的平台。
舉例而言,在本實施例中,導電圖案164與觸控訊號線162同屬第三金屬層160,且導電圖案164與觸控訊號線162於結構上分離。此外,在本實施例中,導電圖案164例如是浮置的(floating),但本發明不以此為限。
請參照圖1,值得注意的是,資料線142具有曲線段142a。在畫素陣列基板100的俯視圖中,資料線142的曲線段142a繞過導電圖案164且與導電圖案164隔開。舉例而言,在本實施例中,資料線142的曲線段142a可為一圓弧段,但本發明不以此為限。
在本實施例中,觸控訊號線162具有曲線段162a。在畫素陣列基板100的俯視圖中,觸控訊號線162的曲線段162a及資料線142的曲線段142a分別經由導電圖案164的相對兩側繞過導電圖案164。舉例而言,在本實施例中,觸控訊號線162的曲線段162a可為一圓弧段,但本發明不以此為限。
在本實施例中,資料線142還具有折線段142b,位於畫素電極192旁且與曲線段142a連接。觸控訊號線162還具有折線段162b,與曲線段162a連接。在畫素陣列基板100的俯視圖中,資料線142的折線段142b與觸控訊號線162的折線段162b可相重疊,但本發明不以此為限。
值得一提的,由於資料線142利用曲線段142a繞過供間隙物PS站立的導電圖案164,因此,導電圖案164與資料線142的耦合效應可降低。如此一來,因導電圖案164受資料線142影響造成顯示介質300(例如:液晶)轉動而產生的漏光問題可獲得改善。
在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重述。
圖3為本發明另一實施例之畫素陣列基板100A的俯視示意圖。
圖3的畫素陣列基板100A與圖1的畫素陣列基板100類似,兩者的差異在於:兩者的閘極線122、122A不同。請參照圖3,具體而言,在本實施例中,閘極線122A具有曲線段122a。在畫素陣列基板100的俯視圖中,閘極線122A的曲線段122a繞過導電圖案164且與導電圖案164隔開。舉例而言,在本實施例中,閘極線122A的曲線段122a可為一圓弧段,但本發明不以此為限。
由於閘極線122A利用曲線段122a繞過供間隙物PS站立的導電圖案164,因此,導電圖案164與閘極線122A的耦合效應可降低。如此一來,因導電圖案164受到閘極線122A影響而造成顯示介質300(可參考圖2)轉動而產生的漏光問題可獲得改善。
在本實施例中,於畫素陣列基板100A的俯視圖中,閘極線122A的曲線段122a與資料線142的曲線段142a可選擇性地部分地重疊,但本發明不以此為限。在本實施例中,於畫素陣列基板100A的俯視圖中,閘極線122A的曲線段122a可選擇性地與觸控訊號線162的曲線段162a部分地重疊,但本發明不以此為限。
圖4為本發明又一實施例之畫素陣列基板100B的俯視示意圖。圖4的畫素陣列基板100B與圖1的畫素陣列基板100類似,兩者的差異在於:兩者的資料線142、142B不同,且兩者的導電圖案164、164B不同。
請參照圖4,具體而言,在本實施例中,資料線142B可不具有曲線段142a。導電圖案164B可具有多個主要部164B-1、164B-2。在畫素陣列基板100B的俯視圖中,多個主要部164B-1、164B-2位資料線142B與閘極線122之至少一者的不同側。舉例而言,在本實施例中,導電圖案164B的多個主要部164B-1、164B-2包括第一主要部164B-1及第二主要部164B-2;在畫素陣列基板100B的俯視圖中,第一主要部164B-1及第二主要部164B-2分別位資料線142B的相對兩側。
值得一提是,在本實施例中,透過將導電圖案164B分為位於資料線142B相對兩側的多個主要部164B-1、164B-2,可降低導電圖案164B與資料線142B的重疊面積及其耦合效應。如此一來,因導電圖案164B受資料線142B影響造成顯示介質300(可參考圖2)轉動而產生的漏光問題可獲得改善。
圖5為本發明再一實施例之畫素陣列基板100C的俯視示意圖。圖5的畫素陣列基板100C與圖1的畫素陣列基板100類似,兩者的差異在於:兩者的資料線142、142C不同,且兩者的導電圖案164、164C不同。
請參照圖5,具體而言,在本實施例中,資料線142C可不具有曲線段142a。導電圖案164C可具有多個主要部164C-1、164C-2、164C-3、164C-4。在畫素陣列基板100C的俯視圖中,多個主要部164C-1、164C-2、164C-3、164C-4位資料線142C與閘極線122之至少一者的不同側。
舉例而言,在本實施例中,導電圖案164C的多個主要部164C-1、164C-2、164C-3、164C-4包括第一主要部164C-1、第二主要部164C-2、第三主要部164C-3及第四主要部164C-4;在畫素陣列基板100C的俯視圖中,第一主要部164C-1及第二主要部164C-2位資料線142C的相對兩側,且位於閘極線122的一側(例如:上側);在畫素陣列基板100C的俯視圖中,導電圖案164C的第一主要部164C-1及第三主要部164C-3位於資料線142C的一側(例如:右側)和閘極線122的相對兩側(例如:上下側);在畫素陣列基板100C的俯視圖中,第三主要部164C-3及第四主要部164C-4位資料線142C的相對兩側,且位於閘極線122的另一側(例如:下側)。
圖6為本發明一實施例之畫素陣列基板100D的俯視示意圖。
圖6的畫素陣列基板100D與圖1的畫素陣列基板100類似,兩者的差異在於:兩者的資料線142、142D不同,且兩者的導電圖案164、164D不同。
請參照圖6,具體而言,在本實施例中,資料線142D可不具有曲線段142a。導電圖案164D可電性連接至畫素電極192而非浮置。
值得一提的是,在本實施例中,透過將導電圖案164D電性連接至畫素電極192,即使導電圖案164D與資料線142D/閘極線122耦合,導電圖案164D仍具有與畫素電極192相同的電位。藉此,可避免導電圖案164D對顯示介質300(可參考圖2)造成不良影響,進而改善漏光問題。
圖7為本發明另一實施例之畫素陣列基板100E的俯視示意圖。圖7的畫素陣列基板100E與圖3的畫素陣列基板100A類似,兩者的差異在於:在圖7的實施例中,導電圖案164E電性連接至畫素電極192。
圖8為本發明又一實施例之畫素陣列基板100F的俯視示意圖。圖8的畫素陣列基板100F與圖5的畫素陣列基板100C類似,兩者的差異在於:在圖8的實施例中,導電圖案164F電性連接至畫素電極192。
10:顯示面板 100、100A、100B、100C、100D、100E、100F:畫素陣列基板 110:基底 120:第一金屬層 122、122A:閘極線 122a、142a、162a:曲線段 130:第一絕緣層 140:第二金屬層 142、142B、142C、142D:資料線 142b、162b:折線段 150:第二絕緣層 160:第三金屬層 162:觸控訊號線 164、164B、164D、164E、164F:導電圖案 164B-1、164B-2、164C-1、164C-2、164C-3、164C-4:主要部 170:第一透明導電層 172:共用電極 182:第三絕緣層 184:第四絕緣層 190:第二透明導電層 192:畫素電極 192a:狹縫 200:對向基板 300:顯示介質 T:主動元件 Ta:第一端 Tb:第二端 Tc:控制端 PS:間隙物 I-I’:剖線
圖1為本發明一實施例之畫素陣列基板100的俯視示意圖。 圖2為本發明一實施例之顯示面板10的剖面示意圖。 圖3為本發明另一實施例之畫素陣列基板100A的俯視示意圖。 圖4為本發明又一實施例之畫素陣列基板100B的俯視示意圖。 圖5為本發明再一實施例之畫素陣列基板100C的俯視示意圖。 圖6為本發明一實施例之畫素陣列基板100D的俯視示意圖。 圖7為本發明另一實施例之畫素陣列基板100E的俯視示意圖。 圖8為本發明又一實施例之畫素陣列基板100F的俯視示意圖。
100:畫素陣列基板
122:閘極線
142:資料線
142a、162a:曲線段
142b、162b:折線段
162:觸控訊號線
164:導電圖案
170:第一透明導電層
172:共用電極
190:第二透明導電層
192:畫素電極
192a:狹縫
T:主動元件
Ta:第一端
Tb:第二端
Tc:控制端
I-I’:剖線

Claims (13)

  1. 一種畫素陣列基板,包括: 一閘極線; 一資料線,與該閘極線交錯設置; 一主動元件,具有一第一端、一第二端及一控制端,其中該主動元件的該第一端電性連接至該資料線,且該主動元件的該控制端電性連接至該閘極線; 一畫素電極,電性連接至該主動元件的該第二端; 一共用電極,重疊於該畫素電極; 一觸控訊號線,電性連接於該共用電極;以及 一導電圖案,設置於該觸控訊號線旁,電性隔離於該觸控訊號線,且用以與一間隙物重疊,其中該資料線具有一曲線段;在該畫素陣列基板的俯視圖中,該資料線的該曲線段繞過該導電圖案且與該導電圖案隔開。
  2. 如請求項1所述的畫素陣列基板,其中該觸控訊號線具有一曲線段;在該畫素陣列基板的俯視圖中,該觸控訊號線的該曲線段及該資料線的該曲線段分別經由該導電圖案的相對兩側繞過該導電圖案。
  3. 如請求項1所述的畫素陣列基板,其中該閘極線具有一曲線段;在該畫素陣列基板的俯視圖中,該閘極線的該曲線段繞過該導電圖案且與該導電圖案隔開。
  4. 如請求項3所述的畫素陣列基板,其中在該畫素陣列基板的俯視圖中,該閘極線的該曲線段與該資料線的曲線段部分地重疊。
  5. 如請求項1所述的畫素陣列基板,其中該導電圖案電性連接至該畫素電極。
  6. 一種畫素陣列基板,包括: 一閘極線; 一資料線,與該閘極線交錯設置 一主動元件,具有一第一端、一第二端及一控制端,其中該主動元件的該第一端電性連接至該資料線,且該主動元件的該控制端電性連接至該閘極線; 一畫素電極,電性連接至該主動元件的該第二端; 一共用電極,重疊於該畫素電極; 一觸控訊號線,電性連接於該共用電極;以及 一導電圖案,設置於該觸控訊號線旁,電性隔離於該觸控訊號線,且用以與一間隙物重疊,其中該閘極線具有一曲線段;在該畫素陣列基板的俯視圖中,該閘極線的該曲線段繞過該導電圖案且與該導電圖案隔開。
  7. 如請求項6所述的畫素陣列基板,其中該觸控訊號線具有一曲線段;在該畫素陣列基板的俯視圖中,該閘極線的該曲線段與該觸控訊號線的該曲線段部分地重疊。
  8. 如請求項6所述的畫素陣列基板,其中該導電圖案電性連接至該畫素電極。
  9. 一種畫素陣列基板,包括: 一閘極線; 一資料線,與該閘極線交錯設置; 一主動元件,具有一第一端、一第二端及一控制端,其中該主動元件的該第一端電性連接至該資料線,且該主動元件的該控制端電性連接至該閘極線; 一畫素電極,電性連接至該主動元件的該第二端; 一共用電極,重疊於該畫素電極; 一觸控訊號線,電性連接於該共用電極;以及 一導電圖案,設置於該觸控訊號線旁,電性隔離於該觸控訊號線,且用以與一間隙物重疊,其中該導電圖案具有多個主要部;在該畫素陣列基板的俯視圖中,該些主要部位該資料線與該閘極線之至少一者的不同側。
  10. 如請求項9所述的畫素陣列基板,其中該導電圖案的該些主要部包括一第一主要部及一第二主要部;在該畫素陣列基板的俯視圖中,該導電圖案的該第一主要部及該第二主要部分別位於該資料線的相對兩側。
  11. 如請求項10所述的畫素陣列基板,其中該導電圖案的該些主要部更包括一第三主要部;在該畫素陣列基板的俯視圖中,該導電圖案的該第一主要部及該第三主要部分別位於該閘極線的相對兩側。
  12. 如請求項9所述的畫素陣列基板,其中該導電圖案電性連接至該畫素電極。
  13. 一種畫素陣列基板,包括: 一閘極線; 一資料線,與該閘極線交錯設置; 一主動元件,具有一第一端、一第二端及一控制端,其中該主動元件的該第一端電性連接至該資料線,且該主動元件的該控制端電性連接至該閘極線; 一畫素電極,電性連接至該主動元件的該第二端; 一共用電極,重疊於該畫素電極; 一觸控訊號線,電性連接於該共用電極;以及 一導電圖案,設置於該觸控訊號線旁,電性隔離於該觸控訊號線,且用以與一間隙物重疊,其中該導電圖案電性連接至該畫素電極。
TW111119045A 2022-05-23 2022-05-23 畫素陣列基板 TWI804326B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111119045A TWI804326B (zh) 2022-05-23 2022-05-23 畫素陣列基板
CN202211301431.2A CN115662995A (zh) 2022-05-23 2022-10-24 像素阵列基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111119045A TWI804326B (zh) 2022-05-23 2022-05-23 畫素陣列基板

Publications (2)

Publication Number Publication Date
TWI804326B TWI804326B (zh) 2023-06-01
TW202347102A true TW202347102A (zh) 2023-12-01

Family

ID=84991105

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111119045A TWI804326B (zh) 2022-05-23 2022-05-23 畫素陣列基板

Country Status (2)

Country Link
CN (1) CN115662995A (zh)
TW (1) TWI804326B (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI392913B (zh) * 2009-06-06 2013-04-11 Au Optronics Corp 觸控面板
JP2017122770A (ja) * 2016-01-05 2017-07-13 株式会社ジャパンディスプレイ 液晶表示装置
CN109782500A (zh) * 2017-11-10 2019-05-21 中华映管股份有限公司 内嵌式触控液晶显示装置

Also Published As

Publication number Publication date
TWI804326B (zh) 2023-06-01
CN115662995A (zh) 2023-01-31

Similar Documents

Publication Publication Date Title
JP6070896B2 (ja) 表示装置基板、表示装置基板の製造方法、及び、これを用いた表示装置
KR101887371B1 (ko) 액정 표시장치와 이의 제조방법
CN105679765A (zh) Tft阵列基板结构
JP2011076602A (ja) インセル式タッチ液晶表示装置
TWI699749B (zh) 顯示面板
US8576365B2 (en) Display panel
CN112189181B (zh) 黑色矩阵基板及显示装置
TW201441883A (zh) 內嵌式觸控顯示裝置
CN111965904A (zh) 阵列基板、显示面板和显示装置
TW202032212A (zh) 畫素陣列基板
TWI690917B (zh) 畫素陣列基板
TW202018471A (zh) 觸控顯示面板
US9865201B2 (en) Pixel structure, display panel, display device and method of fabricating the pixel structure
TWI686738B (zh) 觸控顯示裝置
US8243246B2 (en) Liquid crystal display having particular conductive element
TW202102915A (zh) 畫素陣列基板
TWI804326B (zh) 畫素陣列基板
TWI703371B (zh) 顯示面板
TW202013031A (zh) 陣列基板
TWI721803B (zh) 顯示裝置
CN110187572B (zh) 显示装置
TW202119104A (zh) 液晶顯示裝置及一種製造液晶顯示裝置的方法
TW201027203A (en) System for display images
TWI595298B (zh) 顯示面板
TWI709796B (zh) 顯示裝置