TW202323024A - 半導體裝置及半導體裝置之製造方法 - Google Patents

半導體裝置及半導體裝置之製造方法 Download PDF

Info

Publication number
TW202323024A
TW202323024A TW111130942A TW111130942A TW202323024A TW 202323024 A TW202323024 A TW 202323024A TW 111130942 A TW111130942 A TW 111130942A TW 111130942 A TW111130942 A TW 111130942A TW 202323024 A TW202323024 A TW 202323024A
Authority
TW
Taiwan
Prior art keywords
film
substrate
main surface
semiconductor device
thermal expansion
Prior art date
Application number
TW111130942A
Other languages
English (en)
Other versions
TWI837774B (zh
Inventor
鈴木葵
大久保拓郎
竹石知之
森愛
Original Assignee
日商鎧俠股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商鎧俠股份有限公司 filed Critical 日商鎧俠股份有限公司
Publication of TW202323024A publication Critical patent/TW202323024A/zh
Application granted granted Critical
Publication of TWI837774B publication Critical patent/TWI837774B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B3/00Layered products comprising a layer with external or internal discontinuities or unevennesses, or a layer of non-planar form; Layered products having particular features of form
    • B32B3/26Layered products comprising a layer with external or internal discontinuities or unevennesses, or a layer of non-planar form; Layered products having particular features of form characterised by a particular shape of the outline of the cross-section of a continuous layer; characterised by a layer with cavities or internal voids ; characterised by an apertured layer
    • B32B3/30Layered products comprising a layer with external or internal discontinuities or unevennesses, or a layer of non-planar form; Layered products having particular features of form characterised by a particular shape of the outline of the cross-section of a continuous layer; characterised by a layer with cavities or internal voids ; characterised by an apertured layer characterised by a layer formed with recesses or projections, e.g. hollows, grooves, protuberances, ribs
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B43/00Operations specially adapted for layered products and not otherwise provided for, e.g. repairing; Apparatus therefor
    • B32B43/006Delaminating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02079Cleaning for reclaiming
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2310/00Treatment by energy or chemical effects
    • B32B2310/08Treatment by energy or chemical effects by wave energy or particle radiation
    • B32B2310/0806Treatment by energy or chemical effects by wave energy or particle radiation using electromagnetic radiation
    • B32B2310/0843Treatment by energy or chemical effects by wave energy or particle radiation using electromagnetic radiation using laser
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/14Semiconductor wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68318Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling
    • H01L2221/6839Separation by peeling using peeling wedge or knife or bar

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Recrystallisation Techniques (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Laser Beam Processing (AREA)

Abstract

實施方式提供一種適合適當地進行基板之剝離之半導體裝置、及半導體裝置之製造方法。 實施方式之半導體裝置具有基板、第1膜、第2膜、及第3膜。第1膜配置於基板之主面側。第2膜隔著第1膜而配置於基板之相反側。第2膜之主面與第1膜之主面接觸。第3膜隔著第2膜而配置於第1膜之相反側。第3膜之基板側之主面具有二維分佈之凸部或凹部。第3膜之與基板為相反側之主面平坦。第2膜對紅外光之吸收率大於第3膜對紅外光之吸收率。第3膜之熱膨脹係數與第2膜之熱膨脹係數不同。

Description

半導體裝置及半導體裝置之製造方法
本實施方式係關於一種半導體裝置、及半導體裝置之製造方法。
於製造半導體裝置時,有時將2個基板接合,然後,將2個基板中之一基板剝離。業界期望適當地進行該基板之剝離。
本發明欲解決之問題在於提供一種適合適當地進行基板之剝離之半導體裝置、及半導體裝置之製造方法。
本實施方式之半導體裝置具有基板、第1膜、第2膜、及第3膜。第1膜配置於基板之主面側。第2膜隔著第1膜而配置於基板之相反側。第2膜之主面與第1膜之主面接觸。第3膜隔著第2膜而配置於第1膜之相反側。第3膜之基板側之主面具有二維分佈之凸部或凹部。第3膜之與基板相反側之主面平坦。第2膜對紅外光之吸收率大於第3膜對紅外光之吸收率。第3膜之熱膨脹係數與第2膜之熱膨脹係數不同。
以下,參考圖式,對實施方式之半導體裝置詳細地進行說明。再者,本發明並非由該實施方式限定。
(實施方式)
實施方式之半導體裝置具有以下構造:藉由2個基板之接合而形成,適合將接合後欲被去除之基板再利用。2個基板之接合亦被稱為2個基板之貼合。
例如,半導體裝置1如圖1所示那樣構成。圖1係表示半導體裝置1之構成之剖視圖。以下,將與基板2之主面2a垂直之方向設為Z方向,將於與Z方向垂直之面內相互正交之2個方向設為X方向及Y方向。
如圖1所示,半導體裝置1具有基板2、膜3、膜4、及膜5。基板2具有於XY方向上延伸之板形狀。基板2於+Z側具有主面2a,於-Z側具有主面2b。主面2a及主面2b分別於XY方向上延伸。基板2由以半導體(例如,矽)為主成分之材料形成。
膜3配置於基板2之+Z側(主面2a側)。膜3沿著主面2a於XY方向上延伸。膜3於+Z側具有主面3a,於-Z側具有主面3b。主面3a及主面3b分別於XY方向上大致平坦地延伸。膜3既可由以絕緣物為主成分之材料形成,亦可由以半導體氧化物(例如,氧化矽)為主成分之材料形成。
於圖1中,為了簡化,例示出膜3覆蓋基板2之主面2a之構成,但亦可於膜3與基板2之間介置其他膜。例如,亦可於膜3與基板2之間配置導電層與絕緣層反覆積層而成之積層體,使半導體膜於該積層體內沿Z方向延伸,藉此構成三維之記憶胞陣列。
膜4隔著膜3配置於基板2之相反側。膜4配置於基板2、膜3之+Z側。膜4沿著主面2a於XY方向上延伸。膜4於+Z側具有主面4a,於-Z側具有主面4b。主面4a及主面4b分別於XY方向上延伸。膜4可由紅外光之吸收率大於基板2及膜5之任意材料形成。膜4亦可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率大於基板2及膜5之任意材料形成。膜4既可由以絕緣物為主成分之材料形成,亦可由以半導體氧化物(例如,氧化矽)為主成分之材料形成。
主面3a及主面4b分別於XY方向上平坦地延伸,且相互接觸。膜3之主面3a之原子與膜4之主面4b之原子亦可藉由氫鍵或共價鍵而鍵結。半導體裝置1如下所述藉由2個基板之接合而形成,主面3a及主面4b成為接合面。
膜5隔著膜4配置於膜3之相反側。膜5配置於基板2、膜3、膜4之+Z側。膜5沿著主面2a於XY方向上延伸。膜5於+Z側具有主面5a,於-Z側具有主面5b。主面5a及主面5b分別於XY方向上延伸。主面5a於XY方向上平坦地延伸。
膜5可由紅外光之吸收率小於膜4且熱膨脹係數大於膜4之熱膨脹係數之任意材料形成。膜5可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率小於膜4且熱膨脹係數大於膜4之熱膨脹係數之任意材料形成。
再者,膜5之熱膨脹係數大於在半導體裝置1之製造工序中配置於膜5之+Z側之基板100(參考圖3F)之熱膨脹係數。但是,由於基板100不殘留於半導體裝置1之構造上,故而於基板100由與基板2相同之材料形成之情形時,藉由使膜5之熱膨脹係數大於基板2之熱膨脹係數,能夠間接地使膜5之熱膨脹係數大於基板100之熱膨脹係數。
於膜4覆蓋膜5之主面5b之情形時,膜5可由紅外光之吸收率小於膜4且熱膨脹係數大於膜4之任意材料形成。膜5可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率小於膜4且熱膨脹係數大於膜4之任意材料形成。膜5既可由以半導體之多晶材(例如,多晶矽)為主成分之材料形成,亦可由以半導體之非晶材(例如,非晶矽)為主成分之材料形成。
於膜4覆蓋膜5之主面5b之情形時,主面4a及主面5b分別具有二維分佈之凸部或凹部(參考圖8)。主面4a具有平坦面4a1及複數個凹部4a2。平坦面4a1於XY方向上延伸,構成主面4a之主要部分。凹部4a2自平坦面4a1向膜4之內側(-Z側)凹陷。主面5b具有平坦面5b1及複數個凸部5b2。平坦面5b1於XY方向上延伸,構成主面5b之主要部分。複數個凸部5b2於XY方向上相隔地配置。凸部5b2與凹部4a2對應,自平坦面5b1向膜5之外側(-Z側)突出。
於圖1中,為了簡化,例示出膜4覆蓋膜5之主面5b之構成,但於膜4與膜5之間,只要為具有某種程度導熱性之膜,則亦可介置其他膜。例如,亦可於膜4與膜5之間積層半導體層、導電層、絕緣層等,形成CMOS(complementary metal oxide semiconductor,互補金屬氧化物半導體)構造,藉此構成用以對記憶胞陣列進行控制之控制電路。於該情形時,其他膜之覆蓋膜5之主面5b之主面亦可具有圖1所示之相當於主面4a之二維分佈之凹部。
再者,如下所述,於半導體裝置1之製造工序中,膜4作為雷射吸收層發揮功能,膜5作為接受雷射吸收層(膜4)之局部發熱而局部地熱膨脹之層發揮功能。主面5b之複數個凸部5b2分別為因局部熱膨脹而形成之構造。
接下來,使用圖2~圖9E對半導體裝置1之製造方法進行說明。圖2係表示半導體裝置1之製造方法之流程圖。圖3A~圖7、圖9A~圖9E係表示半導體裝置1之製造方法之YZ剖視圖。圖8係表示半導體裝置1之製造方法之XY俯視圖。
於半導體裝置1之製造方法中,如圖2所示,同時進行下基板之準備(S1)與上基板之準備(S2)。下基板係應接合之2個基板中於接合時配置於-Z側之基板。上基板係應接合之2個基板中於接合時配置於+Z側之基板。
於下基板之準備(S1)中,如圖3A所示,準備基板(下基板)2。基板2亦可由以實質上不含雜質之半導體(例如,矽)為主成分之材料形成。
於基板2之主面2a側(+Z側),如圖3B所示,利用CVD(chemical vapor deposition,化學氣相沈積)法等,沈積膜3。膜3既可由以絕緣物為主成分之材料形成,亦可由以半導體氧化物(例如,氧化矽)為主成分之材料形成。
於上基板之準備(S2)中,如圖3C所示,準備基板(上基板)100。基板100亦可由以實質上不含雜質之半導體(例如,矽)為主成分之材料形成。
於基板100之主面100b側(-Z側),如圖3D所示,利用CVD法等,沈積膜5。膜5可由紅外光之吸收率小於膜4且熱膨脹係數大於基板100之任意材料形成。膜5例如可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率小於膜4且熱膨脹係數大於基板100之任意材料形成。膜5既可由以半導體之多晶材(例如,多晶矽)為主成分之材料形成,亦可由以半導體之非晶材(例如,非晶矽)為主成分之材料形成。
於膜5之-Z側,如圖3E所示,利用CVD法等,沈積膜4。膜4可由紅外光之吸收率大於膜5之任意材料形成。膜4亦可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率大於膜5及基板100之任意材料形成。膜4既可由以絕緣物為主成分之材料形成,亦可由以半導體氧化物(例如,氧化矽)為主成分之材料形成。
如圖2所示,當下基板之準備(S1)與上基板之準備(S2)均完成後,將上基板與下基板接合(S3)。膜3之+Z側之主面3a(參考圖3B)與膜4之-Z側之主面4b(參考圖3E)分別藉由電漿照射等而活化,如圖3F所示,以主面3a及主面4b相向之方式,將基板2及基板100於Z方向上對向配置。如圖4A所示,基板2及基板100於Z方向上相互接近,基板2側之主面3a與基板100側之主面4b接合。此時,主面3a之原子與主面4b之原子利用氫鍵等鍵結,從而基板2及基板100為暫時接合之狀態。
因此,如圖2所示,以相對較低之溫度進行熱處理(退火)(S4)。於熱處理(退火)中,如圖4B中虛線箭頭所示,基板2及基板100被整體加熱。於熱處理中,例如基板2及基板100分別於特定時間內被加熱至相對較低之溫度(即器件構造之容許溫度,例如200℃左右)。此時,因水分子自界面散逸等,而主面3a之原子與主面4b之原子利用共價鍵等鍵結,基板2及基板100成為正式接合之狀態。
當圖2所示之S4完成後,以焦點位於膜4附近之方式自基板100側照射紅外雷射光200(S5)。雷射光之照射係利用作為雷射吸收層之膜4之光吸收率大於其他膜5、基板100之波段(於雷射吸收層為氧化矽膜之情形時,較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之紅外雷射光200進行。紅外雷射光200使用脈衝雷射。紅外雷射光200之吸收依賴於基板或膜之吸收係數與厚度而產生,本構造中,於成為雷射吸收層之膜4中最易產生雷射吸收。紅外雷射光200之脈衝寬度亦可為1~100 kHz左右之低頻。
此時,以於膜4內二維分佈複數個照射部之方式進行紅外雷射光200之照射。以複數個照射部於XY平面方向上相隔之方式進行紅外雷射光200之照射(參考圖8)。考慮到因膜4中局部發熱所引起之蓄熱影響,紅外雷射光200之照射被調整為適合剝離之照射間隔。
例如,如圖5A所示,決定應照射紅外雷射光200之XY平面位置,以紅外雷射光200之焦點位於膜4內之方式進行調整。膜4對紅外雷射光200之吸收率大於基板100對紅外雷射光200之吸收率,且大於膜5對紅外雷射光200之吸收率。藉此,藉由基板100及膜5照射至膜4之紅外雷射光200於膜4內之照射部位被有效率地吸收,於該XY平面位置使膜4局部發熱(局部加熱)。
膜4之局部發熱如圖5B所示,傳遞至膜5,於該XY平面位置使膜5膨脹。膜5之熱膨脹係數大於基板100之熱膨脹係數,且大於膜4之熱膨脹係數。藉此,於該XY平面位置,藉由膜5之膨脹,而形成於膜5之+Z側之主面5a內向+Z側突出之凸部5a2及於-Z側之主面5b內向-Z側突出之凸部4b2。與此相對應地,形成於基板100之-Z側之主面100b內向+Z側凹陷之凹部100b2,且形成於膜4之+Z側之主面4a內向-Z側凹陷之凹部4a2。
如圖5C所示,將應照射紅外雷射光200之XY平面位置決定為自圖5A之XY平面位置於XY平面方向上發生位移之位置,以紅外雷射光200之焦點位於膜4內之方式進行調整。膜4對紅外雷射光200之吸收率大於基板100對紅外雷射光200之吸收率,且大於膜5對紅外雷射光200之吸收率。藉此,藉由基板100及膜5照射至膜4之紅外雷射光200於膜4內之照射部位被有效率地吸收,於該XY平面位置使膜4局部發熱(局部加熱)。
膜4之局部發熱如圖6A所示,傳遞至膜5,於該XY平面位置使膜5膨脹。膜5之熱膨脹係數大於基板100之熱膨脹係數,且大於膜4之熱膨脹係數。藉此,於該XY平面位置,藉由膜5之膨脹,而形成於膜5之+Z側之主面5a內向+Z側突出之凸部5a2及於-Z側之主面5b內向-Z側突出之凸部4b2。據此,形成於基板100之-Z側之主面100b內向+Z側凹陷之凹部100b2,且形成於膜4之+Z側之主面4a內向-Z側凹陷之凹部4a2。
一面使應進行照射之XY平面位置位移一面重複與圖5C、圖6A相同之處理。
如圖6B所示,決定應照射紅外雷射光200之最終之XY平面位置,以紅外雷射光200之焦點位於膜4內之方式進行調整。膜4對紅外雷射光200之吸收率大於基板100對紅外雷射光200之吸收率,且大於膜5對紅外雷射光200之吸收率。藉此,透過基板100及膜5照射至膜4之紅外雷射光200於膜4內之照射部位被有效率地吸收,於最終之XY平面位置使膜4局部發熱(局部加熱)。
膜4之局部發熱如圖6C所示,傳遞至膜5,於最終之XY平面位置使膜5膨脹。膜5之熱膨脹係數大於基板100之熱膨脹係數,且大於膜4之熱膨脹係數。藉此,於最終之XY平面位置,藉由膜5之膨脹,而形成於膜5之+Z側之主面5a內向+Z側突出之凸部5a2及於-Z側之主面5b內向-Z側突出之凸部4b2。據此,形成於基板100之-Z側之主面100b內向+Z側凹陷之凹部100b2,且形成於膜4之+Z側之主面4a內向-Z側凹陷之凹部4a2。
藉由以於膜4內二維分佈複數個照射部之方式進行紅外雷射光200之照射,如圖7及圖8所示,膜5之+Z側之主面5a成為具有二維分佈之凸部之狀態。於主面5a中,成為複數個凸部5b2於XY方向上相隔地配置之狀態。藉此,如圖7及圖8中虛線箭頭所示,可產生主面5a中之複數個凸部5a2分別於主面100b附近將基板100向XY方向外側擠出之局部應力。
再者,膜5及基板100之界面與膜5及膜4之界面分別於XY方向上相隔之複數個部位產生局部應力。若膜5及基板100之熱膨脹係數差大於膜5及膜4之熱膨脹係數差,則膜5及基板100之界面中產生之局部應力大於膜5及膜4之界面中產生之局部應力。於圖7及圖8中,為了簡化,選擇性地示出膜5及基板100之界面中產生之相對較大之局部應力。
即,藉由在膜5及基板100之界面中於XY方向上相隔之複數個部位產生局部應力,從而界面之接合狀態產生不均勻性,界面之接合力被減弱。此時,膜5及基板100之界面成為容易剝離之面。
據此,於膜5及基板100之界面進行剝離(S6)。剝離時,如圖9A所示,自於基板2上積層有膜3、膜4、膜5之積層體6將基板100剝離。例如,使刮刀構件300之前端插入至膜5之主面5a與基板100之主面100b之界面。刮刀構件300之前端具有呈銳角之銳利形狀。由於界面之接合力減弱,故而利用刮刀構件300之前端之插入所引起之相對較小之應力,將基板100自積層體6容易地剝離。
考慮到之後之加工等,如圖2所示,對積層體6之剝離面進行處理(S7)。積層體6中,如圖9B所示,於膜5之+Z側之主面5a中,於XY方向上分布複數個凸部5a2。利用CMP(Chemical Mechanical Polishing,化學機械拋光)法等,對主面5a進行研磨而使主面5a平坦化。藉此,如圖9C所示,獲得於基板2上積層有膜3、膜4、膜5且膜5之主面5a被平坦化之半導體裝置1(參考圖1)。
另一方面,被剝離之基板100如圖2所示,被再利用(S8)。基板100如圖2中實線箭頭所示,亦可作為上基板100再利用。
剛剝離後之基板100如圖9D所示,於-Z側之主面100b中,複數個凹部100b2分佈於XY方向上。利用CMP法等,對主面100b進行研磨而使主面100b平坦化。藉此,如圖9E所示,獲得主面100b被平坦化之基板100。圖9E所示之基板100由於主面100b被平坦化,故而容易作為例如上基板100再利用。
再者,被剝離之基板100如圖2中虛線箭頭所示,亦可作為下基板2再利用,來代替作為上基板100再利用。
如以上所述,於本實施方式中,將積層有膜3之基板2與積層有膜5及膜4之基板100接合之後,以焦點位於膜4附近之方式自基板100側照射紅外雷射光200。例如,以於膜4內二維分佈複數個照射部之方式進行紅外雷射光200之照射。藉此,例如,能夠於膜4及基板100之界面中二維地分離之複數個部位產生局部應力,從而能夠減弱界面之接合力。其結果,能夠利用刮刀構件300等所引起之較小應力將基板100剝離,從而獲得半導體裝置1及基板100。藉此,能夠一方面抑制剝離時之損傷一方面獲得半導體裝置1及基板100,故而能夠提高半導體裝置1之製造良率,可容易地再利用基板100。即,能夠於製造半導體裝置1時適當地進行基板100之剝離。
又,於本實施方式中,半導體裝置1中,於基板2上積層有膜3、膜4、膜5,且膜5之基板側之主面5b具有二維分佈之凸部5b2,膜5之主面5a被平坦化。於主面5b配置有複數個凸部5b2。複數個凸部5b2於沿著主面5b之方向上相隔開。膜4對紅外光之吸收率大於膜5對紅外光之吸收率。膜5之熱膨脹係數大於膜4之熱膨脹係數。該構成適合於複數個基板2、100接合後利用紅外雷射光200減弱膜5及基板100之界面之接合力從而將基板100剝離。根據此種構成,能夠提供適合適當地進行基板100之剝離之半導體裝置1。
例如,於藉由複數個基板接合來製造半導體裝置時,有時將基板藉由研削加工而去除。於該情形時,被去除之基板會被廢棄。
相對於此,於本實施方式中,能夠再利用被去除之基板100,故而能夠削減重新準備基板100之成本等,能夠預計成本之大幅度降低。
或者,於藉由複數個基板接合來製造半導體裝置時,有時隔著剝離層將應去除之基板接合,然後,對基板整體高溫加熱而使剝離層利用熱改性脆弱化,使基板自剝離層剝離。於該情形時,由於基板整體被高溫加熱,故而器件構造(例如,記憶胞陣列之構造或控制電路之構造)有可能受到熱損傷。
相對於此,於本實施方式中,利用紅外雷射光200對膜4進行之加熱係局部加熱,基板整體之熱處理侷限於相對較低之溫度(例如,200℃左右),故而能夠抑制對器件構造(例如,記憶胞陣列之構造或控制電路之構造)之熱損傷。
或者,於藉由複數個基板接合來製造半導體裝置時,有時利用刮刀構件之插入所引起之相對較大之應力來機械地去除基板。於該情形時,欲被去除之基板有可能產生裂縫等受到機械性損傷。
相對於此,於本實施方式中,以於膜4內二維分佈複數個照射部之方式進行紅外雷射光200之照射而減弱了膜5及基板100之界面之接合力,於該狀態下,利用刮刀構件之插入所引起之較小之應力將基板100去除。藉此,能夠抑制對欲被去除之基板造成之機械性損傷。
再者,亦可使用剝離器(debonder)裝置進行剝離。例如,剝離器裝置具有下載台、於Z方向上與下載台對向之上載台、及構成為能夠插入至下載台及上載台之間之空間之刮刀構件。例如,於圖9A所示之工序中,於利用下載台固持基板2且利用上載台固持基板100之狀態下於膜5及基板100之界面之Z位置處自XY方向插入刮刀構件之前端,利用上載台使基板100向+Z方向遠離下載台。藉此,能夠執行圖9A所示之工序。
又,作為第1變化例,基板100之剝離亦可藉由在膜5之-Z側之主面5b進行剝離來代替於膜5之+Z側之主面5a進行剝離而實現。例如,若膜5及膜4之熱膨脹係數差大於膜5及基板100之熱膨脹係數差,則膜5及膜4之界面中產生之局部應力大於膜5及基板100之界面中產生之局部應力。於該情形時,於圖6C所示之工序之後,如圖10中虛線箭頭所示,可產生主面5b中之複數個凸部5b2分別於主面4a附近將膜4向XY方向外側擠出之局部應力。即,藉由在膜5及膜4之界面中於XY方向上相隔之複數個部位產生局部應力,從而界面之接合狀態產生不均勻性,界面之接合力被減弱。此時,膜5及膜4之界面成為容易剝離之面。
據此,於膜5及膜4之界面進行剝離(S6)。剝離時,如圖11A所示,自於基板2上積層有膜3、膜4之積層體6a,將於基板100上積層有膜5之積層體7剝離。例如,使刮刀構件300之前端插入至膜5之主面5b與膜4之主面4a之界面。刮刀構件300之前端具有呈銳角之銳利形狀。由於界面之接合力被減弱,故而利用刮刀構件300之前端之插入所引起之相對較小之應力,將積層體7自積層體6a容易地剝離。
考慮到之後之加工等,對積層體6a之剝離面進行處理(S7)。積層體6a中,如圖11B所示,於膜4之+Z側之主面4a中,複數個凹部4a2分佈於XY方向上。利用CMP法等,對主面4a進行研磨而使主面4a平坦化。藉此,如圖11C所示,獲得於基板2上積層有膜3、膜4且膜4之主面4a被平坦化之半導體裝置1a。
另一方面,被剝離之基板100被再利用(S8)。剛剝離後之基板100如圖11D所示,於-Z側之主面100b中,由膜5覆蓋,並且複數個凹部100b2分佈於XY方向上。將膜5利用乾式蝕刻或濕式蝕刻去除之後,利用CMP法等,對主面100b進行研磨而使主面100b平坦化。藉此,如圖11E所示,獲得主面100b被平坦化之基板100。圖11E所示之基板100由於主面100b被平坦化,故而容易作為例如上基板100再利用。
如此,利用圖10及圖11A~圖11E所示之製造方法,亦能一方面抑制剝離時之損傷一方面獲得半導體裝置1及基板100,因此能夠提高半導體裝置1之製造良率,且能夠容易地再利用基板100。
又,亦可進行用以促進剝離之研究。例如,作為第2變化例,亦可進行圖12A~圖12D所示之工序來代替圖3C~圖3E所示之工序。
與圖3A、圖3B之處理並行地進行以下處理。於上基板之準備(S2)中,如圖12A所示準備基板(上基板)100之後,於基板100之主面100b附近之區域,如圖12B所示,利用離子注入法等而導入雜質。雜質為降低半導體(例如,矽)之熱膨脹係數之類之雜質。雜質亦可為使半導體之熱膨脹係數低於膜4之熱膨脹係數之類之雜質。藉此,於基板100中之基底區域102之-Z側形成雜質區域101。雜質區域101亦可遍及主面100b之大致整個面而形成。於基板100之主面100b側(-Z側),沈積圖12C所示之膜5,於膜5之-Z側,沈積圖12D所示之膜4。
此處,雜質區域101之熱膨脹係數小於基底區域102之熱膨脹係數。膜5之熱膨脹係數大於基底區域102之熱膨脹係數。藉此,膜5及基板100(雜質區域101)之熱膨脹係數差大於實施方式中之膜5及基板100之熱膨脹係數差。
因此,於進行圖3F~圖6C所示之處理之後,如圖13中虛線箭頭所示,可產生主面5b中之複數個凸部5b2分別於主面100b附近將基板100向XY方向外側擠出之更大之局部應力。即,藉由在膜5及雜質區域101之界面中於XY方向上相隔之複數個部位產生局部應力,從而界面之接合狀態之不均勻性增大,界面之接合力被進一步減弱。此時,與實施方式中之膜5及基板100之界面相比,膜5及雜質區域101之界面(膜5及基板100之界面)成為更容易剝離之面。
據此,與實施方式相同,於膜5及雜質區域101之界面(膜5及基板100之界面)進行剝離(S6),獲得半導體裝置1a,並且被剝離之基板100被再利用(S8)。
如此,根據圖12A~圖12D及圖13所示之製造方法,能夠增大膜5及基板100之熱膨脹係數差,可使膜5及基板100之界面更容易地剝離。藉此,可利用刮刀構件300等所引起之更小之應力來進行之後基板100之剝離,因此,能夠一方面進一步抑制剝離時之損傷一方面獲得半導體裝置1及基板100。
或者,亦可藉由追加膜8來促進剝離,代替藉由向基板100導入雜質來促進剝離。例如,作為第3變化例,亦可進行圖14A~圖14D所示之工序來代替圖3C~圖3E所示之工序。
與圖3A、圖3B之處理並行地進行以下處理。於上基板之準備(S2)中,如圖14A所示準備基板(上基板)100之後,於基板100之主面100b側(-Z側),沈積圖14B所示之膜8。膜8可由熱膨脹係數較基板100小之物質形成。膜8亦可由熱膨脹係數較基板100小且熱膨脹係數較膜4小之物質形成。於膜8之主面8b側(-Z側),沈積圖14C所示之膜5。膜5可由熱膨脹係數較基板100大之物質(例如,半導體多晶材或半導體非晶材)形成。於膜5之-Z側,沈積圖15D所示之膜4。
此處,膜8之熱膨脹係數小於基板100之熱膨脹係數。膜5之熱膨脹係數大於基板100之熱膨脹係數。藉此,膜5及膜8之熱膨脹係數差大於實施方式中之膜5及基板100之熱膨脹係數差。
因此,於進行圖3F~圖6C所示之處理之後,如圖15中虛線箭頭所示,可產生主面5a中之複數個凸部5a2分別於-Z側之主面8b附近將膜8向XY方向外側擠出之更大之局部應力。即,藉由在膜5及膜8之界面中於XY方向上相隔之複數個部位產生局部應力,從而界面之接合狀態之不均勻性增大,界面之接合力被進一步減弱。此時,與實施方式中之膜5及基板100之界面相比,膜5及膜8之界面成為更容易剝離之面。
據此,於膜5及膜8之界面進行剝離(S6)。剝離時,如圖16A所示,自於基板2上積層有膜3、膜4、膜5之積層體6b,將於基板100上積層有膜8之積層體7b剝離。例如,使刮刀構件300之前端插入至膜8之主面8b與膜5之主面5a之界面。刮刀構件300之前端具有呈銳角之銳利形狀。由於界面之接合力被減弱,故而利用刮刀構件300之前端之插入所引起之相對較小之應力,將積層體7b自積層體6b容易地剝離。
考慮到之後之加工等,對積層體6b之剝離面進行處理(S7)。積層體6b中,如圖16B所示,於膜5之+Z側之主面5a中,複數個凸部5a2分佈於XY方向上。利用CMP法等,對主面5a進行研磨而使主面5a平坦化。藉此,如圖16C所示,獲得於基板2上積層有膜3、膜4、膜5且膜5之主面5a被平坦化之半導體裝置1。
另一方面,被剝離之基板100被再利用(S8)。剛剝離後之基板100如圖16D所示,-Z側之主面100b由膜8覆蓋。利用乾式蝕刻或濕式蝕刻將膜8去除。藉此,如圖16E所示,獲得基板100。圖16E所示之基板100容易作為例如上基板100再利用。又,由於不需要利用CMP法等進行研磨,故而基板100能以大致原來之狀態再利用。
如此,根據圖14A~圖16E所示之製造方法,能夠增大膜5及膜8之熱膨脹係數差,與實施方式中之膜5及基板100之界面相比,能夠將膜5及膜8之界面作為更容易剝離之界面實現。藉此,可利用刮刀構件300等所引起之更小之應力進行之後之基板100之剝離,故而能夠一方面進一步抑制剝離時之損傷一方面獲得半導體裝置1及基板100。
或者,半導體裝置1c亦可構成為藉由追加熱膨脹係數較小之膜來實現熱膨脹係數差。例如,作為第4變化例,半導體裝置1c如圖17所示,具有膜9來代替膜5(參考圖1)。圖17係表示實施方式之第4變化例之半導體裝置1c之構成之剖視圖。
膜9隔著膜4配置於膜3之相反側。膜9配置於基板2、膜3、膜4之+Z側。膜9沿著主面2a於XY方向上延伸。膜9於+Z側具有主面9a,於-Z側具有主面9b。主面9a及主面9b分別於XY方向上延伸。主面9a於XY方向上平坦地延伸。
膜9可由紅外光之吸收率小於膜4且熱膨脹係數小於膜4之熱膨脹係數之任意材料形成。膜9可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率小於膜4且熱膨脹係數小於膜4之熱膨脹係數之任意材料形成。
再者,膜9之熱膨脹係數大於在半導體裝置1c之製造工序中配置於膜9之+Z側之基板100(參考圖18)之熱膨脹係數。但是,基板100由於不殘留於半導體裝置1c之構造上,故而於基板100由與基板2相同之材料形成之情形時,藉由使膜9之熱膨脹係數大於基板2之熱膨脹係數,能夠間接地使膜9之熱膨脹係數大於基板100之熱膨脹係數。
於膜4覆蓋膜9之主面9b之情形時,膜9可由紅外光之吸收率小於膜4且熱膨脹係數大於基板2之任意材料形成。膜9可由適合將膜4作為雷射吸收層發揮功能之雷射波長(較佳為1117 nm以上,更佳為9300 nm附近或10600 nm附近等)之吸收率小於膜4且熱膨脹係數小於膜4之任意材料形成。
於膜4覆蓋膜9之主面9b之情形時,主面4a及主面9b分別具有二維分佈之凸部或凹部(參考圖8)。主面4a具有平坦面4a1及複數個凸部4a3。平坦面4a1於XY方向上延伸,構成主面4a之主要部分。凸部4a3自平坦面4a1向膜4之外側(+Z側)突出。主面9b具有平坦面9b1及複數個凹部9b3。平坦面9b1於XY方向上延伸,構成主面9b之主要部分。複數個凹部9b3於XY方向上相隔地配置。凹部9b3與凸部4a3對應,自平坦面9b1向膜9之內側(+Z側)凹陷。
又,圖17所示之半導體裝置1c亦可如圖18及圖19A~圖19E所示那樣製造。圖18、圖19A~圖19E分別係表示實施方式之第4變化例之半導體裝置之製造方法之YZ剖視圖。
例如,於圖3A~圖6C之工序之說明中,將膜5置換為膜9,將「熱膨脹係數較基板100大」置換為「熱膨脹係數較基板100小」,將主面5a、5b置換為主面9a、9b,將凸部5a2、5b2置換為凹部9a3、9b3,將凹部100b2置換為凸部100b3,將凹部4a2置換為凸部4b3。於進行實施了該置換後之圖3A~圖6C之工序之情形時,於圖6C所示之工序之後,如圖18中虛線箭頭所示,可產生主面100b中之複數個凸部100b3分別於主面9a附近將膜9向XY方向外側擠出之局部應力。即,藉由在膜9及基板100之界面中於XY方向上相隔之複數個部位產生局部應力,從而界面之接合狀態產生不均勻性,界面之接合力被減弱。此時,膜9及基板100之界面成為容易剝離之面。
據此,於膜9及基板100之界面進行剝離(S6)。剝離時,如圖19A所示,自於基板2上積層有膜3、膜4、膜9之積層體6c,將基板100剝離。例如,使刮刀構件300之前端插入至基板100之主面100b與膜9之主面9a之界面。刮刀構件300之前端具有呈銳角之銳利形狀。由於界面之接合力被減弱,故而利用刮刀構件300之前端之插入所引起之相對較小之應力,將基板100自積層體6c容易地剝離。
考慮到之後之加工等,對積層體6c之剝離面進行處理(S7)。積層體6c中,如圖19B所示,於膜9之+Z側之主面9a中,複數個凹部9a3分佈於XY方向上。利用CMP法等,對主面9a進行研磨而使主面9a平坦化。藉此,如圖19C所示,獲得於基板2上積層有膜3、膜4、膜9且膜9之主面9a被平坦化之半導體裝置1c。
另一方面,被剝離之基板100被再利用(S8)。剛剝離後之基板100如圖19D所示,於-Z側之主面100b中,複數個凸部100b3分佈於XY方向上。利用CMP法等,對主面100b進行研磨而使主面100b平坦化。藉此,如圖19E所示,獲得主面100b被平坦化之基板100。圖19E所示之基板100由於主面100b被平坦化,故而容易作為例如上基板100再利用。
如此,利用圖18及圖19A~圖19E所示之製造方法,亦能一方面抑制剝離時之損傷一方面獲得半導體裝置1c及基板100,故而能夠提高半導體裝置1c之製造良率,且能夠容易地再利用基板100。
再者,雖然未圖示,但基板100之剝離亦可藉由在膜9之-Z側之主面9b進行剝離來代替於膜9之+Z側之主面9a進行剝離而實現。例如,若膜9及膜4之熱膨脹係數差大於膜9及基板100之熱膨脹係數差,則膜9及膜4之界面中產生之局部應力大於膜9及基板100之界面中產生之局部應力。於該情形時,於圖6C所示之工序之後,可產生主面4a中之複數個凸部4a3(參考圖17)分別於主面9b附近將膜9向XY方向外側擠出之局部應力。即,藉由在膜9及膜4之界面中於XY方向上相隔之複數個部位產生局部應力,從而界面之接合狀態產生不均勻性,界面之接合力被減弱。此時,膜9及膜4之界面成為容易剝離之面。據此,與第1變化例相同,可進行剝離(S6)、剝離面之處理(S7)、被剝離之基板100之再利用(S8)。
對本發明之幾個實施方式進行了說明,但該等實施方式係作為示例而提出者,並不意圖限定發明之範圍。該等新穎之實施方式能以其他各種方式實施,於不脫離發明主旨之範圍內,能夠進行各種省略、置換、變更。該等實施方式及其變化包含於發明之範圍或主旨中,並且包含於申請專利範圍所記載之發明及與其均等之範圍內。 [相關申請之交叉參考]
本申請享有以日本專利申請2021-202458號(申請日:2021年12月14日)為基礎申請之優先權。本申請藉由參考該基礎申請而包含基礎申請之所有內容。
1:半導體裝置 1a:半導體裝置 1c:半導體裝置 2:基板 2a:主面 2b:主面 3:膜 3a:主面 3b:主面 4:膜 4a:主面 4a1:平坦面 4a2:凹部 4a3:凸部 4b:主面 5:膜 5a:主面 5a2:凸部 5b:主面 5b1:平坦面 5b2:凸部 6:積層體 6b:積層體 6c:積層體 7:積層體 7b:積層體 8:膜 8b:主面 9:膜 9a:主面 9a3:凹部 9b:主面 9b1:平坦面 9b3:凹部 100:基板 100b:主面 100b2:凹部 100b3:凸部 101:雜質區域 102:基底區域 200:紅外雷射光 300:刮刀構件
圖1係表示實施方式之半導體裝置之構成之剖視圖。 圖2係表示實施方式之半導體裝置之製造方法之流程圖。 圖3A~圖3F係表示實施方式之半導體裝置之製造方法之剖視圖。 圖4A及圖4B係表示實施方式之半導體裝置之製造方法之剖視圖。 圖5A~圖5C係表示實施方式之半導體裝置之製造方法之剖視圖。 圖6A~圖6C係表示實施方式之半導體裝置之製造方法之剖視圖。 圖7係表示實施方式之半導體裝置之製造方法之剖視圖。 圖8係表示實施方式之半導體裝置之製造方法之俯視圖。 圖9A~圖9E係表示實施方式之半導體裝置之製造方法之剖視圖。 圖10係表示實施方式之第1變化例之半導體裝置之製造方法之剖視圖。 圖11A~圖11E係表示實施方式之第1變化例之半導體裝置之製造方法之剖視圖。 圖12A~圖12D係表示實施方式之第2變化例之半導體裝置之製造方法之剖視圖。 圖13係表示實施方式之第2變化例之半導體裝置之製造方法之剖視圖。 圖14A~圖14D係表示實施方式之第3變化例之半導體裝置之製造方法之剖視圖。 圖15係表示實施方式之第3變化例之半導體裝置之製造方法之剖視圖。 圖16A~圖16E係表示實施方式之第3變化例之半導體裝置之製造方法之剖視圖。 圖17係表示實施方式之第4變化例之半導體裝置之構成之剖視圖。 圖18係表示實施方式之第4變化例之半導體裝置之製造方法之剖視圖。 圖19A~圖19E係表示實施方式之第4變化例之半導體裝置之製造方法之剖視圖。
1:半導體裝置
2:基板
2a:主面
2b:主面
3:膜
3a:主面
3b:主面
4:膜
4a:主面
4a1:平坦面
4a2:凹部
4b:主面
5:膜
5a:主面
5b:主面
5b1:平坦面
5b2:凸部

Claims (20)

  1. 一種半導體裝置,其具備: 基板; 第1膜,其配置於上述基板之主面側; 第2膜,其隔著上述第1膜而配置於上述基板之相反側,且主面與上述第1膜之主面接觸;以及 第3膜,其隔著上述第2膜而配置於上述第1膜之相反側; 上述第3膜之上述基板側之主面具有二維分佈之凸部或凹部, 上述第3膜之與上述基板為相反側之主面平坦, 上述第2膜對紅外光之吸收率大於上述第3膜對上述紅外光之吸收率, 上述第3膜之熱膨脹係數與上述第2膜之熱膨脹係數不同。
  2. 如請求項1之半導體裝置,其中 上述第3膜之上述基板側之主面具有複數個凸部, 上述複數個凸部於沿著上述基板側之主面之方向上相隔。
  3. 如請求項1之半導體裝置,其中 上述第3膜之上述基板側之主面具有複數個凹部, 上述複數個凹部於沿著上述基板側之主面之方向上相隔。
  4. 如請求項1之半導體裝置,其中 上述第1膜及上述第2膜分別包含半導體氧化物, 上述第3膜包含半導體多晶材或半導體非晶材。
  5. 如請求項1之半導體裝置,其中 上述第3膜之熱膨脹係數大於上述第2膜之熱膨脹係數。
  6. 如請求項1之半導體裝置,其中 上述第3膜之熱膨脹係數小於上述第2膜之熱膨脹係數。
  7. 如請求項1之半導體裝置,其中 上述紅外光為紅外脈衝雷射光, 上述第2膜對上述紅外脈衝雷射光之吸收率大於上述第3膜對上述紅外脈衝雷射光之吸收率。
  8. 如請求項1之半導體裝置,其中 上述第3膜之熱膨脹係數與上述基板之熱膨脹係數不同。
  9. 如請求項8之半導體裝置,其中 上述第3膜之熱膨脹係數大於上述基板之熱膨脹係數。
  10. 如請求項8之半導體裝置,其中 上述第3膜之熱膨脹係數小於上述基板之熱膨脹係數。
  11. 一種半導體裝置之製造方法,其具備以下步驟: 於第1基板上積層第1膜,於第2基板上積層第3膜、第2膜; 將上述第1膜之上述第1基板相反側之主面與上述第2膜之上述第2基板相反側之主面接合; 以焦點位於上述第2膜附近之方式自上述第2基板側照射紅外雷射光;以及 將上述第2基板剝離; 上述第2膜對上述紅外雷射光之吸收率大於上述第2基板對上述紅外雷射光之吸收率, 上述第3膜之熱膨脹係數不同於與上述第3膜接觸之膜之熱膨脹係數。
  12. 如請求項11之半導體裝置之製造方法,其中 上述第2膜對上述紅外脈衝雷射光之吸收率大於上述第3膜對上述紅外脈衝雷射光之吸收率。
  13. 如請求項11之半導體裝置之製造方法,其中 上述照射包含以於上述第2膜內二維分佈複數個照射部之方式照射紅外雷射光之步驟。
  14. 如請求項13之半導體裝置之製造方法,其中 上述紅外雷射光使用脈衝雷射。
  15. 如請求項12之半導體裝置之製造方法,其中 上述第3膜之熱膨脹係數與上述第2基板之熱膨脹係數不同, 上述剝離包含於上述第3膜之上述第2基板側之主面進行剝離之步驟。
  16. 如請求項12之半導體裝置之製造方法,其中 上述第3膜之熱膨脹係數與於上述第2基板之相反側之主面接觸之膜之熱膨脹係數不同, 上述剝離包含於上述第3膜之上述第2基板相反側之主面進行剝離之步驟。
  17. 如請求項15之半導體裝置之製造方法,其中 上述積層包含於上述第2基板上積層第4膜、上述第3膜、上述第2膜之步驟, 上述第3膜之熱膨脹係數大於上述第2基板之熱膨脹係數, 上述第4膜之熱膨脹係數小於上述第2基板之熱膨脹係數, 上述剝離包含藉由於在上述第3膜及上述第4膜之界面剝離上述第4膜而將上述第2基板剝離之步驟。
  18. 如請求項15之半導體裝置之製造方法,其進而具備以下步驟: 於上述積層之前,對上述第2基板導入使熱膨脹係數降低之雜質; 上述第3膜之熱膨脹係數大於上述第2膜之熱膨脹係數, 上述剝離包含於上述第3膜及上述第2基板之界面將上述第2基板剝離之步驟。
  19. 如請求項12之半導體裝置之製造方法,其進而具備以下步驟: 於上述剝離之後,對上述第2基板之因上述剝離而露出之面進行研磨。
  20. 如請求項17之半導體裝置之製造方法,其進而具備以下步驟: 於上述剝離之後,將上述第4膜自上述第2基板去除。
TW111130942A 2021-12-14 2022-08-17 半導體裝置及半導體裝置之製造方法 TWI837774B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021202458A JP2023087907A (ja) 2021-12-14 2021-12-14 半導体装置、及び半導体装置の製造方法
JP2021-202458 2021-12-14

Publications (2)

Publication Number Publication Date
TW202323024A true TW202323024A (zh) 2023-06-16
TWI837774B TWI837774B (zh) 2024-04-01

Family

ID=

Also Published As

Publication number Publication date
JP2023087907A (ja) 2023-06-26
CN116314035A (zh) 2023-06-23
US20230187255A1 (en) 2023-06-15

Similar Documents

Publication Publication Date Title
JP4839818B2 (ja) 貼り合わせ基板の製造方法
KR100755368B1 (ko) 3차원 구조를 갖는 반도체 소자의 제조 방법들 및 그에의해 제조된 반도체 소자들
US7221038B2 (en) Method of fabricating substrates and substrates obtained by this method
TW509990B (en) Production method for silicon wafer and SOI wafer, and SOI wafer
TWI655744B (zh) 積層元件的製造方法
US20120018855A1 (en) Method of producing a heterostructure with local adaptation of the thermal expansion coefficient
JP5336101B2 (ja) Soi基板の製造方法
WO2019013212A1 (ja) 高熱伝導性のデバイス基板およびその製造方法
JP5935751B2 (ja) 放熱基板及びその製造方法
JP4802624B2 (ja) 貼り合わせsoiウェーハの製造方法
JP6208572B2 (ja) SiCウェハの製造方法、SiC半導体の製造方法及び黒鉛炭化珪素複合基板
EP3485505A1 (en) Method of a donor substrate undergoing reclamation
JP2008277702A (ja) Soi基板の製造方法及びsoi基板
TW201336041A (zh) 用於電子元件之三維封裝之方法
JP6993099B2 (ja) チャック装置
TW202323024A (zh) 半導體裝置及半導體裝置之製造方法
JPH11186187A (ja) Soi基板の製造方法
TWI837774B (zh) 半導體裝置及半導體裝置之製造方法
JP2007194349A (ja) 基板の製造方法
JP2961522B2 (ja) 半導体電子素子用基板およびその製造方法
KR101503027B1 (ko) 웨이퍼 접합방법
JP2009224721A (ja) Soi基板の製造方法
JP3587090B2 (ja) 電子ビーム描画用アパーチャ及びマスクホルダー並びにそれらを用いた電子ビーム露光マスク
RU2412504C1 (ru) Способ изготовления структуры кремния на изоляторе
JP7182105B2 (ja) Iii族窒化物半導体デバイスの製造方法