TW202322090A - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TW202322090A
TW202322090A TW112103152A TW112103152A TW202322090A TW 202322090 A TW202322090 A TW 202322090A TW 112103152 A TW112103152 A TW 112103152A TW 112103152 A TW112103152 A TW 112103152A TW 202322090 A TW202322090 A TW 202322090A
Authority
TW
Taiwan
Prior art keywords
sub
pixels
pixel
row
reference voltage
Prior art date
Application number
TW112103152A
Other languages
English (en)
Inventor
閔丙森
金江一
金度亨
Original Assignee
南韓商樂金顯示科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020210108967A external-priority patent/KR20220030884A/ko
Application filed by 南韓商樂金顯示科技股份有限公司 filed Critical 南韓商樂金顯示科技股份有限公司
Publication of TW202322090A publication Critical patent/TW202322090A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本公開是關於一種一顯示裝置。在根據本公開的一態樣中,每一該些資料線被區分為多條子資料線,且每一該些子資料線連接於具有相同顏色的多個子像素,第一參考電壓線係連接於設置於該第8k-7行中的該些第一子像素、設置於該第8k-6行中的該些第二子像素、設置於該第8k-5行中的該些第三子像素,及設置於該第8k-4行中的該些第四子像素,而該第二參考電壓線係連接於設置於該第8k-3行中的該些第一子像素、設置於該第8k-2行中的該些第二子像素、設置於該第8k-1行中的該些第三子像素,及設置於該第8k行中的該些第四子像素。

Description

顯示裝置
本發明係關於一種顯示裝置,特別地,係關於一種能夠感測發光二極體的顯示裝置。
作為用於電腦、電視或手機的顯示器(monitor)的顯示裝置,存在為自發光裝置的有機發光顯示裝置(OLED)及另外需要光源的液晶顯示裝置(LCD)。
在各種顯示裝置中,有機發光顯示裝置包括顯示面板,該顯示面板包括多個子像素及驅動器,驅動器驅動顯示面板。驅動器包括閘極驅動器及資料驅動器,閘極驅動器用於提供閘極訊號至顯示面板,資料驅動器用於提供資料電壓。當例如為閘極訊號的訊號及資料電壓被供至有機發光顯示裝置的子像素時,被選擇的子像素發光以顯示影像。
此外,子像素的電路元件之間的特徵值的改變程度可能取決於每個電路元件的劣化程度不同而改變。電路元件之間的特徵值中這樣的改變程度不同可能會導致子像素之間的亮度偏差(luminance deviation)。亦即,子像素之間的亮度偏差可能會導致問題,例如,子像素的亮度表現的準確度的劣化,或螢幕異常。
本公開所要達成的目的為提供一種包括感測電晶體的顯示裝置,感測電晶體感測子像素的特徵值。
本公開所要達成的另一目的為提供一種改善感測速度的顯示裝置。
本公開的目的不限於上述目的,且本領域具有通常知識者根據以下的描述可以輕易地理解未在以上提及的其他目的。
為了達成上述目的,根據本公開的一態樣,一種顯示裝置包括一顯示面板,其中設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素、多個第三子像素及多個第四子像素;一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線及一第二參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素,該些第一子像素係設置在一第8k-7行及一第8k-3行中,該些第二子像素係設置在一第8k-6行及一第8k-2行中,該些第三子像素係設置在係設置在一第8k-5行及一第8k-1行中,而該些第四子像素係設置在一第8k-4行及一第8k行中,每一該些資料線被區分為多條子資料線,每一該些子資料線連接於該些第一子像素、該些第二子像素、該些第三子像素及該些第四子像素中具有相同顏色的多個子像素,該第一參考電壓線係連接於設置於該第8k-7行中的該些第一子像素、設置於該第8k-6行中的該些第二子像素、設置於該第8k-5行中的該些第三子像素,及設置於該第8k-4行中的該些第四子像素,而該第二參考電壓線係連接於設置於該第8k-3行中的該些第一子像素、設置於該第8k-2行中的該些第二子像素、設置於該第8k-1行中的該些第三子像素,及設置於該第8k行中的該些第四子像素,進而降低該些子像素的感測時間。
根據本公開的另一方面,一種顯示裝置包括:一顯示面板,其中設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素、多個第三子像素及多個第四子像素;一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線、一第二參考電壓線及一第三參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素,該些第一子像素係設置在一第8k-7行及一第8k-3行中,該些第二子像素係設置在一第8k-6行及一第8k-2行中,該些第三子像素係設置在係設置在一第8k-5行及一第8k-1行中,而該些第四子像素係設置在一第8k-4行及一第8k行中,且每一該些資料線被區分為多條子資料線,每一該些子資料線連接於該些第一子像素、該些第二子像素、該些第三子像素及該些第四子像素中具有相同顏色的多個子像素,且該第一參考電壓線係連接於設置於該第8k-7行中的該些第一子像素及設置於該第8k-6行中的該些第二子像素,該第二參考電壓線係連接於設置於該第8k-5行中的該些第三子像素、設置於該第8k-4行中的該些第四子像素、設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素,而該第三參考電壓係連接於設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素,進而更準確地感測該些子像素。
示例性實施例的其他詳細事項包括在詳細描述和附圖中。
根據本公開,具有不同顏色的一子像素在一個感測時間期間被感測,以更精確地補償一資料電壓。
根據本公開,多個子像素在一個感測時間期間被感測,以更精確地感測所有的子像素。
根據本公開的效果不限於以上例示的內容,本說明書中包括更多的各種效果。
從以下參照附圖描述的示例性實施例中,將更清楚地理解本公開的優點及特徵以及用於實現其的方法。然而,本公開不限於以下示例性實施例,而是可以以各種不同的形式實現。提供示例性實施例僅用於完成本公開的公開內容,並充分向本公開所屬領域具有通常知識者提供本公開的範疇,並且本公開將由所附專利範圍限定。
在附圖中示出的用於描述本公開的示例性實施例的形狀、尺寸、比例、角度、數量等僅僅是示例,並且本公開不限於此。在整個說明書中,相同的附圖符號通常表示相同的元件。此外,在本公開的以下描述中,可以省略對已知相關技術的詳細解釋以避免不必要地模糊本公開的主題。這裡使用的例如「包括」、「具有」及「由…組成」等術語通常旨在允許添加其他元件,除非這些術語與術語「僅」一起使用。除非另有明確說明,否則任何對單數的引用都可以包括複數。
即使沒有明確說明,元件也被解釋為包括一般的誤差範圍。
當使用例如「上」、「上方」、「下」及「接著」等術語來描述兩個部分之間的位置關係時,除非與「立即」或「直接」術語一起使用,否則一個或多個部分可以位於兩個部分之間。
當元件或層被稱為在另一個元件或層「上」時,它可以是直接在另一個元件或層上,或者可以存在位於中間的元件或層。
儘管術語「第一」、「第二」等用於描述各種部件,但是這些部件不受這些術語的限制。這些術語僅用於將一個組件與其他組件區分開來。因此,以下要提到的第一部件可以是本公開的技術概念中的第二部件。
在整個說明書中,相同的符號標記表示相同的元件。
由於附圖中所示的每個部件的尺寸及厚度是為了便於解釋而表示的,因此本公開不必限於每個部件的所示尺寸和厚度。
本公開的各種實施例的特徵可以部分地或全部地彼此耦合或組合,並且可以以技術上的各種方式互鎖及運作,並且實施例可以彼此獨立地或關聯地執行。
用於本公開的顯示裝置的電晶體可以透過n通道電晶體(n-channel transistor,NMOS)及p通道電晶體(p-channel transistor,PMOS)中的一或多個實現。電晶體可以由具有氧化物半導體作為主動層的氧化物半導體(oxide semiconductor)電晶體實現,或由具有低溫多晶矽(low temperature poly-silicon,LTPS)作為主動層的LTPS電晶體實現。電晶體可以包括至少一閘極電極、一源極電極及一汲極電極。電晶體可以由在顯示面板上的薄膜電晶體(thin film transistor,TFT)實現。在電晶體中,載子(carrier)從源極電極流向汲極電極。在n通道電晶體(NMOS)的情況中,由於載子為電子,為了讓電子從源極電極流向汲極電極,源極電壓低於汲極電壓。n通道電晶體(NMOS)中電流的方向是從汲極電極流向源極電極,而源極電極可以作為輸出端。在p通道電晶體(PMOS)的狀況中,由於載子為電洞,為了讓電洞從源極電極流向汲極電極,源極電壓高於汲極電壓。在p通道電晶體(PMOS)中,電洞從源極電極流向汲極電極,使電流從源極流向汲極,而汲極電極可以作為輸出端。據此,源極以及汲極可以根據施加的電壓而改變,故應注意的是,電晶體的源極以及汲極並非固定的。在本說明書中,係假設電晶體為通道電晶體(NMOS),但不限於此,故p通道電晶體可以被使用,並因此電路配置可以改變。
作為開關元件的電晶體的閘極訊號在閘極導通電壓與閘極關斷電壓之間擺盪。閘極導通電壓被設定為高於電晶體的一閾值電壓Vth,兒閘極關斷電壓被設定為低於電晶體的閾值電壓Vth。電晶體響應於閘極導通電壓被導通,及響應於閘極關斷電壓而被關斷。在NMOS的情況中,閘極導通電壓可以為一閘極高電壓VGH,而閘極關斷電壓為一a閘極低電壓VGL。在PMOS的情況中,閘極導通電壓為閘極低電壓VGL,而閘極關斷電壓可以為閘極高電壓VGH。
在下文中,將參考附圖而詳細描述本公開的各種示例性實施例。
圖1係根據本公開一示例性實施例的顯示裝置的示意圖。參考圖1,一顯示裝置100包括一顯示面板110、一閘極驅動器120、一資料驅動器130及一時序控制器140。
顯示面板110為用於顯示影像的面板。顯示面板110可以包括各種電路、導線及發光二極體,設置在基板上。顯示面板110被彼此交錯的多條資料線DL及多條閘極線GL劃分,且可以包括多個像素PX連接於該些資料線DL及該些閘極線GL。顯示面板110可以包括由多個像素PX限界的一顯示區域及一其中形成有各種訊號線、墊等的非顯示區域。顯示面板110可以由在各種顯示裝置中使用的顯示面板110實現,例如液晶顯示裝置、有機發光顯示裝置或電泳(electrophoretic)顯示裝置。在下文中,顯示面板110係描述為在有機發光顯示裝置中使用的面板,但不限於此。
時序控制器140透過接收電路的方式(例如,連接於主機系統的LVDS或TMDS介面)接收時序訊號,例如水垂直同步訊號、水平同步訊號、資料致能訊號或點時脈(dot clock)。時序控制器140基於輸入時序訊號產生時序控制訊號,以控制資料驅動器130及閘極驅動器120。
資料驅動器130提供一資料電壓DATA至該些子像素SP。資料驅動器130可以包括多個源極驅動積體電路(integrated circuit,IC)。該些源極驅動IC可以從時序控制器140被供予數位視訊資料及源極時序控制訊號。該些源極驅動IC響應於源極時序控制訊號,將數位視訊資料轉化為伽瑪電壓,以產生資料電壓DATA,並透過顯示面板110的資料線DL提供資料電壓DATA。該些源極驅動IC可以透過玻璃覆晶(chip on glass,COG)製程或捲帶式自動接合(tape automated bonding,TAB)製程,連接於顯示面板110的資料線DL。此外,源極驅動IC形成在顯示面板110上,或形成在另外的PCB基板上,以連接於顯示面板110。
閘極驅動器120提供閘極訊號至該些子像素SP。閘極驅動器120可以包括一位準偏移器及一移位暫存器。位準偏移器將從時序控制器140以電晶體電晶體邏輯(transistor-transistor-logic,TTL)位準輸入的時脈訊號的位準進行偏移,並接著可以提供時脈訊號至移位暫存器。移位暫存器可以透過GIP方法形成在顯示面板110的非顯示區域中,但不限於此。移位暫存器可以被多個級(stage)配置,其響應於時脈訊號極驅動訊號將閘極訊號移位至輸出。包括移位暫存器中的在該些級可以透過多個輸出端依序地輸出閘極訊號。
顯示面板110可以包括多個子像素SP。該些子像素SP可以為用於發出不同顏色的光的子像素。舉例而言,該些子像素SP可以為一紅色子像素、一綠色子像素、一藍色子像素及一白色子像素,但不限於此。該些子像素SP可以配置一像素PX。亦即,紅色子像素、綠色子像素、藍色子像素及白色子像素可以配置一個像素PX,而顯示面板110可以包括多個像素PX。
在下文中,將參考圖2一起詳述用於驅動一個子像素SP的驅動電路。
圖2係根據本公開一示例性實施例的顯示裝置的子像素的電路圖。在圖2中,繪示了顯示裝置100該些子像素SP中的一個子像素SP的電路圖。
參考圖2,子像素SP可以包括一開關電晶體SWT、一感測電晶體SET、一驅動電晶體DT、一儲存電容器SC及一發光二極體150。
發光二極體150可以包括一陽極、一有機層及一陰極。有機層可以包括各種有機層,例如電洞入射層、電洞傳輸層、有機發光層、電子傳輸層及電子入射層。發光二極體150的陽極可以連接於驅動電晶體DT的輸出端且一低電位電壓VSS可以被施加至陰極。即使在圖2中,發光二極體150係被描述為有機發光二極體150,本公開不限於此,故發光二極體150,無機發光二極體(即LED)亦可以被使用。
參考圖2,開關電晶體SWT為傳輸資料電壓DATA至對應驅動電晶體DT的閘極電極的一第一節點N1的電晶體。開關電晶體SWT可以包括一汲極電極連接於資料線DL、一閘極電極連接於閘極線GL,及一源極電極連接於驅動電晶體DT的閘極電極。開關電晶體SWT被從閘極線GL施加的一掃描訊號SCAN導通,以傳輸供自資料線DL的資料電壓DATA至對應驅動電晶體DT的閘極電極的第一節點N1。
參考圖2,驅動電晶體DT為用於提供驅動電流至發光二極體150的電晶體,以驅動發光二極體150。驅動電晶體DT可以包括一閘極電極對應於第一節點N1、一源極電極對應於一第二節點N2及一輸出端,以及一汲極電極對應於一第三節點N3及一輸入端。驅動電晶體DT的閘極電極連接於開關電晶體SWT,汲極電極透過高位準電壓線VDDL的方式被施加一高位準電壓VDD,而源極電極可以連接於發光二極體150的陽極。
參考圖2,儲存電容器SC為將對應資料電壓DATA的電壓維持一幀(frame)的電容器。儲存電容器SC的一個電極連接於第一節點N1,而另一個電極可以連接於第二節點N2。
同時,在顯示裝置100的情況中,隨著每個子像素SP的驅動時間增加,例如為驅動電晶體DT的電路元件可能會劣化。據此,例如為驅動電晶體DT的電路元件的獨特的特徵值(characteristic value)可以被改變。於此,電路元件的獨特的特徵值可以包括驅動電晶體DT的一閾值電壓Vth、驅動電晶體DT的一移動率
Figure 02_image001
等。電路元件的特徵值的改變可以導致對應的子像素SP的亮度變化。據此,電路元件的特徵值的改變可以與子像素SP的亮度變化相同的概念使用。
此外,每個子像素SP的電路元件之間的特徵值的改變程度可以取決於每個電路元件的劣化程度的不同而變化。電路元件之間這樣的特徵值的變化程度的不同可能導致子像素SP之間的亮度偏差。據此,電路元件之間的特徵值偏差可以與子像素SP之間的亮度偏差相同的概念使用。電路元件的特徵值的改變,即子像素SP的亮度變化及電路元件之間的特徵值偏差,即子像素SP之間的亮度偏差,可能會造成問題,例如子像素SP的亮度表現的準確度下降,或螢幕異常。
因此,根據本公開示例性實施例的顯示裝置100的子像素SP可以提供子像素SP的感測特徵值的感測功能,及使用感測結果補償子像素SP的特徵值的補償功能。
因此,如圖2中所示,除了開關電晶體SWT、驅動電晶體DT、儲存電容器SC及發光二極體150外,子像素SP可以更包括感測電晶體SET,以有效地控制驅動電晶體DT的源極電極的電壓狀態。
參考圖2,感測電晶體SET連接於驅動電晶體DT的源極電極與用於提供參考電壓Vref的參考電壓線RVL之間,且閘極電極連接於閘極線GL。因此,感測電晶體SET被透過閘極線GL施加的感測訊號SENSE導通,以施加從參考電壓線RVL提供的參考電壓Vref至驅動電晶體DT的源極電極。此外,感測電晶體SET可以作為驅動電晶體DT的源極電極的電壓感測路徑。
參考圖2,子像素SP的開關電晶體SWT及感測電晶體SET可以共享一條閘極線GL。亦即,開關電晶體SWT及感測電晶體SET連接於相同的閘極線GL,以被施加相同的閘極訊號。然而,為了便於描述,施加至開關電晶體SWT的閘極電極被稱為掃描訊號SCAN,而施加至感測電晶體SET的閘極電極被稱為感測訊號SENSE。然而,被施加至一個子像素SP的掃描訊號SCAN及感測訊號SENSE為相同的訊號,其係從閘極線GL傳輸而來。因此,在圖3中,掃描訊號SCAN及感測訊號SENSE被定義為閘極訊號GATE1、GATE2、GATE3及GATE4。
然而,本公開不限於此,故僅開關電晶體SWT連接於閘極線GL,而感測電晶體SET可以連接於各別的感測線。因此,掃描訊號SCAN可以透過閘極線GL被施加至開關電晶體SWT,而感測訊號SENSE可以透過感測線被施加至感測電晶體SET。
據此,參考電壓Vref透過感測電晶體SET的方式被施加至驅動電晶體DT的源極電極。此外,用於感測驅動電晶體DT的閾值電壓Vth或驅動電晶體DT的移動率
Figure 02_image001
的電壓被參考電壓線RVL偵測。此外,資料驅動器130可以根據驅動電晶體DT的閾值電壓Vth或驅動電晶體DT的移動率
Figure 02_image001
的變化補償資料電壓DATA。
在下文中,將參考圖3說明該些子像素的位置關係。
圖3係用於解釋根據本公開一示例性實施例的顯示裝置的子像素的位置關係的方塊圖。
在圖3中,為了便於說明,僅示出設置為2x2矩陣且在顯示區域中的四個像素PX,設置為2x2矩陣的四個像素PX的位置關係是重複的。此外,設置在閘極線與子像素R、G、B及W之間的電晶體是指參考圖2的說明的感測電晶體SET。
參考圖3,一個像素PX包括四個子像素R、G、B及W。舉例而言,如圖3中所示,像素PX可以包括一第一子像素R、一第二子像素W、一第三子像素B及一第四子像素G。此外,第一子像素R可以為一紅色子像素,第二子像素W可以為一白色子像素,第三子像素B可以為一藍色子像素,而第四子像素G可以為一綠色子像素。然而,本公開不限於此,且該些子像素可以被改為各種顏色,例如洋紅色(magenta)、黃色及青色(cyan)。
此外,相同顏色的該些子像素R、G、B及W可以設置在同一行(column)中。亦即,多個第一子像素R係設置在同一行,多個第二子像素W係設置在同一行、多個第三子像素B係設置在同一行,而多個第四子像素G係設置在同一行。
更具體地,如圖3中所示,該些第一子像素R係設置在一第8k-7行及一第8k-3行中,而該些第二子像素W係設置在一第8k-6行及一第8k-2行中。此外,該些第三子像素B係設置在一第8k-5行及一第8k-1行中,而該些第四子像素G係設置在一第8k-4行及一第8k行中。於此,k是指等於1或大於1k的自然數。
亦即,第一子像素R、第二子像素W、第三子像素B及第四子像素G係相對於奇數列(row)或偶數列依序地重複。
此外,多條資料線DL1、DL2、DL3及DL4可以被劃分為多條子資料線,分別為SDL1-a、SDL1-b、SDL2-a、SDL2-b、SDL3-a、SDL3-b、SDL4-a及SDL4-b。具體地,第一資料線DL1可以被劃分為多條第一子資料線SDL1-a及SDL1-b,而第二資料線DL2可以被劃分為多條第二子資料線SDL2-a及SDL2-b。此外,第三資料線DL3可以被劃分為多條第三子資料線SDL3-a及SDL3-b,而第四資料線DL4可以被劃分為多條第四子資料線SDL4-a及SDL4-b。
此外,第一子資料線SDL1-a及SDL1-b可以包括一第1-a子資料線SDL1-a及一第1-b子資料線SDL1-b,而第二子資料線SDL2-a及SDL2-b可以包括一第2-a子資料線SDL2-a及一第2-b子資料線SDL2-b。此外,第三子資料線SDL3-a及SDL3-b可以包括一第3-a子資料線SDL3-a及一第3-b子資料線SDL3-b,而第四子資料線SDL4-a及SDL4-b可以包括一第4-a子資料線SDL4-a及一第4-b子資料線SDL4-b。
此外,該些第一子資料線SDL1-a及SDL1-b係設置為相鄰於該些第一子像素R,以連接於該些第一子像素R。
具體地,第1-a子資料線SDL1-a係設置在設置在第8k-7行中的多個第一子像素R的一側,以電性連接於設置在第8k-7行中的該些第一子像素R。此外,多條第1-b子資料線SDL1-b係設置於設置在第8k-3行中的多個第一子像素R與設置在第8k-4行中的多個第四子像素G之間,以電性連接於設置在第8k-3行中的該些第一子像素R。
此外,該些第二子資料線SDL2-a及SDL2-b係設置為相鄰於該些第二子像素W,以連接於該些第二子像素W。
具體地,第2-a子資料線SDL2-a係設置於設置在第8k-7行中的多個第一子像素R與設置在第8k-6行中的該些第二子像素W之間,以電性連接於設置在第8k-6行中的該些第二子像素W。具體地,該些第2-b子資料線SDL2-b的另一者係設置於設置在第8k-3行中的該些第一子像素R與設置在第8k-2行中的該些第二子像素W之間,以電性連接於設置在第8k-2行中的該些第二子像素W。
此外,該些第三子資料線SDL3-a及SDL3-b係設置為相鄰於該些第三子像素B,以連接於該些第三子像素B。
具體地,第3-a子資料線SDL3-a係設置於設置在第8k-5行中的該些第三子像素B與設置在第8k-6行中的該些第二子像素W之間,以電性連接於設置在第8k-5行中的該些第三子像素B。此外,第3-b子資料線SDL3-b係設置於設置在第8k-1行中的該些第三子像素B與設置在第8k-2行中的該些第二子像素W之間,以電性連接於設置在第8k-1行中的該些第三子像素B。
此外,該些第四子資料線SDL4-a及SDL4-b係設置為相鄰於該些第四子像素G,以連接於該些第四子像素G。
具體地,第4-a子資料線SDL4-a係設置於設置在第8k-5行中的該些第三子像素B與設置在第8k-4行中的該些第四子像素G之間,以電性連接於設置在第8k-4行中的該些第四子像素G。具體地,該些第4-b子資料線SDL4-b的另一者係設置於設置在第8k-1行中的該些第三子像素B與設置在第8k行中的該些第四子像素G之間,以電性連接於設置在第8k行中的該些第四子像素G。
此外,為紅色資料電壓的一第一資料電壓DATA1可以被施加至第一資料線DL1,而為白色資料電壓的一第二資料電壓DATA2可以被施加至第二資料線DL2。此外,為藍色資料電壓的一第三資料電壓DATA3可以被施加至第三資料線DL3,而為綠色資料電壓的一第四資料電壓DATA4可以被施加至第四資料線DL4。
因此,為紅色資料電壓的第一資料電壓DATA1可以被施加至該些第一子資料線SDL1-a及SDL1-b,而為白色資料電壓的第二資料電壓DATA2可以被施加至該些第二子資料線SDL2-a及SDL2-b。此外,為藍色資料電壓的第三資料電壓DATA3可以被施加至該些第三子資料線SDL3-a及SDL3-b,而為綠色資料電壓的第四資料電壓DATA4可以被施加至該些第四子資料線SDL4-a及SDL4-b。
每一該些閘極線GL1到GL4可以設置在該些子像素R、G、B及W的兩側,而兩條閘極線GL2及GL3可以設置在該些子像素R、G、B及W之間。
具體地,參考圖3,第一閘極線GL1及第二閘極線GL2係設置在奇數列中的該些子像素R、G、B及W的兩側,而第三閘極線GL3及第四閘極線GL4可以設置在偶數列中的該些子像素R、G、B及W的兩側。因此,第二閘極線GL2及第三閘極線GL3可以設置在奇數列中的該些子像素R、G、B及W與偶數列中的該些子像素R、G、B及W之間。
同時,在一個像素PX中,第一子像素R及第二子像素W連接於閘極線GL1到GL4中的同一者,且在一個像素PX中,第三子像素B及第四子像素G可以連接於閘極線GL1到GL4中的同一者。
此外,具有相同顏色且在一列中彼此相鄰的子像素R、W、B及G可以連接於閘極線GL1到GL4中的不同者。亦即,在一列中,相鄰的第一子像素R連接於閘極線GL1到GL4中的不同者,相鄰的第二子像素W連接於閘極線GL1到GL4中的不同者,相鄰的第三子像素B連接於閘極線GL1到GL4中的不同者,而相鄰的第四子像素G連接於閘極線GL1到GL4中的不同者。
換言之,設置在第8k-7行中的該些第一子像素R、設置在第8k-6行中的該些第二子像素W、設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G連接於奇數號閘極線GL1及GL3。此外,設置在第8k-5行中的該些第三子像素B、設置在第8k-4行中的該些第四子像素G、設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W連接於偶數號閘極線GL2及GL4。
舉例而言,如圖3中所示,在奇數列中,設置在第8k-7行中的該些第一子像素R連接於第一閘極線GL1,而設置在第8k-3行中相鄰於其的該些第一子像素R連接於第二閘極線GL2。此外,在奇數列中,設置在第8k-6行中的該些第二子像素W連接於第一閘極線GL1,而設置在第8k-2行中相鄰於其的該些第二子像素W連接於第二閘極線GL2。此外,在奇數列中,設置在第8k-5行中的該些第三子像素B連接於第二閘極線GL2,而設置在第8k-1行中相鄰於其的該些第三子像素B連接於第一閘極線GL1。此外,在奇數列中,設置在第8k-4行中的該些第四子像素G連接於第二閘極線GL2,而設置在第8k行中相鄰於其的該些第四子像素G連接於第一閘極線GL1。
此外,如圖3中所示,在偶數列中,設置在第8k-7行中的該些第一子像素R連接於第三閘極線GL3,而設置在第8k-3行中相鄰於其的該些第一子像素R連接於第四閘極線GL4。此外,在偶數列中,設置在第8k-6行中的該些第二子像素W連接於第三閘極線GL3,而設置在第8k-2行中相鄰於其的該些第二子像素W連接於第四閘極線GL4。此外,在偶數列中,設置在第8k-5行中的該些第三子像素B連接於第四閘極線GL4,而設置在第8k-1行中相鄰於其的該些第三子像素B連接於第三閘極線GL3。此外,在偶數列中,設置在第8k-4行中的該些第四子像素G連接於第四閘極線GL4,而設置在第8k行中相鄰於其的該些第四子像素G連接於第三閘極線GL3。
此外,每一該些參考電壓線RVL1及RVL2可以設置在一個像素PX中。
具體地,一第一參考電壓線RVL1係設置於設置在第8k-6行中的該些第二子像素W與設置在第8k-5行中的該些第三子像素B之間。因此,設置在第8k-7行中的該些第一子像素R、設置在第8k-6行中的該些第二子像素W、設置在第8k-5行中的該些第三子像素B及設置在第8k-4行中的該些第四子像素G可以連接於第一參考電壓線RVL1。
此外,一第二參考電壓線RVL2係設置於設置在第8k-2行中的該些第二子像素W與設置在第8k-1行中的該些第三子像素B之間。因此,設置在第8k-3行中的該些第一子像素R、設置在第8k-2行中的該些第二子像素W、設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G可以連接於第二參考電壓線RVL2。
在下文中,將參考圖4詳細說明根據本公開一示例性實施例的顯示裝置100的感測方法。
圖4係用於解釋根據本公開一個示例性實施例的顯示裝置的感測方法的圖。
在圖4中,在圖3所示的奇數列中,繪示了設置在第8k-7行到第8k行中的多個子像素R、G、B及W的每一者的感測順序。然而,在偶數列中,設置在第8k-7行到第8k行中的該些子像素R、G、B及W的每一者的感測順序可以與在奇數列中設置在第8k-7行到第8k行中的該些子像素R、G、B及W的每一者的感測順序相同。然而,本公開不限於此,且該些子像素R、G、B及W的每一者的感測順序可以可以不同方式變化。此外,設置在偶數列中的該些子像素R、G、B、W及設置在奇數列中的該些子像素R、G、B、W可以在不同時間段中被感測。然而,本公開不限於此,且設置在偶數列中的該些子像素R、G、B、W及設置在奇數列中的該些子像素R、G、B、W可以在相同時間段中被感測。
在圖4中,在閘極高電壓被施加至多條奇數號閘極線GL1中的任一條的第一掃描時段「第一掃描」及第二掃描時段「第二掃描」期間,及在閘極高電壓被施加至多條偶數號閘極線GL2中的任一條的第三掃描時段「第三掃描」及第四掃描時段「第四掃描」期間,設置在一列中的多個子像素的狀態被示出。此外,第一掃描時段「第一掃描」、第二掃描時段「第二掃描」、第三掃描時段「第三掃描」及第四掃描時段「第四掃描」是指依序連接的時間段。
此外,以虛線表現的子像素R、G、B及W是指其中資料電壓在對應的掃描時段中被施加且感測被執行的子像素R、G、B及W。有黑色圖案的子像素R、G、B及W是指資料電壓指其中在對應的掃描時段中未被施加且感測未被執行的子像素R、G、B及W。
參考圖3及4,在第一掃描時段「第一掃描」及第二掃描時段「第二掃描」期間,一個奇數號閘極電壓GATE1為閘極高電壓。因此,設置在第8k-7行中的該些第一子像素R、設置在第8k-6行中的該些第二子像素W、設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G的連接於多條奇數號閘極線GL1中的任一條的開關電晶體SWT及感測電晶體SET被導通。
此外,在第一掃描時段「第一掃描」期間,資料電壓僅被施加至設置在第8k-7行中的該些第一子像素R及設置在第8k-6行中的該些第二子像素W中連接於多條奇數號閘極線GL1中的任一條,故感測由第一參考電壓線RVL1執行。此外,資料電壓僅被施加至設置在第8k-1行中的該些第三子像素B及設置在第8k行中該些第四子像素G中連接於多條奇數號閘極線GL1中的任一條,故感測由第二參考電壓線RVL2執行。
接著,在第二掃描時段「第二掃描」期間,資料電壓僅被施加至設置在第8k-7行中的該些第一子像素R及設置在第8k-6行中的該些第二子像素W中連接於多條奇數號閘極線GL1中的任一條,故感測由第一參考電壓線RVL1執行。此外,資料電壓僅被施加至設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G中連接於多條奇數號閘極線GL1中的任一條,故感測由第二參考電壓線RVL2執行。
舉例而言,如圖3及4中所示,在第一掃描時段「第一掃描」期間,資料電壓被施加至設置在第8k-7行中的該些第一子像素R,以由第一參考電壓線RVL1執行感測。此外,資料電壓被施加至設置在第8k-1行中的該些第三子像素B,以由第二參考電壓線RVL2執行感測。
接著,在第二掃描時段「第二掃描」期間,資料電壓被施加至設置在第8k-6行中的該些第二子像素W,以由第一參考電壓線RVL1執行感測。此外,資料電壓被施加至設置在第8k行中的該些第四子像素G,以由第二參考電壓線RVL2執行感測。
此外,在第三掃描時段「第三掃描」及第四掃描時段「第四掃描」期間,一個偶數號閘極電壓GATE2為閘極高電壓。因此,設置在第8k-5行中的該些第三子像素B、設置在第8k-4行中的該些第四子像素G、設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W的連接於多條偶數號閘極線GL2中的任一條的開關電晶體SWT及感測電晶體SET被導通。
此外,在第三掃描時段「第三掃描」期間,資料電壓僅被施加至設置在第8k-5行中的該些第三子像素B、設置在第8k-4行中的該些第四子像素G中連接於多條偶數號閘極線GL2中的任一條。因此,感測由第一參考電壓線RVL1執行。此外,資料電壓僅被施加至設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W中連接於多條偶數號閘極線GL2中的任一條。因此,感測由第二參考電壓線RVL2執行。
接著,在第四掃描時段「第四掃描」期間,資料電壓僅被施加至設置在第8k-5行中的該些第三子像素B及設置在第8k-4行中的該些第四子像素G中連接於多條偶數號閘極線GL2中的任一條,故感測由第一參考電壓線RVL1執行。此外,資料電壓僅被施加至設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W中連接於多條偶數號閘極線GL2中的任一條,故感測由第二參考電壓線RVL2執行。
舉例而言,如圖3及4中所示,在第三掃描時段「第三掃描」期間,資料電壓被施加至設置在第8k-5行中的該些第三子像素B,以由第一參考電壓線RVL1執行感測。此外,資料電壓被施加至設置在第8k-3行中的該些第一子像素R,以由第二參考電壓線RVL2執行感測。
接著,在第四掃描時段「第四掃描」期間,資料電壓被施加至設置在第8k-4行中的該些第四子像素G,以由第一參考電壓線RVL1執行感測。此外,資料電壓被施加至設置在第8k-2行中的該些第二子像素W,以由第二參考電壓線RVL2執行感測。
如上所述,在多個掃描時段中的一個掃描時段中,具有不同顏色的子像素R、G、B及W可以被感測。
在相關技藝的顯示裝置的情況中,當具有相同顏色的子像素在多個掃描時段中的一個掃描時段中被感測時,無法確定哪個感測值被第一參考電壓線感測,而第二參考電壓線量測的感測值被用於判斷一個顏色的資料電壓的補償。
因此,根據本公開示例性實施例的顯示裝置100在多個掃描時段中的一個掃描時段中,感測具有不同顏色的子像素R、G、B及W,以提供每個顏色的資料電壓的明確補償標準。據此,根據本公開示例性實施例的顯示裝置100可以更準確地補償資料電壓DATA。
此外,在相關技藝的顯示裝置中,在一個掃描時段期間,設置在第8k-7行到第8k行中的多個子像素中僅有一個子像素被感測,故必需要有八個掃描時段以感測所有設置在第8k-7行到第8k行中的該些子像素。
相反的,在根據本公開示例性實施例的顯示裝置100中,在一個掃描時段中,設置在第8k-7行到第8k行中的多個子像素R、G、B及W中的兩個子像素被感測。因此,僅需要四個掃描時段以感測所有設置在第8k-7行到第8k行中的該些子像素R、G、B及W。據此,根據本公開示例性實施例的顯示裝置100可以更快速地感測該些子像素。
圖5係用於解釋根據本公開一個示例性實施例的顯示裝置的感測時段的圖。
根據本公開一個示例性實施例的顯示裝置可以在各種時段中感測該些子像素R、G、B、W。
在顯示影像前,根據本公開一個示例性實施例的顯示裝置可以感測該些子像素R、G、B、W(通電實時感測(Power On-Real time sensing))。可替代地,當電源被關閉時,根據本公開一個示例性實施例的顯示裝置可以感測該些子像素R、G、B、W(關閉電源實時感測(Power Off-Real time sensing))。可替代地,在顯示影像的同時,根據本公開一個示例性實施例的顯示裝置可以感測該些子像素R、G、B、W(垂直空白時段實時(Vertical blank period Real Time,V-RT))感測。
將參考圖5說明上述的垂直空白時段實時(V-RT)感測。根據本公開一個示例性實施例的顯示裝置在一個幀中的垂直空白時段感測具有不同顏色的多個子像素R、G、B、W(不同顏色的像素感測)。接著,在感測該些子像素R、G、B、W後,在垂直空白時段中,為了顯示原始影像,現有的資料電壓可以被恢復。
舉例而言,在一個幀中的垂直空白時段(垂直空白)中(如圖4所示的第一掃描時段「第一掃描」),資料電壓被施加至設置在第8k-7行中的該些第一子像素R,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第8k-1行中的該些第三子像素B,以被第二參考電壓線RVL2感測。因此,現有的資料電壓在設置在第8k-7行中的該些第一子像素R中被恢復,以顯示原始影像,而現有的資料電壓亦可以在設置在第8k-1行中的該些第三子像素B中被恢復,以顯示原始影像。
因此,根據本公開一個示例性實施例的顯示裝置可以感測該些子像素,同時顯示影像,使該些子像素被感測,而無需確保各別的感測時段來提高影像品質。
在下文中,將參考圖6及7詳細說明根據本公開另一示例性實施例的顯示裝置200。根據本公開另一示例性實施例的顯示裝置200與根據本公開一示例性實施例的顯示裝置100之間的不同處在於子像素與參考電壓線之間的連接關係。據此,根據本公開另一示例性實施例的顯示裝置200的子像素與參考電壓線之間的連接關係將於下被詳細說明。因此,根據本公開另一示例性實施例的顯示裝置200與根據本公開一示例性實施例的顯示裝置100的重複描述將被省略。
圖6係用於解釋根據本公開另一示例性實施例的顯示裝置的子像素的位置關係的方塊圖。
每一該些閘極線GL1到GL4可以設置在該些子像素R、G、B及W的兩側,而兩條閘極線GL2及GL3可以設置在該些子像素R、G、B及W之間。
具體地,參考圖6,第一閘極線GL1及第二閘極線GL2係設置在奇數列中的該些子像素R、G、B及W的兩側,而第三閘極線GL3及第四閘極線GL4可以設置在偶數列中的該些子像素R、G、B及W的兩側。因此,第二閘極線GL2及第三閘極線GL3可以設置在奇數列中的該些子像素R、G、B及W與偶數列中的該些子像素R、G、B及W之間。
同時,每一該些像素PX連接於閘極線GL1到GL4中的同一者,而該些像素PX中相鄰的像素PX可以連接於閘極線GL1到GL4中的不同者。
換言之,設置在第8k-7行中的多個第一子像素R、設置在第8k-6行中的多個第二子像素W、設置在第8k-5行中的多個第三子像素B及設置在第8k-4行中的多個第四子像素G連接於奇數號閘極線GL1及GL3。此外,設置在第8k-3行中的多個第一子像素R、設置在第8k-2行中的多個第二子像素W、設置在第8k-1行中的多個第三子像素B及設置在第8k行中的多個第四子像素G連接於偶數號閘極線GL2及GL4。
具體地,參考圖6,包括在像素PX中的設置在奇數列的第8k-7行到第8k-4行的子像素R、W、B及G連接於第一閘極線GL1。此外,包括在像素PX中的設置在奇數列的第8k-3行到第8k行的子像素R、W、B及G連接於第二閘極線GL2。此外,包括在像素PX中的設置在偶數列的第8k-7行到第8k-4行的子像素R、W、B及G連接於第三閘極線GL3。此外,包括在像素PX中的設置在偶數列的第8k-3行到第8k行的子像素R、W、B及G連接於第四閘極線GL4。
此外,第一參考電壓線RVL1係設置在一個像素PX中,但第二參考電壓線RVL2及第三參考電壓線RVL3可以設置在像素PX之間。
具體地,第一參考電壓線RVL1係設置於設置在第8k-7行中的該些第一子像素R與設置在第8k-6行中的該些第二子像素W之間。因此,設置在第8k-7行中的該些第一子像素R及設置在第8k-6行中的該些第二子像素W可以連接於第一參考電壓線RVL1。
此外,第二參考電壓線RVL2係設置於設置在第8k-4行中的該些第四子像素G與設置在第8k-3行中的該些第一子像素R之間。因此,設置在第8k-5行中的該些第三子像素B、設置在第8k-4行中的該些第四子像素G、設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W可以連接於第二參考電壓線RVL2。
此外,第三參考電壓線RVL3係設置為相鄰於設置在第8k行中的該些第四子像素G,使設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G可以連接於第三參考電壓線RVL3。
儘管未繪示於圖6中,第三參考電壓線RVL3亦可以連接於設置為彼此相鄰的該些第一子像素R及該些第二子像素W。在下文中,將參考圖7詳細描述根據本公開另一示例性實施例的顯示裝置200的感測方法。
圖7係用於解釋根據本公開另一示例性實施例的顯示裝置的感測方法的圖。
在圖7,示出了在圖6中所示的奇數列中,設置在第8k-7行到第8k行中的多個子像素R、G、B及W的每一者的感測順序。然而,在偶數列中,設置在第8k-7行到第8k行中的該些子像素R、G、B及W的每一者的感測順序可以與在奇數列中設置在第8k-7行到第8k行中的該些子像素R、G、B及W的每一者的感測順序相同。然而,本公開不限於此,且該些子像素子像素R、G、B及W的每一者的感測順序可以各種方式變化。此外,設置在偶數列中的該些子像素R、G、B、W及設置在奇數列中的該些子像素R、G、B、W可以在不同感測時段中被感測。然而,本公開不限於此,且設置在偶數列中的該些子像素R、G、B、W及設置在奇數列中的該些子像素R、G、B、W可以在相同的感測時段中被感測。
在圖7中,在閘極高電壓被施加至多條奇數號閘極線GL1中的任一條的第一掃描時段「第一掃描」及第二掃描時段「第二掃描」期間,及在閘極高電壓被施加至多條偶數號閘極線GL2中的任一條的第三掃描時段「第三掃描」及第四掃描時段「第四掃描」期間,設置在一列中的多個子像素的狀態被示出。此外,第一掃描時段「第一掃描」、第二掃描時段「第二掃描」、第三掃描時段「第三掃描」及第四掃描時段「第四掃描」是指依序連接的時間段。
此外,以虛線表現的子像素R、G、B及W是指其中資料電壓在對應的掃描時段中被施加且感測被執行的子像素R、G、B及W。有黑色圖案的子像素是指資料電壓指其中在對應的掃描時段中未被施加且感測未被執行的子像素R、G、B及W。
參考圖6及7,在第一掃描時段「第一掃描」及第二掃描時段「第二掃描」期間,一個奇數號閘極電壓GATE1為閘極高電壓。因此,連接於多條奇數號閘極線GL1中的任一條的設置在第8k-7行中的該些第一子像素R、設置在第8k-6行中的該些第二子像素W、設置在第8k-5行中的該些第三子像素B及設置在第8k-4行中的該些第四子像素G的開關電晶體SWT及感測電晶體SET被導通。
此外,在第一掃描時段「第一掃描」期間,資料電壓僅被施加至連接於多條奇數號閘極線GL1中的任一條的設置在第8k-7行中的該些第一子像素R及設置在第8k-6行中的該些第二子像素W中的任一者,故感測由第一參考電壓線RVL1執行。此外,資料電壓僅被施加至連接於多條奇數號閘極線GL1中的任一條的設置在第8k-5行中的該些第三子像素B及設置在第8k-4行中的該些第四子像素G中的任一者,故感測由第二參考電壓線RVL2執行。
接著,在第二掃描時段「第二掃描」期間,資料電壓僅被施加至連接於多條奇數號閘極線GL1中的任一條的設置在第8k-7行中的該些第一子像素R及設置在第8k-6行中的該些第二子像素W中的另一者,故感測由第一參考電壓線RVL1執行。此外,資料電壓僅被施加至連接於多條奇數號閘極線GL1中的任一條的設置在第8k-5行中的該些第三子像素B及設置在第8k-4行中的該些第四子像素G中的另一者,故感測由第二參考電壓線RVL2執行。
舉例而言,如圖6及7中所示,在第一掃描時段「第一掃描」期間,資料電壓被施加至設置在第8k-7行中的該些第一子像素R,以由第一參考電壓線RVL1執行感測。此外,資料電壓被施加至設置在第8k-5行中的該些第三子像素B,以由第二參考電壓線RVL2執行感測。
接著,在第二掃描時段「第二掃描」期間,資料電壓被施加至設置在第8k-6行中的該些第二子像素W,以由第一參考電壓線RVL1執行感測。此外,資料電壓被施加至設置在第8k-4行中的該些第四子像素G,以由第二參考電壓線RVL2執行感測。
此外,在第三掃描時段「第三掃描」及第四掃描時段「第四掃描」期間,一個偶數號閘極電壓GATE2為閘極高電壓。因此,連接於多條偶數號閘極線GL2中的任一條的設置在第8k-3行中的該些第一子像素R、設置在第8k-2行中的該些第二子像素W、設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G的開關電晶體SWT及感測電晶體SET被導通。
此外,在第三掃描時段「第三掃描」期間,資料電壓僅被施加至連接於多條偶數號閘極線GL2中的任一條的設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W中的任一者,故感測由第二參考電壓線RVL2執行。此外,資料電壓僅被施加至連接於多條偶數號閘極線GL2中的任一條的設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G中的任一者,故感測由第三參考電壓線RVL3執行。
接著,在第四掃描時段「第四掃描」期間,資料電壓僅被施加至連接於多條偶數號閘極線GL2中的任一條的設置在第8k-3行中的該些第一子像素R及設置在第8k-2行中的該些第二子像素W中的另一者,故感測由第二參考電壓線RVL2執行。此外,資料電壓僅被施加至連接於多條偶數號閘極線GL2中的任一條的設置在第8k-1行中的該些第三子像素B及設置在第8k行中的該些第四子像素G中的另一者,故感測由第三參考電壓線RVL3執行。
舉例而言,如圖6及7中所示,在第三掃描時段「第三掃描」期間,資料電壓被施加至設置在第8k-3行中的該些第一子像素R,以由第二參考電壓線RVL2執行感測。此外,資料電壓被施加至設置在第8k-1行中的該些第三子像素B,以由第三參考電壓線RVL3執行感測。
接著,在第四掃描時段「第四掃描」期間,資料電壓被施加至設置在第8k-2行中的該些第二子像素W,以由第二參考電壓線RVL2執行感測。此外,資料電壓被施加至設置在第8k行中的該些第四子像素G,以由第三參考電壓線RVL3執行感測。
在根據本公開另一示例性實施例的顯示裝置200中,在多個掃描時段中的一個掃描時段中,具有不同顏色的子像素R、G、B及W可以被感測。
在相關技藝的顯示裝置的情況中,當具有相同顏色的子像素在多個掃描時段中的一個掃描時段被感測時,無法確定由第一參考電壓線量測的感測值、由第二參考電壓線量測的感測值及由第三參考電壓線量測的感測值的哪一者被用於判斷一個顏色的資料電壓的補償。
因此,根據本公開另一示例性實施例的顯示裝置亦在多個掃描時段中的一個掃描時段中感測具有不同顏色的子像素R、G、B及W,以提供每個顏色的資料電壓的明確補償標準。據此,根據本公開另一示例性實施例的顯示裝置200可以更準確地補償資料電壓。
此外,在相關技藝的顯示裝置的情況中,在一個掃描時段中,設置在第8k-7行到第8k行中的多個子像素中僅有一個子像素被感測,故必需要有八個掃描時段以感測所有設置在第8k-7行到第8k行中的該些子像素。
相反的,在根據本公開另一示例性實施例的顯示裝置200中,在一個掃描時段中,設置在第8k-7行到第8k行中的多個子像素中的兩個子像素被感測。因此,僅需要四個掃描時段以感測所有設置在第8k-7行到第8k行中的該些子像素。據此,根據本公開另一示例性實施例的顯示裝置200可以更快速地感測該些子像素。
在下文中,將參考圖8及9說明根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300。根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300的子像素配置與根據本公開一示例性實施例的顯示裝置100不同。據此,以下將詳細說明根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300的子像素與參考電壓線的連接關係。因此,根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300與根據本公開一示例性實施例的顯示裝置100重複的說明將被省略。
圖8係用於解釋根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置的子像素的位置關係的方塊圖。
在圖8中,為了便於說明,僅在顯示區域中繪示設置為2x2矩陣的四個像素PX,設置為2x2矩陣的四個像素PX的位置關係是重複的。此外,設置在子像素R、G及B與閘極線之間的電晶體是指參考圖2說明的感測電晶體SET。
參考圖8,一個像素PX包括三個子像素R、G、B。舉例而言,如圖8中所示,像素PX可以包括一第一子像素R、第二子像素G及一第三子像素B。此外,第一子像素R為紅色子像素,第二子像素G為綠色子像素,而第三子像素B為藍色子像素。然而,本公開不限於此,且該些子像素可以被改變為各種顏色,例如洋紅色、黃色及青色。
相同顏色的該些子像素R、G、B及W可以設置在同一行(column)中。亦即,該些第一子像素R係設置在同一行,該些第二子像素G係設置在同一行,而該些第三子像素B係設置在同一行。
更具體地,如圖8中所示,該些第一子像素R係設置在一第6k-5行及一第6k-2行中,該些第二子像素G係設置在一第6k-4行及一第6k-1行中,而該些第三子像素B係設置在一第6k-3行及一第6k行中。於此,k是指等於1或大於1k的自然數。
亦即,第一子像素R、第二子像素G及第三子像素B係相對於一個奇數列或一個偶數列依序地重複。
多條資料線資料線DL1、DL2及DL3可以分別被劃分為多條子資料線SDL1-a、SDL1-b、SDL2-a、SDL2-b、SDL3-a、SDL3-b。具體地,第一資料線DL1被劃分為多條第一子資料線SDL1-a及SDL1-b,第二資料線DL2被劃分為多條第二子資料線SDL2-a及SDL2-b,而第三資料線DL3被劃分為多條第三子資料線SDL3-a及SDL3-b。
第一子資料線SDL1-a及SDL1-b包括一第1-a子資料線SDL1-a及一第1-b子資料線SDL1-b,第二子資料線SDL2-a及SDL2-b包括一第2-a子資料線SDL2-a及一第2-b子資料線SDL2-b。此外,第三子資料線SDL3-a及SDL3-b包括一第3-a子資料線SDL3-a及一第3-b子資料線SDL3-b。
該些第一子資料線SDL1-a及SDL1-b係設置為相鄰於該些第一子像素R,以連接於該些第一子像素R。
具體地,第1-a子資料線SDL1-a係設置在設置在第6k-5行中的多個第一子像素R的一側,以電性連接於設置在第6k-5行中的該些第一子像素R。該些第1-b子資料線SDL1-b係設置於設置在第6k-2行中的多個第一子像素R與設置於第6k-3行中的多個第三子像素B之間,以電性連接於設置在第6k-2行中的該些第一子像素R。
該些第二子資料線SDL2-a及SDL2-b係設置為相鄰於第二子像素G,以連接於該些第二子像素G。
具體地,第2-a子資料線SDL2-a係設置於設置在第6k-5行中的該些第一子像素R與設置在第6k-4行中的該些第二子像素G之間,以電性連接於設置在第6k-4行中的該些第二子像素G。第2-b子資料線SDL2-b係設置於設置在第6k-2行中的該些第一子像素R與設置在第6k-1行中的該些第二子像素G之間,以電性連接於設置在第6k-1行中的該些第二子像素G。
該些第三子資料線SDL3-a及SDL3-b係設置為相鄰於該些第三子像素B,以連接於該些第三子像素B。
具體地,第3-a子資料線SDL3-a係設置於設置在第6k-3行中的該些第三子像素B與設置在第6k-4行中的該些第二子像素G之間,以電性連接於設置在第6k-3行中的該些第三子像素B。第3-b子資料線SDL3-b係設置於設置在第6k行中的該些第三子像素B與設置在第6k-1行中的該些第二子像素G之間,以電性連接於設置在第6k行中的該些第三子像素B。
為紅色資料電壓的一第一資料電壓DATA1可以被施加至第一資料線DL1,為綠色資料電壓的第二資料電壓DATA2被施加至第二資料線DL2,而為藍色資料電壓的第三資料電壓DATA3被施加至第三資料線DL3。
因此,為紅色資料電壓的第一資料電壓DATA1被施加至該些第一子資料線SDL1-a及SDL1-b,而為綠色資料電壓的第二資料電壓DATA2被施加至該些第二子資料線SDL2-a及SDL2-b。此外,為藍色資料電壓的第三資料電壓DATA3被施加至該些第三子資料線SDL3-a及SDL3-b。
每一該些閘極線GL1到GL4可以設置在該些子像素R、G、B的兩側,而兩條閘極線GL2及GL3可以設置在該些子像素R、G、B之間。
具體地,參考圖8,第一閘極線GL1及第二閘極線GL2係設置在奇數列中的該些子像素R、G、B的兩側,而第三閘極線GL3及第四閘極線GL4係設置在偶數列中的該些子像素R、G、B的兩側。因此,第二閘極線GL2及第三閘極線GL3係設置在奇數列中的該些子像素R、G、B與偶數列中的該些子像素R、G、B之間。
同時,在一個像素PX中,像素PX,第一子像素R及第二子像素G連接於閘極線GL1到GL4中的同一者,且在一個像素PX中,第三子像素B可以連接於閘極線GL1到GL4中的不同者。
具有相同顏色且在一列中彼此相鄰的子像素R、G、B可以連接於閘極線GL1到GL4中的不同者。亦即,在一列中,相鄰的第一子像素R連接於閘極線GL1到GL4中的不同者,相鄰的第二子像素G連接於閘極線GL1到GL4中的不同者,而相鄰的第三子像素B連接於閘極線GL1到GL4中的不同者。
換言之,設置在第6k-5行中的該些第一子像素R、設置在第6k-4行中的該些第二子像素G及設置在第6k行中的該些第三子像素B連接於奇數號閘極線GL1及GL3。此外,設置在第6k-2行中的該些第一子像素R、設置在第6k-1行中的該些第二子像素G及設置在第6k-3行中的該些第三子像素B連接於偶數號閘極線GL2及GL4。
舉例而言,如圖8中所示,在奇數列中,設置在第6k-5行中的該些第一子像素R連接於第一閘極線GL1,而設置在第6k-2行中相鄰於其的該些第一子像素R連接於第二閘極線GL2。此外,在奇數列中,設置在第6k-4行中的該些第二子像素G連接於第一閘極線GL1,而設置在第6k-1行中相鄰於其的該些第二子像素G連接於第二閘極線GL2。此外,在奇數列中,設置在第6k-3行中的該些第三子像素B連接於第二閘極線GL2,而設置在第6k行中相鄰於其的該些第三子像素B連接於第一閘極線GL1。
此外,如圖8中所示,在偶數列中,設置在第6k-5行中的該些第一子像素R連接於第三閘極線GL3,而設置在第6k-2行中相鄰於其的該些第一子像素R連接於第四閘極線GL4。偶數列中,設置在第6k-4行中的該些第二子像素G連接於第三閘極線GL3,而設置在第6k-1行中相鄰於其的該些第二子像素G連接於第四閘極線GL4。在偶數列中,設置在第6k-3行中的該些第三子像素B連接於第四閘極線GL4,而設置在第6k行中相鄰於其的該些第三子像素B連接於第三閘極線GL3。
每一該些參考電壓線RVL1及RVL2可以設置在一個像素PX中。
具體地,第一參考電壓線RVL1係設置於設置在第6k-4行中的該些第二子像素G與設置在第6k-3行中的該些第三子像素B之間。因此,設置在第6k-5行中的該些第一子像素R、設置在第6k-4行中的該些第二子像素G及設置在第6k-3行中的該些第三子像素B可以連接於第一參考電壓線RVL1。
此外,第二參考電壓線RVL2係設置於設置在第6k-1行中的該些第二子像素G與設置在第6k行中的該些第三子像素B之間。因此,設置在第6k-2行中的該些第一子像素R、設置在第6k-1行中的該些第二子像素G及設置在第6k行中的該些第三子像素B可以連接於第二參考電壓線RVL2。
在下文中,將參考圖9詳細說明根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300的感測方法的圖
圖9係用於解釋根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置的感測方法的圖。
在圖9中,示出了在圖8所示的奇數列中,設置在第6k-5行到第6k行中的多個子像素R、G、B的感測順序。然而,在偶數列中,設置在第6k-5行到第6k行中的該些子像素R、G、B的每一者的感測順序可以與在奇數列中設置在第6k-5行到第6k行中的該些子像素R、G、B的每一者的感測順序相同。然而,本公開不限於此,且該些子像素R、G、B的每一者的感測順序可以可以不同方式變化。此外,設置在偶數列中的該些子像素R、G、B及設置在奇數列中的該些子像素R、G、B可以在不同時間段中被感測。然而,本公開不限於此,且設置在偶數列中的該些子像素R、G、B及設置在奇數列中的該些子像素R、G、B可以在相同時間段中被感測。
圖9繪示了設置在每一列中的多個子像素在第一掃描時段「第一掃描」及第三掃描時段「第三掃描」的狀態,其中在第一掃描時段「第一掃描」及第三掃描時段「第三掃描」中,閘極高電壓被施加至為奇數號閘極線的其中一者的第一閘極線GL1,及在每一列中的多個子像素在第二掃描時段「第二掃描」及第四掃描時段「第四掃描」的狀態,其中在第二掃描時段「第二掃描」及第四掃描時段「第四掃描」中,閘極高電壓被施加至為多條偶數號閘極線的其中一者的第二閘極線GL2。第一掃描時段「第一掃描」、第二掃描時段「第二掃描」、第三掃描時段「第三掃描」及第四掃描時段「第四掃描」是指依序連接的時間段。
以虛線表現的子像素R、G、B是指其中資料電壓在對應的掃描時段中被施加且感測被執行的子像素R、G、B。有黑色圖案的子像素R、G、B是指資料電壓指其中在對應的掃描時段中未被施加且感測未被執行的子像素R、G、B。
參考圖8及9,在第一掃描時段「第一掃描」期間,由於第一閘極電壓GATE1為一閘極高電壓,在連接於第一閘極線GL1的設置在第6k-5行中的該些第一子像素R、設置在第6k-4行中的該些第二子像素G及設置在第6k行中的該些第三子像素B中,開關電晶體SWT及感測電晶體SET被導通。
在第一掃描時段「第一掃描」期間,資料電壓僅被施加至連接於第一閘極線GL1的設置在第6k-5行中的該些第一子像素R與設置在第6k-4行中的該些第二子像素G的其中一者,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至連接於第一閘極線GL1的設置在第6k行中的該些第三子像素B,以被第二參考電壓線RVL2感測。
舉例而言,如圖8及9中所示,在第一掃描時段「第一掃描」期間,資料電壓被施加至設置在第6k-5行中的該些第一子像素R,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第6k行中的該些第三子像素B,以被第二參考電壓線RVL2感測。
在接著的第二掃描時段「第二掃描」期間,資料電壓被施加至連接於第二閘極線GL2的設置在第6k-3行中的該些第三子像素B,以被第一參考電壓線RVL1感測。此外,資料電壓僅被施加至連接於第二閘極線GL2的設置在第6k-2行中的該些第一子像素R及設置在第6k-1行中的該些第二子像素G的其中一者,以被第二參考電壓線RVL2感測。
舉例而言,如圖8及9中所示,在第二掃描時段「第二掃描」期間,資料電壓被施加至設置在第6k-3行中的該些第三子像素B,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第6k-2行中的該些第一子像素R,以被第二參考電壓線RVL2感測。
在接著的第三掃描時段「第三掃描」期間,資料電壓僅被施加至連接於第一閘極線GL1的設置在第6k-5行中的該些第一子像素R及設置在第6k-4行中的該些第二子像素G的另一者,以被第一參考電壓線RVL1感測。
舉例而言,如圖8及9中所示,在第三掃描時段「第三掃描」期間,資料電壓被施加至設置在第6k-4行中的該些第二子像素G,以被第一參考電壓線RVL1感測。
在接著的第四掃描時段「第四掃描」期間,資料電壓僅被施加至連接於第二閘極線GL2的設置在第6k-2行中的該些第一子像素R及設置在第6k-1行中的該些第二子像素G的另一者,以被第二參考電壓線RVL2感測。
舉例而言,如圖8及9中所示,在第四掃描時段「第四掃描」期間,資料電壓被施加至設置在第6k-1行中的該些第二子像素G,以被第二參考電壓線RVL2感測。
如上所述,在多個掃描時段中的一個掃描時段中,具有不同顏色的子像素R、G、B可以被感測。
在相關技藝的顯示裝置的情況中,當具有相同顏色的子像素在多個掃描時段中的一個掃描時段中被感測時,無法確定哪個感測值被第一參考電壓線感測,而第二參考電壓線量測的感測值被用於判斷一個顏色的資料電壓的補償。
因此,根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300在多個掃描時段中的一個掃描時段中,感測具有不同顏色的子像素R、G、B,以提供每個顏色的資料電壓的明確補償標準。據此,根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300可以更準確地補償資料電壓DATA。
此外,在相關技藝的顯示裝置中,在一個掃描時段期間,設置在6k-5行到第6k行中的多個子像素中僅有一個子像素被感測,故必需要有六個掃描時段以感測所有設置在第6k-5行到第6k行中的該些子像素。
相反的,在根據本公開另一示例性實施例(例子3)的顯示裝置300中,在一個掃描時段中,設置在第6k-5行到第6k行中的多個子像素R、G、B中的兩個或一個子像素被感測。因此,僅需要四個掃描時段以感測所有設置在第6k-5行到第6k行中的該些子像素R、G、B。據此,根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300可以更快速地感測該些子像素。
在下文中,將參考圖10及11詳細說明根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400。根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400與根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300的子像素與參考電壓線具有不同的連接關係。據此,根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400的子像素與參考電壓線的連接關係將於下被詳細說明。因此,根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400與根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置300的重複描述將被省略。
圖10係用於解釋根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置的子像素的位置關係的方塊圖。
每一該些閘極線GL1到GL4可以設置在該些子像素R、G、B的兩側,而兩條閘極線GL2及GL3可以設置在該些子像素R、G、B之間。
具體地,參考圖10,第一閘極線GL1及第二閘極線GL2係設置在奇數列中的該些子像素R、G、B的兩側,而第三閘極線GL3及第四閘極線GL4係設置在偶數列中的該些子像素R、G、B的兩側。因此,第二閘極線GL2及第三閘極線GL3係設置在奇數列中的該些子像素R、G、B與偶數列中的該些子像素R、G、B之間。
同時,每一該些像素PX連接於閘極線GL1到GL4中的同一者,而該些像素PX中相鄰的像素PX可以連接於閘極線GL1到GL4中的不同者。
換言之,設置在第6k-5行中的該些第一子像素R、設置在第6k-4行中的該些第二子像素G及設置在第6k-3行中的該些第三子像素B連接於奇數號閘極線GL1及GL3。此外,設置在第6k-2行中的該些第一子像素R、設置在第6k-1行中的該些第二子像素G及設置在第6k行中的該些第三子像素B連接於偶數號閘極線GL2及GL4。
具體地,參考圖10,包括在像素PX中的設置在奇數列的第6k-5行到第6k-3行的子像素R、G、B連接於第一閘極線GL1。包括在像素PX中的設置在奇數列的第6k-2行到第6k行的子像素R、W、B連接於第二閘極線GL2。包括在像素PX中的設置在偶數列的第6k-5行到第6k-3行的子像素R、G、B連接於第三閘極線GL3。包括在像素PX中的設置在偶數列的第6k-2行到第6k行的子像素R、G、B連接於第四閘極線GL4。
第一參考電壓線RVL1係設置在一個像素PX中,但第二參考電壓線RVL2及第三參考電壓線RVL3可以設置在像素PX之間。
具體地,第一參考電壓線RVL1係設置於設置在第6k-5行中的該些第一子像素R與設置在第6k-4行中的該些第二子像素G之間。因此,設置在第6k-5行中的該些第一子像素R及設置在第6k-4行中的該些第二子像素G可以連接於第一參考電壓線RVL1。
具體地,第二參考電壓線RVL2係設置於設置在第6k-3行中的該些第三子像素B與設置在第6k-2行中的該些第一子像素R之間。因此,設置在第6k-3行中的該些第三子像素B、設置在第6k-2行中的該些第一子像素R及設置在第6k-1行中的該些第二子像素G可以連接於第二參考電壓線RVL2。
第三參考電壓線RVL3係設置為相鄰於設置在第6k行中的該些第三子像素B,使設置在第6k行中的該些第三子像素B可以連接於第三參考電壓線RVL3。
儘管未繪示於圖10中,第三參考電壓線RVL3亦可以連接於設置為相鄰於其的該些第一子像素R及該些第二子像素G。
在下文中,將參考圖11說明根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400的感測方法。
圖11係用於解釋根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置的感測方法的圖。
在圖11中,示出了在圖10中所示的奇數列中,設置在第6k-5行到第6k行中的多個子像素R、G、B的感測順序。然而,在偶數列中,設置在第6k-5行到第6k行中的該些子像素R、G、B的每一者的感測順序可以與在奇數列中設置在第6k-5行到第6k行中的該些子像素R、G、B的每一者的感測順序相同。然而,本公開不限於此,且該些子像素R、G、B的每一者的感測順序可以可以不同方式變化。此外,設置在偶數列中的該些子像素R、G、B及設置在奇數列中的該些子像素R、G、B可以在不同時間段中被感測。然而,本公開不限於此,且設置在偶數列中的該些子像素R、G、B及設置在奇數列中的該些子像素R、G、B可以在相同時間段中被感測。
圖11繪示了設置在每一列中的多個子像素在第一掃描時段「第一掃描」及第三掃描時段「第三掃描」的狀態,其中在第一掃描時段「第一掃描」及第三掃描時段「第三掃描」中,閘極高電壓被施加至為奇數號閘極線的其中一者的第一閘極線GL1,及在每一列中的多個子像素在第二掃描時段「第二掃描」及第四掃描時段「第四掃描」的狀態,其中在第二掃描時段「第二掃描」及第四掃描時段「第四掃描」中,閘極高電壓被施加至為多條偶數號閘極線的其中一者的第二閘極線GL2。第一掃描時段「第一掃描」、第二掃描時段「第二掃描」、第三掃描時段「第三掃描」及第四掃描時段「第四掃描」是指依序連接的時間段。
以虛線表現的子像素R、G、B是指其中資料電壓在對應的掃描時段中被施加且感測被執行的子像素R、G、B。有黑色圖案的子像素R、G、B是指資料電壓指其中在對應的掃描時段中未被施加且感測未被執行的子像素R、G、B。
參考圖10及11,由於在第一掃描時段「第一掃描」期間,第一閘極電壓GATE1為一閘極高電壓,在連接於第一閘極線GL1的設置在第6k-5行中的該些第一子像素R、設置在第6k-4行中的該些第二子像素G及設置在第6k-3行中的該些第三子像素B中,開關電晶體SWT及感測電晶體SET被導通。
在第一掃描時段「第一掃描」期間,資料電壓僅被施加至連接於第一閘極線GL1的設置在第6k-5行中的該些第一子像素R及設置在第6k-4行中的該些第二子像素G,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至連接於第一閘極線GL1的設置在第6k-3行中的該些第三子像素B,以被第二參考電壓線RVL2感測。
舉例而言,如圖10及11中所示,在第一掃描時段「第一掃描」期間,資料電壓被施加至設置在第6k-5行中的該些第一子像素R,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第6k-3行中的該些第三子像素B,以被第二參考電壓線RVL2感測。
在接著的第二掃描時段「第二掃描」期間,資料電壓被施加至連接於第二閘極線GL2的設置在第6k-2行中的該些第一子像素R及設置在第6k-1行中的該些第二子像素G,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至連接於第二閘極線GL2的設置在第6k行中的該些第三子像素B,以被第二參考電壓線RVL2感測。
舉例而言,如圖10及11中所示,在第二掃描時段「第二掃描」期間,資料電壓被施加至設置在第6k-2行中的該些第一子像素R,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至設置在第6k行中的該些第三子像素B,以被第三參考電壓線RVL3感測。
在接著的第三掃描時段「第三掃描」期間,資料電壓僅被施加至連接於第一閘極線GL1的設置在第6k-5行中的該些第一子像素R及設置在第6k-4行中的該些第二子像素G的另一者,以被第一參考電壓線RVL1感測。
舉例而言,如圖10及11中所示,在第三掃描時段「第三掃描」期間,資料電壓被施加至設置在第6k-4行中的該些第二子像素G,以被第一參考電壓線RVL1感測。
在接著的第四掃描時段「第四掃描」期間,資料電壓僅被施加至連接於第二閘極線GL2的設置在第6k-2行中的該些第一子像素R及設置在第6k-1行中的該些第二子像素G的另一者,以被第二參考電壓線RVL2感測。
舉例而言,如圖10及11中所示,在第四掃描時段「第四掃描」期間,資料電壓被施加至設置在第6k-1行中的該些第二子像素G,以被第二參考電壓線RVL2感測。
如上所述,在多個掃描時段中的一個掃描時段中,具有不同顏色的子像素R、G、B可以被感測。
在相關技藝的顯示裝置的情況中,當具有相同顏色的子像素在多個掃描時段中的一個掃描時段中被感測時,無法確定哪個感測值被第一參考電壓線感測,而第二參考電壓線量測的感測值被用於判斷一個顏色的資料電壓的補償。
因此,根據本公開另一示例性實施例(第四示例性實施例)的顯示裝置400在該些掃描時段中的一個掃描時段中,感測具有不同顏色的子像素R、G、B,以提供每個顏色的資料電壓的明確補償標準。據此,根據本公開另一示例性實施例(第四示例性實施例)的顯示裝置400可以更準確地補償資料電壓DATA。
此外,在相關技藝的顯示裝置中,在一個掃描時段期間,設置在6k-5行到第6k行中的多個子像素中僅有一個子像素被感測,故必需要有六個掃描時段以感測所有設置在第6k-5行到第6k行中的該些子像素。
相反的,在根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400中,在一個掃描時段中,設置在第6k-5行到第6k行中的多個子像素R、G、B中的兩個或一個子像素被感測。因此,僅需要四個掃描時段以感測所有設置在第6k-5行到第6k行中的該些子像素R、G、B。據此,根據本公開另一示例性實施例(第四示例性實施例)的顯示裝置400可以更快速地感測該些子像素。
在下文中,將參考圖12及13詳細說明根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置500。根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置500與根據本公開另一示例性實施例(第四示例性實施例)的顯示裝置400的子像素與參考電壓線具有不同的連接關係。據此,根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置500的子像素與參考電壓線的連接關係將於下被詳細說明。因此,根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置500與根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置400的重複描述將被省略。
圖12係用於解釋根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置的子像素的位置關係的方塊圖
在圖12中,為了便於說明,僅在顯示區域中繪示設置為4x2矩陣的八個像素PX,設置為4x2矩陣的八個像素PX的位置關係是重複的。此外,設置在子像素R、G及B與閘極線之間的電晶體是指參考圖2說明的感測電晶體SET。
參考圖12,一個像素PX包括三個子像素R、G、B。舉例而言,如圖12中所示,像素PX可以包括一第一子像素R、第二子像素G及一第三子像素B。此外,第一子像素R為紅色子像素,第二子像素G為綠色子像素,而第三子像素B為藍色子像素。然而,本公開不限於此,且該些子像素可以被改變為各種顏色,例如洋紅色、黃色及青色。
相同顏色的該些子像素R、G、B及W可以設置在同一行。亦即,該些第一子像素R係設置在同一行,該些第二子像素G係設置在同一行,而該些第三子像素B係設置在同一行。
更具體地,如圖12中所示,該些第一子像素R係設置在一第12k-11行、一第12k-8行、一第12k-5行及一第12k-2行中。此外,該些第二子像素G係設置在一第12k-10、一第12k-7行、一第12k-4行及一第12k-1行中,而該些第三子像素B係設置在一第12k-9行、一第12k-6行、一第12k-3行及一第12k行中。於此,k是指等於1或大於1k的自然數。
亦即,第一子像素R、第二子像素G及第三子像素B係相對於一個奇數列或一個偶數列依序地重複。
多條資料線DL1、DL2、DL3、DL4、DL5、DL6可以分別被劃分為多條子資料線SDL1-a、SDL1-b、SDL2-a、SDL2-b、SDL3-a、SDL3-b、SDL4-a、SDL4-b、SDL5-a、SDL5-b、SDL6-a、SDL6-b。具體地,第一資料線DL1被劃分為多條第一子資料線SDL1-a及SDL1-b,而第二資料線DL2被劃分為多條第二子資料線SDL2-a及SDL2-b。此外,第三資料線DL3被劃分為多條第三子資料線SDL3-a及SDL3-b,而第四資料線DL4被劃分為多條第四子資料線SDL4-a及SDL4-b。此外,第五資料線DL5被劃分為多條第五子資料線SDL5-a及SDL5-b,而第六資料線DL6被劃分為多條第六子資料線SDL6-aru6SDL6-b。
第一子資料線SDL1-a及SDL1-b包括一第1-a子資料線SDL1-a及一第1-b子資料線SDL1-b,第二子資料線SDL2-a及SDL2-b包括一第2-a子資料線SDL2-a及一第2-b子資料線SDL2-b。此外,第三子資料線SDL3-a及SDL3-b包括一第3-a子資料線SDL3-a及一第3-b子資料線SDL3-b,而第四子資料線SDL4-a及SDL4-b包括一第4-a子資料線SDL4-a及一第4-b子資料線SDL4-b。此外,第五子資料線SDL5-a及SDL5-b包括一第5-a子資料線SDL5-a及一第5-b子資料線SDL5-b,而第六子資料線SDL6-a及SDL6-b包括一第6-a子資料線SDL6-a及一第6-b子資料線SDL6-b。
該些第一子資料線SDL1-a及SDL1-b係設置為相鄰於該些第一子像素R,以連接於該些第一子像素R。
具體地,第1-a子資料線SDL1-a係設置於設置在第12k-11行中的多個第一子像素R的一側,以電性連接於設置在第12k-11行中的該些第一子像素R。該些第1-b子資料線SDL1-b係設置於設置在第12k-8行中的該些第一子像素R與設置在第12k-9行中的該些第三子像素B之間,以電性連接於設置在第12k-8行中的該些第一子像素R。
該些第二子資料線SDL2-a及SDL2-b係設置為相鄰於第二子像素G,以連接於該些第二子像素G。
具體地,第2-a子資料線SDL2-a係設置於設置在第12k-11行中的該些第一子像素R與設置在第12k-10行中的該些第二子像素G之間,以電性連接於設置在第12k-10行中的該些第二子像素G。第2-b子資料線SDL2-b係設置於設置在第12k-8行中的該些第一子像素R與設置在第12k-7行中的該些第二子像素G之間,以電性連接於設置在第12k-7行中的該些第二子像素G。
該些第三子資料線SDL3-a及SDL3-b係設置為相鄰於該些第三子像素B,以連接於該些第三子像素B。
具體地,第3-a子資料線SDL3-a係設置於設置在第12k-9行中的該些第三子像素B與設置在第12k-10行中的該些第二子像素G之間,以電性連接於設置在第12k-9行中的該些第三子像素B。第3-b子資料線SDL3-b係設置於設置在第12k-6行中的該些第三子像素B與設置在第12k-7行中的該些第二子像素G之間,以電性連接於設置在第12k-6行中的該些第三子像素B。
該些第四子資料線SDL4-a及SDL4-b係設置為相鄰於該些第一子像素R,以連接於該些第一子像素R。
具體地,第4-a子資料線SDL4-a係設置於設置在第12k-5行中的該些第一子像素R與設置在第12k-6行中的該些第三子像素B之間,以電性連接於設置在第12k-5行中的該些第一子像素R。該些第4-b子資料線SDL4-b係設置於設置在第12k-2行中的該些第一子像素R與設置在第12k-3行中的該些第三子像素B之間,以電性連接於設置在第12k-2行中的該些第一子像素R。
該些第五子資料線SDL5-a及SDL5-b係設置為相鄰於第二子像素G,以連接該些第二子像素G。
具體地,第5-a子資料線SDL5-a係設置於設置在第12k-5行中的該些第一子像素R與設置在第12k-4行中的該些第二子像素G之間,以電性連接於設置在第12k-4行中的該些第二子像素G。第5-b子資料線SDL5-b係設置於設置在第12k-2行中的該些第一子像素R與設置在第12k-1行中的該些第二子像素G之間,以電性連接於設置在第12k-1行中的該些第二子像素G。
該些第六子資料線SDL6-a及SDL6-b係設置為相鄰於該些第三子像素B,以連接於該些第三子像素B。
具體地,第6-a子資料線SDL6-a係設置於設置在第12k-3行中的該些第三子像素B與設置在第12k-4行中的該些第二子像素G之間,以電性連接於設置在第12k-3行中的該些第三子像素B。第6-b子資料線SDL6-b係設置於設置在第12k行中的該些第三子像素B與設置在第12k-1行中的該些第二子像素G之間,以電性連接於設置在第12k行中的該些第三子像素B。
為紅色資料電壓的第一資料電壓DATA1被施加至第一資料線DL1,為綠色資料電壓的第二資料電壓DATA2被施加至第二資料線DL2。此外,為藍色資料電壓的第三資料電壓DATA3被施加至第三資料線DL3,而為紅色資料電壓的第四資料電壓DATA4被施加至第四資料線DL4。此外,為綠色資料電壓的第五資料電壓DATA5被施加至第五資料線DL5,而為藍色資料電壓的第六資料電壓DATA6被施加至第六資料線DL6。
因此,為紅色資料電壓的第一資料電壓DATA1被施加至該些第一子資料線SDL1-a及SDL1-b,而為綠色資料電壓的第二資料電壓DATA2被施加至該些第二子資料線SDL2-a及SDL2-b。此外,為藍色資料電壓的第三資料電壓DATA3被施加至該些第三子資料線SDL3-a及SDL3-b,而為紅色資料電壓的第四資料電壓DATA4被施加至該些第四子資料線SDL4-a及SDL4-b。此外,為綠色資料電壓的第五資料電壓DATA5被施加至該些第五子資料線SDL5-a及SDL5-b,而為藍色資料電壓的第六資料電壓DATA6被施加至該些第六子資料線SDL6-a及SDL6-b。
每一該些閘極線GL1到GL4可以設置在該些子像素R、G、B的兩側,而兩條閘極線GL2及GL3可以設置在該些子像素R、G、B之間。
具體地,參考圖12,第一閘極線GL1及第二閘極線GL2係設置在奇數列中的該些子像素R、G、B的兩側,而第三閘極線GL3及第四閘極線GL4係設置在偶數列中的該些子像素R、G、B的兩側。因此,第二閘極線GL2及第三閘極線GL3係設置在奇數列中的該些子像素R、G、B與偶數列中的該些子像素R、G、B之間。
同時,設置在第12k-11行中的該些第一子像素R、設置在第12k-10行中的該些第二子像素G、設置在第12k-6中的該些第三子像素B、設置在第12k-5行中的該些第一子像素R、設置在第12k-1行中的該些第二子像素G及設置在第12k行中的該些第三子像素B連接於奇數號閘極線GL1及GL3。此外,設置在第12k-8行中的該些第一子像素R、設置在第12k-7行中的該些第二子像素G、設置在第12k-9行中的該些第三子像素B、設置在第12k-2行中的該些第一子像素R、設置在第12k-4行中的該些第二子像素G及設置在第12k-3行中的該些第三子像素B連接於偶數號閘極線GL2及GL4。
舉例而言,如圖12中所示,在奇數列中,設置在第12k-11行中的該些第一子像素R連接於第一閘極線GL1,而設置在第12-8行中相鄰於其的該些第一子像素R連接於第二閘極線GL2。此外,設置在第12k-5行中相鄰於其的該些第一子像素R連接於第一閘極線GL1,而設置在第12-2行中相鄰於其的該些第一子像素R連接於第二閘極線GL2。在奇數列中,設置在第12k-10行中的該些第二子像素G連接於第一閘極線GL1,而設置在第12-7行中相鄰於其的該些第二子像素G連接於第二閘極線GL2。此外,設置在第12k-4行中相鄰於其的該些第二子像素G連接於第二閘極線GL2,而設置在第12k-1行中相鄰於其的該些第二子像素G連接於第一閘極線GL1。在奇數列中,設置在第12k-9行中的該些第三子像素B連接於第二閘極線GL2,而設置在第12k-6行中相鄰於其的該些第三子像素B連接於第一閘極線GL1。此外,設置在第12k-3行中的該些第三子像素B連接於第二閘極線GL2,而設置在第12k行中相鄰於其的該些第三子像素B連接於第一閘極線GL1。
此外,如圖12中所示,在偶數列中,設置在第12k-11行中的該些第一子像素R連接於第三閘極線GL3,而設置在第12-8行中相鄰於其的該些第一子像素R連接於第四閘極線GL4。此外,設置在第12k-5行中相鄰於其的該些第一子像素R連接於第三閘極線GL3,而設置在第12-2行中相鄰於其的該些第一子像素R連接於第四閘極線GL4。此外,在偶數列中,設置在第12k-10行中的該些第二子像素G連接於第三閘極線GL3,而設置在第12-7行中相鄰於其的該些第二子像素G連接於第四閘極線GL4。此外,設置在第12k-4行中相鄰於其的該些第二子像素G連接於第四閘極線GL4,而設置在第12-1行中相鄰於其的該些第二子像素G連接於第三閘極線GL3。此外,在偶數列中,設置在第12k-9行中的該些第三子像素B連接於第四閘極線GL4,而設置在第12-6行中相鄰於其的該些第三子像素B連接於第三閘極線GL3。此外,設置在第12k-3行中的該些第三子像素B連接於第四閘極線GL4,而設置在第12k行中相鄰於其的該些第三子像素B連接於第三閘極線GL3。
每一該些參考電壓線RVL1、RVL2及RVL3可以設置在一個像素PX中。
具體地,第一參考電壓線RVL1係設置於設置在第12k-10行中的該些第二子像素G與設置在第12k-9行中的該些第三子像素B之間。因此,設置在第12k-11行中的該些第一子像素R、設置在第12k-10行中的該些第二子像素G、設置在第12k-9行中的該些第三子像素B及設置在第12k-8行中的該些第一子像素R可以連接於第一參考電壓線RVL1。
第二參考電壓線RVL2係設置於設置在第12k-6行中的該些第三子像素B與設置在第12k-5行中的該些第一子像素R之間。因此,設置在第12k-7行中的該些第二子像素G、設置在第12k-6行中的該些第三子像素B、設置在第12k-5行中的該些第一子像素R及設置在第12k-4行中的該些第二子像素G可以連接於第二參考電壓線RVL2。
第三參考電壓線RVL3係設置於設置在第12k-2行中的該些第一子像素R與設置在第12-1行中的該些第二子像素G之間。因此,設置在第12k-3行中的該些第三子像素B、設置在第12k-2行中的該些第一子像素R、設置在第12k-1行中的該些第二子像素G及設置在第12k行中的該些第三子像素B可以連接於第三參考電壓線RVL3。
在下文中,將參考圖13詳細說明根據本公開又一示例性實施例(例子5)的顯示裝置500的感測方法。
圖13係用於解釋根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置的感測方法的圖。
在圖13中,示出了在圖12中所示的奇數列中,設置在第12k-11行到第12k行中的多個子像素R、G、B的每一者的感測順序。然而,在偶數列中,設置在第12k-11行到第12k行的每一該些子像素R、G、B的感測順序可以與在奇數列中設置在第12k-11行到第12k行的每一該些子像素R、G、B的感測順序相同。然而,本公開不限於此,且該些子像素R、G、B的每一者的感測順序可以可以不同方式變化。此外,設置在偶數列中的該些子像素R、G、B及設置在奇數列中的該些子像素R、G、B可以在不同時間段中被感測。然而,本公開不限於此,且設置在偶數列中的該些子像素R、G、B及設置在奇數列中的該些子像素R、G、B可以在相同時間段中被感測。
圖13繪示了設置在一列中的多個子像素在第一掃描時段「第一掃描」及第二掃描時段「第二掃描」的狀態,其中在第一掃描時段「第一掃描」及第二掃描時段「第二掃描」中,閘極高電壓被施加至為多條奇數號閘極線的任一者的第一閘極線GL1,在一列中的多個子像素在第三掃描時段「第三掃描」及第四掃描時段「第四掃描」的狀態,其中在在第三掃描時段「第三掃描」及第四掃描時段「第四掃描」中,閘極高電壓被施加至為多條偶數號閘極線的任一者的第二閘極線GL2。第一掃描時段「第一掃描」、第二掃描時段「第二掃描」、第三掃描時段「第三掃描」及第四掃描時段「第四掃描」是指依序連接的時間段。
以虛線表現的子像素R、G、B是指其中資料電壓在對應的掃描時段中被施加且感測被執行的子像素R、G、B。有黑色圖案的子像素R、G、B是指資料電壓指其中在對應的掃描時段中未被施加且感測未被執行的子像素R、G、B。
參考圖12及13,由於在第一掃描時段「第一掃描」期間,第一閘極電壓GATE1為一閘極高電壓,在連接於第一閘極線GL1的設置在第12k-11行中的該些第一子像素R、連接於第一閘極線GL1的設置在第12k-10行中的該些第二子像素G、設置在第12k-6行中的該些第三子像素B、設置在第12k-5行中的該些第一子像素R、設置在第12k-1行中的該些第二子像素G及設置在第12k行中的該些第三子像素B中,開關電晶體SWT及感測電晶體SET被導通。
在第一掃描時段「第一掃描」期間,資料電壓僅被施加至連接於第一閘極線GL1的設置在第12k-11行中的該些第一子像素R及設置在第12k-10行中的該些第二子像素G的任一者,以被第一參考電壓線RVL1感測。此外,資料電壓僅被施加至連接於第一閘極線GL1的設置在第12k-6行中的該些第三子像素B及設置在第12k-5行中的該些第一子像素R的任一者,以被第二參考電壓線RVL2感測。此外,資料電壓僅被施加至連接於第一閘極線GL1的設置在第12k-1行中的該些第二子像素G及設置在第12k行中的該些第三子像素B的任一者,以被第三參考電壓線RVL3感測。
舉例而言,如圖12及13中所示,在第一掃描時段「第一掃描」期間,資料電壓被施加至設置在第12k-11行中的該些第一子像素R,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第12k-5行中的該些第一子像素R,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至設置在第12k行中的該些第三子像素B,以被第三參考電壓線RVL3感測。
由於第一閘極電壓GATE1在接著的第二掃描時段「第二掃描」中為閘極高電壓,在連接於第一閘極線GL1的設置在第12k-11行中的該些第一子像素R、設置在第12k-10行中的該些第二子像素G、設置在第12k-6行中的該些第三子像素B、設置在第12k-5行中的該些第一子像素R、設置在第12k-1行中的該些第二子像素G及設置在第12k行中的該些第三子像素B中,開關電晶體SWT及感測電晶體SET被導通。
在第二掃描時段「第二掃描」期間,資料電壓僅被施加至連接於第一閘極線GL1的設置在第12k-11行中的該些第一子像素R及設置在第12k-10行中的該些第二子像素G中的另一者,以被第一參考電壓線RVL1感測。此外,資料電壓僅被施加至連接於第一閘極線GL1的設置在第12k-6行中的該些第三子像素B及設置在第12k-5行中的該些第一子像素R的另一者,以被第二參考電壓線RVL2感測。此外,資料電壓僅被施加至連接於第一閘極線GL1的設置在第12k-1行中的該些第二子像素G及設置在第12k行中的該些第三子像素B的另一者,以被第三參考電壓線RVL3感測。
舉例而言,如圖12及13中所示,在第二掃描時段「第二掃描」期間,資料電壓被施加至設置在第12k-10行中的該些第二子像素G,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第12k-6行中的該些第三子像素B,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至設置在第12k-1行中的該些第二子像素G,以被第三參考電壓線RVL3感測。
在第三掃描時段「第三掃描」期間,資料電壓被施加至連接於第二閘極線GL2的設置在第12k-9行中的該些第三子像素B及設置在第12k-8行中的該些第一子像素R中的任一者,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至連接於第二閘極線GL2的設置在第12k-7行中的該些第二子像素G及設置在第12k-4行中的該些第二子像素G中的任一者,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至連接於第二閘極線GL2的設置在第12k-3行中的該些第三子像素B及設置在第12k-2行中的該些第一子像素R中的任一者,以被第三參考電壓線RVL3感測。
舉例而言,如圖12及13中所示,在第三掃描時段「第三掃描」期間,資料電壓被施加至設置在第12k-9行中的該些第三子像素B,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第12k-7行中的該些第二子像素G,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至設置在第12k-3行中的該些第三子像素B,以被第三參考電壓線RVL3感測。
在接著的第四掃描時段「第四掃描」期間,資料電壓被施加至連接於第二閘極線GL2的設置在第12k-9行中的該些第三子像素B及設置在第12k-8行中的該些第一子像素R中的另一者,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至連接於第二閘極線GL2的設置在第12k-7行中的該些第二子像素G及設置在第12k-4行中的該些第二子像素G中的另一者,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至連接於第二閘極線GL2的設置在第12k-3行中的該些第三子像素B及設置在第12k-2行中的該些第一子像素R中的另一者,以被第三參考電壓線RVL3感測。
舉例而言,如圖12及13中所示,第四掃描時段「第四掃描」期間,資料電壓被施加至設置在第12k-8行中的該些第一子像素R,以被第一參考電壓線RVL1感測。此外,資料電壓被施加至設置在第12k-4行中的該些第二子像素G,以被第二參考電壓線RVL2感測。此外,資料電壓被施加至設置在第12k-2行中的該些第一子像素R,以被第三參考電壓線RVL3感測。
如上所述,在多個掃描時段中的一個掃描時段中,具有不同顏色的子像素R、G、B可以被感測。
此外,在相關技藝的顯示裝置中,在一個掃描時段中,設置在第12k-11行到第12k行的多個子像素中僅有一個被感測,故需要十二個掃描時段以感測所有設置在第12k-11行到第12k行中的該些子像素。
相反的,在根據本公開另一示例性實施例(第五示例性實施例)的顯示裝置500中,在一個掃描時段中設置在第12k-11行到第12k行中的多個子像素R、G、B中的兩個或一個子像素被感測。。因此,僅需要四個掃描時段以感測所有設置在第12k-11行到第12k行中的該些子像素R、G、B。據此,根據本公開另一示例性實施例(第五示例性實施例)的顯示裝置500可以更快速地感測該些子像素。
本發明的實施例還可以如下描述:
根據本公開的一態樣,一顯示裝置包括一顯示面板,其中可以設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素、多個第三子像素及多個第四子像素;一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線及一第二參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素,該些第一子像素可以係設置在一第8k-7行及一第8k-3行中,該些第二子像素可以係設置在一第8k-6行及一第8k-2行中,該些第三子像素可以係設置在係設置在一第8k-5行及一第8k-1行中,而該些第四子像素可以係設置在一第8k-4行及一第8k行中,每一該些資料線可以被區分為多條子資料線,而每一該些子資料線可以連接於具有相同顏色的多個子像素,該第一參考電壓線可以連接於設置於該第8k-7行中的該些第一子像素、設置於該第8k-6行中的該些第二子像素、設置於該第8k-5行中的該些第三子像素,及設置於該第8k-4行中的該些第四子像素,而該第二參考電壓線可以連接於設置於該第8k-3行中的該些第一子像素、設置於該第8k-2行中的該些第二子像素、設置於該第8k-1行中的該些第三子像素,及設置於該第8k行中的該些第四子像素,進而降低該些子像素的感測時間。
設置於該第8k-7行中的該些第一子像素、設置於該第8k-6行中的該些第二子像素、設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素可以連接於多條奇數號閘極線,而設置於該第8k-5行中的該些第三子像素、設置於該第8k-4行中的該些第四子像素、設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素可以連接於多條偶數號閘極線。
在一第一掃描時段及一第二掃描時段期間,一閘極高電壓可以被施加至該些奇數號閘極線中的任一者,而在一第三掃描時段及一第四掃描時段期間,一閘極高電壓可以被施加至該些偶數號閘極線中的任一者。
在該第一掃描時段期間,設置於該第8k-7行中的該些第一子像素及設置於該第8k-6行中的該些第二子像素的任一者可以被該第一參考電壓線感測,而設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素的任一者可以被該第二參考電壓線感測,而在該第二掃描時段期間,設置於該第8k-7行中的該些第一子像素及設置於該第8k-6行中的該些第二子像素的另一者可以被該第一參考電壓線感測,而設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素的另一者可以被該第二參考電壓線感測。
在該第三掃描時段期間,設置於該第8k-5行中的該些第三子像素及設置於該第8k-4行中的該些第四子像素的任一者可以被該第一參考電壓線感測,而設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素的任一者可以被該第二參考電壓線感測,而在該第四掃描時段期間,設置於該第8k-5行中的該些第三子像素及設置於該第8k-4行中的該些第四子像素的另一者被該第一參考電壓線感測,而設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素的另一者被該第二參考電壓線感測。
該些第一子像素、該些第二子像素、該些第三子像素及該些第四子像素的每一者可以包括一開關電晶體、一驅動電晶體、一儲存電容器、一感測電晶體及一發光二極體,且該感測電晶體輸出用於感測該驅動電晶體的一閾值電壓及一移動率的一電壓至該第一參考電壓線及該第二參考電壓線。
根據本公開的另一態樣,一顯示裝置包括:一顯示面板,其中可以設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素、多個第三子像素及多個第四子像素;一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線、一第二參考電壓線及一第三參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素,該些第一子像素可以設置在一第8k-7行及一第8k-3行中,該些第二子像素係設置在一第8k-6行及一第8k-2行中,該些第三子像素係設置在係設置在一第8k-5行及一第8k-1行中,而該些第四子像素係設置在一第8k-4行及一第8k行中,且每一該些資料線可以被區分為多條子資料線,而每一該些子資料線可以連接於具有相同顏色的多個子像素,該第一參考電壓線可以連接於設置於該第8k-7行中的該些第一子像素及設置於該第8k-6行中的該些第二子像素,該第二參考電壓線可以連接於設置於該第8k-5行中的該些第三子像素、設置於該第8k-4行中的該些第四子像素、設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素,而該第三參考電壓可以連接於設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素,進而更準確地感測該些子像素。
設置於該第8k-7行中的該些第一子像素、設置於該第8k-6行中的該些第二子像素、設置於該第8k-5行中的該些第三子像素及設置於該第8k-4行中的該些第四子像素可以連接於多條奇數號閘極線,而設置於該第8k-3行中的該些第一子像素、設置於該第8k-2行中的該些第二子像素、設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素可以連接於多條偶數號閘極線。
在一第一掃描時段及一第二掃描時段期間,一閘極高電壓可以被施加至該些奇數號閘極線中的任一者,而在一第三掃描時段及一第四掃描時段期間,一閘極高電壓可以被施加至該些偶數號閘極線中的任一者。
在該第一掃描時段期間,設置於該第8k-7行中的該些第一子像素及設置於該第8k-6行中的該些第二子像素的任一者可以被該第一參考電壓線感測,而設置於該第8k-5行中的該些第三子像素及設置於該第8k-4行中的該些第四子像素的任一者可以被該第二參考電壓線感測,且在該第二掃描時段期間,設置於該第8k-7行中的該些第一子像素及設置於該第8k-6行中的該些第二子像素的另一者可以被該第一參考電壓線感測,而設置於該第8k-5行中的該些第三子像素及設置於該第8k-4行中的該些第四子像素的另一者可以被該第二參考電壓線感測。
在該第三掃描時段期間,設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素的任一者可以被該第一參考電壓線感測,而設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素的任一者可以被該第三參考電壓線感測,且在該第四掃描時段期間,設置於該第8k-3行中的該些第一子像素及設置於該第8k-2行中的該些第二子像素的另一者可以被該第二參考電壓線感測,而設置於該第8k-1行中的該些第三子像素及設置於該第8k行中的該些第四子像素的另一者可以被該第三參考電壓線感測。
該些第一子像素、該些第二子像素、該些第三子像素及該些第四子像素的每一者可以包括一開關電晶體、一驅動電晶體、一儲存電容器、一感測電晶體及一發光二極體,且該感測電晶體輸出用於感測該驅動電晶體的一閾值電壓及一移動率的一電壓至該第一參考電壓線、該第二參考電壓線及該第三參考電壓線。
根據本公開另一示例性實施例(第三示例性實施例),一種顯示裝置,包含一顯示面板,其中設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素及多個第三子像素,一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線及一第二參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素,以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素,且該些第一子像素係設置在一第6k-5行及一第6k-2行中,該些第二子像素係設置在一第6k-4行及一第6k-1行中,該些第三子像素係設置在係設置在一第6k-3行及一第6k行中,每一該些資料線被區分為多條子資料線,每一該些子資料線連接於該些第一子像素、該些第二子像素、該些第三子像素及該些第四子像素中具有相同顏色的多個子像素,該第一參考電壓線係連接於設置於該第6k-5行中的該些第一子像素、設置於該第6k-4行中的該些第二子像素及設置於該第6k-3行中的該些第三子像素,而該第二參考電壓線係連接於設置於該第6k-2行中的該些第一子像素、設置於該第6k-1行中的該些第二子像素及設置於該第6k行中的該些第三子像素(K為等於1或大於1的自然數)。
設置於該第6k-5行中的該些第一子像素、設置於該第6k-4行中的該些第二子像素及設置於該第6k-3行中的該些第三子像素可以連接於多條奇數號閘極線,而設置於該第6k-2行中的該些第一子像素、設置於該第6k-1行中的該些第二子像素及設置於該第6k行中的該些第三子像素可以連接於多條偶數號閘極線。
在一第一掃描時段及一第三掃描時段期間,一閘極高電壓可以被施加至該些奇數號閘極線中的任一者,而在一第二掃描時段及一第四掃描時段期間,一閘極高電壓可以被施加至該些偶數號閘極線中的任一者。
在該第一掃描時段期間,設置於該第6k-5行中的該些第一子像素及設置於該第6k-4行中的該些第二子像素的任一者可以被該第一參考電壓線感測,而設置於該第6k行中的該些第三子像素可以被該第二參考電壓線感測,且在該第三掃描時段期間,設置於該第6k-5行中的該些第一子像素及設置於該第6k-4行中的該些第二子像素的另一者可以被該第一參考電壓線感測。
在該第二掃描時段期間,設置於該第6k-3行中的該些第三子像素可以被該第一參考電壓線感測,而設置於該第6k-2行中的該些第一子像素及設置於該第6k-1行中的該些第二子像素的任一者可以被該第二參考電壓線感測,且在該第四掃描時段期間,設置於該第6k-2行中的該些第一子像素及設置於該第6k-1行中的該些第二子像素的另一者可以被該第二參考電壓線感測。
該些第一子像素、該些第二子像素及該些第三子像素的每一者可以包括一開關電晶體、一驅動電晶體、一儲存電容器、一感測電晶體及一發光二極體,且該感測電晶體輸出用於感測該驅動電晶體的一閾值電壓及一移動率的一電壓至該第一參考電壓線及該第二參考電壓線。
根據本公開又一示例性實施例(第四示例性實施例),一種顯示裝置,包含一顯示面板,其中設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素及多個第三子像素;一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線、一第二參考電壓線及一第三參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素。
該些第一子像素係設置在一第6k-5行及一第6k-2行中,該些第二子像素係設置在一第6k-4行及一第6k-1行中,該些第三子像素係設置在係設置在一第6k-3行及一第6k行中,每一該些資料線被區分為多條子資料線,每一該些子資料線連接於該些第一子像素、該些第二子像素及該些第三子像素中具有相同顏色的多個子像素,  該第一參考電壓線係連接於設置於該第6k-5行中的該些第一子像素及設置於該第6k-4行中的該些第二子像素,該第二參考電壓線係連接於設置於該第6k-3行中的該些第三子像素、設置於該第6k-2行中的該些第一子像素及設置於該第6k-1行中的該些第二子像素,而該第三參考電壓線係連接於設置於該第6k行中的該些第三子像素(K為等於1或大於1的自然數)。
設置於該第6k-5行中的該些第一子像素、設置於該第6k-4行中的該些第二子像素及設置於該第6k-3行中的該些第三子像素可以連接於多條奇數號閘極線,而設置於該第6k-2行中的該些第一子像素、設置於該第6k-1行中的該些第二子像素及設置於該第6k行中的該些第三子像素係連接於多條偶數號閘極線。
在一第一掃描時段及一第三掃描時段期間,一閘極高電壓可以被施加至該些奇數號閘極線中的任一者,而在一第二掃描時段及一第四掃描時段期間,一閘極高電壓被施加至該些偶數號閘極線中的任一者。
在該第一掃描時段期間,設置於該第6k-5行中的該些第一子像素及設置於該第6k-4行中的該些第二子像素的任一者被該第一參考電壓線感測,而設置於該第6k-3行中的該些第三子像素可以被該第二參考電壓線感測,且在該第三掃描時段期間,設置於該第6k-5行中的該些第一子像素及設置於該第6k-4行中的該些第二子像素的另一者可以被該第一參考電壓線感測。
在該第二掃描時段期間,設置於該第6k-2行中的該些第一子像素及設置於該第6k-1行中的該些第二子像素的任一者可以被該第二參考電壓線感測,而設置於該第6k行中的該些第三子像素可以被該第三參考電壓線感測,且在該第四掃描時段期間,設置於該第6k-2行中的該些第一子像素及設置於該第6k-1行中的該些第二子像素的另一者可以被該第二參考電壓線感測。
該些第一子像素、該些第二子像素、該些第三子像素及該些第四子像素的每一者可以包括一開關電晶體、一驅動電晶體、一儲存電容器、一感測電晶體及一發光二極體,且該感測電晶體輸出用於感測該驅動電晶體的一閾值電壓及一移動率的一電壓至該第一參考電壓線、該第二參考電壓線及該第三參考電壓線。
該第一參考電壓線可以設置於該些像素中,而該第二參考電壓線及該第三參考電壓線可以設置於該些像素之間。
根據本公開另一示例性實施例(第四示例性實施例),一種顯示裝置包含,一顯示面板,其中設置有多個像素,該些像素包括各具有不同顏色的多個第一子像素、多個第二子像素及多個第三子像素,一資料驅動器,配置以透過多條資料線的方式,使用透過一第一參考電壓線、一第二參考電壓線及一第三參考電壓線得到的該些像素的一感測結果,提供一資料電壓至該些像素,以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該些像素。
該些第一子像素係設置在一第12k-11行、一第12k-8行、一第12k-5行及一第12k-2行中,該些第二子像素係設置在一第12k-10行、一第12k-7行、一第12k-4行及一第12k-1行中,該些第三子像素係設置在係設置在一第12k-9行、一第12k-6行、一第12k-3行及一第12k行中,每一該些資料線被區分為多條子資料線,每一該些子資料線連接於該些第一子像素、該些第二子像素及該些第三子像素中具有相同顏色的多個子像素,該第一參考電壓線係連接於設置於該第12k-11行中的該些第一子像素、設置於該第12k-10行中的該些第二子像素、設置於該第12k-9行中的該些第三子像素及設置於該第12k-8行中的該些第一子像素,該第二參考電壓線係連接於設置於該第12k-7行中的該些第二子像素、設置於該第12k-6行中的該些第三子像素、設置於該第12k-5行中的該些第一子像素及設置於該第12k-4行中的該些第二子像素,而該第三參考電壓線係連接於設置於該第12k-3行中的該些第三子像素、設置於該第12k-2行中的該些第一子像素、設置於該第12k-1行中的該些第二子像素及設置於該第12k行中的該些第三子像素(K為等於1或大於1的自然數)。
設置於該第12k-11行中的該些第一子像素、設置於該第12k-10行中的該些第二子像素、設置於該第12k-6行中的該些第三子像素、設置於該第12k-5行中的該些第一子像素、設置於該第12k-1行中的該些第二子像素及設置於該第12k行中的該些第三子像素係連接於多條奇數號閘極線,而設置於該第12k-8行中的該些第一子像素、設置於該第12k-7行中的該些第二子像素、設置於該第12k-9行中的該些第三子像素、設置於該第12k-2行中的該些第一子像素、設置於該第12k-4行中的該些第二子像素及設置於該第12k-3行中的該些第三子像素係連接於多條偶數號閘極線。
在一第一掃描時段及一第二掃描時段期間,一閘極高電壓被施加至該些奇數號閘極線中的任一者,而在一第三掃描時段及一第四掃描時段期間,一閘極高電壓被施加至該些偶數號閘極線中的任一者。
在該第一掃描時段期間,設置於該第12k-11行中的該些第一子像素及設置於該第12k-10行中的該些第二子像素的任一者可以被該第一參考電壓線感測,設置於該第12k-6行中的該些第三子像素及設置於該第12k-5行中的該些第一子像素的任一者可以被該第二參考電壓線感測,且設置於該第12k-1行中的該些第二子像素及設置於該第12k行中的該些第三子像素的任一者可以被該第三參考電壓線感測,且在該第二掃描時段期間,設置於該第12k-11行中的該些第一子像素及設置於該第12k-10行中的該些第二子像素的另一者可以被該第一參考電壓線感測,設置於該第12k-6行中的該些第三子像素及設置於該第12k-5行中的該些第一子像素的另一者可以被該第二參考電壓線感測,而設置於該第12k-1行中的該些第二子像素及設置於該第12k行中的該些第三子像素的另一者可以被該第三參考電壓線感測。
在該第三掃描時段期間,設置於該第12k-9行中的該些第三子像素及設置於該第12k-8行中的該些第一子像素的任一者可以被該第一參考電壓線感測,設置於該第12k-7行中的該些第二子像素及設置於該第12k-4行中的該些第二子像素的任一者可以被該第二參考電壓線感測,且設置於該第12k-3行中的該些第三子像素及設置於該第12k-2行中的該些第一子像素的任一者可以被該第三參考電壓線感測,且在該第四掃描時段期間,設置於該第12k-9行中的該些第三子像素及設置於該第12k-8行中的該些第一子像素的另一者可以被該第一參考電壓線感測,設置於該第12k-7行中的該些第二子像素及設置於該第12k-4行中的該些第二子像素的另一者被該第二參考電壓線感測,且設置於該第12k-3行中的該些第三子像素及設置於該第12k-2行中的該些第一子像素的另一者被該第三參考電壓線感測。
該些第一子像素、該些第二子像素及該些第三子像素的每一者可以包括一開關電晶體、一驅動電晶體、一儲存電容器、一感測電晶體及一發光二極體,且該感測電晶體輸出用於感測該驅動電晶體的一閾值電壓及一移動率的一電壓至該第一參考電壓線、該第二參考電壓線及該第三參考電壓線。
儘管已經參照附圖詳細描述了本公開的示例性實施例,但是本公開不限於此,並且可以在不脫離本公開的技術概念的情況下,以多種不同的形式實施。因此,提供本公開的示例性實施例僅用於說明的目的,而不旨在限制本公開的技術概念。本公開的技術概念的範圍不限於此。因此,應當理解的是,上述示例性實施例在所有方面都是示例性的,並不限制本公開。本發明的保護範圍應以所附專利範圍為準,與其等同範圍內的所有技術概念均應理解為落入本發明的保護範圍內。
100,200,300,400,500:顯示裝置 110:顯示面板 120:閘極驅動器 130:資料驅動器 140:時序控制器 150:發光二極體 PX:像素 SP:子像素 R:第一子像素 W:第二子像素 B:第三子像素 G:第四子像素/第二子像素 DL:資料線 DL1:第一資料線 DL2:第二資料線 DL3:第三資料線 DL4:第四資料線 DL5:第五資料線 DL6:第六資料線 SDL1-a:第1-a子資料線 SDL1-b:第1-b子資料線 SDL2-a:第2-a子資料線 SDL2-b:第2-b子資料線 SDL3-a:第3-a子資料線 SDL3-b:第3-b子資料線 SDL4-a:第4-a子資料線 SDL4-b:第4-b子資料線 SDL5-a:第5-a子資料線 SDL5-b:第5-b子資料線 SDL6-a:第6-a子資料線 SDL6-b:第6-b子資料線 GL:閘極線 GL1:第一閘極線 GL2:第二閘極線 GL3:第三閘極線 GL4:第四閘極線 DATA:資料電壓 DATA1:第一資料電壓 DATA2:第二資料電壓 DATA3:第三資料電壓 DATA4:第四資料電壓 GATE1:第一閘極電壓 GATE2:第二閘極電壓 GATE3:第三閘極電壓 GATE4:第四閘極電壓 SWT:開關電晶體 SET:感測電晶體 DT:驅動電晶體 SC:儲存電容器 VSS:低電位電壓 VDD:高位準電壓 VDDL:高位準電壓線 N1:第一節點 N2:第二節點 N3:第三節點 SCAN:掃描訊號 SENSE:感測訊號 Vref:參考電壓 RVL:參考電壓線 RVL1:第一參考電壓線 RVL2:第二參考電壓線 RVL3:第三參考電壓線
從以下結合附圖的詳細描述中,將更清楚地理解本公開的上述及其他態樣、特徵及其他優點,其中: 圖1係根據本公開一示例性實施例的顯示裝置的示意圖;圖2係根據本公開一示例性實施例的顯示裝置的子像素的電路圖;圖3係用於解釋根據本公開一示例性實施例的顯示裝置的子像素的位置關係的方塊圖;圖4係用於解釋根據本公開一個示例性實施例的顯示裝置的感測方法的圖;圖5係用於解釋根據本公開一個示例性實施例的顯示裝置的感測時段的圖;圖6係用於解釋根據本公開另一示例性實施例的顯示裝置的子像素的位置關係的方塊圖;圖7係用於解釋根據本公開另一示例性實施例的顯示裝置的感測方法的圖;圖8係用於解釋根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置的子像素的位置關係的方塊圖;圖9係用於解釋根據本公開又一示例性實施例(第三示例性實施例)的顯示裝置的感測方法的圖;圖10係用於解釋根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置的子像素的位置關係的方塊圖;圖11係用於解釋根據本公開又一示例性實施例(第四示例性實施例)的顯示裝置的感測方法的圖;圖12係用於解釋根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置的子像素的位置關係的方塊圖;以及圖13係用於解釋根據本公開又一示例性實施例(第五示例性實施例)的顯示裝置的感測方法的圖。
R:第一子像素
W:第二子像素
B:第三子像素
G:第四子像素

Claims (16)

  1. 一種顯示裝置,包含: 一顯示面板,其中的多個像素單元包括設置在一列中的一第一像素及一第二像素;一資料驅動器,配置以透過多條資料線的方式提供一資料電壓至該第一像素及該第二像素,以供多條參考電壓線在該第一像素及該第二像素上執行感測;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該第一像素及該第二像素,其中該第一像素及該第二像素中的每一者包括各自具有不同顏色的N個子像素,其中每一該些資料線被區分為一第一子資料線及一第二子資料線,其中該第一子資料線及該第二子資料中的每一者連接於具有相同顏色的多個子像素,其中每一該些參考電壓線係連接於該第一像素及該第二像素中的每一者中的所有該些子像素,以及其中每一該些閘極線係連接於該些像素單元中具有不同顏色的該N 個子像素,N係等於1或大於1的自然數。
  2. 如請求項1所述的顯示裝置, 其中該些閘極線包含於該些像素單元中的一第一閘極線、一第二閘極線;以及其中該第一閘極線係連接於該第一像素的該些子像素中的一部分,其中該第一閘極線係連接於該第二像素的多個子像素中具有與連接於該第一閘極線的該第一像素的該些子像素不同顏色的其他一或多個子像素,以及其中該第二閘極線係連接於該第一像素剩餘的該一或多個子像素,其中該第二閘極線係連接於該第二像素剩餘的該一或多個子像素。
  3. 如請求項2所述的顯示裝置, 其中在一第一掃描時段及一第二掃描時段期間,一閘極高電壓被施加至該該第一閘極線,而在一第三掃描時段及一第四掃描時段期間,該閘極高電壓被施加至該第二閘極線。
  4. 如請求項2所述的顯示裝置, 其中該些參考線壓線包含該些像素單元中的一第一參考電壓線、一第二參考電壓線;且其中該第一參考電壓線係連接於該第一像素的所有該些子像素,且該第二參考電壓線係連接於該第二像素的所有該些子像素。
  5. 如請求項3所述的顯示裝置, 其中在該第一掃描時段期間,連接於該第一閘極線的該第一像素的該些子像素的一者被一第一參考電壓線感測,且連接於該第一閘極線的該第二像素的該些子像素的一者被一第二參考電壓線感測,其中在該第二掃描時段期間,連接於該第一閘極線的該第一像素的該些子像素的另一者被該第一參考電壓線感測,或連接於該第一閘極線的該第二像素的該些子像素的另一者被該第二參考電壓線感測,其中在該第三掃描時段期間,連接於該第二閘極線的該第一像素的該些子像素的一者被該第一參考電壓線感測,且連接於該第二閘極線的該第二像素的該些子像素的一者被該第二參考電壓線感測,且在該第四掃描時段期間,連接於該第二閘極線的該第一像素的該些子像素的另一者被該第一參考電壓線感測,或連接於該第二閘極線的該第二像素的該些子像素的另一者被該第二參考電壓線感測。
  6. 如請求項1所述的顯示裝置, 其中該些子像素的每一者包括一開關電晶體、一驅動電晶體、一儲存電容器、一感測電晶體及一發光二極體,且該感測電晶體輸出用於感測該驅動電晶體的一閾值電壓及一移動率的一電壓至一第一參考電壓線及一第二參考電壓線。
  7. 如請求項2所述的顯示裝置, 其中在一第一掃描時段及一第三掃描時段期間,一閘極高電壓被施加至該第一閘極線,而在一第二掃描時段及一第四掃描時段期間,該閘極高電壓被施加至該第二閘極線。
  8. 如請求項7所述的顯示裝置, 其中在該第一掃描時段期間,連接於該第一閘極線的該第一像素的該些子像素的一者被一第一參考電壓線感測,且連接於該第一閘極線的該第二像素的該些子像素的一者被一第二參考電壓線感測,其中在該第二掃描時段期間,連接於該第二閘極線的該第一像素的該些子像素的一者被該第一參考電壓線感測,且連接於該第二閘極線的該第二像素的該些子像素的一者被該第二參考電壓線感測,其中在該第三掃描時段期間,連接於該第一閘極線的該第一像素的該些子像素的另一者被該第一參考電壓線感測,或連接於該第一閘極線的該第二像素的該些子像素的另一者被該第二參考電壓線感測,且其中在該第四掃描時段期間,連接於該第二閘極線的該第一像素的該些子像素的另一者被該第一參考電壓線感測,或連接於該第二閘極線的該第二像素的該些子像素的另一者被該第二參考電壓線感測。
  9. 一種顯示裝置,包含: 一顯示面板,其中多個像素單元包括設置在一列中的一第一像素及一第二像素;一資料驅動器,配置以透過多條資料線的方式提供一資料電壓至該第一像素及該第二像素,以供多條參考電壓線在該第一像素及該第二像素上執行感測;以及一閘極驅動器,配置以透過多條閘極線的方式提供一閘極訊號至該第一像素及該第二像素,其中該第一像素及該第二像素中的每一者包括各自具有不同顏色的N個子像素,其中每一該些資料線被區分為一第一子資料線及一第二子資料線,其中該第一子資料線及該第二子資料中的每一者連接於具有相同顏色的多個子像素,以及其中該些參考電壓線的一者係設置於該第一像素及該第二像素之間,而該參考電壓線係連接於該些像素單元中具有不同顏色的該N個子像素,N係等於1或大於1的自然數。
  10. 如請求項9所述的顯示裝置, 其中該些閘極線包含於該些像素單元中的一第一閘極線、一第二閘極線;及其中該第一閘極線係連接於該第一像素的所有子像素,而該第二閘極線係連接於該第二像素的所有子像素。
  11. 如請求項10所述的顯示裝置, 其中該些像素單元包含一第一像素、一第二像素,且該第一像素及該第二像素中的每一者包含設置在一列中的一第一子像素、一第二子像素及一第三子像素;其中該些參考電壓線包含於該些像素單元中的一第一參考電壓線、一第二參考電壓線及一第三參考電壓線;且其中該第一參考電壓線係連接於該第一像素的該第一子像素以及該第一像素的該第二子像素,該第二參考電壓線係連接於該第一像素的該第三子像素、該第二像素的該第一子像素及該第二像素的該第二子像素,且該第三參考電壓線係連接於該第二像素的該第三子像素。
  12. 如請求項10所述的顯示裝置, 其中該些像素單元包含一第一像素、一第二像素,且該第一像素及該第二像素中的每一者包含設置在一列中的一第一子像素、一第二子像素、一第三子像素及一第四子像素;其中該些參考電壓線包含於該些像素單元中的一第一參考電壓線、一第二參考電壓線及一第三參考電壓線;且其中該第一參考電壓線係連接於該第一像素的該第一子像素及該第一像素的該第二子像素,該第二參考電壓線係連接於該第一像素的該第三子像素、該第一像素的該第四子像素、該第二像素的該第一子像素以及該第二像素的該第二子像素,且該第三參考電壓線係連接於該第二像素的該第三子像素以及該第二像素的該第四子像素。
  13. 如請求項11或12所述的顯示裝置, 其中在一第一掃描時段及一第二掃描時段期間,一閘極高電壓被施加至該第一閘極線,而在一第三掃描時段及一第四掃描時段期間,該閘極高電壓被施加至該第二閘極線。
  14. 如請求項11或12所述的顯示裝置, 其中在一第一掃描時段及一第三掃描時段期間,一閘極高電壓被施加至該第一閘極線,而在一第二掃描時段及一第四掃描時段期間,該閘極高電壓被施加至該第二閘極線。
  15. 如請求項13所述的顯示裝置, 其中在該第一掃描時段期間,連接於該第一參考電壓線的該第一像素的該些子像素的一者被該第一參考電壓線感測,且連接於該第二參考電壓線的該第二像素的該些子像素的一者被該第二參考線壓線感測,其中在該第二掃描時段期間,連接於該第一參考電壓線的該第 一像素的該些子像素的另一者被該第一參考電壓線感測,或連接於該第二參考電壓線的該第二像素的該些子像素的另一者被該第二參考電壓線感測,其中在該第三掃描時段期間,連接於該第二參考電壓線的該第二像素的該些子像素的一者被該第二參考電壓線感測,且連接於該第三參考電壓線的該第二像素的該些子像素的一者被該第三參考電壓線感測,且其中在該第四掃時段期間,連接於該第二參考電壓線的的該第二像素的該些子像素的另一者被該第二參考電壓線感測,或連接於該第三參考電壓線的該第二像素的該些子像素的另一者被該第三參考電壓線感測。
  16. 如請求項14所述的顯示裝置, 其中在該第一掃描時段期間,連接於該第一參考電壓線的該第一像素的該些子像素的一者被該第一參考電壓線感測,且連接於該第二參考電壓線的該第二像素的該些子像素的一者被該第二參考線壓線感測,其中在該第二掃描時段期間,連接於該第二參考電壓線的該第二像素的該些子像素的一者被該第二參考電壓線感測,且連接於該第三參考電壓線的該第二像素的該些子像素的一者被該第三參考電壓線感測,其中在該第三掃描時段期間,連接於該第一參考電壓線的該第一像素的該些子像素的另一者被該第一參考電壓線感測,或連接於該第二參考電壓線的該第二像素的該些子像素的另一者被該第二參考電壓線感測,且其中在該第四掃描時段期間,連接於該第二參考電壓線的該第二像素的該些子像素的另一者被該第二參考電壓線感測,或連接於該第三參考電壓線的該該第二像素的該些子像素的另一者被該第三參考電壓線感測。
TW112103152A 2020-09-03 2021-09-03 顯示裝置 TW202322090A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20200112630 2020-09-03
KR10-2020-0112630 2020-09-03
KR10-2021-0108967 2021-08-18
KR1020210108967A KR20220030884A (ko) 2020-09-03 2021-08-18 표시 장치

Publications (1)

Publication Number Publication Date
TW202322090A true TW202322090A (zh) 2023-06-01

Family

ID=80221760

Family Applications (2)

Application Number Title Priority Date Filing Date
TW110132894A TWI794955B (zh) 2020-09-03 2021-09-03 顯示裝置
TW112103152A TW202322090A (zh) 2020-09-03 2021-09-03 顯示裝置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW110132894A TWI794955B (zh) 2020-09-03 2021-09-03 顯示裝置

Country Status (4)

Country Link
US (2) US11715427B2 (zh)
CN (2) CN118588004A (zh)
DE (1) DE102021122723A1 (zh)
TW (2) TWI794955B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114300531A (zh) * 2021-12-31 2022-04-08 武汉天马微电子有限公司 显示面板和显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101319345B1 (ko) 2009-08-04 2013-10-16 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR101773934B1 (ko) * 2010-10-21 2017-09-04 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102034236B1 (ko) * 2013-01-17 2019-10-21 삼성디스플레이 주식회사 유기전계발광 표시장치
KR102211694B1 (ko) * 2014-07-17 2021-02-04 삼성디스플레이 주식회사 발광소자 표시장치 및 이의 구동 방법
KR20160029892A (ko) * 2014-09-05 2016-03-16 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
CN104360551B (zh) * 2014-11-10 2017-02-15 深圳市华星光电技术有限公司 阵列基板、液晶面板以及液晶显示器
KR102342685B1 (ko) * 2015-03-05 2021-12-24 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
US9818344B2 (en) 2015-12-04 2017-11-14 Apple Inc. Display with light-emitting diodes
KR102524450B1 (ko) * 2016-08-31 2023-04-25 엘지디스플레이 주식회사 유기발광표시패널, 유기발광표시장치 및 그 구동방법
KR102577133B1 (ko) 2016-09-30 2023-09-08 엘지디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR102648975B1 (ko) 2016-11-30 2024-03-19 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 구동특성 보상방법
KR102622938B1 (ko) 2018-08-06 2024-01-09 엘지디스플레이 주식회사 구동회로, 유기발광표시장치 및 구동방법
US12063770B2 (en) 2018-12-28 2024-08-13 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device including the memory device
WO2020189832A1 (ko) 2019-03-21 2020-09-24 엘지전자 주식회사 자율주행 차량을 이용한 운송 서비스 제공 방법

Also Published As

Publication number Publication date
CN114141185B (zh) 2024-07-05
TWI794955B (zh) 2023-03-01
CN118588004A (zh) 2024-09-03
US11715427B2 (en) 2023-08-01
US20230326417A1 (en) 2023-10-12
CN114141185A (zh) 2022-03-04
TW202226205A (zh) 2022-07-01
US20220068225A1 (en) 2022-03-03
DE102021122723A1 (de) 2022-03-03

Similar Documents

Publication Publication Date Title
US12014690B2 (en) Display device having a plurality of sub data lines connected to a plurality of subpixels
KR20220030884A (ko) 표시 장치
US20230326417A1 (en) Display device
KR20220015292A (ko) 표시 장치
JP7491979B2 (ja) 表示装置
TWI854469B (zh) 顯示器裝置
US11527207B2 (en) Electroluminescent display device
US11929039B2 (en) Display device
US20230217767A1 (en) Display Device
US11694633B2 (en) Display device having a sub pixel column connected to different data lines
US20240212628A1 (en) Display device
US20240215351A1 (en) Display device
KR20230086084A (ko) 표시 장치