CN114141185A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN114141185A
CN114141185A CN202111031229.8A CN202111031229A CN114141185A CN 114141185 A CN114141185 A CN 114141185A CN 202111031229 A CN202111031229 A CN 202111031229A CN 114141185 A CN114141185 A CN 114141185A
Authority
CN
China
Prior art keywords
sub
pixels
disposed
column
subpixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111031229.8A
Other languages
English (en)
Inventor
闵丙森
金江一
金度亨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020210108967A external-priority patent/KR20220030884A/ko
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN114141185A publication Critical patent/CN114141185A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开内容涉及显示装置。在根据本公开内容的一方面的显示装置中,多条数据线中的每一条被划分成多条子数据线,并且多条子数据线中的每一条连接至具有相同颜色的多个子像素,第一参考电压线连接至设置在第8k‑7列中的多个第一子像素、设置在第8k‑6列中的多个第二子像素、设置在第8k‑5列中的多个第三子像素、设置在第8k‑4列中的多个第四子像素,并且第二参考电压线连接至设置在第8k‑3列中的多个第一子像素、设置在第8k‑2列中的多个第二子像素、设置在第8k‑1列中的多个第三子像素、设置在第8k列中的多个第四子像素。

Description

显示装置
对相关申请的交叉引用
本申请要求于2020年9月3日在韩国知识产权局提交的韩国专利申请第10-2020-0112630号以及于2021年8月18日在韩国知识产权局提交的韩国专利申请第10-2021-0108967号的优先权,这两个专利申请的公开内容通过引用并入本文。
技术领域
本公开内容涉及显示装置,并且更具体地涉及能够感测发光二极管的显示装置。
背景技术
作为用于计算机的监视器、电视或便携式电话的显示装置,存在作为自发光装置的有机发光显示装置(OLED)和需要单独光源的液晶显示装置(LCD)。
在各种显示装置中,有机发光显示装置包括具有多个子像素的显示面板和驱动显示面板的驱动器。驱动器包括被配置成向显示面板提供栅极信号的栅极驱动器和被配置成提供数据电压的数据驱动器。当诸如栅极信号的信号和数据电压被提供给有机发光显示装置的子像素时,所选择的子像素发光以显示图像。
此外,子像素的电路元件之间的特性值的变化程度可以根据每个电路元件的劣化程度的差异而变化。电路元件之间的特性值变化程度的这种差异可能导致子像素之间的亮度偏差。也就是说,子像素之间的亮度偏差可能导致诸如子像素的亮度表现的准确度下降或画面异常的问题。
发明内容
本公开内容要实现的目的是提供一种包括感测子像素的特性值的感测晶体管的显示装置。
本公开内容要实现的另一目的是提供一种提高感测速度的显示装置。
本公开内容的目的不限于以上提及的目的,并且本领域技术人员通过以下描述可以清楚地理解以上未提及的其他目的。
为了实现上述目的,根据本公开内容的一方面,显示装置包括:显示面板,其中设置有包括多个第一子像素、多个第二子像素、多个第三子像素和多个第四子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,数据驱动器被配置成使用通过第一参考电压线和第二参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,栅极驱动器被配置成借助于多条栅极线向多个像素提供栅极信号,多个第一子像素设置在第8k-7列和第8k-3列中,多个第二子像素设置在第8k-6列和第8k-2列中,多个第三子像素设置在第8k-5列和第8k-1列中,并且多个第四子像素设置在第8k-4列和第8k列中,多条数据线中的每一条被划分成多条子数据线,并且多条子数据线中的每一条连接至具有相同颜色的多个子像素,第一参考电压线连接至设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-5列中的多个第三子像素以及设置在第8k-4列中的多个第四子像素,并且第二参考电压线连接至设置在第8k-3列中的多个第一子像素、设置在第8k-2列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素,从而减少多个子像素的感测时间。
根据本公开内容的另一方面,显示装置包括:显示面板,其中设置有包括多个第一子像素、多个第二子像素、多个第三子像素和多个第四子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,数据驱动器被配置成使用通过第一参考电压线、第二参考电压线和第三参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,栅极驱动器被配置成借助于多条栅极线向多个像素提供栅极信号,多个第一子像素设置在第8k-7列和第8k-3列中,多个第二子像素设置在第8k-6列和第8k-2列中,多个第三子像素设置在第8k-5列和第8k-1列中,并且多个第四子像素设置在第8k-4列和第8k列中,多条数据线中的每一条被划分成多条子数据线,并且多条子数据线中的每一条连接至具有相同颜色的多个子像素,第一参考电压线连接至设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素,第二参考电压线连接至设置在第8k-5列中的多个第三子像素、设置在第8k-4列中的多个第四子像素、设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素,并且第三参考电压线连接至设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素,从而更精确地感测多个子像素。
示例性实施方式的其他详细内容包括在详细描述和附图中。
根据本公开内容,在一个扫描定时期间感测具有不同颜色的子像素以更精确地补偿数据电压。
根据本公开内容,在一个扫描定时期间感测多个子像素以更快地感测所有子像素。
根据本公开内容的效果不限于以上例示的内容,并且本说明书中包括更多的各种效果。
附图说明
从以下结合附图进行的详细描述中,将更清楚地理解本公开内容的上述和其他方面、特征和其他优点,在附图中:
图1是根据本公开内容的示例性实施方式的显示装置的示意图;
图2是根据本公开内容的示例性实施方式的显示装置的子像素的电路图;
图3是用于说明根据本公开内容的示例性实施方式的显示装置的子像素的布置关系的框图;
图4是用于说明根据本公开内容的一个示例性实施方式的显示装置的感测方法的视图;
图5是用于说明根据本公开内容的一个示例性实施方式的显示装置的感测时段的视图;
图6是用于说明根据本公开内容的另一示例性实施方式的显示装置的子像素的布置关系的框图;以及
图7是用于说明根据本公开内容的另一示例性实施方式的显示装置的感测方法的视图。
图8是用于说明根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置的子像素的布置关系的框图。
图9是用于说明根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置的感测方法的视图。
图10是用于说明根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置的子像素的布置关系的框图。
图11是用于说明根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置的感测方法的视图。
图12是用于说明根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置的子像素的布置关系的框图。
图13是用于说明根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置的感测方法的视图。
具体实施方式
从以下参照附图描述的示例性实施方式,将更清楚地理解本公开内容的优点和特征以及用于实现这些优点和特征的方法。然而,本公开内容不限于以下示例性实施方式,而且可以以各种不同的形式实现。提供示例性实施方式仅用于完成本公开内容的公开内容,并且向本公开内容所属领域的普通技术人员充分提供本公开内容的范畴,并且本公开内容将由所附权利要求限定。
在用于描述本公开内容的示例性实施方式的附图中所示的形状、尺寸、比率、角度、数量等仅仅是示例,并且本公开内容不限于此。贯穿说明书,相同的附图标记通常表示相同的元件。此外,在本公开内容的以下描述中,可以省略对已知相关技术的详细说明,以避免不必要地模糊本公开内容的主题。在本文中所使用的诸如“包含”、“具有”和“由……组成”的术语通常旨在允许添加其他部件,除非这些术语与术语“仅”一起使用。除非另有明确说明,否则对单数的任何提及可以包括复数。
即使未明确说明,部件也被解释为包括普通误差范围。
当使用诸如“在……上”、“在……上方”、“在……下方”和“邻接”的术语来描述两个部件之间的位置关系时,除非这些术语与术语“紧接”或“直接”一起使用,否则一个或更多个部件可以位于这两个部件之间。
当元件或层被称为在另一元件或层“上”时,元件或层可以直接地在另一元件或层上,或者可以存在中间元件或层。
尽管术语“第一”、“第二”等用于描述各个部件,但这些部件不受这些术语限制。这些术语仅用于区分一个部件与其他部件。因此,下面提到的第一部件可以是本公开内容的技术构思中的第二部件。
贯穿整个说明书,相同的附图标记表示相同的元件。
由于为了便于说明而表示附图中示出的每个部件的尺寸和厚度,因此本公开内容不必限于每个部件的所示尺寸和厚度。
本公开内容的各种实施方式的特征可以部分地或全部地与彼此耦合或组合,并且可以以技术上各种的方式互锁和操作,并且实施方式可以彼此独立地执行或彼此相关联地执行。
用于本公开内容的显示装置的晶体管可以由n沟道晶体管(NMOS)和p沟道晶体管(PMOS)中的一个或更多个晶体管来实现。晶体管可以由具有氧化物半导体作为有源层的氧化物半导体晶体管或具有低温多晶硅(LTPS)作为有源层的LTPS晶体管来实现。晶体管可以至少包括栅电极、源电极和漏电极。晶体管可以由显示面板上的薄膜晶体管(TFT)来实现。在晶体管中,载流子从源电极流向漏电极。在n沟道晶体管(NMOS)的情况下,由于载流子是电子,因此为了使电子从源电极流向漏电极,源极电压低于漏极电压。n沟道晶体管(NMOS)中的电流方向从漏电极流向源电极,并且源电极可以用作输出端子。在p沟道晶体管(PMOS)的情况下,由于载流子是空穴,因此为了使空穴从源电极流向漏电极,源极电压高于漏极电压。在p沟道晶体管(PMOS)中,空穴从源电极流向漏电极,使得电流从源极流向漏极,并且漏电极可以用作输出端子。因此,源极和漏极可以根据所施加的电压而改变,因此应当注意晶体管的源极和漏极不是固定的。在本说明书中,假设晶体管是n沟道晶体管(NMOS),但不限于此,使得可以使用p沟道晶体管并且因此可以改变电路配置。
用作开关元件的晶体管的栅极信号在栅极导通电压与栅极截止电压之间摆动。栅极导通电压被设置为高于晶体管的阈值电压Vth,并且栅极截止电压被设置为低于晶体管的阈值电压Vth。晶体管响应于栅极导通电压而导通以及响应于栅极截止电压而截止。在NMOS的情况下,栅极导通电压可以是栅极高电压VGH,并且栅极截止电压是栅极低电压VGL。在PMOS的情况下,栅极导通电压是栅极低电压VGL,并且栅极截止电压可以是栅极高电压VGH。
在下文中,将参照附图详细描述本公开内容的各种示例性实施方式。
图1是根据本公开内容的示例性实施方式的显示装置的示意图。参照图1,显示装置100包括显示面板110、栅极驱动器120、数据驱动器130和时序控制器140。
显示面板110是用于显示图像的面板。显示面板110可以包括设置在基板上的各种电路、布线和发光二极管。显示面板110被彼此交叉的多条数据线DL和多条栅极线GL划分并且可以包括连接至多条数据线DL和多条栅极线GL的多个像素PX。显示面板110可以包括由多个像素PX限定的显示区域和其中形成有各种信号线、焊盘等的非显示区域。显示面板110可以由在诸如液晶显示装置、有机发光显示装置或电泳显示装置的各种显示装置中使用的显示面板110来实现。在下文中,将描述显示面板110是在有机发光显示装置中使用的面板,但不限于此。
时序控制器140借助于与主机系统连接的诸如LVDS或TMDS接口的接收电路来接收诸如垂直同步信号、水平同步信号、数据使能信号或点时钟的时序信号。时序控制器140基于输入的时序信号产生时序控制信号以控制数据驱动器130和栅极驱动器120。
数据驱动器130向多个子像素SP提供数据电压DATA。数据驱动器130可以包括多个源极驱动器IC(集成电路)。可以向多个源极驱动器IC提供来自时序控制器140的源极时序控制信号和数字视频数据。多个源极驱动器IC响应于源极时序控制信号将数字视频数据转换成伽马电压以产生数据电压DATA并通过显示面板110的数据线DL提供数据电压DATA。多个源极驱动器IC可以通过玻璃上芯片(COG)工艺或胶带自动粘合(TAB)工艺连接至显示面板110的数据线DL。此外,源极驱动器IC形成在显示面板110上或形成在单独的PCB基板上以连接至显示面板110。
栅极驱动器120向多个子像素SP提供栅极信号。栅极驱动器120可以包括电平移位器和移位寄存器。电平移位器移动从时序控制器140以晶体管-晶体管-逻辑(TTL)电平输入的时钟信号的电平,然后可以将时钟信号提供给移位寄存器。移位寄存器可以通过GIP方式形成在显示面板110的非显示区域中,但不限于此。移位寄存器可以由响应于时钟信号和驱动信号而将栅极信号移位以输出的多个级构造。移位寄存器中包括的多个级可以通过多个输出端依次输出栅极信号。
显示面板110可以包括多个子像素SP。多个子像素SP可以是用于发出不同颜色的光的子像素。例如,多个子像素SP可以是红色子像素、绿色子像素、蓝色子像素和白色子像素,但不限于此。多个子像素SP可以构造像素PX。也就是说,红色子像素、绿色子像素、蓝色子像素和白色子像素可以构造一个像素PX,并且显示面板110可以包括多个像素PX。
在下文中,将一起参照图2更详细地描述用于驱动一个子像素SP的驱动电路。
图2是根据本公开内容的示例性实施方式的显示装置的子像素的电路图。在图2中,示出了显示装置100的多个子像素SP中的一个子像素SP的电路图。
参照图2,子像素SP可以包括开关晶体管SWT、感测晶体管SET、驱动晶体管DT、存储电容器SC和发光二极管150。
发光二极管150可以包括阳极、有机层和阴极。有机层可以包括各种有机层,例如空穴注入层、空穴传输层、有机发光层、电子传输层和电子注入层。发光二极管150的阳极可以连接至驱动晶体管DT的输出端子并且可以向阴极施加低电位电压VSS。即使在图2中,描述了发光二极管150是有机发光二极管150,本公开内容也不限于此,因此,也可以使用无机发光二极管即LED作为发光二极管150。
参照图2,开关晶体管SWT是将数据电压DATA传输至与驱动晶体管DT的栅电极相对应的第一节点N1的晶体管。开关晶体管SWT可以包括连接至数据线DL的漏电极、连接至栅极线GL的栅电极和连接至驱动晶体管DT的栅电极的源电极。开关晶体管SWT通过从栅极线GL施加的扫描信号SCAN而导通,以将从数据线DL提供的数据电压DATA传输至与驱动晶体管DT的栅电极相对应的第一节点N1。
参照图2,驱动晶体管DT是被配置成向发光二极管150提供驱动电流以驱动发光二极管150的晶体管。驱动晶体管DT可以包括对应于第一节点N1的栅电极、对应于第二节点N2和输出端子的源电极以及对应于第三节点N3和输入端子的漏电极。驱动晶体管DT的栅电极连接至开关晶体管SWT,漏电极借助于高电位电压线VDDL施加高电位电压VDD,并且源电极可以连接至发光二极管150的阳极。
参照图2,存储电容器SC是将对应于数据电压DATA的电压维持一个帧的电容器。存储电容器SC的一个电极连接至第一节点N1并且另一电极可以连接至第二节点N2。
同时,在显示装置100的情况下,随着每个子像素SP的驱动时间增加,诸如驱动晶体管DT的电路元件可能劣化。因此,可以改变诸如驱动晶体管DT的电路元件的唯一特性值。在此,电路元件的唯一特性值可以包括驱动晶体管DT的阈值电压Vth、驱动晶体管DT的迁移率α等。电路元件的特性值的变化可能导致相应子像素SP的亮度变化。因此,电路元件的特性值的变化可以用作与子像素SP的亮度变化相同的概念。
此外,每个子像素SP的电路元件之间的特性值的变化程度可以根据每个电路元件的劣化程度的差异而变化。电路元件之间的特性值变化程度的这种差异可能导致子像素SP之间的亮度偏差。因此,电路元件之间的特性值偏差可以用作与子像素SP之间的亮度偏差相同的概念。电路元件的特性值的变化即子像素SP的亮度变化和电路元件之间的特性值偏差即子像素SP之间的亮度偏差可能导致诸如子像素SP的亮度表现的准确度下降或画面异常的问题。
因此,根据本公开内容的示例性实施方式的显示装置100的子像素SP可以提供感测子像素SP的特性值的感测功能和使用感测结果补偿子像素SP的特性值的补偿功能。
因此,如图2所示,除了开关晶体管SWT、驱动晶体管DT、存储电容器SC和发光二极管150之外,子像素SP还可以包括感测晶体管SET以有效控制驱动晶体管DT的源电极的电压状态。
参照图2,感测晶体管SET连接在驱动晶体管DT的源电极与被配置成提供参考电压Vref的参考电压线RVL之间,并且栅电极连接至栅极线GL。因此,感测晶体管SET由通过栅极线GL施加的感测信号SENSE导通,以将通过参考电压线RVL提供的参考电压Vref施加至驱动晶体管DT的源电极。此外,感测晶体管SET可以用作驱动晶体管DT的源电极的电压感测路径之一。
参照图2,子像素SP的开关晶体管SWT和感测晶体管SET可以共享一条栅极线GL。也就是说,开关晶体管SWT和感测晶体管SET连接至相同的栅极线GL以被施加相同的栅极信号。然而,为了便于描述,施加至开关晶体管SWT的栅电极的电压被称为扫描信号SCAN,并且施加至感测晶体管SET的栅电极的电压被称为感测信号SENSE。然而,施加至一个子像素SP的扫描信号SCAN和感测信号SENSE是从同一条栅极线GL传输的相同信号。因此,在图3中,扫描信号SCAN和感测信号SENSE被定义为栅极信号GATE1、GATE2、GATE3和GATE4。
然而,本公开内容不限于此,使得仅开关晶体管SWT连接至栅极线GL并且感测晶体管SET可以连接至单独的感测线。因此,扫描信号SCAN可以通过栅极线GL施加至开关晶体管SWT并且感测信号SENSE可以通过感测线施加至感测晶体管SET。
因此,参考电压Vref借助于感测晶体管SET被施加至驱动晶体管DT的源电极。此外,用于感测驱动晶体管DT的阈值电压Vth或驱动晶体管DT的迁移率α的电压由参考电压线RVL检测。此外,数据驱动器130可以根据驱动晶体管DT的阈值电压Vth或驱动晶体管DT的迁移率α的变化来补偿数据电压DATA。
在下文中,将参照图3描述多个子像素的布置关系。
图3是用于说明根据本公开内容的示例性实施方式的显示装置的子像素的布置关系的框图。
在图3中,为了便于描述,仅示出了以2×2矩阵设置的四个像素PX,并且在显示区域中,以2×2矩阵设置的四个像素PX的布置关系被重复。此外,设置在子像素R、G、B和W与栅极线之间的晶体管是指参照图2描述的感测晶体管SET。
参照图3,一个像素PX包括四个子像素R、G、B和W。例如,如图3所示,像素PX可以包括第一子像素R、第二子像素W、第三子像素B和第四子像素G。此外,第一子像素R可以是红色子像素,第二子像素W可以是白色子像素,第三子像素B可以是蓝色子像素,并且第四子像素G可以是绿色子像素。然而,本公开内容不限于此并且多个子像素可以改变为各种颜色,例如紫红色、黄色和蓝绿色。
此外,多个相同颜色的子像素R、G、B和W可以设置在同一列中。也就是说,多个第一子像素R设置在同一列中,多个第二子像素W设置在同一列中,多个第三子像素B设置在同一列中,并且多个第四子像素G设置在同一列中。
更具体地,如图3所示,多个第一子像素R设置在第8k-7列和第8k-3列中,并且多个第二子像素W设置在第8k-6列和第8k-2列中。此外,多个第三子像素B设置在第8k-5列和第8k-1列中,并且多个第四子像素G设置在第8k-4列和第8k列中。在此,k是指1或更大的自然数。
也就是说,第一子像素R、第二子像素W、第三子像素B和第四子像素G相对于一个奇数行或一个偶数行依次重复。
此外,多条数据线DL1、DL2、DL3和DL4可以分别划分成多条子数据线SDL1-a、SDL1-b、SDL2-a、SDL2-b、SDL3-a、SDL3-b、SDL4-a和SDL4-b。具体地,第一数据线DL1可以划分成多条第一子数据线SDL1-a和SDL1-b,并且第二数据线DL2可以划分成多条第二子数据线SDL2-a和SDL2-b。此外,第三数据线DL3可以划分成多条第三子数据线SDL3-a和SDL3-b,并且第四数据线DL4可以划分成多条第四子数据线SDL4-a和SDL4-b。
此外,第一子数据线SDL1-a和SDL1-b可以包括第1-a子数据线SDL1-a和第1-b子数据线SDL1-b,并且第二子数据线SDL2-a和SDL2-b可以包括第2-a子数据线SDL2-a和第2-b子数据线SDL2-b。此外,第三子数据线SDL3-a和SDL3-b可以包括第3-a子数据线SDL3-a和第3-b子数据线SDL3-b,并且第四子数据线SDL4-a和SDL4-b可以包括第4-a子数据线SDL4-a和第4-b子数据线SDL4-b。
此外,多条第一子数据线SDL1-a和SDL1-b被设置成与多个第一子像素R相邻以连接至多个第一子像素R。
具体地,第1-a子数据线SDL1-a设置在在第8k-7列中设置的多个第一子像素R的一侧处以电连接至在第8k-7列中设置的多个第一子像素R。此外,多条第1-b子数据线SDL1-b设置在在第8k-3列中设置的多个第一子像素R与在第8k-4列中设置的多个第四子像素G之间,以电连接至在第8k-3列中设置的多个第一子像素R。
此外,多条第二子数据线SDL2-a和SDL2-b被设置成与多个第二子像素W相邻以连接至多个第二子像素W。
具体地,第2-a子数据线SDL2-a设置在在第8k-7列中设置的多个第一子像素R与在第8k-6列中设置的多个第二子像素W之间,以电连接至在第8k-6列中设置的多个第二子像素W。具体地,多条第2-b子数据线SDL2-b中的另一条设置在在第8k-3列中设置的多个第一子像素R与在第8k-2列中设置的多个第二子像素W之间,以电连接至在第8k-2列中设置的多个第二子像素W。
此外,多条第三子数据线SDL3-a和SDL3-b被设置成与多个第三子像素B相邻以连接至多个第三子像素B。
具体地,第3-a子数据线SDL3-a设置在在第8k-5列中设置的多个第三子像素B与在第8k-6列中设置的多个第二子像素W之间,以电连接至在第8k-5列中设置的多个第三子像素B。此外,第3-b子数据线SDL3-b设置在在第8k-1列中设置的多个第三子像素B与在第8k-2列中设置的多个第二子像素W之间,以电连接至在第8k-1列中设置的多个第三子像素B。
此外,多条第四子数据线SDL4-a和SDL4-b被设置成与多个第四子像素G相邻以连接至多个第四子像素G。
具体地,第4-a子数据线SDL4-a设置在在第8k-5列中设置的多个第三子像素B与在第8k-4列中设置的多个第四子像素G之间,以电连接至在第8k-4列中设置的多个第四子像素G。具体地,多条第4-b子数据线SDL4-b中的另一条设置在在第8k-1列中设置的多个第三子像素B与在第8k列中设置的多个第四子像素G之间,以电连接至在第8k列中设置的多个第四子像素G。
此外,作为红色数据电压的第一数据电压DATA1可以施加至第一数据线DL1,并且作为白色数据电压的第二数据电压DATA2可以施加至第二数据线DL2。此外,作为蓝色数据电压的第三数据电压DATA3可以施加至第三数据线DL3,并且作为绿色数据电压的第四数据电压DATA4可以施加至第四数据线DL4。
因此,作为红色数据电压的第一数据电压DATA1可以施加至多条第一子数据线SDL1-a和SDL1-b,并且作为白色数据电压的第二数据电压DATA2可以施加至多条第二子数据线SDL2-a和SDL2-b。此外,作为蓝色数据电压的第三数据电压DATA3可以施加至多条第三子数据线SDL3-a和SDL3-b,并且作为绿色数据电压的第四数据电压DATA4可以施加至多条第四子数据线SDL4-a和SDL4-b。
多条栅极线GL1至GL4中的每一条可以设置在多个子像素R、G、B和W的两侧上,并且两条栅极线GL2和GL3可以设置在多个子像素R、G、B和W之间。
具体地,参照图3,第一栅极线GL1和第二栅极线GL2设置在奇数行中的多个子像素R、G、B和W的两侧上,并且第三栅极线GL3和第四栅极线GL4可以设置在偶数行中的多个子像素R、G、B和W的两侧上。因此,第二栅极线GL2和第三栅极线GL3可以设置在奇数行中的多个子像素R、G、B和W与偶数行中的多个子像素R、G、B和W之间。
同时,在一个像素PX中,第一子像素R和第二子像素W连接至相同的栅极线GL1至GL4,并且在一个像素PX中,第三子像素B和第四子像素G可以连接至相同的栅极线GL1至GL4。
此外,在一个行中彼此相邻的具有相同颜色的子像素R、W、B和G可以连接至不同的栅极线GL1至GL4。也就是说,在一个行中,相邻的第一子像素R连接至不同的栅极线GL1至GL4,相邻的第二子像素W连接至不同的栅极线GL1至GL4,相邻的第三子像素B连接至不同的栅极线GL1至GL4,并且相邻的第四子像素G连接至不同的栅极线GL1至GL4。
换言之,设置在第8k-7列中的多个第一子像素R、设置在第8k-6列中的多个第二子像素W、设置在第8k-1列中的多个第三子像素B以及设置在第8k列中的多个第四子像素G连接至奇数栅极线GL1和GL3。此外,设置在第8k-5列中的多个第三子像素B、设置在第8k-4列中的多个第四子像素G、设置在第8k-3列中的多个第一子像素R以及设置在第8k-2列中的多个第二子像素W连接至偶数栅极线GL2和GL4。
例如,如图3所示,在奇数行中,设置在第8k-7列中的多个第一子像素R连接至第一栅极线GL1,并且与其相邻的设置在第8k-3列中的多个第一子像素R连接至第二栅极线GL2。此外,在奇数行中,设置在第8k-6列中的多个第二子像素W连接至第一栅极线GL1,并且与其相邻的设置在第8k-2列中的多个第二子像素W连接至第二栅极线GL2。此外,在奇数行中,设置在第8k-5列中的多个第三子像素B连接至第二栅极线GL2,并且与其相邻的设置在第8k-1列中的多个第三子像素B连接至第一栅极线GL1。此外,在奇数行中,设置在第8k-4列中的多个第四子像素G连接至第二栅极线GL2,并且与其相邻的设置在第8k列中的多个第四子像素G连接至第一栅极线GL1。
此外,如图3所示,在偶数行中,设置在第8k-7列中的多个第一子像素R连接至第三栅极线GL3,并且与其相邻的设置在第8k-3列中的多个第一子像素R连接至第四栅极线GL4。此外,在偶数行中,设置在第8k-6列中的多个第二子像素W连接至第三栅极线GL3,并且与其相邻的设置在第8k-2列中的多个第二子像素W连接至第四栅极线GL4。此外,在偶数行中,设置在第8k-5列中的多个第三子像素B连接至第四栅极线GL4,并且与其相邻的设置在第8k-1列中的多个第三子像素B连接至第三栅极线GL3。此外,在偶数行中,设置在第8k-4列中的多个第四子像素G连接至第四栅极线GL4,并且与其相邻的设置在第8k列中的多个第四子像素G连接至第三栅极线GL3。
此外,多条参考电压线RVL1和RVL2中的每一条可以设置在一个像素PX中。
具体地,第一参考电压线RVL1设置在在第8k-6列中设置的多个第二子像素W与在第8k-5列中设置的多个第三子像素B之间。因此,设置在第8k-7列中的多个第一子像素R、设置在第8k-6列中的多个第二子像素W、设置在第8k-5列中的多个第三子像素B以及设置在第8k-4列中的多个第四子像素G可以连接至第一参考电压线RVL1。
此外,第二参考电压线RVL2设置在在第8k-2列中设置的多个第二子像素W与在第8k-1列中设置的多个第三子像素B之间。因此,设置在第8k-3列中的多个第一子像素R、设置在第8k-2列中的多个第二子像素W、设置在第8k-1列中的多个第三子像素B以及设置在第8k列中的多个第四子像素G可以连接至第二参考电压线RVL2。
在下文中,将参照图4详细描述根据本公开内容的示例性实施方式的显示装置100的感测方法。
图4是用于说明根据本公开内容的一个示例性实施方式的显示装置的感测方法的视图。
在图4中,示出了在图3所示的奇数行中设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的每一个的感测顺序。然而,在偶数行中设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的每一个的感测顺序可以与在奇数行中设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的每一个的感测顺序相同。然而,本公开内容不限于此,并且多个子像素R、G、B和W中的每一个的感测顺序可以以各种方式变化。此外,设置在偶数行中的多个子像素R、G、B、W和设置在奇数行中的多个子像素R、G、B、W可以在不同的时间段内被感测。然而,本公开内容不限于此,并且设置在偶数行中的多个子像素R、G、B、W和设置在奇数行中的多个子像素R、G、B、W可以在相同时间段内被感测。
在图4中,在其中栅极高电压被施加至奇数栅极线GL1中的任一个的第一扫描时段第1SCAN和第二扫描时段第2SCAN以及其中栅极高电压被施加至偶数栅极线GL2中的任一个的第三扫描时段第3SCAN和第四扫描时段第4SCAN期间,示出了设置在一个行中的多个子像素的状态。此外,第一扫描时段第1SCAN、第二扫描时段第2SCAN、第三扫描时段第3SCAN和第四扫描时段第4SCAN是指依次连接的时间段。
此外,用虚线表示的子像素R、G、B和W是指在相应的扫描时段中施加数据电压并执行感测的子像素R、G、B和W。具有黑色图案的子像素R、G、B和W是指在相应的扫描时段中没有施加数据电压并且不执行感测的子像素R、G、B和W。
参照图3和图4,在第一扫描时段第1SCAN和第二扫描时段第2SCAN期间,一个奇数栅极电压GATE1是栅极高电压。因此,开关晶体管SWT和感测晶体管SET在连接至奇数栅极线GL1中的任一个的设置在第8k-7列中的多个第一子像素R、设置在第8k-6列中的多个第二子像素W、设置在8k-1列中的多个第三子像素B以及设置在第8k列中的多个第四子像素G中导通。
此外,在第一扫描时段第1SCAN期间,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-7列中的多个第一子像素R和设置在第8k-6列中的多个第二子像素W中的仅任一个,使得感测通过第一参考电压线RVL1执行。此外,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-1列中的多个第三子像素B和设置在第8k列中的多个第四子像素G中的仅任一个,使得感测通过第二参考电压线RVL2执行。
接下来,在第二扫描时段第2SCAN期间,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-7列中的多个第一子像素R和设置在第8k-6列中的多个第二子像素W中的仅另一个,使得感测通过第一参考电压线RVL1执行。此外,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-1列中的多个第三子像素B和设置在第8k列中的多个第四子像素G中的仅另一个,使得感测通过第二参考电压线RVL2执行。
例如,如图3和图4所示,在第一扫描时段第1SCAN期间,数据电压被施加至设置在第8k-7列中的多个第一子像素R,以通过第一参考电压线RVL1执行感测。此外,数据电压被施加至设置在第8k-1列中的多个第三子像素B,以通过第二参考电压线RVL2执行感测。
接下来,在第二扫描时段第2SCAN期间,数据电压被施加至设置在第8k-6列中的多个第二子像素W,以通过第一参考电压线RVL1执行感测。此外,数据电压被施加至设置在第8k列中的多个第四子像素G,以通过第二参考电压线RVL2执行感测。
此外,在第三扫描时段第3SCAN和第四扫描时段第4SCAN期间,一个偶数栅极电压GATE2是栅极高电压。因此,开关晶体管SWT和感测晶体管SET在连接至偶数栅极线GL2中的任一个的设置在第8k-5列中的多个第三子像素B、设置在第8k-4列中的多个第四子像素G、设置在第8k-3列中的多个第一子像素R以及设置在第8k-2列中的多个第二子像素W中导通。
此外,在第三扫描时段第3SCAN期间,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-5列中的多个第三子像素B和设置在第8k-4列中的多个第四子像素G中的仅任一个。因此,感测由第一参考电压线RVL1执行。此外,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-3列中的多个第一子像素R和设置在第8k-2列中的多个第二子像素W中的仅任一个。因此,感测由第二参考电压线RVL2执行。
接下来,在第四扫描时段第4SCAN中,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-5列中的多个第三子像素B和设置在第8k-4列中的多个第四子像素G中的仅另一个,使得感测通过第一参考电压线RVL1执行。此外,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-3列中的多个第一子像素R和设置在第8k-2列中的多个第二子像素W中的仅另一个,使得感测通过第二参考电压线RVL2执行。
例如,如图3和图4所示,在第三扫描时段第3SCAN期间,数据电压被施加至设置在第8k-5列中的多个第三子像素B,以通过第一参考电压线RVL1执行感测。此外,数据电压被施加至设置在第8k-3列中的多个第一子像素R,以通过第二参考电压线RVL2执行感测。
接下来,在第四扫描时段第4SCAN期间,数据电压被施加至设置在第8k-4列中的多个第四子像素G,以通过第一参考电压线RVL1执行感测。此外,数据电压被施加至设置在第8k-2列中的多个第二子像素W,以通过第二参考电压线RVL2执行感测。
如上所述,在多个扫描时段中的一个扫描时段中,可以感测具有不同颜色的子像素R、G、B和W。
在相关技术的显示装置的情况下,当在多个扫描时段中的一个扫描时段中感测具有相同颜色的子像素时,不确定通过第一参考电压线测量的感测值和通过第二参考电压线测量的感测值中的哪一个用于确定对一种颜色的数据电压的补偿。
因此,根据本公开内容的示例性实施方式的显示装置100在多个扫描时段中的一个扫描时段中感测具有不同颜色的子像素R、G、B和W,以提供对于每种颜色的数据电压的清晰的补偿标准。因此,根据本公开内容的示例性实施方式的显示装置100可以更准确地补偿数据电压DATA。
此外,在相关技术的显示装置中,在一个扫描时段中,感测设置在第8k-7列至第8k列中的多个子像素中的仅一个子像素,使得需要八个扫描时段来感测设置在第8k-7列至第8k列中的所有多个子像素。
相比之下,在根据本公开内容的示例性实施方式的显示装置100中,在一个扫描时段中,感测设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的两个子像素。因此,仅需要四个扫描时段来感测设置在第8k-7列至第8k列中的所有多个子像素R、G、B和W。因此,根据本公开内容的示例性实施方式的显示装置100可以更快地感测多个子像素。
图5是用于说明根据本公开内容的一个示例性实施方式的显示装置的感测时段的视图。
根据本公开内容的一个示例性实施方式的显示装置可以在各个时段感测多个子像素R、G、B、W。
根据本公开内容的一个示例性实施方式的显示装置可以在显示图像之前感测多个子像素R、G、B、W(通电实时感测)。可替选地,根据本公开内容的一个示例性实施方式的显示装置可以在电力关断时感测多个子像素R、G、B、W(断电实时感测)。可替选地,根据本公开内容的一个示例性实施方式的显示装置可以在显示图像的同时感测多个子像素R、G、B、W(V-RT感测;垂直空白时段实时感测)。
将参照图5描述以上提到的V-RT感测。根据本公开内容的一个示例性实施方式的显示装置在一个帧中的垂直空白时段中感测具有不同颜色的多个子像素R、G、B、W(不同颜色像素感测)。接下来,在在垂直空白时段中感测多个子像素R、G、B、W之后,为了显示原始图像,可以恢复现有数据电压。
例如,在一个帧中的垂直空白时段(垂直空白)中,如图4的第一扫描时段第1SCAN所示,数据电压被施加至设置在第8k-7列中的多个第一子像素R以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第8k-1列中的多个第三子像素B以通过第二参考电压线RVL2感测。此后,在设置在第8k-7列中的多个第一子像素R中恢复现有数据电压以显示原始图像,并且还可以在设置在第8k-1列中的多个第三子像素B中恢复现有数据电压以显示原始图像。
因此,根据本公开内容的一个示例性实施方式的显示装置可以在显示图像的同时感测多个子像素,使得在不确保单独的感测时段的情况下感测多个子像素以改善图像质量。
在下文中,将参照图6和图7详细描述根据本公开内容的另一示例性实施方式的显示装置200。根据本公开内容的另一示例性实施方式的显示装置200与根据本公开内容的一个示例性实施方式的显示装置100之间的区别在于子像素和参考电压线的连接关系。因此,下面将详细描述根据本公开内容的另一示例性实施方式的显示装置200的子像素和参考电压线的连接关系。因此,将省略根据本公开内容的另一示例性实施方式的显示装置200和根据本公开内容的一个示例性实施方式的显示装置的重复描述。
图6是用于说明根据本公开内容的另一示例性实施方式的显示装置的子像素的布置关系的框图。
多条栅极线GL1至GL4中的每一条可以设置在多个子像素R、G、B和W的两侧上,并且两条栅极线GL2和GL3可以设置在多个子像素R、G、B和W之间。
具体地,参照图6,第一栅极线GL1和第二栅极线GL2设置在奇数行中的多个子像素R、G、B和W的两侧上,并且第三栅极线GL3和第四栅极线GL4可以设置在偶数行中的多个子像素R、G、B和W的两侧上。因此,第二栅极线GL2和第三栅极线GL3可以设置在奇数行中的多个子像素R、G、B和W与偶数行中的多个子像素R、G、B和W之间。
同时,多个像素PX中的每一个连接至相同的栅极线GL1至GL4,并且多个像素PX中的相邻像素PX可以连接至不同的栅极线GL1至GL4。
换言之,设置在第8k-7列中的多个第一子像素R、设置在第8k-6列中的多个第二子像素W,设置在第8k-5列中的多个第三子像素B以及设置在第8k-4列中的多个第四子像素G连接至奇数栅极线GL1和GL3。此外,设置在第8k-3列中的多个第一子像素R、设置在第8k-2列中的多个第二子像素W,设置在第8k-1列中的多个第三子像素B以及设置在第8k列中的多个第四个子像素G连接至偶数栅极线GL2和GL4。
具体地,参照图6,设置在奇数行的第8k-7列至第8k-4列中的像素PX中包括的子像素R、W、B和G连接至第一栅极线GL1。此外,设置在奇数行的第8k-3列至第8k列中的像素PX中包括的子像素R、W、B和G连接至第二栅极线GL2。此外,设置在偶数行的第8k-7列至第8k-4列中的像素PX中包括的子像素R、W、B和G连接至第三栅极线GL3。此外,设置在偶数行的第8k-3列至第8k列中的像素PX中包括的子像素R、W、B和G连接至第四栅极线GL4。
此外,第一参考电压线RVL1设置在一个像素PX中,但是第二参考电压线RVL2和第三参考电压线RVL3可以设置在像素PX之间。
具体地,第一参考电压线RVL1设置在在第8k-7列中设置的多个第一子像素R与在第8k-6列中设置的多个第二子像素W之间。因此,设置在第8k-7列中的多个第一子像素R和设置在第8k-6列中的多个第二子像素W可以连接至第一参考电压线RVL1。
此外,第二参考电压线RVL2设置在在第8k-4列中设置的多个第四子像素G与在第8k-3列中设置的多个第一子像素R之间。因此,设置在第8k-5列中的多个第三子像素B、设置在第8k-4列中的多个第四子像素G、设置在第8k-3列中的多个第一子像素R以及设置在第8k-2列中的多个第二子像素W可以连接至第二参考电压线RVL2。
此外,第三参考电压线RVL3被设置成与设置在第8k列中的多个第四子像素G相邻,使得设置在第8k-1列中的多个第三子像素B和设置在第8k列中的多个第四子像素G可以连接至第三参考电压线RVL3。
即使图6中未示出,第三参考电压线RVL3也可以连接至被设置成相邻的多个第一子像素R和多个第二子像素W。在下文中,将参照图7详细描述根据本公开内容的另一示例性实施方式的显示装置200的感测方法。
图7是用于说明根据本公开内容的另一示例性实施方式的显示装置的感测方法的视图。
在图7中,示出了在图6所示的奇数行中设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的每一个的感测顺序。然而,在偶数行中设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的每一个的感测顺序可以与在奇数行中设置在第8k-7列至第8k列中的多个子像素R、G、B和W中的每一个的感测顺序相同。然而,本公开内容不限于此,并且多个子像素R、G、B和W中的每一个的感测顺序可以以各种方式变化。此外,设置在偶数行中的多个子像素R、G、B、W和设置在奇数行中的多个子像素R、G、B、W可以在不同的时间段内被感测。然而,本公开内容不限于此,并且设置在偶数行中的多个子像素R、G、B、W和设置在奇数行中的多个子像素R、G、B、W可以在相同时间段内被感测。
在图7中,在其中栅极高电压被施加至奇数栅极线GL1中的任一个的第一扫描时段第1SCAN和第二扫描时段第2SCAN以及其中栅极高电压被施加至偶数栅极线GL2中的任一个的第三扫描时段第3SCAN和第四扫描时段第4SCAN中,示出了设置在一个行中的多个子像素的状态。此外,第一扫描时段第1SCAN、第二扫描时段第2SCAN、第三扫描时段第3SCAN和第四扫描时段第4SCAN是指依次连接的时间段。
此外,用虚线表示的子像素R、G、B和W是指在相应的扫描时段中施加数据电压并执行感测的子像素R、G、B和W。具有黑色图案的子像素是指在相应的扫描时段中没有施加数据电压并且不执行感测的子像素R、G、B和W。
参照图6和图7,在第一扫描时段第1SCAN和第二扫描时段第2SCAN期间,一个奇数栅极电压GATE1是栅极高电压。因此,开关晶体管SWT和感测晶体管SET在连接至奇数栅极线GL1中的任一个的设置在第8k-7列中的多个第一子像素R、设置在第8k-6列中的多个第二子像素W、设置在8k-5列中的多个第三子像素B以及设置在第8k-4列中的多个第四子像素G中导通。
此外,在第一扫描时段第1SCAN期间,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-7列中的多个第一子像素R和设置在第8k-6列中的多个第二子像素W中的仅任一个,使得感测通过第一参考电压线RVL1执行。此外,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-5列中的多个第三子像素B和设置在第8k-4列中的多个第四子像素G中的仅任一个,使得感测通过第二参考电压线RVL2执行。
接下来,在第二扫描时段第2SCAN期间,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-7列中的多个第一子像素R和设置在第8k-6列中的多个第二子像素W中的仅另一个,使得感测通过第一参考电压线RVL1执行。此外,数据电压被施加至连接至奇数栅极线GL1中的任一个的设置在第8k-5列中的多个第三子像素B和设置在第8k-4列中的多个第四子像素G中的仅另一个,使得感测通过第二参考电压线RVL2执行。
例如,如图6和图7所示,在第一扫描时段第1SCAN期间,数据电压被施加至设置在第8k-7列中的多个第一子像素R,以通过第一参考电压线RVL1执行感测。此外,数据电压被施加至设置在第8k-5列中的多个第三子像素B,以通过第二参考电压线RVL2执行感测。
接下来,在第二扫描时段第2SCAN期间,数据电压被施加至设置在第8k-6列中的多个第二子像素W,以通过第一参考电压线RVL1执行感测。此外,数据电压被施加至设置在第8k-4列中的多个第四子像素G,以通过第二参考电压线RVL2执行感测。
此外,在第三扫描时段第3SCAN和第四扫描时段第4SCAN期间,一个偶数栅极电压GATE2是栅极高电压。因此,开关晶体管SWT和感测晶体管SET在连接至偶数栅极线GL2中的任一个的设置在第8k-3列中的多个第一子像素R、设置在第8k-2列中的多个第二子像素W、设置在第8k-1列中的多个第三子像素B以及设置在第8k列中的多个第四子像素G中导通。
此外,在第三扫描时段第3SCAN期间,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-3列中的多个第一子像素R和设置在第8k-2列中的多个第二子像素W中的仅任一个,使得感测通过第二参考电压线RVL2执行。此外,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-1列中的多个第三子像素B和设置在第8k列中的多个第四子像素G中的仅任一个,使得感测通过第三参考电压线RVL3执行。
接下来,在第四扫描时段第4SCAN期间,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-3列中的多个第一子像素R和设置在第8k-2列中的多个第二子像素W中的仅另一个,使得感测通过第二参考电压线RVL2执行。此外,数据电压被施加至连接至偶数栅极线GL2中的任一个的设置在第8k-1列中的多个第三子像素B和设置在第8k列中的多个第四子像素G中的仅另一个,使得感测通过第三参考电压线RVL3执行。
例如,如图6和图7所示,在第三扫描时段第3SCAN期间,数据电压被施加至设置在第8k-3列中的多个第一子像素R,以通过第二参考电压线RVL2执行感测。此外,数据电压被施加至设置在第8k-1列中的多个第三子像素B,以通过第三参考电压线RVL3执行感测。
接下来,在第四扫描时段第4SCAN期间,数据电压被施加至设置在第8k-2列中的多个第二子像素W,以通过第二参考电压线RVL2执行感测。此外,数据电压被施加至设置在第8k列中的多个第四子像素G,以通过第三参考电压线RVL3执行感测。
在根据本公开内容的另一示例性实施方式的显示装置200中,在多个扫描时段中的一个扫描时段中,还可以感测具有不同颜色的子像素R、G、B和W。
在相关技术的显示装置的情况下,当在多个扫描时段中的一个扫描时段中感测具有相同颜色的子像素时,不确定通过第一参考电压线测量的感测值、通过第二参考电压线测量的感测值和通过第三参考电压线测量的感测值中的哪一个用于确定对一种颜色的数据电压的补偿。
因此,根据本公开内容的另一示例性实施方式的显示装置还在多个扫描时段中的一个扫描时段中感测具有不同颜色的子像素R、G、B和W,以提供对于每种颜色的数据电压的清晰的补偿标准。因此,根据本公开内容的另一示例性实施方式的显示装置200也可以更准确地补偿数据电压。
此外,在相关技术的显示装置中,在一个扫描时段中,感测设置在第8k-7列至第8k列中的多个子像素中的仅一个子像素,使得需要八个扫描时段来感测设置在第8k-7列至第8k列中的所有多个子像素。
相比之下,在根据本公开内容的另一示例性实施方式的显示装置200中,在一个扫描时段中,感测设置在第8k-7列至第8k列中的多个子像素中的两个子像素。因此,仅需要四个扫描时段来感测设置在第8k-7列至第8k列中的所有多个子像素。因此,根据本公开内容的另一示例性实施方式的显示装置200也可以更快地感测多个子像素。
在下文中,将参照图8和图9详细描述根据本公开内容的另一示例性实施方式(第三示例性实施方式)的显示装置300。根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置300具有与根据本公开内容的一个示例性实施方式的显示装置100的子像素配置不同的子像素配置。相应地,根据本公开内容的另一示例性实施方式(第三示例性实施方式)的显示装置300的子像素和参考电压线的连接关系将在下面详细描述。因此,将省略根据本公开内容的一个示例性实施方式的显示装置100和根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置的重复描述。
图8是用于说明根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置的子像素的布置关系的框图。
在图8中,为了便于描述,仅示出了以2×2矩阵设置的四个像素PX,并且在显示区域中,以2×2矩阵设置的四个像素PX的布置关系被重复。此外,设置在子像素R、G和B与栅极线之间的晶体管是指参照图2描述的感测晶体管SET。
参照图8,一个像素PX包括三个子像素R、G、B。例如,如图8所示,像素PX可以包括第一子像素R、第二子像素G和第三子像素B。此外,第一子像素R为红色子像素,第二子像素G为绿色子像素,并且第三子像素B为蓝色子像素。然而,本公开内容不限于此,并且多个子像素可以改变为各种颜色,例如紫红色、黄色和蓝绿色。
多个相同颜色的子像素R、G、B可以设置在同一列中。也就是说,多个第一子像素R设置在同一列中,多个第二子像素G设置在同一列中,并且多个第三子像素B设置在同一列中。
更具体地,如图8所示,多个第一子像素R设置在第6k-5列和第6k-2列中,多个第二子像素G设置在第6k-4列和第6k-1列中,并且多个第三子像素B设置在第6k-3列和第6k列中。在此,k是指1或更大的自然数。
也就是说,第一子像素R、第二子像素G和第三子像素B相对于一个奇数行或一个偶数行依次重复。
多条数据线DL1、DL2和DL3中的每一条可以分别划分成多条子数据线SDL1-a、SDL1-b、SDL2-a、SDL2-b、SDL3-a、SDL3-b。具体地,第一数据线DL1被划分成多条第一子数据线SDL1-a和SDL1-b,第二数据线DL2被划分成多条第二子数据线SDL2-a和SDL2-b,并且第三数据线DL3被划分成多条第三子数据线SDL3-a和SDL3-b。
第一子数据线SDL1-a和SDL1-b包括第1-a子数据线SDL1-a和第1-b子数据线SDL1-b,并且第二子数据线SDL2-a和SDL2-b包括第2-a子数据线SDL2-a和第2-b子数据线SDL2-b。此外,第三子数据线SDL3-a和SDL3-b包括第3-a子数据线SDL3-a和第3-b子数据线SDL3-b。
多条第一子数据线SDL1-a和SDL1-b被设置成与多个第一子像素R相邻以连接至多个第一子像素R。
具体地,第1-a子数据线SDL1-a设置在设置在第6k-5列中的多个第一子像素R的一侧处以电连接至设置在第6k-5列中的多个第一子像素R。多条第1-b子数据线SDL1-b设置在设置在第6k-2列中的多个第一子像素R与设置在第6k-3列中的多个第三子像素B之间以电连接至设置在第6k-2列中的多个第一子像素R。
多条第二子数据线SDL2-a和SDL2-b被设置成与第二子像素G相邻以连接至多个第二子像素G。
具体地,第2-a子数据线SDL2-a设置在设置在第6k-5列中的多个第一子像素R与设置在第6k-4列中的多个第二子像素G之间以电连接至设置在第6k-4列中的多个第二子像素G。第2-b子数据线SDL2-b设置在设置在第6k-2列中的多个第一子像素R与设置在第6k-1列中的多个第二子像素G之间以电连接至设置在第6k-1列中的多个第二子像素G。
多条第三子数据线SDL3-a和SDL3-b被设置成与多个第三子像素B相邻以连接至多个第三子像素B。
具体地,第3-a子数据线SDL3-a设置在设置在第6k-3列中的多个第三子像素B与设置在第6k-4列中的多个第二子像素G之间以电连接至设置在第6k-3列中的多个第三子像素B。第3-b子数据线SDL3-b设置在设置在第6k列中的多个第三子像素B与设置在第6k-1列中的多个第二子像素G之间以电连接至设置在第6k列中的第三子像素B。
作为红色数据电压的第一数据电压DATA1被施加至第一数据线DL1,作为绿色数据电压的第二数据电压DATA2被施加至第二数据线DL2,并且作为蓝色数据电压的第三数据电压DATA3被施加至第三数据线DL3。
因此,作为红色数据电压的第一数据电压DATA1被施加至多条第一子数据线SDL1-a和SDL1-b,并且作为绿色数据电压的第二数据电压DATA2被施加至多条第二子数据线SDL2-a和SDL2-b。此外,作为蓝色数据电压的第三数据电压DATA3被施加至多条第三子数据线SDL3-a和SDL3-b。
多条栅极线GL1至GL4中的每一条可以设置在多个子像素R、G、B的两侧上,并且两条栅极线GL2和GL3可以设置在多个子像素R、G、B之间。
具体地,参照图8,第一栅极线GL1和第二栅极线GL2设置在奇数行中的多个子像素R、G、B的两侧上,并且第三栅极线GL3和第四栅极线GL4设置在偶数行中的多个子像素R、G、B的两侧上。因此,第二栅极线GL2和第三栅极线GL3设置在奇数行中的多个子像素R、G、B与偶数行中的多个子像素R、G、B之间。
同时,在一个像素PX中,第一子像素R和第二子像素G连接至相同的栅极线GL1至GL4,并且在一个像素PX中,第三子像素B可以连接至不同的栅极线GL1至GL4。
在一个行中彼此相邻的具有相同颜色的子像素R、G、B可以连接至不同的栅极线GL1至GL4。也就是说,在一个行中,相邻的第一子像素R连接至不同的栅极线GL1至GL4,相邻的第二子像素G连接至不同的栅极线GL1至GL4,并且相邻的第三子像素B连接至不同的栅极线GL1至GL4。
换言之,设置在第6k-5列中的多个第一子像素R、设置在第6k-4列中的多个第二子像素G和设置在第6k列中的多个第三子像素B连接至奇数栅极线GL1和GL3。此外,设置在第6k-2列中的多个第一子像素R、设置在第6k-1列中的多个第二子像素G和设置在第6k-3列中的多个第三子像素B连接至偶数栅极线GL2和GL4。
例如,如图8所示,在奇数行中,设置在第6k-5列中的多个第一子像素R连接至第一栅极线GL1,并且与其相邻的设置在第6k-2列中的多个第一子像素R连接至第二栅极线GL2。此外,在奇数行中,设置在第6k-4列中的多个第二子像素G连接至第一栅极线GL1,并且与其相邻的设置在第6k-1列中的多个第二子像素G连接至第二栅极线GL2。此外,在奇数行中,设置在第6k-3列中的多个第三子像素B连接至第二栅极线GL2,并且与其相邻的设置在第6k列中的多个第三子像素B连接至第一栅极线GL1。
此外,如图8所示,在偶数行中,设置在第6k-5列中的多个第一子像素R连接至第三栅极线GL3,并且与其相邻的设置在第6k-2列中的多个第一子像素R连接至第四栅极线GL4。在偶数行中,设置在第6k-4列中的多个第二子像素G连接至第三栅极线GL3,并且与其相邻的设置在第6k-1列中的多个第二子像素G连接至第四栅极线GL4。在偶数行中,设置在第6k-3列中的多个第三子像素B连接至第四栅极线GL4,并且与其相邻的设置在第6k列中的多个第三子像素B连接至第三栅极线GL3。
多条参考电压线RVL1和RVL2中的每一条可以设置在一个像素PX中。
具体地,第一参考电压线RVL1设置在设置在第6k-4列中的多个第二子像素G与设置在第6k-3列中的多个第三子像素B之间。因此,设置在第6k-5列中的多个第一子像素R、设置在第6k-4列中的多个第二子像素G和设置在第6k-3列中的多个第三子像素B可以连接至第一参考电压线RVL1。
此外,第二参考电压线RVL2设置在设置在第6k-1列中的多个第二子像素G与设置在第6k列中的多个第三子像素B之间。因此,设置在第6k-2列中的多个第一子像素R、设置在第6k-1列中的多个第二子像素G和设置在第6k列中的多个第三子像素B可以连接至第二参考电压线RVL2。
在下文中,将参照图9描述根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置300的感测方法。
图9是用于说明根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置的感测方法的视图。
在图9中,示出了在图8所示的奇数行中设置在第6k-5列至第6k列中的多个子像素R、G、B的感测顺序。然而,在偶数行中设置在第6k-5列至第6k列中的多个子像素R、G、B中的每一个的感测顺序可以与在奇数行中设置在第6k-5列至第6k列中的多个子像素R、G、B中的每一个的感测顺序相同。然而,本公开内容不限于此,并且多个子像素R、G、B中的每一个的感测顺序可以以各种方式变化。此外,设置在偶数行中的多个子像素R、G、B和设置在奇数行中的多个子像素R、G、B可以在不同的时间段内被感测。然而,本公开内容不限于此,并且设置在偶数行中的多个子像素R、G、B和设置在奇数行中的多个子像素R、G、B可以在相同时间段内被感测。
图9示出了设置在每行中的多个子像素在其中栅极高电压被施加至作为奇数栅极线之一的第一栅极线GL1的第一扫描时段第1SCAN和第三扫描时段第3SCAN中的状态以及设置在每行中的多个子像素在其中栅极高电压被施加至作为偶数栅极线之一的第二栅极线GL2的第二扫描时段第2SCAN和第四扫描时段第4SCAN中的状态。第一扫描时段第1SCAN、第二扫描时段第2SCAN、第三扫描时段第3SCAN和第四扫描时段第4SCAN是指依次相连的时间段。
用虚线表示的子像素R、G、B是指在相应的扫描时段中施加数据电压并执行感测的子像素R、G、B。具有黑色图案的子像素R、G、B是指在相应的扫描时段中未施加数据电压且未执行感测的子像素R、G、B。
参照图8和图9,在第一扫描时段第1SCAN期间,由于第一栅极电压GATE1为栅极高电压,因此在连接至第一栅极线GL1的设置在第6k-5列中的多个第一子像素R、设置在第6k-4列中的多个第二子像素G和设置在第6k列中的多个第三子像素B中,开关晶体管SWT和感测晶体管SET导通。
在第一扫描时段第1SCAN期间,数据电压被施加至连接至第一栅极线GL1的设置在第6k-5列中的多个第一子像素R和设置在第6k-4列中的多个第二子像素G中的仅一个,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第一栅极线GL1的设置在第6k列中的多个第三子像素B,以通过第二参考电压线RVL2感测。
例如,如图8和图9所示,在第一扫描时段第1SCAN期间,数据电压被施加至设置在第6k-5列中的多个第一子像素R以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第6k列中的多个第三子像素B以通过第二参考电压线RVL2感测。
在随后的第二扫描时段第2SCAN期间,数据电压被施加至连接至第二栅极线GL2的设置在第6k-3列中的多个第三子像素B,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第二栅极线GL2的设置在第6k-2列中的多个第一子像素R和设置在第6k-1列中的多个第二子像素G中的仅一个,以通过第二参考电压线RVL2感测。
例如,如图8和图9所示,在第二扫描时段第2SCAN期间,数据电压被施加至设置在第6k-3列中的多个第三子像素B以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第6k-2列中的多个第一子像素R以通过第二参考电压线RVL2感测。
在随后的第三扫描时段第3SCAN期间,数据电压被施加至连接至第一栅极线GL1的设置在第6k-5列中的多个第一子像素R和设置在第6k-4列中的多个第二子像素G中的仅一个,以通过第一参考电压线RVL1感测。
例如,如图8和图9所示,在第三扫描时段第3SCAN期间,数据电压被施加至设置在第6k-4列中的多个第二子像素G以通过第一参考电压线RVL1感测。
在随后的第四扫描时段第4SCAN期间,数据电压被施加至连接至第二栅极线GL2的设置在第6k-2列中的多个第一子像素R和设置在第6k-1列中的多个第二子像素G中的仅另一个,以通过第二参考电压线RVL2感测。
例如,如图8和图9所示,在第四扫描时段第4SCAN期间,数据电压被施加至设置在第6k-1列中的多个第二子像素G以通过第二参考电压线RVL2感测。
如上所述,在多个扫描时段中的一个扫描时段期间,可以感测具有不同颜色的子像素R、G、B。
在相关技术的显示装置的情况下,当在多个扫描时段中的一个扫描时段中感测具有相同颜色的子像素时,不确信通过第一参考电压线测量的感测值和通过第二参考电压线测量的感测值中的哪一个用于确定对一种颜色的数据电压的补偿。
因此,根据本公开内容的另一示例性实施方式(第三示例性实施方式)的显示装置300在多个扫描时段中的一个扫描时段中感测具有不同颜色的子像素R、G、B以提供对每种颜色的数据电压的清晰补偿标准。因此,根据本公开内容的另一示例性实施方式(第三示例性实施方式)的显示装置300可以更准确地补偿数据电压DATA。
此外,在相关技术的显示装置中,在一个扫描时段中,感测设置在第6k-5列至第6k列中的多个子像素中的仅一个子像素,使得需要六个扫描时段来感测设置在第6k-5列至第6k列中的所有多个子像素。
相比之下,在根据本公开内容的另一示例性实施方式(示例3)的显示装置300中,在一个扫描时段中,感测设置在第6k-5列至第6k列中的多个子像素R、G、B中的两个或一个子像素。因此,仅需要四个扫描时段来感测设置在第6k-5列至第6k列中的所有多个子像素R、G、B。因此,根据本公开内容的另一示例性实施方式(第三示例性实施方式)的显示装置300可以更快地感测多个子像素。
在下文中,将参照图10和图11详细描述根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400。根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400和根据本公开内容的另一示例性实施方式(第三示例性实施方式)的显示装置300具有不同的子像素和参考电压线的连接关系。因此,下面将详细描述根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400的子像素和参考电压线的连接关系。因此,将省略根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400和根据本公开内容的又一示例性实施方式(第三示例性实施方式)的显示装置300的重复描述。
图10是用于说明根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置的子像素的布置关系的框图。
多条栅极线GL1至GL4中的每一条可以设置在多个子像素R、G、B的两侧上,并且两条栅极线GL2和GL3可以设置在多个子像素R、G、B之间。
具体地,参照图10,第一栅极线GL1和第二栅极线GL2设置在奇数行中的多个子像素R、G、B的两侧上,并且第三栅极线GL3和第四栅极线GL4设置在偶数行中的多个子像素R、G、B的两侧上。因此,第二栅极线GL2和第三栅极线GL3设置在奇数行中的多个子像素R、G、B与偶数行中的多个子像素R、G、B之间。
同时,多个像素PX中的每一个连接至相同的栅极线GL1至GL4,并且多个像素PX中的相邻像素PX可以连接至不同的栅极线GL1至GL4。
换言之,设置在第6k-5列中的多个第一子像素R、设置在第6k-4列中的多个第二子像素G和设置在6k-3列中的多个第三子像素B连接至奇数栅极线GL1和GL3。此外,设置在第6k-2列中的多个第一子像素R、设置在第6k-1列中的多个第二子像素G和设置在第6k列中的多个第三子像素B连接至偶数栅极线GL2和GL4。
具体地,参照图10,设置在奇数行的第6k-5列至第6k-3列中的像素PX中包括的子像素R、G、B连接至第一栅极线GL1。设置在奇数行的第6k-2列至第6k列中的像素PX中包括的子像素R、G、B连接至第二栅极线GL2。设置在偶数行的第6k-5列至第6k-3列中的像素PX中包括的子像素R、G、B连接至第三栅极线GL3。设置在偶数行的第6k-2列至第6k列中的像素PX中包括的子像素R、G、B连接至第四栅极线GL4。
第一参考电压线RVL1设置在一个像素PX中,但是第二参考电压线RVL2和第三参考电压线RVL3可以设置在像素PX之间。
具体地,第一参考电压线RVL1设置在设置在第6k-5列中的多个第一子像素R与设置在第6k-4列中的多个第二子像素G之间。因此,设置在第6k-5列中的多个第一子像素R和设置在第6k-4列中的多个第二子像素G可以连接至第一参考电压线RVL1。
具体地,第二参考电压线RVL2设置在设置在第6k-3列中的多个第三子像素B与设置在第6k-2列中的多个第一子像素R之间。因此,设置在第6k-3列中的多个第三子像素B、设置在第6k-2列中的多个第一子像素R和设置在第6k-1列中的多个第二子像素G可以连接至第二参考电压线RVL2。
第三参考电压线RVL3被设置成与设置在第6k列中的多个第三子像素B相邻,使得设置在第6k列中的多个第三子像素B可以连接至第三参考电压线RVL3。
即使图10中未示出,第三参考电压线RVL3也可以连接至与其相邻设置的多个第一子像素R和多个第二子像素G。
在下文中,将参照图11描述根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400的感测方法。
图11是用于说明根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置的感测方法的视图。
在图11中,示出了在图10所示的奇数行中设置在第6k-5列至第6k列中的多个子像素R、G、B中的每一个的感测顺序。然而,在偶数行中设置在第6k-5列至第6k列中的多个子像素R、G、B中的每一个的感测顺序可以与在奇数行中设置在第6k-5列至第6k列中的多个子像素R、G、B中的每一个的感测顺序相同。然而,本公开内容不限于此,并且多个子像素R、G、B中的每一个的感测顺序可以以各种方式变化。此外,设置在偶数行中的多个子像素R、G、B和设置在奇数行中的多个子像素R、G、B可以在不同的时间段内被感测。然而,本公开内容不限于此,并且设置在偶数行中的多个子像素R、G、B和设置在奇数行中的多个子像素R、G、B可以在相同时间段内被感测。
图11示出了设置在每行中的多个子像素在其中栅极高电压被施加至作为奇数栅极线之一的第一栅极线GL1的第一扫描时段第1SCAN和第三扫描时段第3SCAN中的状态以及设置在每行中的多个子像素在其中栅极高电压被施加至作为偶数栅极线之一的第二栅极线GL2的第二扫描时段第2SCAN和第四扫描时段第4SCAN中的状态。第一扫描时段第1SCAN、第二扫描时段第2SCAN、第三扫描时段第3SCAN和第四扫描时段第4SCAN是指依次相连的时间段。
用虚线表示的子像素R、G、B是指在相应的扫描时段中施加数据电压并执行感测的子像素R、G、B。具有黑色图案的子像素R、G、B是指在相应的扫描时段中未施加数据电压且未执行感测的子像素R、G、B。
参照图10和图11,在第一扫描时段第1SCAN期间,由于第一栅极电压GATE1为栅极高电压,因此在连接至第一栅极线GL1的设置在第6k-5列中的多个第一子像素R、设置在第6k-4列中的多个第二子像素G和设置在第6k-3列中的多个第三子像素B中,开关晶体管SWT和感测晶体管SET导通。
在第一扫描时段第1SCAN中,数据电压被施加至连接至第一栅极线GL1的设置在第6k-5列中的多个第一子像素R和设置在第6k-4列中的多个第二子像素G中的仅一个,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第一栅极线GL1的设置在第6k-3列中的多个第三子像素B,以通过第二参考电压线RVL2感测。
例如,如图10和图11所示,在第一扫描时段第1SCAN期间,数据电压被施加至设置在第6k-5列中的多个第一子像素R以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第6k-3列中的多个第三子像素B以通过第二参考电压线RVL2感测。
在随后的第二扫描时段第2SCAN中,数据电压被施加至连接至第二栅极线GL2的设置在第6k-2列中的多个第一子像素R和设置在第6k-1列中的多个第二子像素G中的仅一个,以通过第二参考电压线RVL2感测。此外,数据电压被施加至连接至第二栅极线GL2的设置在第6k列中的多个第三子像素B,以通过第三参考电压线RVL3感测。
例如,如图10和图11所示,在第二扫描时段第2SCAN期间,数据电压被施加至设置在第6k-2列中的多个第一子像素R以通过第二参考电压线RVL2感测。此外,数据电压被施加至设置在第6k列中的多个第三子像素B以通过第三参考电压线RVL3感测。
在随后的第三扫描时段第3SCAN期间,数据电压被施加至连接至第一栅极线GL1的设置在第6k-5列中的多个第一子像素R和设置在第6k-4列中的多个第二子像素G中的仅另一个,以通过第一参考电压线RVL1感测。
例如,如图10和图11所示,在第三扫描时段第3SCAN期间,数据电压被施加至设置在第6k-4列中的多个第二子像素G以通过第一参考电压线RVL1感测。
在随后的第四扫描时段第4SCAN期间,数据电压被施加至连接至第二栅极线GL2的设置在第6k-2列中的多个第一子像素R和设置在第6k-1列中的多个第二子像素G中的仅另一个,以通过第二参考电压线RVL2感测。
例如,如图10和图11所示,在第四扫描时段第4SCAN期间,数据电压被施加至设置在第6k-1列中的多个第二子像素G以通过第二参考电压线RVL2感测。
如上所述,在多个扫描时段中的一个扫描时段期间,可以感测具有不同颜色的子像素R、G、B。
在相关技术的显示装置的情况下,当在多个扫描时段中的一个扫描时段中感测具有相同颜色的子像素时,不确信通过第一参考电压线测量的感测值和通过第二参考电压线测量的感测值中的哪一个用于确定对一种颜色的数据电压的补偿。
因此,根据本公开内容的另一示例性实施方式(第四示例性实施方式)的显示装置400在多个扫描时段中的一个扫描时段中感测具有不同颜色的子像素R、G、B以提供对每种颜色的数据电压的清晰补偿标准。因此,根据本公开内容的另一示例性实施方式(第四示例性实施方式)的显示装置400可以更准确地补偿数据电压DATA。
此外,在相关技术的显示装置中,在一个扫描时段中,感测设置在第6k-5列至第6k列中的多个子像素中的仅一个子像素,使得需要六个扫描时段来感测设置在第6k-5列至第6k列中的所有多个子像素。
相比之下,在根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400中,在一个扫描时段中,感测设置在第6k-5列至第6k列中的多个子像素R、G、B中的两个或一个子像素。因此,仅需要四个扫描时段来感测设置在第6k-5列至第6k列中的所有多个子像素R、G、B。因此,根据本公开内容的另一示例性实施方式(第四示例性实施方式)的显示装置400可以更快地感测多个子像素。
在下文中,将参照图12和图13详细描述根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置500。根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置500和根据本公开内容的另一示例性实施方式(第四示例性实施方式)的显示装置400具有不同的子像素与参考电压线之间的连接关系。因此,下面将详细描述根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置500的子像素和参考电压线的连接关系。因此,将省略根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置500和根据本公开内容的又一示例性实施方式(第四示例性实施方式)的显示装置400的重复描述。
图12是用于说明根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置的子像素的布置关系的框图。
在图12中,为了便于描述,仅示出了以4×2矩阵设置的八个像素PX,并且在显示区域中,以4×2矩阵设置的八个像素PX的布置关系被重复。此外,设置在子像素R、G、B与栅极线之间的晶体管是指参照图2描述的感测晶体管SET。
参照图12,一个像素PX包括三个子像素R、G、B。例如,如图12所示,像素PX可以包括第一子像素R、第二子像素G和第三子像素B。此外,第一子像素R为红色子像素,第二子像素G为绿色子像素,并且第三子像素B为蓝色子像素。然而,本公开内容不限于此并且多个子像素可以改变为各种颜色,例如紫红色、黄色和蓝绿色。
多个相同颜色的子像素R、G、B可以设置在同一列中。也就是说,多个第一子像素R设置在同一列中,多个第二子像素G设置在同一列中,并且多个第三子像素B设置在同一列中。
更具体地,如图12所示,多个第一子像素R设置在第12k-11列、第12k-8列、第12k-5列和第12k-2列中。此外,多个第二子像素G设置在第12k-10列、第12k-7列、第12k-4列和第12k-1列中,并且多个第三子像素B设置在第12k-9列、第12k-6列、第12k-3列和第12k列中。在此,k是指1或更大的自然数。
也就是说,第一子像素R、第二子像素G和第三子像素B相对于一个奇数行或一个偶数行依次重复。
多条数据线DL1、DL2、DL3、DL4、DL5、DL6可以分别划分成多条子数据线SDL1-a、SDL1-b、SDL2-a、SDL2-b、SDL3-a、SDL3-b、SDL4-a、SDL4-b、SDL5-a、SDL5-b、SDL6-a、SDL6-b。具体地,第一数据线DL1被划分成多条第一子数据线SDL1-a和SDL1-b,并且第二数据线DL2被划分成多条第二子数据线SDL2-a和SDL2-b。此外,第三数据线DL3被划分成多条第三子数据线SDL3-a和SDL3-b,并且第四数据线DL4被划分成多条第四子数据线SDL4-a和SDL4-b。此外,第五数据线DL5被划分成多条第五子数据线SDL5-a和SDL5-b,并且第六数据线DL6被划分成多条第六子数据线SDL6-a和SDL6-b。
第一子数据线SDL1-a和SDL1-b可以包括第1-a子数据线SDL1-a和第1-b子数据线SDL1-b,并且第二子数据线SDL2-a和SD2L-b包括第2-a子数据线SDL2-a和第2-b子数据线SDL2-b。此外,第三子数据线SDL3-a和SDL3-b包括第3-a子数据线SDL3-a和第3-b子数据线SDL3-b,并且第四子数据线SDL4-a和SDL4-b包括第4-a子数据线SDL4-a和第4-b子数据线SDL4-b。此外,第五子数据线SDL5-a和SDL5-b包括第5-a子数据线SDL5-a和第5-b子数据线SDL5-b,并且第六子数据线SDL6-a和SDL6-b包括第6-a子数据线SDL6-a和第6-b子数据线SDL6-b。
多条第一子数据线SDL1-a和SDL1-b被设置成与多个第一子像素R相邻以连接至多个第一子像素R。
具体地,第1-a子数据线SDL1-a设置在设置在第12k-11列中的多个第一子像素R的一侧处以电连接至设置在第12k-11列中的多个第一子像素R。多条第1-b子数据线SDL1-b设置在设置在第12k-8列中的多个第一子像素R与设置在第12k-9列中的多个第三子像素B之间以电连接至设置在第12k-8列中的多个第一子像素R。
多条第二子数据线SDL2-a和SDL2-b被设置成与第二子像素G相邻以连接至多个第二子像素G。
具体地,第2-a子数据线SDL2-a设置在设置在第12k-11列中的多个第一子像素R与设置在第12k-10列中的多个第二子像素G之间,以电连接至设置在第12k-10列中的多个第二子像素G。第2-b子数据线SDL2-b设置在设置在第12k-8列中的多个第一子像素R与设置在第12k-7列中的多个第二子像素G之间,以电连接至设置在第12k-7列中的多个第二子像素G。
多条第三子数据线SDL3-a和SDL3-b被设置成与多个第三子像素B相邻以连接至多个第三子像素B。
具体地,第3-a子数据线SDL3-a设置在设置在第12k-9列中的多个第三子像素B与设置在第12k-10列中的多个第二子像素G之间,以电连接至设置在第12k-9列中的多个第三子像素B。第3-b子数据线SDL3-b设置在设置在第12k-6列中的多个第三子像素B与设置在第12k-7列中的多个第二子像素G之间,以电连接至设置在第12k-6列中的多个第三子像素B。
多条第四子数据线SDL4-a和SDL4-b被设置成与多个第一子像素R相邻以连接至多个第一子像素R。
具体地,第4-a子数据线SDL4-a设置在设置在第12k-5列中的多个第一子像素R与设置在第12k-6列中的多个第三子像素B之间,以电连接至设置在第12k-5列中的多个第一子像素R。多条第4-b子数据线SDL4-b设置在设置在第12k-2列中的多个第一子像素R与设置在第12k-3列中的多个第三子像素B之间,以电连接至设置在第12k-2列中的多个第一子像素R。
多条第五子数据线SDL5-a和SDL5-b被设置成与第二子像素G相邻以连接至多个第二子像素G。
具体地,第5-a子数据线SDL5-a设置在设置在第12k-5列中的多个第一子像素R与设置在第12k-4列中的多个第二子像素G之间,以电连接至设置在第12k-4列中的多个第二子像素G。第5-b子数据线SDL5-b设置在设置在第12k-2列中的多个第一子像素R与设置在第12k-1列中的多个第二子像素G之间,以电连接至设置在第12k-1列中的多个第二子像素G。
多条第六子数据线SDL6-a和SDL6-b被设置成与多个第三子像素B相邻以连接至多个第三子像素B。
具体地,第6-a子数据线SDL6-a设置在设置在第12k-3列中的多个第三子像素B与设置在第12k-4列中的多个第二子像素G之间,以电连接至设置在第12k-3列中的多个第三子像素B。第6-b子数据线SDL6-b设置在设置在第12k列中的多个第三子像素B与设置在第12k-1列中的多个第二子像素G之间,以电连接至设置在第12k列中的多个第三子像素B。
作为红色数据电压的第一数据电压DATA1被施加至第一数据线DL1,并且作为绿色数据电压的第二数据电压DATA2被施加至第二数据线DL2。此外,作为蓝色数据电压的第三数据电压DATA3被施加至第三数据线DL3,并且作为红色数据电压的第四数据电压DATA4被施加至第四数据线DL4。此外,作为绿色数据电压的第五数据电压DATA5被施加至第五数据线DL5,并且作为蓝色数据电压的第六数据电压DATA6被施加至第六数据线DL6。
因此,作为红色数据电压的第一数据电压DATA1被施加至多条第一子数据线SDL1-a和SDLl-b,并且作为绿色数据电压的第二数据电压DATA2被施加至多条第二子数据线SDL2-a和SDL2-b。此外,作为蓝色数据电压的第三数据电压DATA3被施加至多条第三子数据线SDL3-a和SDL3-b,并且作为红色数据电压的第四数据电压DATA4被施加至多条第四子数据线SDL4-a和SDL4-b。此外,作为绿色数据电压的第五数据电压DATA5被施加至多条第五子数据线SDL5-a和SDL5-b,并且作为蓝色数据电压的第六数据电压DATA6被施加至多条第六子数据线SDL6-a和SDL6-b。
多条栅极线GL1至GL4中的每一条可以设置在多个子像素R、G、B的两侧上,并且两条栅极线GL2和GL3可以设置在多个子像素R、G、B之间。
具体地,参照图12,第一栅极线GL1和第二栅极线GL2设置在奇数行中的多个子像素R、G、B的两侧上,并且第三栅极线GL3和第四栅极线GL4设置在偶数行中的多个子像素R、G、B的两侧上。因此,第二栅极线GL2和第三栅极线GL3设置在奇数行中的多个子像素R、G、B与偶数行中的多个子像素R、G、B之间。
同时,设置在第12k-11列中的多个第一子像素R、设置在第12k-10列中的多个第二子像素G、设置在第12k-6列中的多个第三子像素B、设置在第12k-5列中的多个第一子像素R、设置在第12k-1列中的多个第二子像素G以及设置在第12k列中的多个第三子像素B连接至奇数栅极线GL1和GL3。此外,设置在第12k-8列中的多个第一子像素R、设置在第12k-7列中的多个第二子像素G、设置在第12k-9列中的多个第三子像素B、设置在第12k-2列中的多个第一子像素R、设置在第12k-4列中的多个第二子像素G以及设置在第12k-3列中的多个第三子像素B连接至偶数栅极线GL2和GL4。
例如,如图12所示,在奇数行中,设置在第12k-11列中的多个第一子像素R连接至第一栅极线GL1,并且与其相邻的设置在第12k-8列中的多个第一子像素R连接至第二栅极线GL2。此外,与其相邻的设置在第12k-5列中的多个第一子像素R连接至第一栅极线GL1,并且与其相邻的设置在第12k-2列中的多个第一子像素R连接至第二栅极线GL2。在奇数行中,设置在第12k-10列中的多个第二子像素G连接至第一栅极线GL1,并且与其相邻的设置在第12k-7列中的多个第二子像素G连接至第二栅极线GL2。此外,与其相邻的设置在第12k-4列中的多个第二子像素G连接至第二栅极线GL2,并且与其相邻的设置在第12k-1列中的多个第二子像素G连接至第一栅极线GL1。在奇数行中,设置在第12k-9列中的多个第三子像素B连接至第二栅极线GL2,并且与其相邻的设置在第12k-6列中的多个第三子像素B连接至第一栅极线GL1。此外,设置在第12k-3列中的多个第三子像素B连接至第二栅极线GL2,并且与其相邻的设置在第12k列中的多个第三子像素B连接至第一栅极线GL1。
此外,如图12所示,在偶数行中,设置在第12k-11列中的多个第一子像素R连接至第三栅极线GL3,并且与其相邻的设置在第12k-8列中的多个第一子像素R连接至第四栅极线GL4。此外,与其相邻的设置在第12k-5列中的多个第一子像素R连接至第三栅极线GL3,并且与其相邻的设置在第12k-2列中的多个第一子像素R连接至第四栅极线GL4。此外,在偶数行中,设置在第12k-10列中的多个第二子像素G连接至第三栅极线GL3,并且与其相邻的设置在第12k-7列中的多个第二子像素G连接至第四栅极线GL4。此外,与其相邻的设置在第12k-4列中的多个第二子像素G连接至第四栅极线GL4,并且与其相邻的设置在第12k-1列中的多个第二子像素G连接至第三栅极线GL3。此外,在偶数行中,设置在第12k-9列中的多个第三子像素B连接至第四栅极线GL4,并且与其相邻的设置在第12k-6列中的多个第三子像素B连接至第三栅极线GL3。此外,设置在第12k-3列中的多个第三子像素B连接至第四栅极线GL4,并且与其相邻的设置在第12k列中的多个第三子像素B连接至第三栅极线GL3。
多条参考电压线RVL1、RVL2和RVL3中的每一条可以设置在一个像素PX中。
具体地,第一参考电压线RVL1设置在设置在第12k-10列中的多个第二子像素G与设置在第12k-9列中的多个第三子像素B之间。因此,设置在第12k-11列中的多个第一子像素R、设置在第12k-10列中的多个第二子像素G、设置在第12k-9列中的多个第三子像素B以及设置在第12k-8列中的多个第一子像素R可以连接至第一参考电压线RVL1。
第二参考电压线RVL2设置在设置在第12k-6列中的多个第三子像素B与设置在第12k-5列中的多个第一子像素R之间。因此,设置在第12k-7列中的多个第二子像素G、设置在第12k-6列中的多个第三子像素B、设置在第12k-5列中的多个第一子像素R以及设置在第12k-4列中的第二子像素G可以连接至第二参考电压线RVL2。
第三参考电压线RVL3设置在设置在第12k-2列中的多个第一子像素R与设置在第12k-1列中的多个第二子像素G之间。因此,设置在第12k-3列中的多个第三子像素B、设置在第12k-2列中的多个第一子像素R、设置在第12k-1列中的多个第二子像素G以及设置在第12k列中的多个第三子像素B可以连接至第三参考电压线RVL3。
在下文中,将参照图13描述根据本公开内容的又一示例性实施方式(示例5)的显示装置500的感测方法。
图13是用于说明根据本公开内容的又一示例性实施方式(第五示例性实施方式)的显示装置的感测方法的视图。
在图13中,示出了在图12所示的奇数行中设置在第12k-11列至第12k列中的多个子像素R、G、B中的每一个的感测顺序。然而,在偶数行中设置在第12k-11列至第12k列中的多个子像素R、G、B中的每一个的感测顺序可以与在奇数行中设置在第12k-11列至第12k列中的多个子像素R、G、B中的每一个的感测顺序相同。然而,本公开内容不限于此,并且多个子像素R、G、B中的每一个的感测顺序可以以各种方式变化。此外,设置在偶数行中的多个子像素R、G、B和设置在奇数行中的多个子像素R、G、B可以在不同的时间段内被感测。然而,本公开内容不限于此,并且设置在偶数行中的多个子像素R、G、B和设置在奇数行中的多个子像素R、G、B可以在相同时间段内被感测。
图13示出了设置在一行中的多个子像素在其中栅极高电压被施加至作为奇数栅极线中的任一条的第一栅极线GL1的第一扫描时段第1SCAN和第二扫描时段第2SCAN中的状态以及设置在一行中的多个子像素在其中栅极高电压被施加至作为偶数栅极线中的任一条的第二栅极线GL2的第三扫描时段第3SCAN和第四扫描时段第4SCAN中的状态。第一扫描时段第1SCAN、第二扫描时段第2SCAN、第三扫描时段第3SCAN和第四扫描时段第4SCAN是指依次相连的时间段。
用虚线表示的子像素R、G、B是指在相应的扫描时段中施加数据电压并执行感测的子像素R、G、B。具有黑色图案的子像素R、G、B是指在相应的扫描时段中未施加数据电压且未执行感测的子像素R、G、B。
参照图12和图13,由于第一栅极电压GATE1在第一扫描时段第1SCAN中为栅极高电压,因此在连接至第一栅极线GL1的设置在第12k-11列中的多个第一子像素R、设置在第12k-10列中的多个第二子像素G、设置在第12k-6列中的多个第三子像素B、连接至第一栅极线GL的设置在第12k-5列中的多个第一子像素R、设置在第12k-1列中的多个第二子像素G和设置在第12k列中的多个第三子像素B中,开关晶体管SWT和感测晶体管SET导通。
在第一扫描时段第1SCAN期间,数据电压被施加至连接至第一栅极线GL1的设置在第12k-11列中的多个第一子像素R和设置在第12k-10列中的多个第二子像素G中的仅任一个,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第一栅极线GL1的设置在第12k-6列中的多个第三子像素B和设置在第12k-5列中的多个第一子像素R中的仅任一个,以通过第二参考电压线RVL2感测。此外,数据电压被施加至连接至第一栅极线GL1的设置在第12k-1列中的多个第二子像素G和设置在第12k列中的多个第三子像素B中的仅任一个,以通过第三参考电压线RVL3感测。
例如,如图12和图13所示,在第一扫描时段第1SCAN期间,数据电压被施加至设置在第12k-11列中的多个第一子像素R以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第12k-5列中的多个第一子像素R以通过第二参考电压线RVL2感测。此外,数据电压被施加至设置在第12k列中的多个第三子像素B以通过第三参考电压线RVL3感测。
由于第一栅极电压GATE1在随后的第二扫描时段第2SCAN中为栅极高电压,因此在连接至第一栅极线GL1的设置在第12k-11列中的多个第一子像素R、设置在第12k-10列中的多个第二子像素G、设置在第12k-6列中的多个第三子像素B、设置在第12k-5列中的多个第一子像素R、设置在第12k-1列中的多个第二子像素G以及设置在第12k列中的多个第三子像素B中,开关晶体管SWT和感测晶体管SET导通。
在第二扫描时段第2SCAN期间,数据电压被施加至连接至第一栅极线GL1的设置在第12k-11列中的多个第一子像素R和设置在第12k-10列中的多个第二子像素G中的仅另一个,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第一栅极线GL1的设置在第12k-6列中的多个第三子像素B和设置在第12k-5列中的多个第一子像素R中的仅另一个,以通过第二参考电压线RVL2感测。此外,数据电压被施加至连接至第一栅极线GL1的设置在第12k-1列中的多个第二子像素G和设置在第12k列中的多个第三子像素B中的仅另一个,以通过第三参考电压线RVL3感测。
例如,如图12和图13所示,在第二扫描时段第2SCAN期间,数据电压被施加至设置在第12k-10列中的多个第二子像素G以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第12k-6列中的多个第三子像素B以通过第二参考电压线RVL2感测。此外,数据电压被施加至设置在第12k-1列中的多个第二子像素G以通过第三参考电压线RVL3感测。
在第三扫描时段第3SCAN期间,数据电压被施加至连接至第二栅极线GL2的设置在第12k-9列中的多个第三子像素B和设置在第12k-8列中的多个第一子像素R中的任一个,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第二栅极线GL2的设置在第12k-7列中的多个第二子像素G和设置在第12k-4列中的多个第二子像素G中的任一个,以通过第二参考电压线RVL2感测。此外,数据电压被施加至连接至第二栅极线GL2的设置在第12k-3列中的多个第三子像素B和设置在第12k-2列中的多个第一子像素R中的任一个,以通过第三参考电压线RVL3感测。
例如,如图12和图13所示,在第三扫描时段第3SCAN期间,数据电压被施加至设置在第12k-9列中的多个第三子像素B以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第12k-7列中的多个第二子像素G以通过第二参考电压线RVL2感测。此外,数据电压被施加至设置在第12k-3列中的多个第三子像素B以通过第三参考电压线RVL3感测。
在随后的第四扫描时段第4SCAN期间,数据电压被施加至连接至第二栅极线GL2的设置在第12k-9列中的多个第三子像素B和设置在第12k-8列中的多个第一子像素R中的另一个,以通过第一参考电压线RVL1感测。此外,数据电压被施加至连接至第二栅极线GL2的设置在第12k-7列中的多个第二子像素G和设置在第12k-4列中的多个第二子像素G中的另一个,以通过第二参考电压线RVL2感测。此外,数据电压被施加至连接至第二栅极线GL2的设置在第12k-3列中的多个第三子像素B和设置在第12k-2列中的多个第一子像素R中的另一个,以通过第三参考电压线RVL3感测。
例如,如图12和图13所示,在第四扫描时段第4SCAN期间,数据电压被施加至设置在第12k-8列中的多个第一子像素R以通过第一参考电压线RVL1感测。此外,数据电压被施加至设置在第12k-4列中的多个第二子像素G以通过第二参考电压线RVL2感测。此外,数据电压被施加至设置在第12k-2列中的多个第一子像素R以通过第三参考电压线RVL3感测。
如上所述,在多个扫描时段中的一个扫描时段期间,可以感测具有不同颜色的子像素R、G、B。
此外,在相关技术的显示装置中,在一个扫描时段中,感测设置在第12k-11列至第12k列中的多个子像素中的仅一个子像素,使得需要12个扫描时段来感测设置在第12k-11列至第12k列中的所有多个子像素。
相比之下,在根据本公开内容的另一示例性实施方式(第五示例性实施方式)的显示装置500中,在一个扫描时段中,感测设置在第12k-11列到第12k列中的多个子像素R、G、B中的两个或一个子像素。因此,仅需要四个扫描时段来感测设置在第12k-11列至第12k列中的所有多个子像素R、G、B。因此,根据本公开内容的另一示例性实施方式(第五示例性实施方式)的显示装置500可以更快地感测多个子像素。
本公开内容的示例性实施方式还可以描述如下:
根据本公开内容的一方面,显示装置包括:显示面板,其中可以设置有包括多个第一子像素、多个第二子像素、多个第三子像素和多个第四子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,数据驱动器被配置成使用通过第一参考电压线和第二参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,栅极驱动器被配置成借助于多条栅极线向多个像素提供栅极信号,多个第一子像素可以设置在第8k-7列和第8k-3列中,多个第二子像素可以设置在第8k-6列和第8k-2列中,多个第三子像素可以设置在第8k-5列和第8k-1列中,并且多个第四子像素可以设置在第8k-4列和第8k列中,多条数据线中的每一条可以被划分成多条子数据线,并且多条子数据线中的每一条可以连接至具有相同颜色的多个子像素,第一参考电压线可以连接至设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-5列中的多个第三子像素以及设置在第8k-4列中的多个第四子像素,并且第二参考电压线可以连接至设置在第8k-3列中的多个第一子像素、设置在第8k-2列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素,从而减少多个子像素的感测时间。
设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素可以连接至奇数栅极线,并且设置在第8k-5列中的多个第三子像素、设置在第8k-4列中的多个第四子像素、设置在第8k-3列中的多个第一子像素以及设置在第8k-2列中的多个第二子像素可以连接至偶数栅极线。
在第一扫描时段和第二扫描时段期间,可以向奇数栅极线中的任一条施加栅极高电压,并且在第三扫描时段和第四扫描时段期间,可以向偶数栅极线中的任一条施加栅极高电压。
在第一扫描时段期间,设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素中的任一个可以通过第一参考电压线感测,并且设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素中的任一个可以通过第二参考电压线感测,并且在第二扫描时段期间,设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素中的另一个可以通过第一参考电压线感测,并且设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素中的另一个可以通过第二参考电压线感测。
在第三扫描时段期间,设置在第8k-5列中的多个第三子像素和设置在第8k-4列中的多个第四子像素中的任一个可以通过第一参考电压线感测,并且设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素中的任一个可以通过第二参考电压线感测,并且在第四扫描时段期间,设置在第8k-5列中的多个第三子像素和设置在第8k-4列中的多个第四子像素中的另一个可以通过第一参考电压线感测,并且设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素中的另一个可以通过第二参考电压线感测。
第一子像素、第二子像素、第三子像素和第四子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管和发光二极管,并且感测晶体管将用于感测驱动晶体管的阈值电压和迁移率的电压输出至第一参考电压线和第二参考电压线。
根据本公开内容的另一方面,显示装置包括:显示面板,其中可以设置有包括多个第一子像素、多个第二子像素、多个第三子像素和多个第四子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,数据驱动器被配置成使用通过第一参考电压线、第二参考电压线和第三参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,栅极驱动器被配置成借助于多条栅极线向多个像素提供栅极信号,多个第一子像素可以设置在第8k-7列和第8k-3列中,多个第二子像素可以设置在第8k-6列和第8k-2列中,多个第三子像素可以设置在第8k-5列和第8k-1列中,并且多个第四子像素可以设置在第8k-4列和第8k列中,多条数据线中的每一条可以被划分成多条子数据线,并且多条子数据线中的每一条可以连接至具有相同颜色的多个子像素,第一参考电压线可以连接至设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素,第二参考电压线可以连接至设置在第8k-5列中的多个第三子像素、设置在第8k-4列中的多个第四子像素、设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素,并且第三参考电压线可以连接至设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素,从而更精确地感测多个子像素。
设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-5列中的多个第三子像素以及设置在第8k-4列中的多个第四子像素可以连接至奇数栅极线,并且设置在第8k-3列中的多个第一子像素、设置在第8k-2列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素可以连接至偶数栅极线。
在第一扫描时段和第二扫描时段期间,可以向奇数栅极线中的任一条施加栅极高电压,并且在第三扫描时段和第四扫描时段期间,可以向偶数栅极线中的任一条施加栅极高电压。
在第一扫描时段期间,设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素中的任一个可以通过第一参考电压线感测,并且设置在第8k-5列中的多个第三子像素和设置在第8k-4列中的多个第四子像素中的任一个可以通过第二参考电压线感测,并且在第二扫描时段期间,设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素中的另一个可以通过第一参考电压线感测,并且设置在第8k-5列中的多个第三子像素和设置在第8k-4列中的多个第四子像素中的另一个可以通过第二参考电压线感测。
在第三扫描时段期间,设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素中的任一个可以通过第二参考电压线感测,并且设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素中的任一个可以通过第三参考电压线感测,并且在第四扫描时段期间,设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素中的另一个可以通过第二参考电压线感测,并且设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素中的另一个可以通过第三参考电压线感测。
第一子像素、第二子像素、第三子像素和第四子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管和发光二极管,并且感测晶体管将用于感测驱动晶体管的阈值电压和迁移率的电压输出至第一参考电压线、第二参考电压线和第三参考电压线。
根据本公开内容的又一示例性实施方式(第三示例性实施方式),一种显示装置,包括:显示面板,其中设置有包括多个第一子像素、多个第二子像素和多个第三子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,其使用通过第一参考电压线和第二参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,其借助于多条栅极线向多个像素提供栅极信号,并且多个第一子像素设置在第6k-5列和第6k-2列中,多个第二子像素设置在第6k-4列和第6k-1列中,多个第三子像素设置在第6k-3列和第6k列中,多条数据线中的每一条被划分成多条子数据线,多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,第一参考电压线连接至设置在第6k-5列中的多个第一子像素、设置在第6k-4列中的多个第二子像素以及设置在第6k-3列中的多个第三子像素,并且第二参考电压线连接至设置在第6k-2列中的多个第一子像素、设置在第6k-1列中的多个第二子像素以及设置在第6k列中的多个第三子像素(k是1或更大的自然数)。
设置在第6k-5列中的多个第一子像素、设置在第6k-4列中的多个第二子像素以及设置在第6k-3列中的多个第三子像素可以连接至奇数栅极线,并且设置在第6k-2列中的多个第一子像素、设置在第6k-1列中的多个第二子像素以及设置在第6k列中的多个第三子像素可以连接至偶数栅极线。
在第一扫描时段和第三扫描时段期间,可以将栅极高电压施加至奇数栅极线中的任一条,并且在第二扫描时段和第四扫描时段期间,可以将栅极高电压施加至偶数栅极线中的任一条。
在第一扫描时段期间,设置在第6k-5列中的多个第一子像素和设置在第6k-4列中的多个第二子像素中的任一个可以通过第一参考电压线感测,并且设置在第6k列中的多个第三子像素可以通过第二参考电压线感测,并且在第三扫描时段期间,设置在第6k-5列中的多个第一子像素和设置在第6k-4列中的多个第二子像素中的另一个通过第一参考电压线感测。
在第二扫描时段期间,设置在第6k-3列中的多个第三子像素可以通过第一参考电压线感测,并且设置在第6k-2列中的多个第一子像素和设置在第6k-1列中的多个第二子像素中的任一个可以通过第二参考电压线感测,并且在第四扫描时段期间,设置在第6k-2列中的多个第一子像素和设置在第6k-1列中的多个第二子像素中的另一个可以通过第二参考电压线感测。
第一子像素、第二子像素和第三子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管和发光二极管,并且感测晶体管将用于感测驱动晶体管的阈值电压和迁移率的电压输出至第一参考电压线和第二参考电压线。
根据本公开内容的又一示例性实施方式(第四示例性实施方式),一种显示装置,包括:显示面板,其中设置有包括多个第一子像素、多个第二子像素和多个第三子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,其使用通过第一参考电压线、第二参考电压线和第三参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,其借助于多条栅极线向多个像素提供栅极信号。
多个第一子像素设置在第6k-5列和第6k-2列中,多个第二子像素设置在第6k-4列和第6k-1列中,多个第三子像素设置在第6k-3列和第6k列中,多条数据线中的每一条被划分成多条子数据线,多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,第一参考电压线连接至设置在第6k-5列中的多个第一子像素和设置在第6k-4列中的多个第二子像素,第二参考电压线连接至设置在第6k-3列中的多个第三子像素、设置在第6k-2列中的多个第一子像素以及设置在第6k-1列中的多个第二子像素,并且第三参考电压线连接至设置在第6k列中的多个第三子像素(k是1或更大的自然数)。
设置在第6k-5列中的多个第一子像素、设置在第6k-4列中的多个第二子像素以及设置在第6k-3列中的多个第三子像素可以连接至奇数栅极线,并且设置在第6k-2列中的多个第一子像素、设置在第6k-1列中的多个第二子像素和设置在第6k列中的多个第三子像素连接至偶数栅极线。
在第一扫描时段和第三扫描时段期间,可以将栅极高电压施加至奇数栅极线中的任一条,并且在第二扫描时段和第四扫描时段期间,将栅极高电压施加至偶数栅极线中的任一条。
在第一扫描时段期间,设置在第6k-5列中的多个第一子像素和设置在第6k-4列中的多个第二子像素中的任一个通过第一参考电压线感测,并且设置在第6k-3列中的多个第三子像素可以通过第二参考电压线感测,并且在第三扫描时段期间,设置在第6k-5列中的多个第一子像素和设置在第6k-4列中的多个第二像素中的另一个可以通过第一参考电压线感测。
在第二扫描时段期间,设置在第6k-2列中的多个第一子像素和设置在第6k-1列中的多个第二子像素中的任一个可以通过第二参考电压线感测,并且设置在第6k列中的多个第三子像素可以通过第三参考电压线感测,并且在第四扫描时段期间,设置在第6k-2列中的多个第一子像素和设置在第6k-1列中的多个第二子像素中的另一个可以通过第二参考电压线感测。
第一子像素、第二子像素和第三子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管和发光二极管,并且感测晶体管将用于感测驱动晶体管的阈值电压和迁移率的电压输出至第一参考电压线、第二参考电压线和第三参考电压线。
第一参考电压线可以设置在多个像素中,并且第二参考电压线和第三参考电压线可以设置在多个像素之间。
根据本公开内容的又一示例性实施方式(第四示例性实施方式),一种显示装置,包括:显示面板,其中设置有包括多个第一子像素、多个第二子像素和多个第三子像素的多个像素,每个子像素具有不同的颜色;数据驱动器,其使用通过第一参考电压线、第二参考电压线和第三参考电压线对多个像素的感测结果、借助于多条数据线向多个像素提供数据电压;以及栅极驱动器,其借助于多条栅极线向多个像素提供栅极信号。
多个第一子像素设置在第12k-11列、第12k-8列、第12k-5列和第12k-2列中,多个第二子像素设置在第12k-10列、第12k-7列、第12k-4列和第12k-1列中,多个第三子像素设置在第12k-9列、第12k-6列、第12k-3列和第12k列中,多条数据线中的每一条被划分成多条子数据线,多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,第一参考电压线连接至设置在第12k-11列中的多个第一子像素、设置在第12k-10列中的多个第二子像素、设置在第12k-9列中的多个第三子像素以及设置在第12k-8列中的多个第一子像素,第二参考电压线连接至设置在第12k-7列中的多个第二子像素、设置在第12k-6列中的多个第三子像素、设置在第12k-5列中的多个第一子像素以及设置在第12k-4列中的多个第二子像素,并且第三参考电压线连接至设置在第12k-3列中的多个第三子像素、设置在第12k-2列中的多个第一子像素、设置在第12k-1列中的多个第二子像素以及设置在第12k列中的多个第三子像素(k是1或更大的自然数)。
设置在第12k-11列中的多个第一子像素、设置在第12k-10列中的多个第二子像素、设置在第12k-6列中的多个第三子像素、设置在第12k-5列中的多个第一子像素、设置在第12k-1列中的多个第二子像素和设置在第12k列中的多个第三子像素连接至奇数栅极线,并且设置在第12k-8列中的多个第一子像素、设置在第12k-7列中的多个第二子像素、设置在第12k-9列中的多个第三子像素、设置在第12k-2列中的多个第一子像素、设置在第12k-4列中的多个第二子像素和设置在第12k-3列中的多个第三子像素连接至偶数栅极线。
在第一扫描时段和第二扫描时段期间,栅极高电压被施加至奇数栅极线中的任一条,并且在第三扫描时段和第四扫描时段期间,栅极高电压被施加至偶数栅极线中的任一条。
在第一扫描时段期间,设置在第12k-11列中的多个第一子像素和设置在第12k-10列中的多个第二子像素中的任一个可以通过第一参考电压线感测,设置在第12k-6列中的多个第三子像素和设置在第12k-5列中的多个第一子像素中的任一个可以通过第二参考电压线感测,并且设置在第12k-1列中的多个第二子像素和设置在第12k列中的多个第三子像素中的任一个可以通过第三参考电压线感测,并且在第二扫描时段期间,设置在第12k-11列中的多个第一子像素和设置在第12k-10列中的多个第二子像素中的另一个可以通过第一参考电压线感测,设置在第12k-6列中的多个第三子像素和设置在第12k-5列中的多个第一子像素中的另一个可以通过第二参考电压线感测,并且设置在第12k-1列中的多个第二子像素和设置在第12k列中的多个第三子像素中的另一个可以通过第三参考电压线感测。
在第三扫描时段期间,设置在第12k-9列中的多个第三子像素和设置在第12k-8列中的多个第一子像素中的任一个可以通过第一参考电压线感测,设置在第12k-7列中的多个第二子像素和设置在第12k-4列中的多个第二子像素中的任一个可以通过第二参考电压线感测,并且设置在第12k-3列中的多个第三子像素和设置在第12k-2列中的多个第一子像素中的任一个可以通过第三参考电压线感测,并且在第四扫描时段期间,设置在第12k-9列中的多个第三子像素和设置在第12k-8列中的多个第一子像素中的另一个可以通过第一参考电压线感测,设置在第12k-7列中的多个第二子像素和设置在第12k-4列中的多个第二子像素中的另一个可以通过第二参考电压线感测,并且设置在第12k-3列中的多个第三子像素和设置在第12k-2列中的多个第一子像素中的另一个可以通过第三参考电压线感测。
第一子像素、第二子像素和第三子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管和发光二极管,并且感测晶体管将用于感测驱动晶体管的阈值电压和迁移率的电压输出至第一参考电压线、第二参考电压线和第三参考电压线。
尽管已参照附图详细描述了本公开内容的示例性实施方式,但是本公开内容不限于此并且可以在不脱离本公开内容的技术构思的情况下以多种不同的形式实施。因此,提供本公开内容的示例性实施方式仅用于说明目的,而不旨在限制本公开内容的技术构思。本公开内容的技术构思的范围不限于此。因此,应当理解,上述示例性实施方式在所有方面都是示例性的,并不限制本公开内容。本公开内容的保护范围应基于所附权利要求解释,并且在其等同范围内的所有技术构思应理解为落入本公开内容的范围内。

Claims (10)

1.一种显示装置,包括:
显示面板,其中设置有包括多个第一子像素、多个第二子像素、多个第三子像素和多个第四子像素的多个像素,每个子像素具有不同的颜色;
数据驱动器,所述数据驱动器被配置成使用通过第一参考电压线和第二参考电压线对所述多个像素的感测结果、借助于多条数据线向所述多个像素提供数据电压;以及
栅极驱动器,所述栅极驱动器被配置成借助于多条栅极线向所述多个像素提供栅极信号,
其中,多个第一子像素设置在第8k-7列和第8k-3列中,多个第二子像素设置在第8k-6列和第8k-2列中,多个第三子像素设置在第8k-5列和第8k-1列中,并且多个第四子像素设置在第8k-4列和第8k列中,
所述多条数据线中的每一条被划分成多条子数据线,
所述多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,
所述第一参考电压线连接至设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-5列中的多个第三子像素以及设置在第8k-4列中的多个第四子像素,并且
所述第二参考电压线连接至设置在第8k-3列中的多个第一子像素、设置在第8k-2列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素,其中k是1或更大的自然数。
2.根据权利要求1所述的显示装置,
其中,设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素连接至奇数栅极线,并且设置在第8k-5列中的多个第三子像素、设置在第8k-4列中的多个第四子像素、设置在第8k-3列中的多个第一子像素以及设置在第8k-2列中的多个第二子像素连接至偶数栅极线。
3.一种显示装置,包括:
显示面板,其中设置有包括多个第一子像素、多个第二子像素、多个第三子像素和多个第四子像素的多个像素,每个子像素具有不同的颜色;
数据驱动器,所述数据驱动器被配置成使用通过第一参考电压线、第二参考电压线和第三参考电压线对所述多个像素的感测结果、借助于多条数据线向所述多个像素提供数据电压;以及
栅极驱动器,所述栅极驱动器被配置成借助于多条栅极线向所述多个像素提供栅极信号,
其中,多个第一子像素设置在第8k-7列和第8k-3列中,多个第二子像素设置在第8k-6列和第8k-2列中,多个第三子像素设置在第8k-5列和第8k-1列中,并且多个第四子像素设置在第8k-4列和第8k列中,并且所述多条数据线中的每一条被划分成多条子数据线,
所述多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,并且
所述第一参考电压线连接至设置在第8k-7列中的多个第一子像素和设置在第8k-6列中的多个第二子像素,所述第二参考电压线连接至设置在第8k-5列中的多个第三子像素、设置在第8k-4列中的多个第四子像素、设置在第8k-3列中的多个第一子像素和设置在第8k-2列中的多个第二子像素,并且所述第三参考电压线连接至设置在第8k-1列中的多个第三子像素和设置在第8k列中的多个第四子像素,其中k是1或更大的自然数。
4.根据权利要求3所述的显示装置,
其中,设置在第8k-7列中的多个第一子像素、设置在第8k-6列中的多个第二子像素、设置在第8k-5列中的多个第三子像素以及设置在第8k-4列中的多个第四子像素连接至奇数栅极线,并且设置在第8k-3列中的多个第一子像素、设置在第8k-2列中的多个第二子像素、设置在第8k-1列中的多个第三子像素以及设置在第8k列中的多个第四子像素连接至偶数栅极线。
5.一种显示装置,包括:
显示面板,其中设置有包括多个第一子像素、多个第二子像素和多个第三子像素的多个像素,每个子像素具有不同的颜色;
数据驱动器,所述数据驱动器使用通过第一参考电压线和第二参考电压线对所述多个像素的感测结果、借助于多条数据线向所述多个像素提供数据电压;以及
栅极驱动器,所述栅极驱动器借助于多条栅极线向所述多个像素提供栅极信号,
其中,多个第一子像素设置在第6k-5列和第6k-2列中,多个第二子像素设置在第6k-4列和第6k-1列中,多个第三子像素设置在第6k-3列和第6k列中,
所述多条数据线中的每一条被划分成多条子数据线,所述多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,
所述第一参考电压线连接至设置在第6k-5列中的多个第一子像素、设置在第6k-4列中的多个第二子像素以及设置在第6k-3列中的多个第三子像素,并且
所述第二参考电压线连接至设置在第6k-2列中的多个第一子像素、设置在第6k-1列中的多个第二子像素以及设置在第6k列中的多个第三子像素,其中k是1或更大的自然数。
6.根据权利要求5所述的显示装置,其中,设置在第6k-5列中的多个第一子像素、设置在第6k-4列中的多个第二子像素以及设置在第6k-3列中的多个第三子像素连接至奇数栅极线,并且
设置在第6k-2列中的多个第一子像素、设置在第6k-1列中的多个第二子像素以及设置在第6k列中的多个第三子像素连接至偶数栅极线。
7.一种显示装置,包括:
显示面板,其中设置有包括多个第一子像素、多个第二子像素和多个第三子像素的多个像素,每个子像素具有不同的颜色;
数据驱动器,所述数据驱动器使用通过第一参考电压线、第二参考电压线和第三参考电压线对所述多个像素的感测结果、借助于多条数据线向所述多个像素提供数据电压;以及
栅极驱动器,所述栅极驱动器借助于多条栅极线向所述多个像素提供栅极信号,
其中,多个第一子像素设置在第6k-5列和第6k-2列中,多个第二子像素设置在第6k-4列和第6k-1列中,多个第三子像素设置在第6k-3列和第6k列中,
所述多条数据线中的每一条被划分成多条子数据线,
所述多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,
所述第一参考电压线连接至设置在第6k-5列中的多个第一子像素和设置在第6k-4列中的多个第二子像素,
所述第二参考电压线连接至设置在第6k-3列中的多个第三子像素、设置在第6k-2列中的多个第一子像素以及设置在第6k-1列中的多个第二子像素,并且
所述第三参考电压线连接至设置在第6k列中的多个第三子像素,其中k是1或更大的自然数。
8.根据权利要求7所述的显示装置,其中,设置在第6k-5列中的多个第一子像素、设置在第6k-4列中的多个第二子像素以及设置在第6k-3列中的多个第三子像素连接至奇数栅极线,并且
设置在第6k-2列中的多个第一子像素、设置在第6k-1列中的多个第二子像素以及设置在第6k列中的多个第三子像素连接至偶数栅极线。
9.一种显示装置,包括:
显示面板,其中设置有包括多个第一子像素、多个第二子像素和多个第三子像素的多个像素,每个子像素具有不同的颜色;
数据驱动器,所述数据驱动器使用通过第一参考电压线、第二参考电压线和第三参考电压线对所述多个像素的感测结果、借助于多条数据线向所述多个像素提供数据电压;以及
栅极驱动器,所述栅极驱动器借助于多条栅极线向所述多个像素提供栅极信号,
其中,多个第一子像素设置在第12k-11列、第12k-8列、第12k-5列和第12k-2列中,
多个第二子像素设置在第12k-10列、第12k-7列、第12k-4列和第12k-1列中,
多个第三子像素设置在第12k-9列、第12k-6列、第12k-3列和第12k列中,
所述多条数据线中的每一条被划分成多条子数据线,
所述多条子数据线中的每一条连接至具有相同颜色的第一子像素、第二子像素、第三子像素和第四子像素之中的多个子像素,
所述第一参考电压线连接至设置在第12k-11列中的多个第一子像素、设置在第12k-10列中的多个第二子像素、设置在第12k-9列中的多个第三子像素以及设置在第12k-8列中的多个第一子像素,
所述第二参考电压线连接至设置在第12k-7列中的多个第二子像素、设置在第12k-6列中的多个第三子像素、设置在第12k-5列中的多个第一子像素以及设置在第12k-4列中的多个第二子像素,并且
所述第三参考电压线连接至设置在第12k-3列中的多个第三子像素、设置在第12k-2列中的多个第一子像素、设置在第12k-1列中的多个第二子像素以及设置在第12k列中的多个第三子像素,其中k是1或更大的自然数。
10.根据权利要求9所述的显示装置,其中,设置在第12k-11列中的多个第一子像素、设置在第12k-10列中的多个第二子像素、设置在第12k-6列中的多个第三子像素、设置在第12k-5列中的多个第一子像素、设置在第12k-1列中的多个第二子像素以及设置在第12k列中的多个第三子像素连接至奇数栅极线,并且
设置在第12k-8列中的多个第一子像素、设置在第12k-7列中的多个第二子像素、设置在第12k-9列中的多个第三子像素、设置在第12k-2列中的多个第一子像素、设置在第12k-4列中的多个第二子像素以及设置在第12k-3列中的多个第三子像素连接至偶数栅极线。
CN202111031229.8A 2020-09-03 2021-09-03 显示装置 Pending CN114141185A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20200112630 2020-09-03
KR10-2020-0112630 2020-09-03
KR10-2021-0108967 2021-08-18
KR1020210108967A KR20220030884A (ko) 2020-09-03 2021-08-18 표시 장치

Publications (1)

Publication Number Publication Date
CN114141185A true CN114141185A (zh) 2022-03-04

Family

ID=80221760

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111031229.8A Pending CN114141185A (zh) 2020-09-03 2021-09-03 显示装置

Country Status (4)

Country Link
US (2) US11715427B2 (zh)
CN (1) CN114141185A (zh)
DE (1) DE102021122723A1 (zh)
TW (2) TW202322090A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114300531A (zh) * 2021-12-31 2022-04-08 武汉天马微电子有限公司 显示面板和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140198135A1 (en) * 2013-01-17 2014-07-17 Ki-Myeong Eom Organic light emitting display device
CN105405416A (zh) * 2014-09-05 2016-03-16 三星显示有限公司 显示装置和驱动该显示装置的方法
KR20160108710A (ko) * 2015-03-05 2016-09-20 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
US10269277B2 (en) * 2016-08-31 2019-04-23 Lg Display Co., Ltd. Organic light emitting display panel, organic light emitting display device and the method for driving the same

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101319345B1 (ko) 2009-08-04 2013-10-16 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR101773934B1 (ko) * 2010-10-21 2017-09-04 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102211694B1 (ko) * 2014-07-17 2021-02-04 삼성디스플레이 주식회사 발광소자 표시장치 및 이의 구동 방법
CN104360551B (zh) * 2014-11-10 2017-02-15 深圳市华星光电技术有限公司 阵列基板、液晶面板以及液晶显示器
US9818344B2 (en) 2015-12-04 2017-11-14 Apple Inc. Display with light-emitting diodes
KR102577133B1 (ko) 2016-09-30 2023-09-08 엘지디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR102648975B1 (ko) 2016-11-30 2024-03-19 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 구동특성 보상방법
KR102622938B1 (ko) 2018-08-06 2024-01-09 엘지디스플레이 주식회사 구동회로, 유기발광표시장치 및 구동방법
JPWO2020136464A1 (zh) 2018-12-28 2020-07-02
KR20200112630A (ko) 2019-03-21 2020-10-05 엘지전자 주식회사 자율주행 차량을 이용한 운송 서비스 제공 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140198135A1 (en) * 2013-01-17 2014-07-17 Ki-Myeong Eom Organic light emitting display device
CN105405416A (zh) * 2014-09-05 2016-03-16 三星显示有限公司 显示装置和驱动该显示装置的方法
KR20160108710A (ko) * 2015-03-05 2016-09-20 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
US10269277B2 (en) * 2016-08-31 2019-04-23 Lg Display Co., Ltd. Organic light emitting display panel, organic light emitting display device and the method for driving the same

Also Published As

Publication number Publication date
TW202226205A (zh) 2022-07-01
US11715427B2 (en) 2023-08-01
US20220068225A1 (en) 2022-03-03
DE102021122723A1 (de) 2022-03-03
TWI794955B (zh) 2023-03-01
US20230326417A1 (en) 2023-10-12
TW202322090A (zh) 2023-06-01

Similar Documents

Publication Publication Date Title
CN112599055B (zh) 显示装置及其驱动方法
US20150029238A1 (en) Drive circuit, optoelectronic device, electronic device, and drive method
US20230154413A1 (en) Display device having a plurality of sub data lines connected to a plurality of subpixels
KR20220030884A (ko) 표시 장치
US20230326417A1 (en) Display device
KR20220015292A (ko) 표시 장치
CN115731857A (zh) 显示面板和包含该显示面板的显示装置
JP7491979B2 (ja) 表示装置
CN114155811B (zh) 电致发光显示装置
US11929039B2 (en) Display device
US20230217767A1 (en) Display Device
US11694633B2 (en) Display device having a sub pixel column connected to different data lines
US20240087538A1 (en) Display device
KR20230086084A (ko) 표시 장치
KR20220048355A (ko) 표시 장치
KR20230096492A (ko) 표시 장치 및 이의 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination