TW202315022A - 運用於積體電路的電源網結構 - Google Patents

運用於積體電路的電源網結構 Download PDF

Info

Publication number
TW202315022A
TW202315022A TW110134814A TW110134814A TW202315022A TW 202315022 A TW202315022 A TW 202315022A TW 110134814 A TW110134814 A TW 110134814A TW 110134814 A TW110134814 A TW 110134814A TW 202315022 A TW202315022 A TW 202315022A
Authority
TW
Taiwan
Prior art keywords
power
lines
grid
global
line
Prior art date
Application number
TW110134814A
Other languages
English (en)
Other versions
TWI767841B (zh
Inventor
李宜珊
陳其懋
德英 阮
駱柏丞
林尚儒
Original Assignee
智原科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 智原科技股份有限公司 filed Critical 智原科技股份有限公司
Priority to TW110134814A priority Critical patent/TWI767841B/zh
Priority to CN202111197145.1A priority patent/CN115828833A/zh
Priority to US17/510,974 priority patent/US11810856B2/en
Application granted granted Critical
Publication of TWI767841B publication Critical patent/TWI767841B/zh
Publication of TW202315022A publication Critical patent/TW202315022A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5286Arrangements of power or ground buses

Landscapes

  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本發明為一種運用於積體電路的電源網結構。在積體電路的晶片上設計電源開關元件,並利用電源開關元件來控制電源域運作的切換。而在電源網的設計上,更將不同電器特性的電源線設計在同一行或者同一列,用以降低電源網在金屬層上的佈局面積。

Description

運用於積體電路的電源網結構
本發明是一種運用於積體電路的電源網結構,且特別是有關於一種積體電路中利用電源開關元件(power switch cell)來控制電源域運作的電源網結構。
由於積體電路(integrated circuit,簡稱IC)的設計越來越複雜,針對積體電路上不同的電源域(power domain),需要設計對應的電源網(power mesh)來提供工作電壓(working voltage)至不同的電源域。
本發明提出一種運用於積體電路的電源網結構,該積體電路的一晶片上具有一電源域,且在該電源域中包括一電源開關元件,該電源結構包括:一第一電源網,位於該晶片上方,該第一電源網包括多條第一方向電源供應線,且該些第一方向電源供應線包括多條區域電源線以及多條接地線,其中該電源開關元件至少連接至該第一電源網的該些接地線其中之一,以及該電源開關元件的一電壓輸出端至少連接至該第一電源網的該些區域電源線其中之一;一第二電源網,包括多條第二方向電源供應線,該些第二方向電源供應線包括一全域電源線以及二條區域電源線,且該全域電源線與該二條區域電源線設計在相同的一行,其中該第二電源網上的該全域電源線連接至該電源開關元件的一電壓輸入端,且該第二電源網上的該二條區域電源線連接至該第一電源網的該些區域電源線;一第三電源網,包括一第二方向電源供應線,且該第二方向電源線包括一接地線,其中該第三電源網的該接地線連接至該第一電源網的該些接地線; 一第四電源網,包括多條第一方向電源供應線,且該些第一方向電源線包括一全域電源線與一接地線,且該全域電源線與該接地線設計在相同的一列,其中該第四電源網的該全域電源線連接至該第二電源網的該全域電源線,該第四電源網的該接地線連接至該第三電源網的該接地線;以及一第五電源網,包括多條第二方向電源供應線,且該些第二方向電源線包括一全域電源線與一接地線,該全域電源線接收一工作電壓,該接地線接收一接地電壓,其中該第五電源網的該全域電源線連接至該第四電源網的該全域電源線,該第五電源網的該接地線連接至該第四電源網的該接地線。
本發明提出一種運用於積體電路的電源網結構,該積體電路的一晶片上具有一第一電源域與一第二電源域,且在該電源域中包括一電源開關元件,該電源結構包括:一第一電源網,位於該晶片上方,該第一電源網包括多條第一方向電源供應線,且該些第一方向電源供應線包括多條全域電源線、多條區域電源線以及多條接地線,其中該些全域電源線位在該第一電源域上方,該些區域電源線位於該第二電源域上方,該電源開關元件至少連接至該第一電源網的該些接地線其中之一,以及該電源開關元件的一電壓輸出端至少連接至該第一電源網的該些區域電源線其中之一;一第二電源網,包括多條第二方向電源供應線,該些第二方向電源供應線包括一全域電源線以及二條區域電源線,且該全域電源線與該二條區域電源線位於該第二電源域上方,並設計在相同的一行,其中該第二電源網上的該全域電源線連接至該電源開關元件的一電壓輸入端,且該第二電源網上的該二條區域電源線連接至該第一電源網的該些區域電源線;一第三電源網,包括一第二方向電源供應線,且該第二方向電源線包括多條全域電源線以及多條接地線,其中該些全域電源線位於該第一電源域上方,該第三電源網的該些接地線連接至該第一電源網的該些接地線,該第三電源網的該些全域電源線連接至該第一電源網的該些全域電源線;一第四電源網,包括多條第一方向電源供應線,且該些第一方向電源線包括多條全域電源線與多條接地線,其中該第四電源網的該些接地線連接至該第三電源網中的該些接地線,在該第二電源域上方的該全域電源線連接至該第二電源網的該全域電源線;且該第四電源網在該第一電源域上方的該些全域電源線連接至該第三電源網的該全域電源線;一第五電源網,包括多條第二方向電源供應線,且該些第二方向電源線包括一全域電源線與一接地線,該全域電源線接收一工作電壓,該接地線接收一接地電壓,其中該第五電源網的該全域電源線連接至該第四電源網的該些全域電源線,該第五電源網的該接地線連接至該第四電源網的該些接地線。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
請參照第1A圖至第1E圖,其所繪示為本發明運用於積體電路的電源網結構之第一實施例。如第1A圖所示,積體電路的晶片(chip)500被區分為二個電源域510、520。另外,在晶片500上設計電源開關元件(power switch cell)521、522用來控制電源域520的電源切換。
請參照第1B圖,其為第一電源網的示意圖。第一電源網配置於晶片500上方。第一電源網被劃分(partitioned)為二個部份電源網(partial power mesh)。第一部份電源網位於電源域510上方,第二部份電源網位於電源域520上方。再者,經由穿透洞(via hole),二個部份電源網可以對應地耦接(couple)至下方二個電源域510、520中的電子元件(electronic component)。
如第1B圖所示,第一電源網中,電源域510上方的第一部份電源網包括多條水平電源供應線(horizontal power supply wires),其包括全域電源線(global power wire)516以及接地線(ground wire)514。另外,電源域520上方的第二部份電源網包括多條水平電源供應線,其包括區域電源線(local power wire)528以及接地線524。其中,全域電源線516以斜線表示,區域電源線528以交叉線表示,接地線514、524以空白表示。另外,在電源域520中的電源開關元件521、522經由穿透洞連接到至少一條區域電源線528與至少一條接地線524。舉例來說,電源開關元件521經由穿透洞523連接至接地線524。
如第1B圖所示,在第一電源網中,第一列(row)至第三列皆位於電源域510上方,所以每一列皆為完整的一條水平電源供應線。另外,在第一電源網中,第四列至第九列位於電源域510與電源域520上方,所以每一列皆包括不相接觸的二條水平電源供應線。舉例來說,第四列包括二條水平電源供應線,一條為全域電源線516,另一條為區域電源線528。同理,第五列包括二條水平電源供應線,一條為接地線514,另一條為接地線524。
請參照第1C圖,其為第二電源網的示意圖。第二電源網配置於第一電源網上方。第二電源網包括多條垂直電源供應線(vertial power supply wires),其包括全域電源線536、接地線534以及區域電源線538。
如第1C圖所示,在第二電源網中,對應於電源域510上方的垂直電源供應線包括全域電源線536與接地線534。另外,對應於電源域520上方的垂直電源供應線包括全域電源線536、接地線534與區域電源線538。其中,接地線534經由穿透洞(via hole)連接至第一電源網的接地線514、524。也就是說,第一電源網的接地線524、514利用第二電源網的接地線534達成電性連接。再者,區域電源線538經由穿透洞(via hole)連接至第一電源網的區域電源線528。全域電源線536經由穿透洞(via hole)連接至第一電源網的全域電源線516。另外,全域電源線536經由穿透洞(via hole)連接至電源開關元件521、522。
請參照第1D圖,其為第三電源網的示意圖。第三電源網配置於第二電源網上方。第三電源網包括多條水平電源供應線,包括全域電源線546與接地線544。其中,接地線544經由穿透洞(via hole)連接至第二電源網的接地線534。全域電源線546經由穿透洞(via hole)連接至第二電源網的全域電源線536。
如第1E圖所示,本發明第一實施例的電源網結構利用三個金屬層(metal layer)來實現。舉例來說,第一電源網配置在較低的金屬層M1,第二電源網配置在金屬層M5,第三電源網配置在較高的金屬層M6。當然,本發明並不限定於三個電源網所配置的金屬層,本發明僅限定第一電源網位在第二電源網下方,第二電源網位在第三電源網下方。
再者,在第一實施例的電源網結構中,有相同電氣特性(same electrical property)的電源線以及接地線可以利用穿透洞(via hole)來達成內連接(interconnect)。換句話說,接地線514、524、534、544達成電性連接,全域電源線516、536、546達成電性連接,區域電源線528、538達成電性連接。因此,當第三電源網的全域電源線546與接地線544分別接收工作電壓V DD以及接地電壓V GND時,電源域510中的電子元件(electronic component)即可根據工作電壓V DD以及接地電壓V GND來運作。
另外,根據本發明的第一實施例,設計於晶片500上的電源開關元件521、522連接至全域電源線536、區域電源線528以及接地線524。再者,電源開關元件521、522皆包括一電源接收端與一電源輸出端,其中電源接收端連接至第二電源網的全域電源線536,電源輸出端連接至第一電源網的區域電源線528。因此,當電源開關元件521、522為閉合狀態(close state)時,全域電源線536上的工作電壓V DD可傳導到區域電源線528、538。此時,電源域520中的電子元件即可根據工作電壓V DD以及接地電壓V GND來運作。反之,當電源開關元件521、522為斷開狀態(open state)時,全域電源線536上的工作電壓V DD無法傳導到區域電源線528,此時電源域520中的電子元件停止運作。
舉例來說,當積體電路處於正常模式(normal mode)時,晶片500上的電源開關元件521、522為閉合狀態,電源域510、520中的電子元件可以根據工作電壓V DD以及接地電壓V GND來運作。當積體電路處於睡眠模式(sleep mode)時,晶片500上的電源開關元件521、522為斷開狀態,僅剩電源域510中的電子元件可運作,電源域520中的電子元件停止運作。
請參照第2A圖至第2G圖,其所繪示為本發明運用於積體電路的電源網結構之第二實施例。如第2A圖所示,積體電路的晶片600被區分為二個電源域610、620。另外,在晶片600上設計電源開關元件621、622用來控制電源域620的電源切換。
請參照第2B圖,其為第一電源網的示意圖。第一電源網配置於晶片600上方。第一電源網被劃分(partitioned)為二個部份電源網(partial power mesh)。第一部份電源網位於電源域610上方,第二部份電源網位於電源域620上方。再者,經由穿透洞(via hole),二個部份電源網可以對應地耦接(couple)至下方二個電源域610、620中的電子元件。
如第2B圖所示,第一電源網中,電源域610上方的第一部份電源網包括多條水平電源供應線,其包括全域電源線616以及接地線614。另外,電源域620上方的第二部份電源網包括多條水平電源供應線,其包括區域電源線628以及接地線624。其中,全域電源線616以斜線表示,區域電源線628以交叉線表示,接地線614、624以空白表示。另外,在電源域620中的電源開關元件621、622經由穿透洞連接至區域電源線628與接地線624。舉例來說,電源開關元件621經由穿透洞623連接至區域電源線628。
如第2B圖所示,在第一電源網中,第一列(row)與第二列皆位於電源域610上方,所以每一列皆為完整的一條水平電源供應線。另外,在第一電源網中,第三列至第九列位於電源域610與電源域620上方,所以每一列皆包括不相接觸的二條水平電源供應線。舉例來說,第三列包括二條水平電源供應線,一條為全域電源線616,另一條為區域電源線628。同理,第四列包括二條水平電源供應線,一條為接地線614,另一條為接地線624。
請參照第2C圖,其為第二電源網的示意圖。第二電源網配置於第一電源網上方,對應於電源域620處。第二電源網包括多條垂直電源供應線,其包括全域電源線636與區域電源線638。其中,在第二電源網中,區域電源線638經由穿透洞(via hole)連接至第一電源網的區域電源線628,且全域電源線636經由穿透洞(via hole)連接至電源開關元件621、622。
如第2C圖所示,在第二電源網中,第一行(column)與第二行皆位於電源域620上方,每一行包括不相接觸的多條垂直電源供應線。舉例來說,第一行包括三條垂直電源供應線,一條為全域電源線636,另二條為區域電源線638。在第一行中,全域電源線636通過電源開關元件621上方,而在全域電源線636的兩端則為區域電源線638。同理,第二行包括三條垂直電源供應線,一條為全域電源線636,另二條為區域電源線638。在第二行中,全域電源線636通過電源開關元件622上方,而在全域電源線636的兩端則為區域電源線638。
請參照第2D圖,其為第三電源網的示意圖。第三電源網配置於第二電源網上方。第三電源網包括多條垂直電源供應線,其包括全域電源線646以及接地線644。
如第2D圖所示,在第三電源網中,對應於電源域610上方的垂直電源供應線包括全域電源線646與接地線644。另外,對應於電源域620上方的垂直電源供應線僅包括接地線644。其中,第三電源網的接地線644經由穿透洞(via hole)連接至第一電源網的接地線614、624。也就是說,第一電源網的接地線614、624利用第三電源網的接地線644達成電性連接。再者,全域電源線646經由穿透洞(via hole)連接至第一電源網的全域電源線616。
請參照第2E圖,其為第四電源網的示意圖。第四電源網配置於第三電源網上方。第四電源網包括多條水平電源供應線,其包括全域電源線656以及接地線654。其中,接地線654經由穿透洞(via hole)連接至第三電源網的接地線644。
另外,在第四電源網中,對應於電源域610上方的水平電源供應線包括全域電源線656與接地線654。全域電源線656經由穿透洞(via hole)連接至第三電源網的全域電源線646。
根據本發明的第二實施例,在電源域620上方,一列的水平電源供應線包括不相接觸的全域電源線656與接地線654。在第一列中,全域電源線656通過電源開關元件621上方,而全域電源線656的兩端則為接地線654。同理,在第二列中,全域電源線656通過電源開關元件622上方,而全域電源線656的兩端則為接地線654。另外,全域電源線656經由穿透洞(via hole)連接至第二電源網的全域電源線636。
請參照第2F圖,其為第五電源網的示意圖。第五電源網配置於第四電源網上方。第五電源網包括多條垂直電源供應線,其包括全域電源線666、接地線664。其中,接地線664經由穿透洞(via hole)連接至第四電源網的接地線654。全域電源線666經由穿透洞(via hole)連接至第四電源網的全域電源線656。
如第2G圖所示,本發明第二實施例的電源網結構利用五個金屬層(metal layer)來實現。舉例來說,第一電源網配置在較低的金屬層M1,第二電源網配置在金屬層M3,第三電源網配置在金屬層M5,第四電源網配置在金屬層M6,第五電源網配置在較高的金屬層M7。當然,本發明並不限定於五個電源網所配置的金屬層,本發明僅限定第一電源網位在第二電源網下方,第二電源網位在第三電源網下方,第三電源網位在第四電源網下方,第四電源網位在第五電源網下方。
再者,在第二實施例的電源網結構中,有相同電氣特性(same electrical property)的電源線以及接地線可以利用穿透洞(via hole)來達成內連接(interconnect)。換句話說,接地線614、624、644、654、664達成電性連接,全域電源線616、636、646、656、666達成電性連接,區域電源線628、638達成電性連接。因此,當第五電源網的全域電源線666與接地線664分別接收工作電壓V DD以及接地電壓V GND時,電源域610中的電子元件即可根據工作電壓V DD以及接地電壓V GND來運作。
另外,根據本發明的第二實施例,設計於晶片600上的電源開關元件621、622連接至全域電源線636、區域電源線628以及接地線624。再者,電源開關元件621、622皆包括一電源接收端與一電源輸出端,其中電源接收端連接至第二電源網的全域電源線636,電源輸出端連接至第一電源網的區域電源線628。因此,當電源開關元件621、622為斷開狀態(open state)時,全域電源線636上的工作電壓V DD無法傳導到區域電源線628,此時電源域620上的電子元件無法運作。反之,當電源開關元件621、622為閉合狀態(close state)時,全域電源線636上的工作電壓V DD可傳導到區域電源線628、638,此時電源域620中的電子元件即可根據工作電壓V DD以及接地電壓V GND來運作。
舉例來說,當積體電路處於正常模式(normal mode)時,晶片600的電源開關元件621、622為閉合狀態,電源域610、620中的電子元件可以根據工作電壓V DD以及接地電壓V GND來運作。當積體電路處於睡眠模式(sleep mode)時,晶片600的電源開關元件621、622為斷開狀態,僅剩電源域610中的電子元件可運作,電源域620中的電子元件停止運作。
根據本發明的第二實施例,在電源域620上方的電源網設計中,將不同電器特性的電源線設計在同一行或者同一列,用以降低電源網在金屬層上的佈局面積。再者,剩下的金屬層區域則可以運用在信號線(signal wire)的佈局設計。
再者,第二實施例中,晶片600的電源域620中係設計多個電源開關元件621、622。在實際的運用上,本發明並不限定電源域620中電源開關元件的數目。舉例來說,利用單一個電源開關元件也可以達成本發明的目的,以下說明之。
請參照第3圖,其所繪示為本發明運用於積體電路的電源網結構之第三實施例。其中,區域電源線728、738以交叉線表示,接地線724、744、754、764以空白表示,全域電源線736、756、766以斜線表示。
如第3圖所示,在晶片上的電源域720中設計電源開關元件(power switch cell)722用來控制電源域720的電源切換。
第一電源網配置在晶片上方。其中,在電源域720上方的第一電源網包括多條水平電源供應線,其包括區域電源線728以及接地線724。再者,電源開關元件722經由穿透洞(via hole)連接至區域電源線728與接地線724。另外,經由穿透洞,區域電源線728以及接地線724也可以耦接(couple)至下方電源域720中的電子元件(electronic component)。
第二電源網配置於第一電源網上方。第二電源網包括多條垂直電源供應線(vertial power supply wires),其包括的全域電源線736以及區域電源線738。其中,全域電源線736以及區域電源線738設計在相同行(column)。亦即,在一行中包括三條不相接觸的垂直電源供應線,一條為全域電源線736,另二條為區域電源線738,全域電源線736通過電源開關元件722上方,而在全域電源線736的兩端則為區域電源線738。再者,區域電源線738經由穿透洞(via hole)連接至第一電源網的區域電源線728,且全域電源線736經由穿透洞(via hole)連接至電源開關元件722。
第三電源網配置於第二電源網上方。第三電源網包括一垂直電源供應線,其為接地線744。其中,第三電源網的接地線744經由穿透洞(via hole)連接至第一電源網的接地線724。也就是說,第一電源網的接地線724利用第三電源網的接地線744達成電性連接。
第四電源網配置於第三電源網上方。第四電源網包括多條水平電源供應線,其包括全域電源線756以及接地線754。其中,全域電源線756以及接地線754設計在相同列(row)。亦即,在一列中包括二條不相接觸的水平電源供應線,一條為全域電源線756,另一條為接地線754,全域電源線756通過電源開關元件722上方。再者,全域電源線756經由穿透洞(via hole)連接至第二電源網的全域電源線736,且接地線754經由穿透洞(via hole)連接至第三電源網的接地線744。
第五電源網配置於第四電源網上方。第五電源網包括多條垂直電源供應線,其包括全域電源線766、接地線764。其中,接地線764經由穿透洞(via hole)連接至第四電源網的接地線754。全域電源線766經由穿透洞(via hole)連接至第四電源網的全域電源線756。
在第三實施例的電源網結構中,有相同電氣特性(same electrical property)的電源線以及接地線可以利用穿透洞(via hole)來達成內連接(interconnect)。換句話說,接地線724、744、754、764達成電性連接,全域電源線736、756、766達成電性連接,區域電源線728、738達成電性連接。另外,第五電源網的全域電源線766與接地線764分別接收工作電壓V DD以及接地電壓V GND
根據本發明的第三實施例,設計於晶片上的電源開關元件722連接至全域電源線736、區域電源線728以及接地線724。再者,電源開關元件722皆包括一電源接收端與一電源輸出端,其中電源接收端連接至第二電源網的全域電源線736,電源輸出端連接至第一電源網的區域電源線728。
當電源開關元件722為斷開狀態(open state)時,全域電源線736上的工作電壓V DD無法傳導到區域電源線728,此時電源域720上的電子元件無法運作。反之,當電源開關元件722為閉合狀態(close state)時,全域電源線736上的工作電壓V DD可傳導到區域電源線728、738,此時電源域720中的電子元件即可根據工作電壓V DD以及接地電壓V GND來運作。
由以上說明可知,本發明提出一種運用於積體電路的電源網結構。在積體電路的晶片上設計電源開關元件,並利用電源開關元件來控制電源域運作的切換。而在電源網的設計上,本發明更將不同電器特性的電源線設計在同一行或者同一列,用以降低電源網在金屬層上的佈局面積。
另外,在本發明實施例中係以水平電源供應線與垂直電源供應線來構成電源網架構。實際上,本發明可以利用二個不同方向的電源供應線來構成電源網架構。以第二實施例為例,第一電源網可包括多條第一方向電源供應線,第二電源網可包括多條第二方向電源供應線,第三電源網可包括多條第二方向電源供應線,第四電源網可包括多條第一方向電源供應線,第五電源網可包括多條第二方向電源供應線。
再者,本發明並不限定電源網架構中多個電源網的上下位置。以第2G圖為例,金屬層M3的第二電源網與金屬層M5所在的第三電源網可以互換,亦即第二電源網可以配置在金屬層M5,第三電源網可以配置在金屬層M3。另外,金屬層M5的第三電源網與金屬層M6所在的第四電源網也可以互換,亦即第三電源網可以配置在金屬層M6,第四電源網可以配置在金屬層M5。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100,500,600:晶片 110,120,510,520,610,620,720:電源域 300:區域電源網 310,320:部份區域電源網 321,401,402:電源線 322,403,514,524,534,544,614,624,644,654,664,724,744,754,764:接地線 400:全域電源網 521,522,621,622,722:電源開關元件 516,536,546,616,636,646,656,666,736,756,766:全域電源線 523,623:穿透洞 528,538,628,638,728,738:區域電源線
第1A圖至第1E圖為本發明運用於積體電路的電源網結構之第一實施例; 第2A圖至第2G圖為本發明運用於積體電路的電源網結構之第二實施例;以及 第3圖為本發明運用於積體電路的電源網結構之第三實施例。
720:電源域
722:電源開關元件
724,744,754,764:接地線
728,738:區域電源線
736,756,766:全域電源線

Claims (11)

  1. 一種運用於積體電路的電源網結構,該積體電路的一晶片上具有一電源域,且在該電源域中包括一電源開關元件,該電源結構包括: 一第一電源網,位於該晶片上方,該第一電源網包括多條第一方向電源供應線,且該些第一方向電源供應線包括多條區域電源線以及多條接地線,其中該電源開關元件至少連接至該第一電源網的該些接地線其中之一,以及該電源開關元件的一電壓輸出端至少連接至該第一電源網的該些區域電源線其中之一; 一第二電源網,包括多條第二方向電源供應線,該些第二方向電源供應線包括一全域電源線以及二條區域電源線,且該全域電源線與該二條區域電源線設計在相同的一行,其中該第二電源網上的該全域電源線連接至該電源開關元件的一電壓輸入端,且該第二電源網上的該二條區域電源線連接至該第一電源網的該些區域電源線; 一第三電源網,包括一第二方向電源供應線,且該第二方向電源線包括一接地線,其中該第三電源網的該接地線連接至該第一電源網的該些接地線; 一第四電源網,包括多條第一方向電源供應線,且該些第一方向電源線包括一全域電源線與一接地線,且該全域電源線與該接地線設計在相同的一列,其中該第四電源網的該全域電源線連接至該第二電源網的該全域電源線,該第四電源網的該接地線連接至該第三電源網的該接地線;以及 一第五電源網,包括多條第二方向電源供應線,且該些第二方向電源線包括一全域電源線與一接地線,該全域電源線接收一工作電壓,該接地線接收一接地電壓,其中該第五電源網的該全域電源線連接至該第四電源網的該全域電源線,該第五電源網的該接地線連接至該第四電源網的該接地線。
  2. 如請求項1所述之運用於積體電路的電源網結構,其中該第一電源網的該些區域電源線以及該些接地線耦接至該電源域中的複數個電子元件。
  3. 如請求項2所述之運用於積體電路的電源網結構,其中當該電源開關元件為一閉合狀態時,該電源域中的該些電子元件根據該工作電壓與該接地電壓而運作;以及,當該電源開關元件為一斷開狀態時,該電源域中的該些電子元件停止運作。
  4. 如請求項1所述之運用於積體電路的電源網結構,其中該第五電源網配置於該第四電源網上方,該第四電源網配置於該第三電源網上方,該第三電源網配置於該第二電源網上方,該第二電源網配置於該第一電源網上方。
  5. 如請求項1所述之運用於積體電路的電源網結構,其中該第一方向為一水平方向,該第二方向為一垂直方向。
  6. 一種運用於積體電路的電源網結構,該積體電路的一晶片上具有一第一電源域與一第二電源域,且在該第二電源域中包括一電源開關元件,該電源結構包括: 一第一電源網,位於該晶片上方,該第一電源網包括多條第一方向電源供應線,且該些第一方向電源供應線包括多條全域電源線、多條區域電源線以及多條接地線,其中該些全域電源線位在該第一電源域上方,該些區域電源線位於該第二電源域上方,該電源開關元件至少連接至該第一電源網的該些接地線其中之一,以及該電源開關元件的一電壓輸出端至少連接至該第一電源網的該些區域電源線其中之一; 一第二電源網,包括多條第二方向電源供應線,該些第二方向電源供應線包括一全域電源線以及二條區域電源線,且該全域電源線與該二條區域電源線位於該第二電源域上方,並設計在相同的一行,其中該第二電源網上的該全域電源線連接至該電源開關元件的一電壓輸入端,且該第二電源網上的該二條區域電源線連接至該第一電源網的該些區域電源線; 一第三電源網,包括一第二方向電源供應線,且該第二方向電源線包括多條全域電源線以及多條接地線,其中該些全域電源線位於該第一電源域上方,該第三電源網的該些接地線連接至該第一電源網的該些接地線,該第三電源網的該些全域電源線連接至該第一電源網的該些全域電源線; 一第四電源網,包括多條第一方向電源供應線,且該些第一方向電源線包括多條全域電源線與多條接地線,其中該第四電源網的該些接地線連接至該第三電源網中的該些接地線,在該第二電源域上方的該全域電源線連接至該第二電源網的該全域電源線;且該第四電源網在該第一電源域上方的該些全域電源線連接至該第三電源網的該全域電源線; 一第五電源網,包括多條第二方向電源供應線,且該些第二方向電源線包括一全域電源線與一接地線,該全域電源線接收一工作電壓,該接地線接收一接地電壓,其中該第五電源網的該全域電源線連接至該第四電源網的該些全域電源線,該第五電源網的該接地線連接至該第四電源網的該些接地線。
  7. 如請求項6所述之運用於積體電路的電源網結構,其中該第一電源網的該些區域電源線以及該些接地線耦接至該第二電源域中的複數個電子元件;該第一電源網的該些全域電源線以及該些接地線耦接至該第一電源域中的複數個電子元件。
  8. 如請求項7所述之運用於積體電路的電源網結構,其中該第一電源域中的該些電子元件根據該工作電壓與該接地電壓而運作。
  9. 如請求項7所述之運用於積體電路的電源網結構,其中當該電源開關元件為一閉合狀態時,該第二電源域中的該些電子元件根據該工作電壓與該接地電壓而運作;以及,當該電源開關元件為一斷開狀態時,該第二電源域中的該些電子元件停止運作。
  10. 如請求項6所述之運用於積體電路的電源網結構,其中該第五電源網配置於該第四電源網上方,該第四電源網配置於該第三電源網上方,該第三電源網配置於該第二電源網上方,該第二電源網配置於該第一電源網上方。
  11. 如請求項6所述之運用於積體電路的電源網結構,其中該第一方向為一水平方向,該第二方向為一垂直方向。
TW110134814A 2021-09-17 2021-09-17 運用於積體電路的電源網結構 TWI767841B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW110134814A TWI767841B (zh) 2021-09-17 2021-09-17 運用於積體電路的電源網結構
CN202111197145.1A CN115828833A (zh) 2021-09-17 2021-10-14 运用于集成电路的电源网结构
US17/510,974 US11810856B2 (en) 2021-09-17 2021-10-26 Power mesh structure for integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110134814A TWI767841B (zh) 2021-09-17 2021-09-17 運用於積體電路的電源網結構

Publications (2)

Publication Number Publication Date
TWI767841B TWI767841B (zh) 2022-06-11
TW202315022A true TW202315022A (zh) 2023-04-01

Family

ID=83103905

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110134814A TWI767841B (zh) 2021-09-17 2021-09-17 運用於積體電路的電源網結構

Country Status (3)

Country Link
US (1) US11810856B2 (zh)
CN (1) CN115828833A (zh)
TW (1) TWI767841B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230420369A1 (en) * 2022-06-28 2023-12-28 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit device and manufacturing method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI445150B (zh) 2007-11-15 2014-07-11 Realtek Semiconductor Corp 電源供應網之規劃方法
GB2526825B (en) * 2014-06-03 2019-01-09 Advanced Risc Mach Ltd An integrated circuit with interface circuitry, and an interface cell for such interface circuitry
JP6599813B2 (ja) * 2016-04-12 2019-10-30 三重富士通セミコンダクター株式会社 半導体集積回路及び半導体集積回路の設計方法
US9852989B1 (en) * 2016-11-28 2017-12-26 Taiwan Semiconductor Manufacturing Co., Ltd. Power grid of integrated circuit
US10380308B2 (en) * 2018-01-10 2019-08-13 Qualcomm Incorporated Power distribution networks (PDNs) using hybrid grid and pillar arrangements
US10629533B2 (en) * 2018-03-13 2020-04-21 Toshiba Memory Corporation Power island segmentation for selective bond-out
CN109326578B (zh) * 2018-09-07 2021-02-26 上海兆芯集成电路有限公司 电源网络及其布线方法
KR20210017309A (ko) * 2019-08-07 2021-02-17 삼성전자주식회사 멀티-하이트 스탠다드 셀로 구현되는 세미-다이나믹 플립-플롭 및 이를 포함하는 집적 회로의 설계 방법
US10950546B1 (en) * 2019-09-17 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device including back side power supply circuit
US11710733B2 (en) * 2020-03-03 2023-07-25 Qualcomm Incorporated Vertical power grid standard cell architecture

Also Published As

Publication number Publication date
TWI767841B (zh) 2022-06-11
CN115828833A (zh) 2023-03-21
US20230093425A1 (en) 2023-03-23
US11810856B2 (en) 2023-11-07

Similar Documents

Publication Publication Date Title
US7786566B2 (en) Semiconductor integrated circuit
US8006218B2 (en) Power mesh arrangement method utilized in an integrated circuit having multiple power domains
US11862568B2 (en) Standard cell layout for better routability
US9800048B2 (en) Integrated circuit with interface circuitry, and an interface cell for such interface circuitry
CN105720966A (zh) 具有备用电路单元的集成电路
TWI767841B (zh) 運用於積體電路的電源網結構
US7649399B2 (en) Signal generating and switching apparatus and method thereof
CN101960583B (zh) 半导体装置、基本单元以及半导体集成电路
JPH0241908B2 (zh)
KR960001178B1 (ko) 표준 셀 방식의 반도체 집적회로
JP3180612B2 (ja) 半導体集積回路
JPH10284605A (ja) 半導体集積回路およびセルベース方式によりレイアウト設計された半導体集積回路
US7265395B2 (en) Semiconductor device
CN111934684A (zh) 一种缓冲器、时钟网格电路和信号驱动方法
TWI480885B (zh) 用於記憶體結構之互連架構
TWI648836B (zh) 帶有介面電路系統之積體電路及用於此類介面電路系統之介面單元
US5656850A (en) Microelectronic integrated circuit including hexagonal semiconductor "and"g
JP2005317964A (ja) 超微細ボルテージアイランドの集積回路
WO2024047820A1 (ja) 半導体集積回路装置
CN111933641B (zh) 一种静电放电防护线路
CN101546345B (zh) 电源供应网的规划方法及其相关集成电路
US6853019B2 (en) Semiconductor device and manufacturing method for the same
US6198673B1 (en) Semiconductor integrated circuit having a unit cell including NMOS and PMOS transistors
JP2000114378A (ja) 変更容易である回路配線を有する半導体回路素子及びその製造方法
JP2006147610A (ja) I/oセル及び半導体装置