TW202305952A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW202305952A
TW202305952A TW111120488A TW111120488A TW202305952A TW 202305952 A TW202305952 A TW 202305952A TW 111120488 A TW111120488 A TW 111120488A TW 111120488 A TW111120488 A TW 111120488A TW 202305952 A TW202305952 A TW 202305952A
Authority
TW
Taiwan
Prior art keywords
gate
gate electrode
source
channel layer
drain region
Prior art date
Application number
TW111120488A
Other languages
English (en)
Other versions
TWI830244B (zh
Inventor
趙珉熙
柳民泰
柳成原
李元錫
朴玄睦
李基碩
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW202305952A publication Critical patent/TW202305952A/zh
Application granted granted Critical
Publication of TWI830244B publication Critical patent/TWI830244B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823487MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8221Three dimensional integrated circuits stacked in different levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Memories (AREA)

Abstract

可提供一種半導體裝置,半導體裝置包括:導電線,位於基板上;第一閘極電極,位於導電線上;第二閘極電極,藉由第一閘極電極上的閘極隔離絕緣層而分隔開;第一通道層,位於第一閘極電極的側表面上,其間夾置有第一閘極絕緣層;第一源極/汲極區,位於第一閘極電極的另一側表面上;第二通道層,位於第二閘極電極的位於與第一通道層相對的側上的另一側表面上,其間夾置有第二閘極絕緣層;第二源極/汲極區,位於第二通道層上;以及第三源極/汲極區,位於第一通道層上且位於第二閘極電極的與第一通道層位於同一側上的側表面上。

Description

半導體裝置
[相關申請案的交叉參考]
本申請案是基於在2021年7月8日在韓國智慧財產局提出申請的韓國專利申請案第10-2021-0089939號且主張優先於所述韓國專利申請案,所述韓國專利申請案的揭露內容全文併入本案供參考。
本發明概念是有關於半導體裝置,且更具體而言,是有關於具有垂直通道電晶體(VCT)的半導體裝置。
半導體裝置(或積體電路裝置)可包括多個電晶體。隨著半導體工業的發展,包括電晶體的半導體裝置正變得高度積體,即小型化。高度積體的半導體裝置要求在垂直方向上設置於半導體基板上的垂直通道電晶體(vertical channel transistor,VCT),而非在平面方向上設置於半導體基板上的平面通道電晶體。可能難以形成具有高可靠性的垂直通道電晶體(VCT)。
本發明概念提供包括高可靠性垂直通道電晶體(VCT)的半導體裝置。
根據本發明概念的實例性實施例,一種半導體裝置可包括:導電線,位於基板上;第一閘極電極,位於導電線上;第二閘極電極,位於第一閘極電極上,第二閘極電極藉由閘極隔離絕緣層而與第一閘極電極分隔開;第一通道層,位於第一閘極電極的第一側表面上,第一閘極絕緣層夾置於第一通道層與第一閘極電極的第一側表面之間;第一源極/汲極區,位於第一閘極電極的第二側表面上;第二通道層,位於第二閘極電極的第三側表面上,第二閘極絕緣層夾置於第二通道層與第二閘極電極的第三側表面之間,第三側表面與第一側表面相對;第二源極/汲極區,位於第二通道層上;以及第三源極/汲極區,位於第一通道層上且位於第二閘極電極的第四側表面上,第四側表面與第一通道層位於同一側上。
根據本發明概念的另一態樣,一種半導體裝置可包括:導電線,位於基板上;第一閘極電極,在導電線上位於裝置隔離溝渠中;第二閘極電極,在裝置隔離溝渠中位於第一閘極電極上,第二閘極電極藉由閘極隔離絕緣層而與第一閘極電極分隔開;第一通道層,位於裝置隔離溝渠的底表面及第一隔離側表面上,第一通道層位於第一閘極電極的第一閘極側表面上,第一閘極絕緣層夾置於第一通道層與第一閘極電極的第一閘極側表面之間;第一源極/汲極區,位於裝置隔離溝渠的第二隔離側表面上且第一源極/汲極區位於第一閘極電極的第二閘極側表面上;第二通道層,位於裝置隔離溝渠的第二隔離側表面上,第二通道層位於第二閘極電極的第三閘極側表面上,第二閘極絕緣層夾置於第二通道層與第二閘極電極的第三閘極側表面之間,第三閘極側表面與第一閘極側表面相對;第二源極/汲極區,位於裝置隔離溝渠的第二隔離側表面上且位於第二通道層上;以及第三源極/汲極區,位於裝置隔離溝渠的第一隔離側表面上,第三源極/汲極區位於第二閘極電極的第四閘極側表面上,第四閘極側表面與第一通道層位於同一側上,第三源極/汲極區位於第一通道層上。
根據本發明概念的另一態樣,一種半導體裝置可包括:第一導電線,在基板上在第一方向上延伸;第二導電線,位於第一導電線上且在與第一方向垂直的第二方向上延伸,第二導電線包括第一子閘極線及第二子閘極線,第一子閘極線包括第一閘極電極,第二子閘極線包括第二閘極電極,第二閘極電極藉由閘極隔離絕緣層而與第一閘極電極分隔開;第一垂直通道電晶體,位於第二導電線的第一側上;以及第二垂直通道電晶體,位於第二導電線的第二側上。第一垂直通道電晶體可包括位於第一閘極電極的第一閘極側表面上的第一通道層、位於第一通道層上且位於第二閘極電極的第一閘極側表面上的第三源極/汲極區,第一閘極絕緣層夾置於第一通道層與第一閘極電極的第一閘極側表面之間,第二閘極電極的第一閘極側表面與第一通道層位於同一側上。第二垂直通道電晶體可包括位於第二閘極電極的第二閘極側表面上的第二通道層、位於第一閘極電極的第二閘極側表面上的第一源極/汲極區、以及位於第二通道層上的第二源極/汲極區,第二閘極絕緣層夾置於第二通道層與第二閘極電極的第二閘極側表面之間,第二閘極電極的第二閘極側表面與第一通道層相對。
第一垂直通道電晶體包括位於第一閘極電極的一個側表面上的第一通道層及位於第一通道層上且位於第二閘極電極的一個側表面的上部部分上(或側表面上)的第三源極/汲極區,第一閘極絕緣層夾置於第一通道層與第一閘極電極的所述一個側表面之間,所述一個側表面與第一通道層位於同一側上。第二垂直通道電晶體包括形成於第二閘極電極的另一側表面上的第二通道層、位於第一閘極電極的另一側表面的上部部分上的第一源極/汲極區、以及位於第二通道層上的第二源極/汲極區,第二閘極絕緣層夾置於第二通道層與第二閘極電極的另一側表面上,第二閘極電極的另一側表面與第一通道層相對。
在下文中,將參照附圖詳細闡述本發明概念的一些實例性實施例。本發明概念的以下實例性實施例可使用其中的任何一者來實施,且以下實例性實施例可結合其中的一或多者來實施。因此,本發明概念的技術精神不應被解釋為限於一個實例性實施例。
儘管在實例性實施例的說明中使用用語「相同」、「相等」或「一致」,但應理解,可能存在一些不精確。因此,當一個元件被稱為與另一元件相同時,應理解,在期望的製造或操作容差範圍(例如,±10%)內,一元件或值與另一元件相同。
當在本說明書中結合數值使用用語「約」或「實質上」時,其旨在使相關聯的數值包括所述數值的製造或操作容差(例如±10%)。此外,當詞語「約」及「實質上」與幾何形狀結合使用時,其旨在並不要求幾何形狀的精確性,而是所述形狀的寬容度亦處於本揭露的範圍內。此外,不管數值或形狀是被修改為「約」還是「實質上」,應理解,該些值及形狀應被解釋為包括所陳述數值或形狀的製造或操作容差(例如,±10%)。
在本文中,單數形式的組件可包括複數形式,除非上下文清楚地另外指出。在本說明書中,為了更清楚地闡述本發明概念,圖式可能被誇大。
圖1是根據本發明概念實例性實施例的半導體裝置的佈局圖,圖2是沿圖1所示線X1-X1'切割的剖視圖,且圖3是沿圖1所示線Y1-Y1'切割的剖視圖。
舉例而言,半導體裝置100可包括基板101、多條第一導電線104、第一通道層135、第二通道層126、第一閘極電極146、第二閘極電極150、第一源極/汲極區124、第二源極/汲極區128、第三源極/汲極區134、多條第二導電線153及電容器結構198。
半導體裝置100可被稱為積體電路裝置。半導體裝置100可為包括垂直通道電晶體(VCT)的記憶體裝置。半導體裝置100可為動態隨機存取記憶體(dynamic random-access memory,DRAM)裝置。VCT可意指其中第一通道層135的通道長度及第二通道層126的通道長度在垂直方向(例如,Z方向)上自基板101延伸的結構。
在基板101上可設置有下部絕緣層102。基板101可為半導體基板(例如,矽基板)。在下部絕緣層102上,多條第一導電線104可在第二方向(Y方向)上彼此間隔開且在與第二方向(Y方向)垂直的第一方向(X方向)上延伸。
所述多條第一導電線104可用作半導體裝置100的位元線。在一些實例性實施例中,所述多條第一導電線104可包含經摻雜的複晶矽、金屬、導電金屬氮化物、導電金屬矽化物、導電金屬氧化物或其組合。
舉例而言,所述多條第一導電線104可包含經摻雜的複晶矽、Al、Cu、Ti、Ta、Ru、W、Mo、Pt、Ni、Co、TiN、TaN、WN、NbN、TiAl、TiAlN、TiSi、TiSiN、TaSi、TaSiN、RuTiN、NiSi、CoSi、IrO x、RuO x或其組合,但並不限於此。所述多條第一導電線104可包括上述材料的單層或多層。在一些實例性實施例中,所述多條第一導電線104可包含二維(two-dimensional,2D)半導體材料,2D半導體材料可包括例如石墨烯、碳奈米管或其組合。
半導體裝置100可包括被佈置成在第一導電線104上在與第一方向(X方向)垂直的第二方向上延伸的多條第二導電線153。第二導電線153可用作半導體裝置100的字元線。第二導電線153可使用在第一導電線104中使用的材料。
在一些實例性實施例中,第二導電線153可包含經摻雜的複晶矽、金屬、導電金屬氮化物、導電金屬矽化物、導電金屬氧化物或其組合。在一些實例性實施例中,第二導電線153可包含經摻雜的複晶矽、Al、Cu、Ti、Ta、Ru、W、Mo、Pt、Ni、Co、TiN、TaN、WN、NbN、TiAl、TiAlN、TiSi、TiSiN、TaSi、TaSiN、RuTiN、NiSi、CoSi、IrO x、RuO x或其組合,但並不限於此。
在第二導電線153的一個側上可設置有第一垂直通道電晶體VCT1,且在第二導電線153的另一側上可設置有第二垂直通道電晶體VCT2。以下將更詳細地闡述第一垂直通道電晶體VCT1的配置及第二垂直通道電晶體VCT2的配置。
如圖2中所示,第一垂直通道電晶體VCT1及第二垂直通道電晶體VCT2可在第一導電線104上形成於裝置隔離絕緣層106的裝置隔離溝渠108中。裝置隔離溝渠108可被稱為裝置隔離孔洞。裝置隔離絕緣層106可包括氧化矽層或氮化矽層。裝置隔離絕緣層106亦可被稱為電晶體隔離絕緣層。
第二導電線153可包括藉由第一閘極電極146上的閘極隔離絕緣層148分隔開的第一閘極電極146與第二閘極電極150。第一閘極電極146的一個側表面和第二閘極電極150的一個側表面可在與基板101的表面垂直的方向上(即在第三方向(例如,Z方向)上)位於同一垂直平面中。第一閘極電極146的另一側表面和第二閘極電極150的另一側表面可在與基板101的表面垂直的方向上(即,在Z方向上)位於同一垂直平面中。
在半導體裝置100中,第一閘極電極146及第二閘極電極150可用作字元線。當對第二閘極電極150堆疊於第一閘極電極146上且第一閘極電極146的高度(或厚度)及第二閘極電極150的高度(或厚度)以及第一閘極電極146與第二閘極電極150之間的區域進行調整時,可減小電阻率或電容。因此,半導體裝置100可減小字元線的電阻-電容(RC)延遲。
閘極隔離絕緣層148可包括氧化矽層或矽絕緣層。如下所述,第一閘極電極146可構成第一子閘極線(或第一字元線),且第二閘極電極150可構成第二子閘極線(或第二字元線)。
在第一閘極電極146的一個側表面上可形成有第一通道層135,第一閘極絕緣層144a位於第一通道層135與第一閘極電極146的所述一個側表面之間。第一通道層135可形成於裝置隔離溝渠108的底部108a及一個側表面108b上。第一通道層135可形成於裝置隔離溝渠108的底部108a的一部分及裝置隔離溝渠108的側表面108b的一部分上。
在圖3中所示的與第一導電線104垂直的Y-Y'線橫截面中,第一通道層135可位於第一導電線104上。位於下部絕緣層102上的絕緣圖案105可被設置成對所述多條第一導電線104之間的空間進行填充。第一導電線104與第一通道層135可藉由裝置隔離絕緣層106分隔開。在第一通道層135及裝置隔離絕緣層106上可形成有閘極絕緣層144。
第一通道層135可在所述多條第一導電線104上在第一方向(X方向)上間隔開設置。在一些實例性實施例中,第一通道層135可包括氧化物半導體層。舉例而言,氧化物半導體層可包含In xGa yZn zO、In xGa ySi zO、In xSn yZn zO、In xZn yO、Zn xO、Zn xSn yO、Zn xO yN、Zr xZn ySn zO、Sn xO、Hf xIn yZn zO、Ga xZn ySn zO、Al xZn ySn zO、Yb xGa yZn zO、In xGa yO或其組合。
第一通道層135可包括氧化物半導體層的單層或多層。在一些實例中,第一通道層135可具有較矽的帶隙能量大的帶隙能量。第一通道層135可具有約1.5電子伏至約5.6電子伏的帶隙能量。當第一通道層135具有約2.0電子伏至約4.0電子伏的帶隙能量時,第一通道層135可具有最佳的通道效能。
第一通道層135可為多晶或非晶的,但並不限於此。在一些實例性實施例中,第一通道層135可包含二維(2D)半導體材料,且例如,2D半導體材料可包括石墨烯、碳奈米管或其組合。
第一源極/汲極區124可形成於第一閘極電極146的另一側表面的上部部分上。第一源極/汲極區124可形成於第一閘極電極146的另一側表面上,第一閘極絕緣層144a夾置於第一源極/汲極區124與第一閘極電極146的所述另一側表面之間。第一源極/汲極區124可形成於裝置隔離溝渠108的另一個側表面108c上。第一源極/汲極區124可形成於裝置隔離溝渠108的另一個側表面108c的一部分上。第一源極/汲極區124可包括導電層。構成第一源極/汲極區124的導電層可使用與第一導電線104中所使用相同的材料。
第二通道層126可形成於第二閘極電極150的另一側表面上且可與第一通道層135相對,第二閘極絕緣層144b夾置於第二通道層126與第二閘極電極150的所述另一側表面之間。第二通道層126可形成於裝置隔離溝渠108的另一個側表面108c上。第二通道層126可使用與上述第一通道層135中所使用相同的材料形成。第二源極/汲極區128可形成於第二通道層126上。
第二源極/汲極區128可形成於第二閘極電極150的另一側表面上,第二閘極絕緣層144b夾置於第二源極/汲極區128與第二閘極電極150的所述另一側表面之間。第二源極/汲極區128可形成於裝置隔離溝渠108的另一個側表面108c上。第二源極/汲極區128可形成於裝置隔離溝渠108的另一個側表面108c的一部分上。
第三源極/汲極區134可形成於第一通道層135上且形成於第二閘極電極150的與第一通道層135位於同一側上的所述一個側表面的上部部分上。第三源極/汲極區134可形成於第二閘極電極150的所述一個側表面上,第二閘極絕緣層144b夾置於第三源極/汲極區134與第二閘極電極150的所述一個側表面之間。第三源極/汲極區134可形成於裝置隔離溝渠108的側表面108b上。第三源極/汲極區134可形成於裝置隔離溝渠108的側表面108b的一部分上。
第一閘極絕緣層144a及第二閘極絕緣層144b可被稱為閘極絕緣層144。第一閘極絕緣層144a及第二閘極絕緣層144b可被形成為一個整體(integral body)。在一些實例性實施例中,閘極絕緣層144可包括氧化矽膜、氮氧化矽膜、具有較氧化矽膜的介電常數高的介電常數的高介電膜或其組合。高介電膜可包含金屬氧化物或金屬氧氮化物。在一些實例性實施例中,可用作閘極絕緣層144的高介電膜可包含HfO 2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、ZrO 2、Al 2O 3或其組合,但並不限於此。
第二源極/汲極區128及第三源極/汲極區134可包括導電層。構成第二源極/汲極區128及第三源極/汲極區134的導電層可為與第一導電線104的材料相同的材料。在第二閘極電極150上可進一步形成有閘極頂蓋層152。第二源極/汲極區128可具有與閘極頂蓋層152相同的水平平面。換言之,第二源極/汲極區128的頂表面可與閘極頂蓋層152的頂表面共面。
在半導體裝置100中,第一垂直通道電晶體VCT1可包括第一閘極電極146、第一閘極絕緣層144a、第一通道層135及第三源極/汲極區134。第二VCT2可包括第二閘極電極150、第二閘極絕緣層144b、第二通道層126、第一源極/汲極區124及第二源極/汲極區128。
當根據圖2所示橫截面結構觀察半導體裝置100時,相鄰的一對第二垂直通道電晶體VCT2的第二通道層126與第一垂直通道電晶體VCT1的第三源極/汲極區134可在直線方向D1上彼此面對的同時彼此間隔開。因此,即使當電性電位(electric potential)(電位)被施加至第二垂直通道電晶體VCT2的第二閘極電極150時,由於包括導電層的第三源極/汲極區134,因此第一垂直通道電晶體VCT1亦可能不會受到影響。
在半導體裝置100中,相鄰的一對第二垂直通道電晶體VCT2的第二通道層126與第一垂直通道電晶體VCT1的第一通道層135可在對角線方向D2上彼此面對的同時彼此遠離。因此,當電性電位(電位)被施加至第二垂直通道電晶體VCT2的第二閘極電極150時,電位可能不會被施加至第一垂直通道電晶體VCT1的第一通道層135,且因此第一垂直通道電晶體VCT1可能不會受到影響。如此一來,根據本發明概念的半導體裝置100可包括具有高可靠性的第一垂直通道電晶體VCT1及第二垂直通道電晶體VCT2。
在半導體裝置100中,在第一垂直通道電晶體VCT1及第二垂直通道電晶體VCT2上可進一步形成有電容器結構198。電容器結構198的下部電極192可形成於第二源極/汲極區128及第三源極/汲極區134上。電容器結構198可包括下部電極192、電容器介電層194及上部電極196。下部電極192可被形成為在第三方向(Z方向)上延伸的柱型,但並不限於此。在一些實例性實施例中,下部電極192可在第一方向(X方向)及第二方向(Y方向)上以間隔開的矩陣形式佈置。
圖4是根據本發明概念實例性實施例的半導體裝置的示意性電路圖。
舉例而言,半導體裝置100可包括第一導電線104、第二導電線153、第一胞元C1及第二胞元C2。所述多條第一導電線104可在第二方向(Y方向)上彼此間隔開且在與第二方向(Y方向)垂直的第一方向(X方向)上延伸。第一導電線104可為位元線。
在第一導電線104上,所述多條第二導電線153可在第一方向(X方向)上彼此間隔開且在第二方向(Y方向)上延伸。第二導電線153可為字元線。第二導電線153可構成第一子閘極線146L(或第一字元線)及第二子閘極線150L(或第二字元線)。
如上所述,圖2及圖3中的第一閘極電極146可構成第一子閘極線146L(或第一字元線),且第二閘極電極150可構成第二子閘極線150L(或第二字元線)。
在圖4中,為了方便起見,未交疊地示出第一子閘極線146L與第二子閘極線150L。第一胞元C1(例如,第一記憶體胞元)可連接至第一子閘極線146L,且第二胞元C2(例如,第二記憶體胞元)可連接至第二子閘極線150L。第一胞元C1可包括上述第一垂直通道電晶體VCT1及電容器結構198。第二胞元C2可包括上述第二垂直通道電晶體VCT2及電容器結構198。如此一來,在根據本發明概念的半導體裝置100中,第一胞元C1及第二胞元C2可分別單獨連接至第一子閘極線146L及第二子閘極線150L。
圖5是用於闡述根據本發明概念實例性實施例的半導體裝置的字元線的RC延遲的視圖。
舉例而言,在半導體裝置100中,如上所述,第一閘極電極146及第二閘極電極150可用作字元線。在第一閘極電極146上,第二閘極電極150可在第三方向(Z方向)上堆疊。
當對第一閘極電極146的第一長度L1及第一高度H1(或第一厚度)以及第二閘極電極150的第二長度L2及第二高度H2(或第二厚度)進行調整時,可降低第一閘極電極146的電阻率及第二閘極電極150的電阻率。在一些實例性實施例中,當第一高度H1(或第一厚度)大於第一長度L1且第二高度H2(或第二厚度)大於第二長度L2時,其可減小電阻率。
當第一閘極電極146與第二閘極電極150之間在第二方向(Y方向)上的空間面積SA減小時,可減小電容。即,當第一閘極電極146的面對第二閘極電極150的面積減小時,可減小電容。
如此一來,在根據本發明概念的半導體裝置100中,藉由對第一閘極電極146及第二閘極電極150的高度(H1及H2)以及第一閘極電極146與第二閘極電極150之間的空間面積SA進行調整,可減小字元線的RC延遲。
圖6A及圖6B是用於闡述根據本發明概念實例性實施例的半導體裝置的操作的剖視圖。
舉例而言,提供圖6A及圖6B來闡述圖1至圖3所示半導體裝置100的操作。在圖6A及圖6B中,與圖1至圖3中相同的參考編號表示相同的構件。
如圖6A中所示,當將電性電位(電位)施加至第一垂直通道電晶體VCT1的第一閘極電極146時,電流可自第三源極/汲極區134流動至第一導電線104,以將第一胞元Cell 1接通。當將電性電位(電位)施加至第一垂直通道電晶體VCT1的第一閘極電極146時,電流可不在第二垂直通道電晶體VCT2的第二胞元Cell 2中流動以將第二胞元Cell 2關斷。
如圖6B中所示,當將電性電位(電位)施加至第二垂直通道電晶體VCT2的第二閘極電極150時,電流可自第二源極/汲極區128經過第二源極/汲極區128流動至第一導電線104,以將第二胞元Cell 2接通。當將電性電位(電位)施加至第二垂直通道電晶體VCT2的第二閘極電極150時,電流可不在第一垂直通道電晶體VCT1的第一胞元Cell 1中流動以將第一胞元Cell 1關斷。
如此一來,在根據本發明概念一些實例性實施例的半導體裝置100中,包括第一垂直通道電晶體VCT1的第一胞元Cell 1與包括第二垂直通道電晶體VCT2的第二胞元Cell 2可容易地進行操作,而不會相互干擾。
圖7是根據本發明概念實例性實施例的半導體裝置的剖視圖,且圖8是圖7所示半導體裝置的示意性電路圖。
舉例而言,除了在閘極隔離絕緣層148中進一步形成有屏蔽導電層172之外,圖7所示半導體裝置100-1可與圖1至圖3所示半導體裝置100相同。
除了進一步形成有屏蔽導電層172L之外,圖8所示半導體裝置100-1的電路圖可與圖4所示電路圖相同。在圖7及圖8中,與圖1至圖4中相同的參考編號表示相同的構件。
如圖7中所示,在半導體裝置100-1中,在閘極隔離絕緣層148中可進一步形成有屏蔽導電層172。屏蔽導電層172可由與上述第一導電線104相同的材料形成。當在閘極隔離絕緣層148中形成有屏蔽導電層172時,可減小第一閘極電極146與第二閘極電極150之間的閘極隔離絕緣層148的面積,藉此減小電容。
如圖8中所示,在半導體裝置100-1中,屏蔽導電線172L可進一步位於構成第二導電線153(例如,字元線)的第一子閘極線146L(或第一字元線)與第二子閘極線150L(或第二字元線)之間。因此,半導體裝置100-1可更包括位於第一子閘極線146L與第二子閘極線150L之間的屏蔽導電線172L,藉此減小第二導電線153(即,字元線)的RC延遲。
圖9是根據本發明概念實例性實施例的半導體裝置的剖視圖。
舉例而言,除了在閘極隔離絕緣層148中進一步形成有空氣層174之外,圖9所示半導體裝置100-2可與圖1至圖3所示半導體裝置100相同。在圖9中,與圖1至圖3中相同的參考編號表示相同的構件。
如圖9中所示,在半導體裝置100-2中,在閘極隔離絕緣層148中可進一步形成有空氣層174。當在閘極隔離絕緣層148中形成空氣層174時,可減小第一閘極電極146與第二閘極電極150之間的電容。
因此,半導體裝置100-2可減小圖1及圖4所示包括第一閘極電極146及第二閘極電極150的第二導電線(例如,字元線)153的RC延遲。
圖10是根據本發明概念實例性實施例的半導體裝置的剖視圖。
舉例而言,除了裝置隔離溝渠108中的第一閘極電極176與第二閘極電極178的佈置不同之外,圖10所示半導體裝置100-3可與圖1至圖3所示半導體裝置100相同。在圖10中,與圖1至圖3中相同的參考編號表示相同的構件。
如圖10中所示,在半導體裝置100-3中,第一閘極電極176可在裝置隔離溝渠108中形成於閘極絕緣層144上。在第一閘極電極176上,可形成藉由閘極隔離絕緣層180分隔開的第二閘極電極178。
第二閘極電極178可沿第一導電線104的延伸方向定位/與第一閘極電極176間隔開(例如,相對於第一閘極電極176偏置開)。第二閘極電極178可不在與基板101垂直的第三方向(Z方向)上和第一閘極電極176交疊。
如此一來,在半導體裝置100-3中,藉由自由地對裝置隔離溝渠108中的第一閘極電極176及第二閘極電極178的佈置進行調整,可增加設計自由度。
圖11A至圖25A是用於闡述根據本發明概念實例性實施例的製造半導體裝置的方法的佈局圖,且圖11B至圖25B是用於闡述根據本發明概念實例性實施例的製造半導體裝置的方法的剖視圖。
舉例而言,提供圖11A至圖25A及圖11B至圖25B來闡述製造圖1至圖3所示半導體裝置100的方法。圖11B至圖25B是沿圖11A至圖25A所示線X1-X1'、Y1-Y1'及Y2-Y2'切割的剖視圖。在圖11A至圖25A及圖11B至圖25B中,與圖1至圖3中相同的參考編號表示相同的構件。在圖11B至圖25B中,為了方便起見,未示出圖2及圖3所示基板100以及圖2及圖3所示下部絕緣層102。
參照圖11A及圖11B,第一導電線104可被形成為在圖2及圖3所示基板100上在圖2及圖3所示下部絕緣層102上在第一方向(X方向)上延伸且在第二方向(Y方向)上間隔開。第一導電線104可被絕緣圖案105分隔開。
在第一導電線104及絕緣圖案105上,可形成裝置隔離絕緣材料層(未示出),且然後將裝置隔離絕緣材料層圖案化以形成裝置隔離溝渠108。裝置隔離溝渠108可形成於裝置隔離絕緣層106中。裝置隔離溝渠108可包括底部108a、所述一個側表面108b及另一個側表面108c。在裝置隔離溝渠108內部,可形成第一通道材料層110。第一通道材料層110可形成於裝置隔離溝渠108的底部108a、側表面108b及另一個側表面108c上。
參照圖12A、圖12B、圖13A及圖13B,如圖12A及圖12B中所示,可在第一通道材料層110上形成對裝置隔離溝渠108內部進行填充的隱埋式絕緣層112。隱埋式絕緣層112可為對第一通道材料層110具有蝕刻選擇性的絕緣層。隱埋式絕緣層112可包括氮化矽層。
如圖13A及圖13B中所示,可在隱埋於裝置隔離溝渠108中的隱埋式絕緣層112及第一通道材料層110上形成第一遮罩圖案114。第一遮罩圖案114可形成於第一通道材料層110的形成於裝置隔離溝渠108的側表面108b上的一部分上,且可不形成於第一通道材料層110的形成於裝置隔離溝渠108的另一個側表面108c上的另一部分上。
然後,可使用第一遮罩圖案114作為蝕刻遮罩來對裝置隔離溝渠108的另一個側表面108c上的第一通道材料層110進行蝕刻,因此形成暴露出裝置隔離溝渠108中的第一導電線104的第一接觸孔洞111。隨著第一接觸孔洞111的形成,在第一通道材料層110上,可在X1-X1'橫截面上形成第一通道材料圖案117且可在Y2-Y2'橫截面上形成第二通道材料圖案118。
參照圖14A、圖14B、圖15A及圖15B,如圖14A及圖14B中所示,可在第一接觸孔洞111中形成第一源極/汲極材料層120。第一源極/汲極材料層120可被形成為對第一接觸孔洞111進行填充。
如圖15A及圖15B中所示,可局部地對第一接觸孔洞111中的第一源極/汲極材料層120進行蝕刻以形成第一源極/汲極區124。在第一接觸孔洞111中的第一源極/汲極區124上,可形成第二通道層126及第二源極/汲極區128。
參照圖16A、圖16B、圖17A及圖17B,如圖16A及圖16B中所示,在移除圖15A及圖16B所示第一遮罩圖案114之後,可在第二源極/汲極區128上形成第二遮罩圖案130。第二遮罩圖案130可形成於裝置隔離溝渠108的另一個側表面108c的第二源極/汲極區128上。
如圖17A及圖17B中所示,可使用第二遮罩圖案130作為蝕刻遮罩來局部地對裝置隔離溝渠108的側表面108b的第一通道材料圖案117進行蝕刻,因此形成第一通道層135。接下來,可在裝置隔離溝渠108的側表面108b的第一通道層135上形成第三源極/汲極區134。在Y1-Y1'橫截面上,可形成第一通道層135及第三源極/汲極區134。
參照圖18A、圖18B、圖19A及圖19B,如圖18A及圖18B中所示,可移除第二遮罩圖案130。如圖19A及圖19B中所示,可移除形成於裝置隔離溝渠108中的隱埋式絕緣層112。隨著隱埋式絕緣層112被移除,可在裝置隔離溝渠108中形成第一通道層135、第一源極/汲極區124、第二通道層126、第二源極/汲極區128及第三源極/汲極區134。
參照圖20A、圖20B、圖21A及圖21B,如圖20A及圖20B中所示,可在X1-X1'橫截面的第二源極/汲極區128、裝置隔離絕緣層106及第三源極/汲極區134上形成第三遮罩圖案138。
接下來,可使用第三遮罩圖案138作為蝕刻遮罩來對Y1-Y1'橫截面上的第三源極/汲極區134、第一通道層135的一部分及裝置隔離絕緣層106的一部分進行蝕刻。因此,可將第一通道層135保留於第一導電線104上。
另外,可使用第三遮罩圖案138作為蝕刻遮罩來對Y2-Y2'橫截面上的第二源極/汲極區128、第二通道層126、第一源極/汲極區124的一部分及裝置隔離絕緣層106的一部分進行蝕刻。因此,可將第一通道材料圖案118及第一源極/汲極區124保留於第一導電線104上。第一通道材料圖案118可為第一通道層135。
如圖21A及圖21B中所示,在移除第三遮罩圖案138之後,可在裝置隔離溝渠108內部形成閘極絕緣層144。閘極絕緣層144可在裝置隔離溝渠108內部形成於第一通道層135、第一源極/汲極區124、第二通道層126、第二源極/汲極區128及第三源極/汲極區134上。
參照圖22A、圖22B、圖23A及圖23B,可在裝置隔離溝渠108內部在閘極絕緣層144上形成第一閘極電極146。第一閘極電極146可在Y1-Y1'橫截面及Y2-Y2'橫截面上形成於閘極絕緣層144上。
如圖23A及圖23B中所示,可在裝置隔離溝渠108內部在第一閘極電極146上形成閘極隔離絕緣層148。閘極隔離絕緣層148可在Y1-Y1'橫截面及Y2-Y2'橫截面上形成於第一閘極電極146上。
參照圖24A、圖24B、圖25A及圖25B,可在裝置隔離溝渠108內部在閘極隔離絕緣層148上形成第二閘極電極150。第二閘極電極150可在Y1-Y1'橫截面及Y2-Y2'橫截面上形成於第一閘極電極146上。
如圖25A及圖25B中所示,可在裝置隔離溝渠108內部在第二閘極電極150上形成閘極頂蓋層152。閘極頂蓋層152可在Y1-Y1'橫截面及Y2-Y2'橫截面上形成於第二閘極電極150上。
圖26是包括根據本發明概念實例性實施例的半導體裝置的電子系統的方塊圖。
舉例而言,電子系統1000可包括控制器1010、輸入/輸出裝置1020、記憶體1030(或記憶體裝置)及介面1040。電子系統1000可為行動系統或者傳輸或接收資訊的系統。在一些實例性實施例中,行動系統可包括個人數位助理(personal digital assistant,PDA)、可攜式電腦、網絡輸入板(web tablet)、無線電話、行動電話、數位音樂播放機或記憶卡。
對電子系統1000中的執行程式進行控制的控制器1010可包括微處理器、數位訊號處理器、微控制器或類似的裝置。輸入/輸出裝置1020可用於對電子系統1000的資料進行輸入或輸出。電子系統1000可連接至外部裝置,例如個人電腦或網絡,且使用輸入/輸出裝置1020與外部裝置交換資料。輸入/輸出裝置1020可為例如小鍵盤、鍵盤或顯示器。
記憶體裝置1030可對用於控制器1010的操作的代碼及/或資料或者在控制器1010中處理的資料進行儲存。根據本發明概念,記憶體裝置1030可包括半導體裝置100、100-1、100-2及100-3。介面1040可為電子系統1000與外部另一裝置之間的資料傳輸路徑。控制器1010、輸入/輸出裝置1020、記憶體裝置1030及介面1040可藉由匯流排1050彼此進行通訊。
根據當前實例性實施例的電子系統1000可用於例如行動電話、動畫專家群(Moving Picture Experts Group,MPEG)音訊層3(MPEG Audio Layer-3,MP3)播放機、導航、可攜式多媒體播放機(portable multimedia player,PMP)、固態碟(solid-state disk,SSD)或家用電器。
圖中所示及以上闡述的任何功能塊可在例如以下處理電路系統中實施:硬體,包括邏輯電路;硬體/軟體組合,例如執行軟體的處理器;或其組合。舉例而言,處理電路系統更具體而言可包括但不限於中央處理單元(central processing unit,CPU)、算術邏輯單元(arithmetic logic unit,ALU)、數位訊號處理器、微型電腦、現場可程式化閘陣列(field programmable gate array,FPGA)、系統晶片(System-on-Chip,SoC)、可程式化邏輯單元、微處理器、專用積體電路(application-specific integrated circuit,ASIC)等。
儘管已參照本發明概念的一些實例性實施例具體示出及闡述本發明概念,但應理解,在不背離以下申請專利範圍的精神及範圍的條件下,可在本文中在形式及細節上進行各種改變。
100、100-1、100-2、100-3:半導體裝置 101:基板 102:下部絕緣層 104:第一導電線 105:絕緣圖案 106:裝置隔離絕緣層 108:裝置隔離溝渠 108a:底部 108b、108c:側表面 110:第一通道材料層 111:第一接觸孔洞 112:隱埋式絕緣層 114:第一遮罩圖案 117:第一通道材料圖案 118:第二通道材料圖案 120:第一源極/汲極材料層 124:第一源極/汲極區 126:第二通道層 128:第二源極/汲極區 130:第二遮罩圖案 134:第三源極/汲極區 135:第一通道層 138:第三遮罩圖案 144:閘極絕緣層 144a:第一閘極絕緣層 144b:第二閘極絕緣層 146、176:第一閘極電極 146L:第一子閘極線/第一字元線 148、180:閘極隔離絕緣層 150、178:第二閘極電極 150L:第二子閘極線/第二字元線 152:閘極頂蓋層 153:第二導電線 172:屏蔽導電層 172L:屏蔽導電線 174:空氣層 192:下部電極 194:電容器介電層 196:上部電極 198:電容器結構 1000:電子系統 1010:控制器 1020:輸入/輸出裝置 1030:記憶體/記憶體裝置 1040:介面 1050:匯流排 C1、Cell 1:第一胞元 C2、Cell 2:第二胞元 D1:直線方向 D2:對角線方向 H1:第一高度/高度 H2:第二高度/高度 L1:第一長度 L2:第二長度 SA:空間面積 VCT1:第一垂直通道電晶體 VCT2:第二垂直通道電晶體 X:第一方向/方向 X1-X1'、Y1-Y1'、Y2-Y2':線/橫截面 Y:第二方向/方向 Z:第三方向/方向
結合附圖閱讀以下詳細說明,將更清楚地理解本發明概念的實例性實施例,在附圖中: 圖1是根據本發明概念實例性實施例的半導體裝置的佈局圖。 圖2是沿圖1所示線X1-X1'切割的剖視圖。 圖3是沿圖1所示線Y1-Y1'切割的剖視圖。 圖4是根據本發明概念實例性實施例的半導體裝置的示意性電路圖。 圖5是用於闡述根據本發明概念實例性實施例的半導體裝置的字元線的電阻-電容(RC)延遲的視圖。 圖6A及圖6B是用於闡述根據本發明概念實例性實施例的半導體裝置的操作的剖視圖。 圖7是根據本發明概念實例性實施例的半導體裝置的剖視圖。 圖8是圖7所示半導體裝置的示意性電路圖。 圖9是根據本發明概念實例性實施例的半導體裝置的剖視圖。 圖10是根據本發明概念實例性實施例的半導體裝置的剖視圖。 圖11A至圖25A是用於闡述根據本發明概念實例性實施例的製造半導體裝置的方法的佈局圖。 圖11B至圖25B是用於闡述根據本發明概念實例性實施例的製造半導體裝置的方法的剖視圖。 圖26是包括根據本發明概念實例性實施例的半導體裝置的電子系統的方塊圖。
100-1:半導體裝置
101:基板
102:下部絕緣層
104:第一導電線
106:裝置隔離絕緣層
108:裝置隔離溝渠
124:第一源極/汲極區
126第二通道層
128:第二源極/汲極區
134:第三源極/汲極區
135:第一通道層
144:閘極絕緣層
144a:第一閘極絕緣層
144b:第二閘極絕緣層
146:第一閘極電極
148:閘極隔離絕緣層
150:第二閘極電極
152:閘極頂蓋層
172:屏蔽導電層
VCT1:第一垂直通道電晶體
VCT2:第二垂直通道電晶體
X:第一方向/方向
X1-X1':線/截面
Y:第二方向/方向
Z:第三方向/方向

Claims (10)

  1. 一種半導體裝置,包括: 導電線,位於基板上; 第一閘極電極,位於所述導電線上; 第二閘極電極,位於所述第一閘極電極上,所述第二閘極電極藉由閘極隔離絕緣層而與所述第一閘極電極分隔開; 第一通道層,位於所述第一閘極電極的第一側表面上,第一閘極絕緣層夾置於所述第一通道層與所述第一閘極電極的所述第一側表面之間; 第一源極/汲極區,位於所述第一閘極電極的第二側表面上; 第二通道層,位於所述第二閘極電極的第三側表面上,第二閘極絕緣層夾置於所述第二通道層與所述第二閘極電極的所述第三側表面之間,所述第三側表面與所述第一側表面相對; 第二源極/汲極區,位於所述第二通道層上;以及 第三源極/汲極區,位於所述第一通道層上且位於所述第二閘極電極的第四側表面上,所述第四側表面與所述第一通道層位於同一側上。
  2. 如請求項1所述的半導體裝置,其中 所述第一閘極電極、所述第一閘極絕緣層、所述第一通道層及所述第三源極/汲極區構成第一垂直通道電晶體,且 所述第二閘極電極、所述第二閘極絕緣層、所述第二通道層、所述第一源極/汲極區及所述第二源極/汲極區構成第二垂直通道電晶體。
  3. 如請求項1所述的半導體裝置,其中 所述第一通道層及所述第二通道層包括氧化物半導體層,且 所述第一源極/汲極區、所述第二源極/汲極區及所述第三源極/汲極區包括導電層。
  4. 如請求項1所述的半導體裝置,更包括: 屏蔽導電層或空氣層,位於所述閘極隔離絕緣層內部。
  5. 如請求項1所述的半導體裝置,其中所述第二閘極電極在所述導電線的延伸方向上與所述第一閘極電極間隔開。
  6. 如請求項1所述的半導體裝置,更包括: 電容器結構的下部電極,位於所述第二源極/汲極區及所述第三源極/汲極區二者上。
  7. 一種半導體裝置,包括: 導電線,位於基板上; 第一閘極電極,在所述導電線上位於裝置隔離溝渠中; 第二閘極電極,在所述裝置隔離溝渠中位於所述第一閘極電極上,所述第二閘極電極藉由閘極隔離絕緣層而與所述第一閘極電極分隔開; 第一通道層,位於所述裝置隔離溝渠的底表面及第一隔離側表面上,所述第一通道層位於所述第一閘極電極的第一閘極側表面上,第一閘極絕緣層夾置於所述第一通道層與所述第一閘極電極的所述第一閘極側表面之間; 第一源極/汲極區,位於所述裝置隔離溝渠的第二隔離側表面上且所述第一源極/汲極區位於所述第一閘極電極的第二閘極側表面上; 第二通道層,位於所述裝置隔離溝渠的所述第二隔離側表面上,所述第二通道層位於所述第二閘極電極的第三閘極側表面上,第二閘極絕緣層夾置於所述第二通道層與所述第二閘極電極的所述第三閘極側表面之間,所述第三閘極側表面與所述第一閘極側表面相對; 第二源極/汲極區,位於所述裝置隔離溝渠的所述第二隔離側表面上且位於所述第二通道層上;以及 第三源極/汲極區,位於所述裝置隔離溝渠的所述第一隔離側表面上,所述第三源極/汲極區位於所述第二閘極電極的第四閘極側表面上,所述第四閘極側表面與所述第一通道層位於同一側上,且所述第三源極/汲極區位於所述第一通道層上。
  8. 如請求項7所述的半導體裝置,更包括: 裝置隔離絕緣層,位於所述導電線上且包括所述裝置隔離溝渠。
  9. 一種半導體裝置,包括: 第一導電線,在基板上在第一方向上延伸; 第二導電線,位於所述第一導電線上且在與所述第一方向垂直的第二方向上延伸,所述第二導電線包括第一子閘極線及第二子閘極線,所述第一子閘極線包括第一閘極電極,所述第二子閘極線包括第二閘極電極,所述第二閘極電極藉由閘極隔離絕緣層而與所述第一閘極電極分隔開; 第一垂直通道電晶體,位於所述第二導電線的第一側上;以及 第二垂直通道電晶體,位於所述第二導電線的第二側上, 其中所述第一垂直通道電晶體包括位於所述第一閘極電極的第一閘極側表面上的第一通道層、位於所述第一通道層上且位於所述第二閘極電極的第一閘極側表面上的第三源極/汲極區,第一閘極絕緣層夾置於所述第一通道層與所述第一閘極電極的所述第一閘極側表面之間,所述第二閘極電極的所述第一閘極側表面與所述第一通道層位於同一側上,且 所述第二垂直通道電晶體包括位於所述第二閘極電極的第二閘極側表面上的第二通道層、位於所述第一閘極電極的第二閘極側表面上的第一源極/汲極區、以及位於所述第二通道層上的第二源極/汲極區,第二閘極絕緣層夾置於所述第二通道層與所述第二閘極電極的所述第二閘極側表面之間,所述第二閘極電極的所述第二閘極側表面與所述第一通道層相對。
  10. 如請求項9所述的半導體裝置,更包括: 屏蔽導電線,位於所述第一子閘極線與所述第二子閘極線之間且位於所述閘極隔離絕緣層內部。
TW111120488A 2021-07-08 2022-06-01 半導體裝置 TWI830244B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210089939A KR20230009206A (ko) 2021-07-08 2021-07-08 반도체 소자
KR10-2021-0089939 2021-07-08

Publications (2)

Publication Number Publication Date
TW202305952A true TW202305952A (zh) 2023-02-01
TWI830244B TWI830244B (zh) 2024-01-21

Family

ID=84798784

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111120488A TWI830244B (zh) 2021-07-08 2022-06-01 半導體裝置

Country Status (4)

Country Link
US (1) US20230009575A1 (zh)
KR (1) KR20230009206A (zh)
CN (1) CN115662991A (zh)
TW (1) TWI830244B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11895825B2 (en) * 2021-05-07 2024-02-06 Taiwan Semiconductor Manufacturing Company Limited Semiconductor device including integrated capacitor and vertical channel transistor and methods of forming the same

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101723864B1 (ko) * 2010-10-08 2017-04-07 삼성전자주식회사 수직 채널 트랜지스터를 구비하는 반도체 장치 및 그 제조 방법
KR102014950B1 (ko) * 2013-08-26 2019-08-28 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR20150037168A (ko) * 2013-09-30 2015-04-08 에스케이하이닉스 주식회사 수직 채널 트랜지스터를 갖는 반도체 소자 및 그의 제조방법
KR102250583B1 (ko) * 2014-12-16 2021-05-12 에스케이하이닉스 주식회사 듀얼일함수 게이트구조를 구비한 반도체장치 및 그 제조 방법, 그를 구비한 메모리셀, 그를 구비한 전자장치
US9564493B2 (en) * 2015-03-13 2017-02-07 Taiwan Semiconductor Manufacturing Company, Ltd. Devices having a semiconductor material that is semimetal in bulk and methods of forming the same

Also Published As

Publication number Publication date
US20230009575A1 (en) 2023-01-12
KR20230009206A (ko) 2023-01-17
TWI830244B (zh) 2024-01-21
CN115662991A (zh) 2023-01-31

Similar Documents

Publication Publication Date Title
US11322590B2 (en) Semiconductor device having asymmetrical source/drain
US9673300B2 (en) Semiconductor devices including a gate core and a fin active core and methods of fabricating the same
TWI772378B (zh) 積體電路元件及其製造方法
TWI624063B (zh) 半導體元件以及提供該半導體元件的方法
US10128243B2 (en) Semiconductor device with fin field effect transistors having different separation regions between fins in NMOS and PMOS regions
US8952452B2 (en) Semiconductor devices and method of manufacturing the same
US8450786B2 (en) Semiconductor devices including buried gate electrodes
KR102480219B1 (ko) 반도체 장치 및 반도체 장치의 제조 방법
US10446557B2 (en) Semiconductor device having a gate and method of forming the same
KR102021885B1 (ko) 금속성 저항 구조체를 갖는 반도체 소자
KR102424964B1 (ko) 반도체 소자 및 그 제조방법
KR20140032219A (ko) 반도체 소자 및 그 제조 방법
KR102190653B1 (ko) 반도체 장치 및 그의 제조 방법
US10332831B2 (en) Semiconductor device including a bit line
TWI830244B (zh) 半導體裝置
WO2014170949A1 (ja) 半導体装置の製造方法、及び、半導体装置
US9548260B2 (en) Semiconductor devices including conductive plug
KR102065496B1 (ko) 반도체 장치 및 그 제조 방법
KR20140071031A (ko) 반도체 장치 및 그 제조방법